CN114296815A - 一种配置表项下发方法及装置 - Google Patents

一种配置表项下发方法及装置 Download PDF

Info

Publication number
CN114296815A
CN114296815A CN202111537422.9A CN202111537422A CN114296815A CN 114296815 A CN114296815 A CN 114296815A CN 202111537422 A CN202111537422 A CN 202111537422A CN 114296815 A CN114296815 A CN 114296815A
Authority
CN
China
Prior art keywords
table entry
service board
fpga
configuration table
configuration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111537422.9A
Other languages
English (en)
Inventor
孟相玉
秦德楼
宋献斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou DPTech Technologies Co Ltd
Original Assignee
Hangzhou DPTech Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou DPTech Technologies Co Ltd filed Critical Hangzhou DPTech Technologies Co Ltd
Priority to CN202111537422.9A priority Critical patent/CN114296815A/zh
Publication of CN114296815A publication Critical patent/CN114296815A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本说明书提供一种配置表项下发方法及装置。通过CPU生成包括业务板编号的配置表项,并将配置表项下发至FPGA,FPGA通过检查配置表项中的业务板编号与目标业务板的业务板编号是否匹配,如果匹配就按照表项地址,将配置表项的表项内容存储至存储空间。通过FPGA对配置表项业务板编号的检查,避免了错误的配置表项下发至FPGA占用FPGA的存储空间,导致FPGA包括存储空间资源不足的情况。

Description

一种配置表项下发方法及装置
技术领域
本说明书涉及通信技术领域,更具体地,本申请的实施方式涉及一种配置表项下发方法及装置。
背景技术
随着信息技术的发展,网络内的信息服务增加,组网环境变得复杂。现有网络设备常需要插入多块业务板,由主控板进行统一管理,形成多板卡设备。CPU和FPGA架构是这类网络设备的常用架构,但当CPU对FPGA进行动态配置时,容易出现问题。
发明内容
有鉴于此,本申请提供一种配置表项下发方法及装置。
具体地,本申请是通过如下技术方案实现的:
第一方面,本申请提供一种配置表项下发方法,应用于网络设备,所述网络设备包括主控板和至少一个业务板,所述主控板包含CPU;所述业务板包含FPGA,所述FPGA用于管理存储由所述主控板下发至所述业务板的配置表项的存储空间,所述方法包括:
所述CPU响应于配置指令,生成配置表项;其中,所述配置表项包括表项存储地址,表项内容以及待配置的目标业务板对应的业务板编号;
所述CPU至少将所述配置表项下发至所述目标业务板对应的FPGA;
所述FPGA确定所述配置表项中的所述业务板编号与所述目标业务板的业务板编号是否匹配;
如果是,所述FPGA按照表项存储地址将所述配置表项的表项内容存储至所述存储空间。
进一步的,所述网络设备中的业务板,按照所述业务板在所述网络设备中的硬件位置进行编号;或者,按照所述业务板对应的功能进行编号;相应的,所述业务板编号包括位置编号或者功能编号;
所述配置表项还包括分类标志;所示分类标志的取值用于区分所述配置表项中的所述业务板编号的编号类型;
所述FPGA确定所述配置表项中的所述业务板编号与所述目标业务板的业务板编号是否匹配,包括:
所述FPGA基于所述分类标志的取值,确定所述业务板编号的编号类型;
如果所述业务板编号为位置编号,FPGA获取所述目标业务板的位置编号,并确定所述配置表项中的所述位置编号与所述目标业务板的位置编号是否匹配;或者,
如果所述业务板编号为功能编号,FPGA获取所述目标业务板的功能编号,并确定所述配置表项中的所述功能编号与所述目标业务板的功能编号是否匹配。
进一步的,所述FPGA按照表项存储地址将所述配置表项的表项内容存储至所述存储空间,包括:
如果所述业务板编号为位置编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述位置编号对应的存储空间;或者
如果所述业务板编号为功能编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述功能编号对应的存储空间。
进一步的,所述存储空间包括存储地址连续的若干存储单元;
所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至所处存储空间,包括:
FPGA确定所述配置表项的表项内容的长度是否超过所述目标存储单元的最大存储长度;
如果是,在所述目标存储单元中存储所述表项内容中不超出所述最大存储长度的部分表项内容,并将超出所述最大存储长度的剩余表项内容继续存储至下一个存储单元;
如果否,在所述目标存储单元中存储所述表项内容。
进一步的,所述FPGA按照所述表项存储地址将所述配置表项的表项内容存储至所述存储空间,包括:
所述FPGA针对所述配置表项进行表项合法性检查;
如果表项合法性检查通过,按照所述表项存储地址将所述配置表项的表项内容存储至所述存储空间。
进一步的,所述FPGA针对所述配置表项进行表项合法性检查,包括:
FPGA检查所述配置表项的长度与预设表项长度是否一致,如果是,则表项合法性检查通过;或者,FPGA检查所述配置表项的表项存储地址与预设表项存储地址是否一致,如果是,则表项合法性检查通过。
第二方面,本申请提供一种配置表项下发装置,应用于网络设备,所述网络设备包括主控板和至少一个业务板,所述主控板包含CPU;所述业务板包含FPGA,所述FPGA用于管理存储由所述主控板下发至所述业务板的配置表项的存储空间,所述装置包括:
生成模块:用于所述CPU响应于配置指令,生成配置表项;其中,所述配置表项包括表项存储地址,表项内容以及待配置的目标业务板对应的业务板编号;
下发模块:用于所述CPU至少将所述配置表项下发至所述目标业务板对应的FPGA;
匹配模块:所述FPGA确定所述配置表项中的所述业务板编号与所述目标业务板的业务板编号是否匹配;
存储模块:用于所述FPGA确定所述业务板编号与所述目标业务板的业务板编号匹配,所述FPGA按照表项存储地址将所述配置表项的表项内容存储至所述存储空间。
进一步的,所述网络设备中的业务板,按照所述业务板在所述网络设备中的硬件位置进行编号;或者,按照所述业务板对应的功能进行编号;相应的,所述业务板编号包括位置编号或者功能编号;
所述配置表项还包括分类标志;所示分类标志的取值用于区分所述配置表项中的所述业务板编号的编号类型;
所述匹配模块,具体用于所述FPGA基于所述分类标志的取值,确定所述业务板编号的编号类型;
如果所述业务板编号为位置编号,FPGA获取所述目标业务板的位置编号,并确定所述配置表项中的所述位置编号与所述目标业务板的位置编号是否匹配;或者,
如果所述业务板编号为功能编号,FPGA获取所述目标业务板的功能编号,并确定所述配置表项中的所述功能编号与所述目标业务板的功能编号是否匹配。
进一步的,所述存储模块,具体用于如果所述业务板编号为位置编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述位置编号对应的存储空间;或者
如果所述业务板编号为功能编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述功能编号对应的存储空间。
进一步的,所述存储空间包括存储地址连续的若干存储单元;
所述存储模块,进一步用于所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至所处存储空间,包括:
FPGA确定所述配置表项的表项内容的长度是否超过所述目标存储单元的最大存储长度;
如果是,在所述目标存储单元中存储所述表项内容中不超出所述最大存储长度的部分表项内容,并将超出所述最大存储长度的剩余表项内容继续存储至下一个存储单元;
进一步的,所述装置还包括:
检查单元:用于所述FPGA针对所述配置表项进行表项合法性检查;
如果表项合法性检查通过,按照所述表项存储地址将所述配置表项的表项内容存储至所述存储空间。
进一步的,所述检查单元具体用于:FPGA检查所述配置表项的长度与预设表项长度是否一致,如果是,则表项合法性检查通过;或者,FPGA检查所述配置表项的表项存储地址与预设表项存储地址是否一致,如果是,则表项合法性检查通过。
本说明书的实施例提供的技术方案可以包括以下有益效果:
CPU生成包括待配置的目标业务板的业务板编号的配置表项,并将配置表项下发至FPGA,FPGA通过检查配置表项中的业务板编号与目标业务板的业务板编号是否匹配,如果匹配就按照表项地址,将配置表项的表项内容存储至存储空间。通过FPGA对配置表项业务板编号的检查,避免了错误的配置表项下发至FPGA占用FPGA的存储空间,导致FPGA存储空间资源不足的情况。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本说明书。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本说明书的实施例,并与说明书一起用于解释本说明书的原理。
图1示意性地示出了根据本申请实施方式的一种配置下发方法的流程图。
图2示意性地示出了根据本申请实施方式的一种配置下发装置的框图。
具体实施方式
下面将参考若干示例性实施方式来描述本申请的原理。应当理解,给出这些实施方式仅仅是为了使本领域技术人员能够更好地理解进而实现本申请,而并非以任何方式限制本申请的范围。相反,提供这些实施方式是为了使本申请更加透彻和完整,并且能够将本申请的范围完整地传达给本领域的技术人员。
本领域技术人员知道,本申请的实施方式可以实现为一种系统、装置、设备、方法或计算机程序产品。因此,本申请可以具体实现为以下形式,即:完全的硬件、完全的软件(包括固件、驻留软件、微代码等),或者硬件和软件结合的形式。
发明概述
本说明书提供一种FPGA确定配置表项中业务板编号与目标业务板编号是否配置,如果匹配就存储配置表项的技术方案。
在实现时,CPU生成包括待配置的目标业务板的业务板编号的配置表项,并将配置表项下发至FPGA,FPGA通过检查配置表项中的业务板编号与目标业务板的业务板编号是否匹配,如果匹配就按照表项地址,将配置表项的表项内容存储至存储空间。通过FPGA对配置表项业务板编号的检查,避免了错误的配置表项下发至FPGA占用FPGA的存储空间,导致FPGA存储空间资源不足的情况。
示例性方法
下面通过具体实施例并结合具体的应用场景进行详细描述。
请参见图1,图1是一示例性实施例提供的一种配置下发方法的流程图。所述方法应用于网络设备,所述网络设备包括主控板和至少一个业务板,所述主控板包含CPU;所述业务板包含FPGA,所述FPGA用于管理存储由所述主控板下发至所述业务板的配置表项的存储空间,所述方法包括如下的执行步骤:
步骤101,所述CPU响应于配置指令,生成配置表项;其中,所述配置表项包括表项存储地址,表项内容以及待配置的目标业务板对应的业务板编号;
在本实施例中,主控板包含的CPU可以接收用户的配置指令,响应于用户指定的配置指令,生成针对于业务板的FPGA的配置表项,以实现对FPGA的动态控制。上述配置表项可以包括表项存储地址,表项存储地址用于指示FPGA将表项存储到存储空间的哪个位置;还可以包括表项内容,表项内容即配置表项的内容;还可以包括待配置的目标业务板对应的业务板编号,CPU可以根据该业务板编号,将该配置表项下发至哪个或哪些业务板的FPGA,FPGA可以检查下发到自身业务板的配置表项中的业务板编号与自身业务板的业务板编号是否匹配来确定是否存储业务板。需要说明的是,上述业务板编号可以是数字、英文字母、也可以是用户指定的其他形式的可以区分不同业务板的符号等,本申请对此不作限定。
步骤102,所述CPU至少将所述配置表项下发至所述目标业务板对应的FPGA;
在本实施例中,所述CPU响应于用户的配置指令后,生成针对于目标业务板FPGA的配置表项,可以将该配置表项下发至目标业务板对应的FPGA。需要说明的是,CPU可以由用户指定,将配置表项下发至全部的业务板的FPGA;也可以只针对待配置的目标业务板的FPGA进行下发;还可以根据用户指定的下发规则,下发至用户指定的部分业务板的FPGA,本申请对此不作限定。
步骤103,所述FPGA确定所述配置表项中的所述业务板编号与所述目标业务板的业务板编号是否匹配;
在本实施例中,CPU将配置表项下发至业务板的FPGA后,业务板的FPGA可以获得配置表项中的业务板编号,还可以获得FPGA自身业务板的业务板编号,FPGA可以确定配置表项中的业务板编号与自身业务板的业务板编号是否匹配。
在一种实施例中,CPU生成针对于业务板的FPGA的配置表项,该配置表项还包括分类标志;该分类标志的取值用于区分该配置表项中的业务板编号类型。该取值可以是数字、字母或是用户指定的其他形式的可以区分不同业务板编号类型的符号等,本申请对此不作限定。
在网络设备中的业务板,通常可以按照业务板在网络设备中的硬件位置进行编号,例如业务板的槽位号;也可以按照业务板自身对应的功能进行编号,例如,业务板自身的功能为路由交换,则为其编号为1;业务板自身的功能为内容检查,则为其编号2;业务板自身的功能为负载均衡,则为其编号为3。相应的,上述业务板的业务板编号包括位置编号,或者功能编号。配置表项的分类标志可以用于区分配置表项中的业务板编号具体是按位置编号还是按功能编号。
FPGA基于分类标志的取值,确定业务板编号的编号类型以后,如果上述业务板编号为位置编号,FPGA可以获取自身业务板的位置编号,确定配置表项中的位置编号与自身业务板的位置编号是否匹配。
在实际应用中,业务板的位置编号可以是业务板的槽位号,FPGA获取自身业务板的槽位号后,确定配置表项中的位置编号与自身业务板的槽位号是否匹配;需要说明的是,由于槽位号可以有多个编号组成,例如业务板在网络设备中的硬件位置为第2排第2列,则业务板的槽位号为2-2,FPGA确定配置表项的位置编号与自身业务板的槽位号是否匹配时,可以只匹配槽位号的部分编号;接上例,配置表项中的位置可以为2-X,含义为网络设备中第2排的所有业务板,而FPGA的自身的业务板的槽位号为2-2,此时FPGA确定配置表项中的位置编号与自身业务板的槽位号匹配成功;FPGA可以直接存储表项内容。
如果上述业务板编号为功能编号,FPGA可以获取自身业务板的功能编号,确定配置表项中的功能编号与自身业务板的功能编号是否匹配。
例如,业务板自身的功能为路由交换,则为其编号为1;FPGA接收到的配置表项中的业务板的功能编号为2,此时FPGA确定配置表项中的功能编号与自身业务板的功能编号匹配失败;FPGA不存储该表项内容。
通过对业务板进行位置编号和功能编号,可以通过位置编号,对某一业务板进行单独配置,或是某些业务板共同配置;还可以通过功能编号,对具有相同功能的多个业务板下发同样的配置表项;可以有效的减少CPU生成配置表项的负荷。
步骤104,如果是,所述FPGA按照表项存储地址将所述配置表项的表项内容存储至所述存储空间。
在本实施例中,当FPGA确定上述配置表项中的业务板编号与自身业务板的业务板编号匹配后,FPGA可以按照配置表项中的表项存储地址,将配置表项的表项内容存储至FPGA用于存储配置表项的存储空间。需要说明的是,如果FPGA配置表项中的业务板编号与自身业务板的业务板编号不匹配,FPGA可以拒绝接受该配置表项的表项内容。
在一种实施例中,FPGA管理的用于存储配置表项的存储空间中,可以根据业务板编号的不同类型,将配置表项存储至存储空间的不同区域。如果业务板编号为位置编号,FPGA可以按照表项存储地址,将上述配置表项存储至于位置编号对应的存储空间;如果业务板编号为功能编号,FPGA可以按照表项存储地址,将上述配置表项存储至功能编号对应的存储空间。
在另一种实施例中,FPGA管理的用于存储配置表项的存储空间可以包括存储地址连续的若干个存储单元,FPGA根据表项存储地址,将配置表项的表项内容存储至存储空间时,可以先确定表项的表项内容是否超过表项存储地址对应的目标存储单元的最大存储长度;如果没有超过存储单元的最大长度,FPGA直接将表项内容存储至该存储单元。如果表项内容的长度超过目标存储单元的最大长度,此时FPGA在目标存储单元存储表项内容中不超出最大存储长度的部分表项内容;将超出最大存储长度的剩余表项内容继续存储至下一个存储单元。当表项内容连续下发至FPGA时,FPGA可以将表项内容连续存储至地址连续的若干存储单元,可以减少表型内容对CPU和FPGA通道的带宽占用。
在实际应用中,例如,每个存储单元的最大存储长度为64字节;当表项内容为128字节时,FPGA找到表项存储地址对应的存储单元,将64字节的表项内容存储到该存储单元,此时将表项存储地址加一,将剩余64字节的表项内容存储至下一个存储单元;以此类推,如果表项内容的长度超出了存储空间能接收的最大长度,FPGA下发错误指令到主控板的CPU,由用户进行处理操作,本申请对此不作限定。
在另一种实施例中,FPGA在按照表项存储地址,将配置表项的表项内容存储至所述存储空间时,还要针对上述配置表项进行表项合法性检查,如果合法性检查通过,FPGA才按照表项存储地址将上述配置表项的表项内容存储至对应的存储空间,如果表项合法性检查失败,FPGA将错误的配置表项存储至用户指定的空闲存储空间中,方便用户后续排查CPU下发错误的配置表项的原因。通过对表项的合法性检查,可以避免CPU下发配置表项时,FPGA存储了错误的配置表项,导致存储空间被占用,使正确的配置表项不能下发至FPGA。
在实际应用中,上述FPGA对配置表项的合法性检查,可以检查配置表项的长度与预设的表项长度是否一致。用户在对FPGA进行配置时,CPU生成配置表项后,可以直接计算出待下发的配置表项的长度,并下发至FPGA;FPGA接收到配置表项后可以检查配置表项的长度与CPU生成配置表项时配置表项的长度是否一致,如果一致则配置表项通过表项合法性检查。FPGA还可以检查表项存储地址与预设表项存储地址是否一致;CPU生成配置表项时,配置表项中包含了配置表项的存储地址;FPGA接收到配置表项后,检查配置表项的存储地址是否有其他表项内容,如果没有其他表项内容,则配置表项通过表项合法性检查;如果有其他表项内容,则没有通过表项合法性检查,将配置表项存储至用户指定的空闲存储空间中,方便用户后续排查CPU下发错误的配置表项的原因。通过对配置表项的表项合法性检查,可以避免CPU在下发错误的配置表项时,错误的配置表项占用FPGA存储空间,导致后续的配置表项无法下发的问题。
请参见图2,为本申请在一个示例性实施例中的一种配置表项下发装置的结构示意图,应用于网络设备,所述网络设备包括主控板和至少一个业务板,所述主控板包含CPU;所述业务板包含FPGA,所述FPGA用于管理存储由所述主控板下发至所述业务板的配置表项的存储空间,所述装置20包括:
生成模块201,用于所述CPU响应于配置指令,生成配置表项;其中,所述配置表项包括表项存储地址,表项内容以及待配置的目标业务板对应的业务板编号;
下发模块202,用于所述CPU至少将所述配置表项下发至所述目标业务板对应的FPGA;
匹配模块203,用于所述FPGA确定所述配置表项中的所述业务板编号与所述目标业务板的业务板编号是否匹配;
存储模块204,用于所述FPGA确定所述业务板编号与所述目标业务板的业务板编号匹配,所述FPGA按照表项存储地址将所述配置表项的表项内容存储至所述存储空间。
作为一个实施例,所述网络设备中的业务板,按照所述业务板在所述网络设备中的硬件位置进行编号;或者,按照所述业务板对应的功能进行编号;相应的,所述业务板编号包括位置编号或者功能编号;
所述配置表项还包括分类标志;所示分类标志的取值用于区分所述配置表项中的所述业务板编号的编号类型;
所述匹配模块203,具体用于所述FPGA基于所述分类标志的取值,确定所述业务板编号的编号类型;
如果所述业务板编号为位置编号,FPGA获取所述目标业务板的位置编号,并确定所述配置表项中的所述位置编号与所述目标业务板的位置编号是否匹配;或者,
如果所述业务板编号为功能编号,FPGA获取所述目标业务板的功能编号,并确定所述配置表项中的所述功能编号与所述目标业务板的功能编号是否匹配。
作为一个实施例,所述存储模块204,具体用于如果所述业务板编号为位置编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述位置编号对应的存储空间;或者
如果所述业务板编号为功能编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述功能编号对应的存储空间。
作为一个实施例,所述存储空间包括存储地址连续的若干存储单元;
所述存储模块,进一步用于所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至所处存储空间,包括:
FPGA确定所述配置表项的表项内容的长度是否超过所述目标存储单元的最大存储长度;
如果是,在所述目标存储单元中存储所述表项内容中不超出所述最大存储长度的部分表项内容,并将超出所述最大存储长度的剩余表项内容继续存储至下一个存储单元;
作为一个实施例,所述装置还包括:
检查单元205:用于所述FPGA针对所述配置表项进行表项合法性检查;
如果表项合法性检查通过,按照所述表项存储地址将所述配置表项的表项内容存储至所述存储空间。
作为一个实施例,所述检查单元具体用于:FPGA检查所述配置表项的长度与预设表项长度是否一致,如果是,则表项合法性检查通过;或者,FPGA检查所述配置表项的表项存储地址与预设表项存储地址是否一致,如果是,则表项合法性检查通过。
上述装置中各个单元的功能和作用的实现过程具体详见上述方法中对应步骤的实现过程,在此不再赘述。
对于装置实施例而言,由于其基本对应于方法实施例,所以相关之处参见方法实施例的部分说明即可。以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本申请方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
本领域技术人员在考虑说明书及实践这里公开的公开后,将容易想到本说明书的其他实施例。本说明书旨在涵盖本说明书的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本说明书的一般性原理并包括本说明书未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本说明书的真正范围和精神由权利要求指出。
应当注意,尽管在上文详细描述中提及了装置的若干单元/模块或子单元/模块,但是这种划分仅仅是示例性的并非强制性的。实际上,根据本说明书的实施方式,上文描述的两个或更多单元/模块的特征和功能可以在一个单元/模块中具体化。反之,上文描述的一个单元/模块的特征和功能可以进一步划分为由多个单元/模块来具体化。
此外,尽管在附图中以特定顺序描述了本说明书方法的操作,但是,这并非要求或者暗示必须按照该特定顺序来执行这些操作,或是必须执行全部所示的操作才能实现期望的结果。附加地或备选地,可以省略某些步骤,将多个步骤合并为一个步骤执行,和/或将一个步骤分解为多个步骤执行。
虽然已经参考若干具体实施方式描述了本说明书的精神和原理,但是应该理解,本说明书并不限于所公开的具体实施方式,对各方面的划分也不意味着这些方面中的特征不能组合以进行受益,这种划分仅是为了表述的方便。本说明书旨在涵盖所附权利要求的精神和范围内所包括的各种修改和等同布置。

Claims (12)

1.一种配置表项下发方法,应用于网络设备,所述网络设备包括主控板和至少一个业务板,所述主控板包含CPU;所述业务板包含FPGA,所述FPGA用于管理存储由所述主控板下发至所述业务板的配置表项的存储空间,所述方法包括:
所述CPU响应于配置指令,生成配置表项;其中,所述配置表项包括表项存储地址,表项内容以及待配置的目标业务板对应的业务板编号;
所述CPU至少将所述配置表项下发至所述目标业务板对应的FPGA;
所述FPGA确定所述配置表项中的所述业务板编号与所述目标业务板的业务板编号是否匹配;
如果是,所述FPGA按照表项存储地址将所述配置表项的表项内容存储至所述存储空间。
2.根据权利要求1所述的方法,所述网络设备中的业务板,按照所述业务板在所述网络设备中的硬件位置进行编号;或者,按照所述业务板对应的功能进行编号;相应的,所述业务板编号包括位置编号或者功能编号;
所述配置表项还包括分类标志;所示分类标志的取值用于区分所述配置表项中的所述业务板编号的编号类型;
所述FPGA确定所述配置表项中的所述业务板编号与所述目标业务板的业务板编号是否匹配,包括:
所述FPGA基于所述分类标志的取值,确定所述业务板编号的编号类型;
如果所述业务板编号为位置编号,FPGA获取所述目标业务板的位置编号,并确定所述配置表项中的所述位置编号与所述目标业务板的位置编号是否匹配;或者,
如果所述业务板编号为功能编号,FPGA获取所述目标业务板的功能编号,并确定所述配置表项中的所述功能编号与所述目标业务板的功能编号是否匹配。
3.根据权利要求2所述的方法,所述FPGA按照表项存储地址将所述配置表项的表项内容存储至所述存储空间,包括:
如果所述业务板编号为位置编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述位置编号对应的存储空间;或者
如果所述业务板编号为功能编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述功能编号对应的存储空间。
4.根据权利要求3所述的方法,所述存储空间包括存储地址连续的若干存储单元;
所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至所处存储空间,包括:
FPGA确定所述配置表项的表项内容的长度是否超过所述目标存储单元的最大存储长度;
如果是,在所述目标存储单元中存储所述表项内容中不超出所述最大存储长度的部分表项内容,并将超出所述最大存储长度的剩余表项内容继续存储至下一个存储单元;
如果否,在所述目标存储单元中存储所述表项内容。
5.根据权利要求1所述的方法,所述FPGA按照所述表项存储地址将所述配置表项的表项内容存储至所述存储空间,包括:
所述FPGA针对所述配置表项进行表项合法性检查;
如果表项合法性检查通过,按照所述表项存储地址将所述配置表项的表项内容存储至所述存储空间。
6.根据权利要求5所述的方法,所述FPGA针对所述配置表项进行表项合法性检查,包括:
FPGA检查所述配置表项的长度与预设表项长度是否一致,如果是,则表项合法性检查通过;或者,FPGA检查所述配置表项的表项存储地址与预设表项存储地址是否一致,如果是,则表项合法性检查通过。
7.一种配置表项下发装置,应用于网络设备,所述网络设备包括主控板和至少一个业务板,所述主控板包含CPU;所述业务板包含FPGA,所述FPGA用于管理存储由所述主控板下发至所述业务板的配置表项的存储空间,所述装置包括:
生成模块:用于所述CPU响应于配置指令,生成配置表项;其中,所述配置表项包括表项存储地址,表项内容以及待配置的目标业务板对应的业务板编号;
下发模块:用于所述CPU至少将所述配置表项下发至所述目标业务板对应的FPGA;
匹配模块:所述FPGA确定所述配置表项中的所述业务板编号与所述目标业务板的业务板编号是否匹配;
存储模块:用于所述FPGA确定所述业务板编号与所述目标业务板的业务板编号匹配,所述FPGA按照表项存储地址将所述配置表项的表项内容存储至所述存储空间。
8.根据权利要求7所述的装置,所述网络设备中的业务板,按照所述业务板在所述网络设备中的硬件位置进行编号;或者,按照所述业务板对应的功能进行编号;相应的,所述业务板编号包括位置编号或者功能编号;
所述配置表项还包括分类标志;所示分类标志的取值用于区分所述配置表项中的所述业务板编号的编号类型;
所述匹配模块,具体用于所述FPGA基于所述分类标志的取值,确定所述业务板编号的编号类型;
如果所述业务板编号为位置编号,FPGA获取所述目标业务板的位置编号,并确定所述配置表项中的所述位置编号与所述目标业务板的位置编号是否匹配;或者,
如果所述业务板编号为功能编号,FPGA获取所述目标业务板的功能编号,并确定所述配置表项中的所述功能编号与所述目标业务板的功能编号是否匹配。
9.根据权利要求8所述的装置,所述存储模块,具体用于如果所述业务板编号为位置编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述位置编号对应的存储空间;或者
如果所述业务板编号为功能编号,所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至与所述功能编号对应的存储空间。
10.根据权利要求9所述的装置,所述存储空间包括存储地址连续的若干存储单元;
所述存储模块,进一步用于所述FPGA按照所述表项存储地址,将所述配置表项的表项内容存储至所处存储空间,包括:
FPGA确定所述配置表项的表项内容的长度是否超过所述目标存储单元的最大存储长度;
如果是,在所述目标存储单元中存储所述表项内容中不超出所述最大存储长度的部分表项内容,并将超出所述最大存储长度的剩余表项内容继续存储至下一个存储单元。
11.根据权利要求7所述的装置,所述装置还包括:
检查单元:用于所述FPGA针对所述配置表项进行表项合法性检查;
如果表项合法性检查通过,按照所述表项存储地址将所述配置表项的表项内容存储至所述存储空间。
12.根据权利要求11所述的装置,所述检查单元具体用于:FPGA检查所述配置表项的长度与预设表项长度是否一致,如果是,则表项合法性检查通过;或者,FPGA检查所述配置表项的表项存储地址与预设表项存储地址是否一致,如果是,则表项合法性检查通过。
CN202111537422.9A 2021-12-15 2021-12-15 一种配置表项下发方法及装置 Pending CN114296815A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111537422.9A CN114296815A (zh) 2021-12-15 2021-12-15 一种配置表项下发方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111537422.9A CN114296815A (zh) 2021-12-15 2021-12-15 一种配置表项下发方法及装置

Publications (1)

Publication Number Publication Date
CN114296815A true CN114296815A (zh) 2022-04-08

Family

ID=80967346

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111537422.9A Pending CN114296815A (zh) 2021-12-15 2021-12-15 一种配置表项下发方法及装置

Country Status (1)

Country Link
CN (1) CN114296815A (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108055202A (zh) * 2017-12-07 2018-05-18 锐捷网络股份有限公司 一种报文处理设备和方法
CN109542522A (zh) * 2018-11-02 2019-03-29 杭州迪普科技股份有限公司 一种fpga启动方法及装置
CN110061992A (zh) * 2019-04-22 2019-07-26 杭州迪普科技股份有限公司 一种动态配置fpga的方法及网络安全设备

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108055202A (zh) * 2017-12-07 2018-05-18 锐捷网络股份有限公司 一种报文处理设备和方法
CN109542522A (zh) * 2018-11-02 2019-03-29 杭州迪普科技股份有限公司 一种fpga启动方法及装置
CN110061992A (zh) * 2019-04-22 2019-07-26 杭州迪普科技股份有限公司 一种动态配置fpga的方法及网络安全设备

Similar Documents

Publication Publication Date Title
US20120311226A1 (en) Computer apparatus, computer system and adapter carry-over method
CN110427775B (zh) 数据查询权限控制方法及装置
US10282120B2 (en) Method, apparatus and system for inserting disk
CN102834806A (zh) 系统结构管理设备、系统结构管理方法和程序
CN110990110A (zh) 一种基于Sriov网卡的虚拟机创建方法及装置
CN112363753A (zh) 数据校验方法、装置、电子设备及存储介质
CN111651397B (zh) 一种访问PXIe外设模块的方法和设备
CN110795120A (zh) 软件升级方法及相关装置
CN112769802A (zh) 基于服务端的访问校验方法、装置、电子设备及存储介质
CN112040016A (zh) 服务器管理方法及服务器管理装置
CN113890879A (zh) 数据访问的负载均衡方法、装置、计算机设备及介质
CN107066522B (zh) 数据库的访问方法和装置
CN112751782B (zh) 基于多活数据中心的流量切换方法、装置、设备及介质
CN109120680A (zh) 一种控制系统、方法及相关设备
CN114296815A (zh) 一种配置表项下发方法及装置
CN115242861B (zh) 一种rte层通信数据映射配置文件的生成方法及系统、计算机可读存储介质、电子设备
CN112817516A (zh) 数据读写控制方法、装置、设备和存储介质
CN1783889B (zh) 仲裁环路地址管理装置、方法和系统
CN113704000B (zh) 服务访问优化方法、装置、设备及介质
CN110935168B (zh) 用于全球同服架构的分布式id生成方法、装置及设备
CN112966288A (zh) 数据处理方法、装置、电子设备及存储介质
CN108965169B (zh) 一种报文传输方法、网卡控制器、网卡及电子设备
KR102575524B1 (ko) 가상화 기반 전투체계를 위한 분산정보처리장치 및 이의 자원 할당 방법
CN112187540B (zh) 一种聚合口配置的下发方法及网络设备
CN112737872B (zh) 一种arinc664p7端系统跨网测试系统和方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20220408