CN112817516A - 数据读写控制方法、装置、设备和存储介质 - Google Patents

数据读写控制方法、装置、设备和存储介质 Download PDF

Info

Publication number
CN112817516A
CN112817516A CN201911119800.4A CN201911119800A CN112817516A CN 112817516 A CN112817516 A CN 112817516A CN 201911119800 A CN201911119800 A CN 201911119800A CN 112817516 A CN112817516 A CN 112817516A
Authority
CN
China
Prior art keywords
read
control instruction
write control
storage
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911119800.4A
Other languages
English (en)
Inventor
许小仓
刘衡祁
仲建锋
陈昌胜
胡达
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanechips Technology Co Ltd
Original Assignee
Sanechips Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanechips Technology Co Ltd filed Critical Sanechips Technology Co Ltd
Priority to CN201911119800.4A priority Critical patent/CN112817516A/zh
Publication of CN112817516A publication Critical patent/CN112817516A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本申请提出一种数据读写控制方法、装置、设备和存储介质,其中,该方法包括:获取处理队列中读写控制指令的存储地址,所述处理队列中的读写控制指令按照指令优先级排列;并行执行所述读写控制指令,对所述存储地址对应的存储空间进行数据读写。本申请实施例的技术方案,通过处理队列对各读写控制指令同时执行,避免存储单元操作的冲突,保证数据读写操作正常进行,提高了通信网络中数据存储的安全性。

Description

数据读写控制方法、装置、设备和存储介质
技术领域
本申请涉及分组交换传输通讯领域,具体涉及一种数据读写控制方法、装置、设备和存储介质。
背景技术
现有通信网络中,需要报文处理和转发,在报文处理和转发的过程中为节省资源,将不参与报文处理的部分报文净荷进行暂存。报文净荷在暂存过程中,被处理的报文头部需要经过多次读取和存储,此时不同来源的读写控制指令还需要同时对存储的报文数据进行读写操作,为保证所有读写操作都能正常进行,以满足通信转发处理的带宽,在此种情景下需要对数据读写进行控制。
发明内容
本申请提供了一种数据读写控制方法、装置、设备和存储介质。
本申请实施例提供了一种数据读写控制方法,包括:
获取处理队列中读写控制指令的存储地址,所述处理队列中的读写控制指令按照指令优先级排列;并行执行所述读写控制指令,对所述存储地址对应的存储空间进行数据读写。
本申请实施例提供了一种数据读写控制装置,包括:
地址确定模块,用于获取处理队列中读写控制指令的存储地址,所述处理队列中的读写控制指令按照指令优先级排列;数据读写模块,用于并行执行所述读写控制指令,对所述存储地址对应的存储空间进行数据读写。
本申请实施例提供了一种数据读写控制设备,包括:
一个或多个处理器;
存储器,用于存储一个或多个程序,
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如本申请实施例中任一所述的数据读写控制方法。
本申请实施例提供了一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如本申请实施例中任一所述的数据读写控制方法。
本申请实施例的技术方案,通过获取处理队列中读写控制指令的存储地址,处理队列中读写控制指令按照案例优先级排列,并行执行读写控制指令,对存储地址对应的存储空间进行数据读写,实现了不同来源的读写控制指令的同时执行,保证读写操作正常进行,确保数据存储安全。
关于本申请的以上实施例和其他方面以及其实现方式,在附图说明、具体实施方式和权利要求中提供更多说明。
附图说明
图1为本申请实施例中多路同时访问存储体的示例图;
图2为本申请实施例中数据读写控制方法的步骤流程图;
图3为本申请实施例中数据读写控制方法的步骤流程图;
图4为本申请实施例中预设地址管理表的示例图;
图5为本申请实施例中数据读写控制方法的示例图;
图6为本申请实施例中数据读写控制装置的结构示意图;
图7为本申请实施例中数据读写控制装置的示例图;
图8为本申请实施例中数据读写控制设备的结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚明白,下文中将结合附图对本申请的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
本申请实施例提供的数据读写控制方法可以应用于分组交换传输的交换机中,数据报文可以存储在存储体中,实施例中的存储可以同时获取到多路写控制操作和读控制操作,图1为本申请实施例中多路同时访问存储体的示例图,参见图1,本申请一种实施例中的存储体可以同时获取到LIF0、LIF1、PPU1、PPU2和HBM等五路的写控制指令和PRU、INGRESS、CMD0和CMD1等四路的读控制命令,该五路写控制命令和四路读控制命令可以同时对存储体进行读操作或者写操作。
图2为本申请实施例中数据读写控制方法的步骤流程图,本申请实施例可适用于同时获取到多路读写控制指令对存储体进行数据读写的情况,该方法可以由数据读写控制装置来执行,该装置可以采用硬件和/或软件的方法来实现,参见图2,本申请实施例的数据读写控制方法包括:
步骤101、获取处理队列中读写控制指令的存储地址,所述处理队列中的读写控制指令按照指令优先级排列。
其中,处理队列可以暂存读写控制指令的数据结构,读写控制指令可以是将存储体内存储的报文数据读出或者将报文数据写入到存储体,指令优先级可以是读写控制指令的执行顺序,读写控制指令的指令优先级可以与读写控制指令的来源或者读写控制指令的类型相关,示例性的,读控制指令中出队读优先级可以高于业务读和搬移、丢弃读的优先级,写控制指令的优先级可以相同,也可以任意给出一个默认优先级。
具体的,可以从处理队列中获取到各读写控制指令,可以获取各读写控制指令的存储地址,读写控制指令可以与存储体内的存储单元管理存储,可以根据读写控制指令查找对应的存储单元,可以将该存储单元的存储地址作为读写控制指令进行数据读写操作的存储地址,从该处理队列中获取到的读写控制指令对应的存储单元可以不相同,各读写控制指令不存在数据读写冲突。
步骤102、并行执行所述读写控制指令,对所述存储地址对应的存储空间进行数据读写。
其中,存储空间可以存储数据的存储空间,可以包括硬盘、缓存和辅助存储等,存储空间可以位于本申请实施例中的存储体上,一个存储体可以包括多个存储空间。
在本申请实施例中,可以对各读写控制指令根据对应的存储地址进行数据读取操作或者进行数据写入操作,示例性的,读写控制指令中可以包括多个写控制指令,各写控制指令可以将写控制指令中的数据写入到各写控制指令的存储地址对应的存储空间,各写控制指令对应的存储地址不同,写控制指令可以同时进行。
本申请实施例的技术方案,通过获取处理队列中的读写控制指令,根据读写控制指令获取到对应的存储地址,并行执行各所述读写控制指令,由读写控制指令根据存储地址对存储空间内的数据进行读写操作,本申请实施例的技术方案,通过处理队列并行执行各读写控制指令,避免了读写控制单元相同导致的读写冲突,提高了数据读写执行效率,可增强通信网络中数据存储的安全性。
图3为本申请实施例中数据读写控制方法的步骤流程图;本申请实施例提供的数据读写控制方法具体化了读写控制指令在处理队列中的获取方法,参见图3,本申请实施例的数据读写控制方法包括:
步骤201、将获取到的读写控制指令根据所述指令优先级存储到所述处理队列。
其中,指令优先级可以执行读写控制指令的先后顺序,示例性的,指令优先级可以根据读写控制指令的类型不同分为读指令优先级和写指令优先级。
本申请实施例中,读写控制指令可以根据执行的数据操作不同,划分为读控制指令和写控制指令,相应的,指令优先级可以包括读指令优先级和写指令优先级,读指令优先级可以是各读控制指令执行的先后顺序,写指令优先级可以是各写指令执行的先后顺序,可以读写控制指令中的读控制指令和写控制指令可以根据对应的指令优先级将各读控制指令和各写控制指令存储到处理队列,可以按照指令优先级从高到低的顺序将读写控制指令存储到处理队列,也可以按照指令优先级从低到高的顺序将读写控制指令存储到处理队列。进一步的,为了便于提高数据读写控制效率,处理队列可以包括读指令队列和写指令队列,读指令队列中可以存储按照指令优先级存储的读控制指令,写指令队列中可以存储按照指令优先级存储的写控制指令。示例性的,以读写控制指令包括2个写控制指令LIF0和PPU1为例,LIF0的指令优先级大于PPU1的指令优先级,可以将PPU1先存储到处理队列FIFO中。
一种实施方式中,指令优先级根据所述读写控制指令的来源确定。
本申请实施例中,可以通过多种路径将读写控制指令发送到存储体,可以根据读写控制指令进入存储体的来源不同对各读写控制指令进行指令优先级的设定,可以根据需要用户随机为各来源设置不同的指令优先级,相应的,不同来源的读写控制指令的指令优先级可以不同。
步骤202、从所述处理队列首部获取存储单元不同的读控制指令。
其中,处理队列可以是先入先出的存储队列,先存储到处理队列中的读写控制指令可以先从存储队列中读出;存储单元可以是本申请实施例中存储体的存储结构,多个存储单元可以构成一个存储体,读控制指令可以是读取存储单元内数据的控制指令,读控制指令可以按照指令优先级从高到低的顺序存储在处理队列中。
具体的,可以从处理队列中获取到读控制指令,并行执行的读控制指令在对同一存储单元进行读取时会产生数据读取冲突,在处理队列中获取读控制指令时,可以获取存储单元不同的读控制指令以避免读取冲突,可以理解的是,可以从处理队列中一次获取一个读控制指令,也可以从处理队列中一次获取多个读控制指令。示例性的,可以从处理队列首部的读控制指令与已经获取到的读控制指令的存储单元进行比较,若相同,则不将该读控制指令从处理队列取出,若不同,则可以将该读控制指令从处理队列取出。
一种实施方式中,从所述处理队列首部获取存储单元不同的当前读控制指令,包括:获取所述处理队列首部所述指令优先级最高的目标读控制指令;在所述处理队列中查找与所述目标读控制指令存储单元不同的其他读控制指令;将所述目标写控制指令和各所述其他读控制指令作为所述读控制指令。
具体的,目标读控制指令可以是当前处理队列中指令优先级最高的读控制指令,可以将目标读控制指令与指令优先级低的读控制指令进行对比,确定目标读控制指令是否与指令优先级低的读控制指令的存储单元是否相同,若不同可以将该读控制指令作为其他读控制指令,可以在处理队列中获取一个或者多个其他读控制指令,可以将获取到目标读控制指令和其他读控制指令作为进行读数据操作的读控制指令。
步骤203、根据各所述读控制指令在预设地址管理表查找对应存储地址。
其中,预设地址管理表可以是管理本申请实施例中存储体内存储单元数据表,预设地址管理表中可以包括各存储单元的存储地址和各存储单元的状态信息,存储单元的状态信息可以包括占用状态和空闲状态,通过预设地址管理表对存储体的存储地址进行管理,区分占用存储单元和空闲存储单元,可避免读写冲突,可以并行处理读控制指令和写控制指令。
具体的,可以根据各读控制指令读取的存储单元在预设地址管理表中查找存储单元对应的存储地址,可以将查找到的存储地址作为读控制指令控制的存储地址。
步骤204、从所述处理队列首部获取写控制指令。
具体的,处理队列可以为先入先出队列,可以从处理队列的首部获取写控制指令,可以理解的是,从处理队列中获取到的写控制指令可以为指令优先级高的读写控制指令。在本申请实施例中,处理队列可以为写指令队列,该处理队列中可以仅存储写控制指令。
步骤205、从预设地址管理表中查找空闲存储单元的存储地址作为所述写控制指令的存储地址。
其中,空闲存储单元可以是本申请实施例的存储体中未存储数据的存储单元,预设地址管理表可以存储空闲存储单元的存储地址,进一步的,为了便于管理,预设地址管理表中的空闲存储单元的存储地址可以按照存储空间从大到小的顺序排列。
本申请实施例中,可以在预设地址管理表中查找到空闲存储单元的存储地址,可以将查找到的存储地址作为写控制指令写入数据的控制地址。
一种实施方式中,预设地址管理表包括各存储单元的存储地址;所述存储地址按照对应所述存储单元占据空间大小的顺序排列;其中,各所述存储单元位于至少一个存储体。
具体的,预设地址管理表可以存储各存储单元的存储地址,各存储单元可以组成本申请实施例的存储体,可以理解的是,存储体可以是存储通信网络报文数据的存储设备,可以包括缓存、辅存和硬盘等,存储体可以包括多个存储单元,预设地址管理表可以对存储体内的存储单元的存储地址进行管理,为了保证存储体内各存储单元被均衡使用,可以将预设管理表中的存储地址按照存储单元占据空间大小的顺序进行排序。
示例性的,图4为本申请实施例中预设地址管理表的示例图,参见图4,预设地址管理表11可以包括L1、L2、L3、L4和L5五个存储地址,存储体12可以包括S1、S2、S3、S4和S5五个存储单元,L1、L2可以分别与S1、S2对应,L3、L4、L5可以分别与S3、S4、S5对应,其中,S1和S2,可以为占用存储单元,S3、S4和S5可以为空闲存储单元,预设地址管理表11中空闲存储单元的存储地址的按照存储单元的大小排序可以为L4>L5>L3,在为写控制指令申请存储单元时,可以先获取存储地址L4。
进一步的,本申请实施例中的步骤202、步骤203、步骤204和步骤205仅用于区分不同步骤,不用于限定执行顺序,在一种实施方式中,步骤204和步骤205可以先于步骤202和步骤203执行,在另一种实施方式中,步骤202、203可以与步骤204、205同时执行。
步骤206、若所述读写控制指令中读控制指令和写控制指令的存储地址不同,则同时执行各所述读控制指令和各所述写控制指令,对所述存储地址对应的存储空间进行数据读写。
在本申请实施例中,读控制指令和写控制指令可以同时执行,若读控制指令和写控制指令的存储地址不同,可以分别根据存储地址在对应的存储空间内进行数据读操作或者数据写操作。
步骤207、若所述读写控制指令中存在存储地址相同的读控制指令和写控制指令,则将所述写控制指令中数据写入所述存储地址,再将所述数据从所述存储地址读出。
在本申请实施例中,读控制指令和写控制指令可以同时执行,若读控制指令与写控制指令的存储地址相同,可以先将写控制指令对应的数据写入到该存储空间,在数据写入后,可以再根据读控制指令将该存储地址对应存储空间内的数据读出。
本申请实施例的技术方案,通过将获取到的读写控制指令根据指令优先级存储到处理队列,从处理队列首部获取存储单元不同的读控制指令,根据各读控制指令在预设地址管理表中查找对应的存储地址,以及,从处理队列首部获取写控制指令,在预设地址管理表中查找空闲存储单元的存储地址作为写控制指令对应的存储地址,写控制指令和读控制指令同时执行,对相应的存储地址进行读写操作,当写控制指令和读控制指令的存储地址相同时,先将写控制指令的数据写入存储地址对应的存储空间,再将存储地址对应的存储空间内的数据读出,实现了数据读写控制指令的并行执行,提高了数据读写效率,基于处理队列消除了读写相同存储单元造成的读写冲突,可增强通信网络中数据存储的安全性。
在一种实施方式中,同时执行各所述读控制指令和各所述写控制指令,对所述存储地址对应的存储空间进行数据读写,包括:
确定所述读写控制指令包括读控制指令,则将所述存储地址对应的存储空间内的数据读出;确定所述读写控制指令包括写控制指令,则将数据写入到所述存储地址对应的存储空间。
一种实施方式中,可以在存储体上同时执行读控制指令和写控制指令,可以根据对应的存储地址对存储体内的存储空间进行操作,读出数据或者写入数据,存储体内可以由多个存储单元构成,各读控制指令和写控制指令对应的存储单元可以不同,各存储单元可以对存储体并行处理读写控制指令。
示例性的,图5为本申请实施例中数据读写控制方法的示例图;参见图5,以2个写控制指令(LIF0和PPU1)以及2个读控制指令(PRU,CMD0)为例说明实施方式。LIF0写入的包首数据,PRU将会读出该包首数据。LIF0写入的报文体数据和PPU1写入的报文体数据,CMD0将会读出该报文体数据。
步骤001、可以将指令优先级低的读控制指令PRU先进入暂存处理队列FIFO,可以在FIFO出口和高指令优先级的CMD0读控制指令进行比较,决定是否将处理队列FIFO中的读控制指令PRU输出。
步骤002、可以在处理队列FIFO出口处比较PRU和CMD0出队命令是否冲突。,也就是PRU和CMD0是否相同,若两个读相冲突,低指令优先级的PRU的暂存在FIFO中不读,可以只执行高指令优先级的CMD0,待没有和高指令优先级的读控制指令冲突时将PRU从FIFO输出。若两个读控制指令访问不同的存储单元,则不冲突,可以同时送出。
步骤003、在低优先级读命令PRU和高优先级读命令不冲突,读走后更新FIFO出口为新的FIFO内容。
步骤004、可以识别出有效的读控制指令CMD0及PRU的存储单元对应的地址管理表编号例如L1和L2。在地址管理表可以按照空闲存储地址的深度排好顺序,可以在空闲存储单元的地址管理表编号L3、L4和L5中,依次选取空余地址最多的一个地址管理表编号给对应的读控制指令。
步骤005、根据写控制指令LIF0和PPU1的默认优先顺序,依次从上述地址管理表排序中,在剩余空闲地址最多的地址管理表中选择一个地址管理表编号,可以申请该地址管理编号对应的存储单元。目的是达到存储的基本均衡,保证多路同时读写功能的可持续,同时存储体的总利用率达到最高。
步骤006、冲突处理及申请地址时,从处理队列FIFO中继续获取读控制指令。
步骤007、将写地址写数据,读地址同时通过数据总线送存储体模块,读写同时进行,同时完成写数据和读数据的操作。于此同时,可以在地址管理表中释放并回收读控制指令对应的存储地址。
图6为本申请实施例中数据读写控制装置的结构示意图,本申请实施例提供的数据读写控制装置可执行本申请实施例提供的方法,具备执行方法相应的功能模块和有益效果。该装置可以由软件和/或硬件实现。具体包括:地址确定模块301和数据读写模块302。
其中,地址确定模块301,用于获取处理队列中读写控制指令的存储地址,所述处理队列中的读写控制指令按照指令优先级排列。
数据读写模块302,用于并行执行所述读写控制指令,对所述存储地址对应的存储空间进行数据读写。
本申请实施例的技术方案,通过地址确定模块获取处理队列中的读写控制指令,根据读写控制指令获取到对应的存储地址,数据读写模块并行执行各所述读写控制指令,由读写控制指令根据存储地址对存储空间内的数据进行读写操作,本申请实施例的技术方案,通过处理队列并行执行各读写控制指令,避免了读写控制单元相同导致的读写冲突,提高了数据读写执行效率,可增强通信网络中数据存储的安全性。
一种实施方式中,地址确定模块301包括:
读指令单元,用于从所述处理队列首部获取存储单元不同的读控制指令。
读地址单元,根据各所述读控制指令在预设地址管理表查找对应存储地址。
一种实施方式中,读指令单元包括:
指令获取子单元,用于获取所述处理队列首部所述指令优先级最高的目标读控制指令。
指令查找子单元,用于在所述处理队列中查找与所述目标读控制指令存储单元不同的其他读控制指令。
指令确定子单元,用于将所述目标写控制指令和各所述其他读控制指令作为所述读控制指令。
一种实施方式中,地址确定模块301还包括:
写指令单元,用于从所述处理队列首部获取写控制指令;
写地址单元,用于从预设地址管理表中查找空闲存储单元的存储地址作为所述写控制指令的存储地址。
一种实施方式中,地址确定模块301中预设地址管理表包括各存储单元的存储地址;所述存储地址按照对应所述存储单元占据空间大小的顺序排列;其中,各所述存储单元位于至少一个存储体。
一种实施方式中,数据读写模块302包括:
独立执行单元,用于若所述读写控制指令中读控制指令和写控制指令的存储地址不同,则同时执行各所述读控制指令和各所述写控制指令,对所述存储地址对应的存储空间进行数据读写。
联合执行单元,用于若所述读写控制指令中存在存储地址相同的读控制指令和写控制指令,则将所述写控制指令中数据写入所述存储地址,再将所述数据从所述存储地址读出。
一种实施方式中,独立执行单元具体用于:
确定所述读写控制指令包括读控制指令,则将所述存储地址对应的存储空间内的数据读出;
确定所述读写控制指令包括写控制指令,则将数据写入到所述存储地址对应的存储空间。
一种实施方式中,地址确定模块301中的指令优先级根据所述读写控制指令的来源确定。
一种实施方式中,还包括存储模块,用于将获取到的读写控制指令根据所述指令优先级存储到所述处理队列。
示例性的,图7为本申请实施例中数据读写控制装置的示例图;参见图7,本发明实施例的数据读写控制装置可以包括读冲突暂存模块、读写冲突模块、地址管理表模块和数据存储体模块。其中,读控制指令PRU、CMD0可以先传输到读冲突暂存模块,读冲突暂存模块可以用于将获取到的读控制指令根据指令优先级存储到处理队列,写指令LIF0、PPU1可以传输读写冲突模块,读写冲突模块可以用于获取处理队列中读写控制指令的存储地址,其中读写冲突模块可以获取到根据指令优先级获取到读控制指令;地址管理模块可以用于管理预设地址管理表,可以对存储单元的存储地址进行管理;数据存储体模块可以用于执行读写控制指令在各存储单元实现读写操作。
图8为本申请实施例中数据读写控制设备的结构示意图,参见图8,本申请实施例中的设备包括处理器40、存储器41、输入装置42和输出装置43;设备中处理器40的数量可以是一个或多个,图8中以一个处理器40为例;设备处理器40、存储器41、输入装置42和输出装置43可以通过总线或其他方式连接,图8中以通过总线连接为例。
存储器41作为一种计算机可读存储介质,可用于存储软件程序、计算机可执行程序以及模块,如本申请实施例中的数据读写控制装置对应的模块(地址确定模块301和数据读写模块302)。处理器40通过运行存储在存储器41中的软件程序、指令以及模块,从而执行设备的各种功能应用以及数据处理,即实现上述的数据读写控制方法。
存储器41可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序;存储数据区可存储根据终端的使用所创建的数据等。此外,存储器41可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实例中,存储器41可进一步包括相对于处理器40远程设置的存储器,这些远程存储器可以通过网络连接至设备。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
输入装置42可用于接收输入的数字或字符信息,以及产生与设备的用户设置以及功能控制有关的键信号输入。输出装置43可包括显示屏等显示设备。
本申请实施例还提供一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时用于执行一种数据读写控制方法,该方法包括:
获取处理队列中读写控制指令的存储地址,所述处理队列中的读写控制指令按照指令优先级排列;
并行执行所述读写控制指令,对所述存储地址对应的存储空间进行数据读写。
当然,本申请实施例所提供的一种包含计算机可执行指令的存储介质,其计算机可执行指令不限于如上所述的方法操作,还可以执行本发明任意实施例所提供的数据读写控制方法中的相关操作。
通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本申请可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、闪存(FLASH)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请实施例所述的方法。
值得注意的是,上述数据读写控制装置的实施例中,所包括的各个单元和模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。
以上所述,仅为本申请的示例性实施例而已,并非用于限定本申请的保护范围。
本领域内的技术人员应明白,术语用户终端涵盖任何适合类型的无线用户设备,例如移动电话、便携数据处理装置、便携网络浏览器或车载移动台。
一般来说,本申请的多种实施例可以在硬件或专用电路、软件、逻辑或其任何组合中实现。例如,一些方面可以被实现在硬件中,而其它方面可以被实现在可以被控制器、微处理器或其它计算装置执行的固件或软件中,尽管本申请不限于此。
本申请的实施例可以通过移动装置的数据处理器执行计算机程序指令来实现,例如在处理器实体中,或者通过硬件,或者通过软件和硬件的组合。计算机程序指令可以是汇编指令、指令集架构(ISA)指令、机器指令、机器相关指令、微代码、固件指令、状态设置数据、或者以一种或多种编程语言的任意组合编写的源代码或目标代码。
本申请附图中的任何逻辑流程的框图可以表示程序步骤,或者可以表示相互连接的逻辑电路、模块和功能,或者可以表示程序步骤与逻辑电路、模块和功能的组合。计算机程序可以存储在存储器上。存储器可以具有任何适合于本地技术环境的类型并且可以使用任何适合的数据存储技术实现,例如但不限于只读存储器(ROM)、随机访问存储器(RAM)、光存储器装置和系统(数码多功能光碟DVD或CD光盘)等。计算机可读介质可以包括非瞬时性存储介质。数据处理器可以是任何适合于本地技术环境的类型,例如但不限于通用计算机、专用计算机、微处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、可编程逻辑器件(FGPA)以及基于多核处理器架构的处理器。
通过示范性和非限制性的示例,上文已提供了对本申请的示范实施例的详细描述。但结合附图和权利要求来考虑,对以上实施例的多种修改和调整对本领域技术人员来说是显而易见的,但不偏离本发明的范围。因此,本发明的恰当范围将根据权利要求确定。

Claims (12)

1.一种数据读写控制方法,其特征在于,包括:
获取处理队列中读写控制指令的存储地址,所述处理队列中的读写控制指令按照指令优先级排列;
并行执行所述读写控制指令,对所述存储地址对应的存储空间进行数据读写。
2.根据权利要求1所述的方法,其特征在于,所述获取处理队列中读写控制指令的存储地址,包括:
从所述处理队列首部获取存储单元不同的读控制指令;
根据各所述读控制指令在预设地址管理表查找对应存储地址。
3.根据权利要求2所述的方法,其特征在于,所述从所述处理队列首部获取存储单元不同的当前读控制指令,包括:
获取所述处理队列首部所述指令优先级最高的目标读控制指令;
在所述处理队列中查找与所述目标读控制指令存储单元不同的其他读控制指令;
将所述目标写控制指令和各所述其他读控制指令作为所述读控制指令。
4.根据权利要求1所述的方法,其特征在于,所述获取处理队列中读写控制指令的存储地址,包括:
从所述处理队列首部获取写控制指令;
从预设地址管理表中查找空闲存储单元的存储地址作为所述写控制指令的存储地址。
5.根据权利要求2或4任一所述的方法,其特征在于,所述预设地址管理表包括各存储单元的存储地址;
所述存储地址按照对应所述存储单元占据空间大小的顺序排列;
其中,各所述存储单元位于至少一个存储体。
6.根据权利要求1所述的方法,其特征在于,所述并行执行所述读写控制指令,对所述存储地址对应的存储空间进行数据读写,包括:
若所述读写控制指令中读控制指令和写控制指令的存储地址不同,则同时执行各所述读控制指令和各所述写控制指令,对所述存储地址对应的存储空间进行数据读写;
若所述读写控制指令中存在存储地址相同的读控制指令和写控制指令,则将所述写控制指令中数据写入所述存储地址,再将所述数据从所述存储地址读出。
7.根据权利要求6所述的方法,其特征在于,所述同时执行各所述读控制指令和各所述写控制指令,对所述存储地址对应的存储空间进行数据读写,包括:
确定所述读写控制指令包括读控制指令,则将所述存储地址对应的存储空间内的数据读出;
确定所述读写控制指令包括写控制指令,则将数据写入到所述存储地址对应的存储空间。
8.根据权利要求1所述的方法,其特征在于,所述指令优先级根据所述读写控制指令的来源确定。
9.根据权利要求1所述的方法,其特征在于,还包括:
将获取到的读写控制指令根据所述指令优先级存储到所述处理队列。
10.一种数据读写控制装置,其特征在于,包括:
地址确定模块,用于获取处理队列中读写控制指令的存储地址,所述处理队列中的读写控制指令按照指令优先级排列;
数据读写模块,用于并行执行所述读写控制指令,对所述存储地址对应的存储空间进行数据读写。
11.一种数据读写控制设备,其特征在于,包括:
一个或多个处理器;
存储器,用于存储一个或多个程序,
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如权利要求1-9中任一所述的数据读写控制方法。
12.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述程序被处理器执行时实现如权利要求1-9中任一所述的数据读写控制方法。
CN201911119800.4A 2019-11-15 2019-11-15 数据读写控制方法、装置、设备和存储介质 Pending CN112817516A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911119800.4A CN112817516A (zh) 2019-11-15 2019-11-15 数据读写控制方法、装置、设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911119800.4A CN112817516A (zh) 2019-11-15 2019-11-15 数据读写控制方法、装置、设备和存储介质

Publications (1)

Publication Number Publication Date
CN112817516A true CN112817516A (zh) 2021-05-18

Family

ID=75851841

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911119800.4A Pending CN112817516A (zh) 2019-11-15 2019-11-15 数据读写控制方法、装置、设备和存储介质

Country Status (1)

Country Link
CN (1) CN112817516A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116804915A (zh) * 2023-08-28 2023-09-26 腾讯科技(深圳)有限公司 基于存储器的数据交互方法、处理器、设备以及介质
CN117093881A (zh) * 2023-10-19 2023-11-21 深圳大普微电子股份有限公司 一种数据压缩方法、装置及电子设备和存储介质

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116804915A (zh) * 2023-08-28 2023-09-26 腾讯科技(深圳)有限公司 基于存储器的数据交互方法、处理器、设备以及介质
CN116804915B (zh) * 2023-08-28 2023-12-15 腾讯科技(深圳)有限公司 基于存储器的数据交互方法、处理器、设备以及介质
CN117093881A (zh) * 2023-10-19 2023-11-21 深圳大普微电子股份有限公司 一种数据压缩方法、装置及电子设备和存储介质
CN117093881B (zh) * 2023-10-19 2024-01-12 深圳大普微电子股份有限公司 一种数据压缩方法、装置及电子设备和存储介质

Similar Documents

Publication Publication Date Title
CN108537543B (zh) 区块链数据的并行处理方法、装置、设备和存储介质
US10455063B2 (en) Packet flow classification
US9935899B2 (en) Server switch integration in a virtualized system
CN113535633A (zh) 一种片上缓存装置和读写方法
US10489204B2 (en) Flexible in-order and out-of-order resource allocation
CN103631624A (zh) 读写请求的处理方法和装置
US10942772B2 (en) Dispatching jobs for execution in parallel by multiple processors
CN114168271B (zh) 一种任务调度方法、电子设备及存储介质
CN113032162B (zh) 一种基于共享内存备份机制的多进程通讯方法
CN112817516A (zh) 数据读写控制方法、装置、设备和存储介质
CN112650558A (zh) 数据处理方法、装置、可读介质和电子设备
US11385900B2 (en) Accessing queue data
CN111949371A (zh) 一种命令信息传输方法、系统、装置及可读存储介质
CN116303126B (zh) 缓存、数据的处理方法及电子设备
CN111026532B (zh) 用于语音数据的消息队列管理方法
CN113010464A (zh) 数据处理装置及设备
CN106302259B (zh) 片上网络中处理报文的方法和路由器
CN117499351A (zh) 报文转发装置及方法、通信芯片及网络设备
WO2018106392A1 (en) Technologies for multi-core wireless network data transmission
CN112291212B (zh) 静态规则的管理方法、装置、电子设备和存储介质
US20180225144A1 (en) Technologies for queue management by a host fabric interface
JP2007221522A (ja) ポーリング装置及び端末装置及びポーリング方法及びプログラム
CN111865794B (zh) 一种逻辑端口的关联方法、系统、设备及数据传输系统
US9176910B2 (en) Sending a next request to a resource before a completion interrupt for a previous request
CN113010454A (zh) 数据读写方法、装置、终端及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination