CN114174980B - 用于刷新多个显示器的方法和装置 - Google Patents

用于刷新多个显示器的方法和装置 Download PDF

Info

Publication number
CN114174980B
CN114174980B CN202080055360.5A CN202080055360A CN114174980B CN 114174980 B CN114174980 B CN 114174980B CN 202080055360 A CN202080055360 A CN 202080055360A CN 114174980 B CN114174980 B CN 114174980B
Authority
CN
China
Prior art keywords
display
rows
refresh
offset
instantaneous bandwidth
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202080055360.5A
Other languages
English (en)
Other versions
CN114174980A (zh
Inventor
D·马奇亚
S·普拉卡维
P·努卡拉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of CN114174980A publication Critical patent/CN114174980A/zh
Application granted granted Critical
Publication of CN114174980B publication Critical patent/CN114174980B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2350/00Solving problems of bandwidth in display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/04Display device controller operating with a plurality of display units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Graphics (AREA)
  • Multimedia (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本公开内容涉及用于显示处理的方法和装置。本公开内容的各方面可以基于第二显示器中的至少一组行来确定针对第一显示器中的至少一组行的刷新偏移。本公开内容的各方面还可以基于第二显示器中的至少一组行,来将刷新偏移应用于第一显示器中的至少一组行。另外,本公开内容的各方面可以基于所应用的刷新偏移,来调整与第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行相对应的组合瞬时带宽。本公开内容的各方面还可以基于第一显示器和第二显示器来确定一个或多个重叠层区域。

Description

用于刷新多个显示器的方法和装置
本专利申请要求于2019年8月22日递交的、名称为“METHODS AND APPARATUS FORREFRESHING MULTIPLE DISPLAYS”的美国专利申请No.16/548,587的优先权,以及该申请被转让给本申请的受让人并且通过引用的方式明确地并入本文。
技术领域
概括而言,本公开内容涉及处理系统,以及更具体地,本公开内容涉及用于显示或图形处理的一种或多种技术。
背景技术
计算设备通常利用图形处理单元(GPU)来加速对用于显示的图形数据的渲染。这样的计算设备可以包括例如计算机工作站、诸如所谓的智能电话的移动电话、嵌入式系统、个人计算机、平板计算机和视频游戏控制台。GPU执行图形处理流水线,图形处理流水线包括一起操作以执行图形处理命令以及输出帧的一个或多个处理阶段。中央处理单元(CPU)可以通过向GPU发布一个或多个图形处理命令来控制GPU的操作。现代的CPU通常能够并发地执行多个应用,其中的每个应用在执行期间可能需要利用GPU。提供用于在显示器上进行视觉呈现的内容的设备通常包括GPU。
通常,设备的GPU被配置为执行图形处理流水线中的过程。然而,随着无线通信和较小的手持设备的出现,对改进的图形处理的需求已经日益增长。
发明内容
下文给出了一个或多个方面的简要概述,以便提供对这样的方面的基本理解。该概述不是对全部预期方面的广泛概述,以及既不旨在标识全部方面的关键要素,也不旨在描绘任何或全部方面的范围。其唯一目的是以简化形式呈现一个或多个方面的一些概念,作为稍后呈现的更多具体实施方式的序言。
在本公开内容的一方面中,提供了一种方法、计算机可读介质和装置。所述装置可以是显示处理器、显示处理单元(DPU)、图形处理单元(GPU)或视频处理器。所述装置可以基于第二显示器中的至少一组行来确定针对第一显示器中的至少一组行的刷新偏移。所述装置还可以基于所述第二显示器中的至少一组行,来将所述刷新偏移应用于所述第一显示器中的至少一组行。另外,所述装置可以基于所应用的刷新偏移,来调整与所述第一显示器中的至少一组行中的每一行和所述第二显示器中的至少一组行中的每一行相对应的组合瞬时带宽。所述装置还可以基于所述第一显示器和所述第二显示器来确定一个或多个重叠层区域。所述装置还可以计算用于所述第一显示器中的至少一组行中的每一行和所述第二显示器中的至少一组行中的每一行的瞬时带宽,和/或计算用于所述一个或多个重叠层区域中的每个重叠层区域的组合瞬时带宽。此外,所述装置可以计算在用于所述第一显示器的帧引退(retirement)持续时间与用于所述第二显示器的帧引退持续时间之间的差。所述装置还可以减少与所述第一显示器中的至少一组行中的每一行和所述第二显示器中的至少一组行中的每一行相对应的所述组合瞬时带宽。所述装置还可以将所述刷新偏移映射到所述第一显示器中的至少一组行中的每一行和所述第二显示器中的至少一组行中的每一行,其中,所述组合瞬时带宽是基于所映射的刷新偏移的。
在附图和下文的描述中阐述了本公开内容的一个或多个示例的细节。根据说明书和附图以及根据权利要求书,本公开内容的其它特征、目的和优势将是显而易见的。
附图说明
图1是根据本公开内容的一种或多种技术示出示例内容生成系统的框图。
图2根据本公开内容的一种或多种技术示出了示例GPU。
图3A和3B根据本公开内容的一种或多种技术示出了示例时序图。
图4A和4B根据本公开内容的一种或多种技术示出了示例显示器。
图5A和5B根据本公开内容的一种或多种技术示出了示例显示器。
图6根据本公开内容的一种或多种技术示出了示例方法的示例流程图。
具体实施方式
双显示器处理的一些方面可以实现对齐的显示刷新,使得两个显示器的刷新时序是对齐的。当双显示器是对齐的并且同时地运行刷新时序时,对用以取得两个显示器的数据的带宽进行组合。例如,当针对多个显示器取得数据时,可以以相同的速度来取得数据,因此可以在对应部分中对带宽进行组合。当以某个速度或带宽取得数据时,所消耗的功率与速度或带宽成比例地增加。相应地,如果带宽是高的,则功率量可以快速地增加。本公开内容的各方面可以在双面板显示器中将一个显示器的刷新开始时间相比于的另一显示器来进行偏移。通过这样做,本公开内容可以减少显示部分或各组显示行的峰值带宽,以便导致所消耗的功率的对应减少。例如,本公开内容可以将两个显示器的刷新开始时间进行偏移,而不是同时刷新双面板,这可以导致反馈和功耗的减少。
下文参考附图更加充分地描述了系统、装置、计算机程序产品和方法的各个方面。然而,本公开内容可以以许多不同的形式来体现,以及不应当被解释为限于遍及本公开内容所呈现的任何特定的结构或功能。而是,提供这些方面以使得本公开内容将是全面和完整的,以及将向本领域技术人员充分地传达本公开内容的范围。基于本文的教导,本领域技术人员应当认识到的是,本公开内容的范围旨在涵盖本文所公开的系统、装置、计算机程序产品和方法的任何方面,无论该方面是独立于本公开内容的其它方面实现的还是与其结合地实现的。例如,使用本文所阐述的任何数量的方面,可以实现装置或者可以实践方法。此外,本公开内容的范围旨在涵盖使用除了本文所阐述的本公开内容的各个方面以外或不同于其的其它结构、功能或者结构和功能来实践的这样的装置或方法。本文公开的任何方面可以通过权利要求的一个或多个元素来实现。
尽管本文描述了各个方面,但是这些方面的许多变型和置换落在本公开内容的范围之内。尽管提到了本公开内容的各方面的一些潜在益处和优势,但是本公开内容的范围并非旨在限于特定益处、用途或目标。而是,本公开内容的各方面旨在广泛地适用于不同的无线技术、系统配置、网络和传输协议,其中的一些通过示例的方式在附图和下文的描述中进行说明。具体实施方式和附图仅是对本公开内容的说明而不是限制,本公开内容的范围通过所附的权利要求以及其等效物来限定。
现在将参考各种装置和方法来给出若干方面。将通过各个框、组件、电路、过程、算法等(被统称为“元素”),在下文的具体实施方式中描述以及在附图中示出这些装置和方法。这些元素可以使用电子硬件、计算机软件或其任何组合来实现。这样的元素是实现为硬件还是软件,取决于特定的应用和对整个系统所施加的设计约束。
举例而言,可以将元素、或元素的任何部分、或元素的任何组合实现为“处理系统”,其包括一个或多个处理器(其还可以被称为处理单元)。处理器的示例包括:微处理器、微控制器、图形处理单元(GPU)、通用GPU(GPGPU)、中央处理单元(CPU)、应用处理器、数字信号处理器(DSP)、精简指令集运算(RISC)处理器、片上系统(SoC)、基带处理器、专用集成电路(ASIC)、现场可编程门阵列(FPGA)、可编程逻辑器件(PLD)、状态机、门控逻辑、分立硬件电路、以及被配置为执行遍及本公开内容描述的各种功能的其它合适的硬件。处理系统中的一个或多个处理器可以执行软件。无论被称为软件、固件、中间件、微代码、硬件描述语言还是其它名称,软件都应当被广泛地解释为意指指令、指令集、代码、代码段、程序代码、程序、子程序、软件组件、应用、软件应用、软件包、例程、子例程、对象、可执行文件、执行的线程、过程、函数等。术语应用可以指代软件。如本文描述的,一种或多种技术可以指代被配置为执行一种或多种功能的应用,即软件。在这样的示例中,应用可以被存储在存储器上,例如,处理器的片上存储器、系统存储器或任何其它存储器。本文描述的硬件(诸如处理器)可以被配置为执行应用。例如,应用可以被描述为包括当由硬件执行时使得硬件执行本文描述的一种或多种技术的代码。作为示例,硬件可以从存储器存取代码以及执行从存储器存取的代码以执行本文描述的一种或多种技术。在一些示例中,在本公开内容中标识组件。在这样的示例中,组件可以是硬件、软件或其组合。组件可以是单独的组件或单个组件的子组件。
相应地,在本文描述的一个或多个示例配置中,可以在硬件、软件或其任何组合来实现所描述的功能。如果在软件中实现,所述功能可以作为一个或多个指令或代码存储在计算机可读介质上或编码为计算机可读介质上的一个或多个指令或代码。计算机可读介质包括计算机存储介质。存储介质可以是能够由计算机访问的任何可用介质。通过举例而非限制的方式,这样的计算机可读介质可以包括随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程ROM(EEPROM)、光盘存储、磁盘存储、其它磁存储设备、上述类型的计算机可读介质的组合、或者可以用以以具有指令或数据结构形式存储能够由计算机访问的计算机可执行代码的任何其它介质。
概括而言,本公开内容描述了如下技术:所述技术用于在单个设备或多个设备中具有图形处理流水线,改进对图形内容的渲染,和/或减少处理单元(即,被配置为执行本文描述的一种或多种技术的任何处理单元(诸如GPU))的负载。例如,本公开内容描述了用于在利用图形处理的任何设备中进行图形处理的技术。遍及本公开内容描述了其它示例益处。
如本文所使用的,术语“内容”的实例可以指代“图形内容”、“图像”,反之亦然。不管术语被用作形容词、名词还是其它词性,都是如此。在一些示例中,如本文所使用的,术语“图形内容”可以指代由图形处理流水线的一个或多个过程所产生的内容。在一些示例中,如本文所使用的,术语“图形内容”可以指代由被配置为执行图形处理的处理单元所产生的内容。在一些示例中,如本文所使用的,术语“图形内容”可以指代由图形处理单元所产生的内容。
在一些示例中,如本文所使用的,术语“显示内容”可以指代由被配置为执行显示处理的处理单元所生成的内容。在一些示例中,如本文所使用的,术语“显示内容”可以指代由显示处理单元所生成的内容。图形内容可以被处理成为显示内容。例如,图形处理单元可以将诸如帧的图形内容输出到缓冲器(其可以称为帧缓冲器)。显示处理单元可以从缓冲器读取图形内容(诸如一个或多个帧),以及对其执行一种或多种显示处理技术以生成显示内容。例如,显示处理单元可以被配置为在一个或多个渲染层上执行合成以生成帧。作为另一示例,显示处理单元可以被配置为将两个或更多个层合成、混合或者以其它方式组合在一起成为单个帧。显示处理单元可以被配置为对帧执行缩放(例如,扩大或缩小)。在一些示例中,帧可以指代层。在其它示例中,帧可以指代已经被混合在一起以形成帧的两个或更多个层,即,帧包括两个或更多个层,以及包括两个或更多个层的帧随后可以被混合。
图1是示出被配置为实现本公开内容的一种或多种技术的示例内容生成系统100的框图。内容生成系统100包括设备104。设备104可以包括用于执行本文描述的各种功能的一个或多个组件或电路。在一些示例中,设备104的一个或多个组件可以是SOC的组件。设备104可以包括被配置为执行本公开内容的一种或多种技术的一个或多个组件。在所示的示例中,设备104可以包括处理单元120、内容编码器/解码器122和系统存储器124。在一些方面中,设备104可以包括多个可选组件,例如,通信接口126、收发机132、接收机128、发射机130、显示处理器127和一个或多个显示器131。对显示器131的参考可以指代一个或多个显示器131。例如,显示器131可以包括单个显示器或多个显示器。显示器131可以包括第一显示器和第二显示器。第一显示器可以是左眼显示器,以及第二显示器可以是右眼显示器。在一些示例中,第一和第二显示器可以接收用于在其上呈现的不同的帧。在其它示例中,第一和第二显示器可以接收用于在其上呈现的相同的帧。在另外的示例中,图形处理的结果可以不显示在设备上,例如,第一和第二显示器可以不接收用于在其上呈现的任何帧。相反,可以将帧或图形处理结果传送给另一设备。在一些方面中,这可以称为分割渲染。
处理单元120可以包括内部存储器121。处理单元120可以被配置为执行图形处理,诸如在图形处理流水线107中。内容编码器/解码器122可以包括内部存储器123。在一些示例中,设备104可以包括显示处理器(诸如显示处理器127),其用于在由一个或多个显示器131呈现之前对由处理单元120生成的一个或多个帧执行一种或多种显示处理技术。显示处理器127可以被配置为执行显示处理。例如,显示处理器127可以被配置为对由处理单元120生成的一个或多个帧执行一种或多种显示处理技术。一个或多个显示器131可以被配置为显示或以其它方式呈现由显示处理器127处理的帧。在一些示例中,一个或多个显示器131可以包括以下各项中的一项或多项:液晶显示器(LCD)、等离子显示器、有机发光二极管(OLED)显示器、投影显示设备、增强现实显示设备、虚拟现实显示设备、头戴式显示器、或任何其它类型的显示设备。
在处理单元120和内容编码器/解码器122外部的存储器(诸如系统存储器124)可以是处理单元120和内容编码器/解码器122可访问的。例如,处理单元120和内容编码器/解码器122可以被配置为从诸如系统存储器124的外部存储器进行读取和/或写入该外部存储器。处理单元120和内容编码器/解码器122可以通过总线通信地耦合到系统存储器124。在一些示例中,处理单元120和内容编码器/解码器122可以通过总线或不同的连接相互通信地耦合。
内容编码器/解码器122可以被配置为从诸如系统存储器124和/或通信接口126的任何源接收图形内容。系统存储器124可以被配置为存储所接收的经编码或经解码的图形内容。内容编码器/解码器122可以被配置为例如从系统存储器124和/或通信接口126接收具有经编码的像素数据的形式的经编码或经解码的图形内容。内容编码器/解码器122可以被配置为对任何图形内容进行编码或解码。
内部存储器121或系统存储器124可以包括一个或多个易失性或非易失性存储器或存储设备。在一些示例中,内部存储器121或系统存储器124可以包括RAM、SRAM、DRAM、可擦除可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)、闪存、磁数据介质或光存储介质、或任何其它类型的存储器。
根据一些示例,内部存储器121或系统存储器124可以是非暂时性存储介质。术语“非暂时性”可以指示存储介质没有体现在载波或传播的信号中。然而,术语“非暂时性”不应当被解释为意味着内部存储器121或系统存储器124是不可移动的或者其内容是静态的。作为一个示例,系统存储器124可以从设备104移除以及移动到另一设备。作为另一示例,系统存储器124可以是不可从设备104移除的。
处理单元120可以是中央处理单元(CPU)、图形处理单元(GPU)、通用GPU(GPGPU)、或可以被配置为执行图形处理的任何其它处理单元。在一些示例中,处理单元120可以被集成到设备104的主板中。在一些示例中,处理单元120可以存在于安装在设备104的主板中的端口中的图形卡上,或者可以以其它方式并入被配置为与设备104进行互操作的外围设备内。处理单元120可以包括一个或多个处理器,诸如一个或多个微处理器、GPU、专用集成电路(ASIC)、现场可编程门阵列(FPGA)、算术逻辑单元(ALU)、数字信号处理器(DSP)、分立逻辑、软件、硬件、固件、其它等效的集成或分立逻辑电路、或其任何组合。如果所述技术部分地在软件中实现,则处理单元120可以将用于软件的指令存储在合适的非暂时性计算机可读存储介质(例如,内部存储器121)中,以及可以使用一个或多个处理器在硬件中执行所述指令,以执行本公开内容的技术。包括硬件、软件、硬件和软件的组合等的任何前述内容可以被认为是一个或多个处理器。
内容编码器/解码器122可以是被配置为执行内容解码的任何处理单元。在一些示例中,内容编码器/解码器122可以被集成到设备104的主板中。内容编码器/解码器122可以包括一个或多个处理器,诸如一个或多个微处理器、专用集成电路(ASIC)、现场可编程门阵列(FPGA)、算术逻辑单元(ALU)、数字信号处理器(DSP)、视频处理器、分立逻辑、软件、硬件、固件、其它等效的集成或分立逻辑电路、或其任何组合。如果所述技术部分地在软件中实现,则内容编码器/解码器122可以将用于软件的指令存储在合适的非暂时性计算机可读存储介质(例如,内部存储器121)中,以及可以使用一个或多个处理器在硬件中执行所述指令,以执行本公开内容的技术。包括硬件、软件、硬件和软件的组合等的任何前述内容可以被认为是一个或多个处理器。
在一些方面中,内容生成系统100可以包括可选的通信接口126。通信接口126可以包括接收机128和发射机130。接收机128可以被配置为执行本文中关于设备104描述的任何接收功能。另外,接收机128可以被配置为从另一设备接收信息,例如,眼睛或头部位置信息、渲染命令或位置信息。发射机130可以被配置为执行本文中关于设备104描述的任何发送功能。例如,发射机130可以被配置为向另一设备发送可以包括针对内容的请求的信息。接收机128和发射机130可以被组合成收发机132。在这样的示例中,收发机132可以被配置为执行本文关于设备104描述的任何接收功能和/或发送功能。
再次参考图1,在某些方面中,图形处理流水线107可以包括确定组件198,确定组件198被配置为基于第二显示器中的至少一组行来确定针对第一显示器中的至少一组行的刷新偏移。确定组件198还可以被配置为基于在第二显示器中的至少一组行来将刷新偏移应用于第一显示器中的至少一组行。确定组件198还可以被配置为基于所应用的刷新偏移来调整与第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行相对应的组合瞬时带宽。确定组件198还可以被配置为基于第一显示器和第二显示器来确定一个或多个重叠层区域。确定组件198还可以被配置为计算用于第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的瞬时带宽,和/或计算用于一个或多个重叠层区域中的每个区域的组合瞬时带宽。确定组件198还可以被配置为计算用于第一显示器的帧引退持续时间与用于第二显示器的帧引退持续时间之间的差。确定组件198还可以被配置为减少与第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行相对应的组合瞬时带宽。确定组件198还可以被配置为将刷新偏移映射到第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行,其中组合瞬时带宽是基于所映射的刷新偏移的。
如本文描述的,诸如设备104的设备可以指代被配置为执行本文描述的一种或多种技术的任何设备、装置或系统。例如,设备可以是服务器、基站、用户设备、客户端设备、站、接入点、计算机(例如,个人计算机、台式计算机、膝上型计算机、平板计算机、计算机工作站、或大型计算机)、最终产品、装置、电话、智能电话、服务器、视频游戏平台或控制台、手持设备(例如,便携式视频游戏设备、或个人数字助理(PDA))、可穿戴计算设备(例如,智能手表、增强现实设备或虚拟现实设备)、非可穿戴设备、显示器或显示设备、电视机、电视机顶盒、中间网络设备、数字媒体播放器、视频流设备、内容流设备、车载计算机、任何移动设备、被配置为生成图形内容的任何设备、或者被配置为执行本文描述的一种或多种技术的任何设备。可以将本文的过程描述为由特定组件(例如,GPU)来执行,但是在另外的实施例中,可以使用与所公开的实施例一致的其它组件(例如,CPU)来执行。
GPU可以处理GPU流水线中的多个类型的数据或数据分组。例如,在一些方面中,GPU可以处理两个类型的数据或数据分组,例如,上下文寄存器分组和绘制调用数据。上下文寄存器分组可以是全局状态信息(例如,关于全局寄存器、着色程序或常量数据的信息)集合,其可以调节将如何处理图形上下文。例如,上下文寄存器分组可以包括关于色彩格式的信息。在上下文寄存器分组的一些方面中,可以存在指示哪个工作负载属于上下文寄存器的比特。此外,可以存在同时和/或并行地运行的多个功能或程序。例如,功能或程序可以描述某个操作,例如色彩模式或色彩格式。相应地,上下文寄存器可以定义GPU的多个状态。
上下文状态可以用于确定单独的处理单元(例如,顶点获取器(VFD)、顶点着色器(VS)、着色器处理器或几何处理器)如何运作、和/或处理单元以何种模式运作。为此,GPU可以使用上下文寄存器和编程数据。在一些方面中,GPU可以基于模式或状态的上下文寄存器定义来在流水线中生成工作负载,例如,顶点或像素工作负载。某些处理单元(例如,VFD)可以使用这些状态来确定某些功能,例如,如何组装顶点。由于这些模式或状态可能改变,因此GPU可能需要改变对应的上下文。此外,与模式或状态相对应的工作负载可以遵循变化的模式或状态。
图2根据本公开内容的一种或多种技术示出了示例GPU 200。如图2所示,GPU 200包括命令处理器(CP)210、绘制调用分组212、VFD 220、VS 222、顶点高速缓存(VPC)224、三角形设置引擎(TSE)226、光栅化器(RAS)228、Z过程引擎(ZPE)230、像素插值器(PI)232、片段着色器(FS)234、渲染后端(RB)236、L2高速缓存(UCHE)238和系统存储器240。尽管图2显示了GPU 200包括处理单元220-238,但是GPU 200可以包括多个额外的处理单元。另外,处理单元220-238仅是示例,以及根据本公开内容,GPU可以使用处理单元的任何组合或顺序。GPU 200还包括命令缓冲器250、上下文寄存器分组260和上下文状态261。
如图2所示,GPU可以利用CP(例如,CP 210)或硬件加速器来将命令缓冲器解析为上下文寄存器分组(例如,上下文寄存器分组260)和/或绘制调用数据分组(例如,绘制调用分组212)。然后,CP 210可以通过单独的路径来将上下文寄存器分组260或绘制调用数据分组212发送给GPU中的处理单元或块。此外,命令缓冲器250可以交替上下文寄存器和绘制调用的不同状态。例如,可以以以下方式来构造命令缓冲器:上下文N的上下文寄存器、上下文N的绘制调用、上下文N+1的上下文寄存器以及上下文N+1的绘制调用。
双屏显示器在市场上越来越多地被使用,例如,以供在智能手机或其它显示设备中使用。双屏显示器的一些方面可以包括供在双屏设备或电话中使用的折叠式显示器(即并排显示器)、或固定显示器(即前后显示器)。还存在不同的双屏显示模式或跨越芯片组层的不同显示器的示例。在一些方面中,例如在智能手机中的双屏显示器可以利用具有不同显示模式的显示面板。例如,双屏显示器可以利用视频模式面板或命令模式面板。
视频模式面板可以从主机或显示处理器接收显示行或一组像素,以便在显示屏幕上显示。命令模式面板可以在面板内部包括存储器或RAM。在一些方面中,显示器或主机处理器可以处理显示行或像素以及将信息存储在存储器中。然后,命令模式面板可以从存储器中取回层或像素信息。在一些方面中,与命令模式面板相比,视频模式面板可以是以降低的成本来制造的,但是命令模式可以更加高效地运作。在一些方面中,设备可以包括视频模式面板或命令模式面板。尽管视频模式面板可能能够在视频模式下运行,但是命令模式面板可能能够在视频或命令模式两者下运行。
双屏显示面板可以周期性地刷新显示。在视频模式面板的一些方面中,刷新的时序可以由显示器或主机处理器来管理。对于视频模式面板,针对两个面板的刷新时序可以由主机或显示处理器同时启动。通过这样做,两个面板可以是以相同的时钟为来源,以及始终相互同步。例如,在视频模式面板中用于刷新时序的时序引擎可以由主机或显示处理器来管理。
在命令模式面板的一些方面中,刷新时序可以由面板来管理。在命令模式面板的其它方面中,所述面板可以作为视频模式面板进行操作,例如针对当刷新时序由显示器或主机处理器管理时的高帧速率情况而言。照此,命令模式面板可以在视频模式和命令模式两者下操作。相应地,主机或显示处理器还可以在命令模式下管理刷新时序。在一些方面中,主机或显示处理器可以将刷新数据传送给命令模式面板,以及然后,该面板可以将刷新数据存储在存储器中。通过这样做,命令模式面板可以决定何时刷新面板。
对于利用命令模式的双显示屏幕,在命令模式下的两个显示器的时序可以相互独立。当两个显示器的时序是独立的时,面板的刷新开始时间还可以是独立的。在命令模式面板的一些方面中,时钟源可以存在于面板内部,以及两个面板可以独立地开始刷新。在一些情况下,针对每个面板的自刷新时间线可以与另一面板不同。另外,自刷新时间线可以取决于每个面板通电的相对时间以及随时间的漂移。
图3A和3B根据本公开内容的一种或多种技术分别示出了示例时序图300和350。更具体地,图3A显示了用于视频模式面板的垂直同步(VSYNC)脉冲的时序图300。如图3A所示,对于在视频模式下操作的面板,两个面板的刷新时序可以是同步的。图3B显示了用于命令模式面板的VSYNC脉冲的时序图350。如图3B所示,对于在命令模式下操作的面板,每个面板的刷新时序可以独立于另一面板。
用于显示器中的一组行或像素的带宽可以是针对那些行或像素的数据传送速率。在一些方面中,显示带宽可以是与显示处理器在每一行时间中取得的字节总数成比例的。照此,带宽可以等于在显示面板中针对一组行取得数据的速度。在一些情况下,带宽消耗可能在其中多个显示层重叠或混合在一起的行处达到峰值。如下所显示的,峰值带宽(例如,2x带宽或2倍正常带宽)可出现在其中在每个显示器上多个显示层重叠的行处。峰值带宽的出现可能导致双倍数据速率(DDR)(其是一个类型的存储器或RAM),以便在高频下运行并且导致高功耗。
在一些方面中,显示面板可能具有针对屏幕的某些区域的刷新时间限制。例如,显示器可能需要在某些显示部分处在某个时间段内更新刷新。照此,显示器可能需要在某个时间段内完成显示刷新中的全部显示刷新。如上所提到的,当具有多个行的区域包括重叠的多个层时,可能需要以相同的速度针对该区域来取得数据。例如,如果两个层是重叠的,则可以以两倍或2x的速度来取得数据。
图4A和4B分别示出了示例显示器400和450。更具体地,图4A和图4B示出了针对包括显示器400和450的对齐的显示刷新时间线的、在重叠区域中的带宽或瞬时带宽。例如,左侧显示器400是双显示器的一半,以及右侧显示器450是双显示器的另一半。如图4A所示,显示器400包括第一组行或像素410、第二组行412和第三组行414。如图4B所示,显示器450包括第一组行或像素460、第二组行462和第三组行464。
图4A和4B中的各组行可以对应于设备的不同层或重叠层。例如,图4A中的第一组行410可以对应于多个设备层,例如状态栏和应用层。同样地,图4B中的第一组行460可以对应于多个设备层,例如状态栏和应用层。图4A中的第二组行412可以对应于单个设备层,例如应用层。同样地,图4B中的第二组行462可以对应于单个设备层,例如应用层。此外,图4A中的第三组行414可以对应于多个设备层,例如应用层以及输入方法或键盘。图4B中的第三组行464可以对应于单个设备层,例如应用层。
如图4A所示,在左侧显示器400上,两个显示层在顶部部分410和底部部分414处重叠。相应地,部分410和414以一个层的两倍速度或2x带宽来利用带宽或瞬时带宽。在中间部分412中,存在单个显示层,其以一个层的速度或1x带宽来利用带宽。如图4B所示,在右侧显示器450上,两个显示层在顶部部分460处重叠。因此,部分460可以以一个层的两倍速度或2x带宽来利用带宽。在中间部分462和底部部分464中,存在单个显示层。因此,部分462和464以一个层的速度或1x带宽来利用带宽。
如图4A和4B所示,用于部分410和460的组合瞬时带宽是4x,其等于2x+2x。相应地,在顶部410和460处,以4x的带宽来取得数据。照此,在这些部分或这些组的行(例如,100行)中,峰值带宽是4x。用于部分412和462的组合带宽是2x,其等于1x+1x。照此,在中间部分412和462处,以2x的带宽来取得数据。此外,用于部分414和464的组合带宽是3x,其等于2x+1x。因此,在底部414和464处,以3x的带宽来取得数据。
对于用于某些显示器(例如,60Hz显示器)的刷新时间,可以在某个时间量(例如,16ms)中刷新每一帧。此外,每一帧可以具有某个数量的显示行(例如,2560行)。照此,可能需要在某个时间段内刷新每一行,例如,可能需要在16ms内刷新2560行。相应地,在一些方面中,可能存在一定的秒数(例如,0.016/2560秒或6.25μs)来刷新显示器中的每一行。该值对应于行时间,即被分配为刷新每一行的时间量。
如上所提及的,显示器中的每个部分可以对应于某个数量的行。此外,可能需要在某个时间限制(即,行时间)内刷新每一显示行。在一些方面中,如果存在更多的数据要取得,以及显示面板正在以慢速运行,则可能没有足够的时间来完成刷新每一行。基于此,可能需要增加带宽(即取得数据的速度),以便可以在某个时间内取得全部数据。
如图4A和4B所示,在具有重叠显示层的部分中,取得数据的带宽或速度可能需要增加,例如以2x带宽运行。当将用于一个显示器的带宽与另一双显示器的带宽组合时,结果是组合带宽。如图4A和4B所示,可能需要4x的组合带宽来取得用于顶部部分410和460的数据,可能需要2x的组合带宽来取得用于中间部分412和462的数据,以及可能需要3x的组合带宽来取得用于底部部分414和464的数据。
如上文指示的,当双显示器在同时进行操作时,对用以取得用于两个显示器的数据的带宽进行组合。例如,当针对多个显示器取得数据时,可以以相同的速度来取得数据,因此可以在对应部分中对带宽进行组合。当以某个速度或带宽来取得数据时,所消耗的功率与速度或带宽成比例增加。因此,如果以2x的带宽来取得数据,则所消耗的功率量会加倍。同样地,如果以4x的带宽来取得数据,则所消耗的功率量会变成四倍。相应地,如果带宽高,则功率量可能快速地增加。基于此,存在对于减少取得数据的速度或带宽、使得所消耗的功率量将对应地减少的动机。
本公开内容的各方面可以减少用于视频模式面板和/或命令模式面板的峰值带宽。例如,本公开内容可以减少显示部分或各组显示行的峰值带宽,以便导致所消耗的功率的对应减少。为此,本公开内容可以在双面板显示器中将一个显示器的刷新开始时间相比于另一显示器来进行偏移。例如,本公开内容可以将一个显示器的刷新开始时间进行偏移,而不是同时刷新双面板。如上所提到的,这可以导致反馈和/或所消耗的功率的减少。
在一些方面中,本公开内容可以包括用于多面板显示架构的相移刷新。该移位可以产生刷新偏移以将重叠区域或层对齐,使得可以使带宽或瞬时带宽(IB)最小化。在一些情况下,当每个显示器正在显示独立的内容时,针对两个显示器的显示刷新可以不同时开始,即用于双面板显示器的刷新起点的轻微偏移或差可以不使得用户的观看体验降级。
图5A和5B根据本公开内容的一种或多种技术分别示出了示例显示器500和550。更具体地,图5A和5B示出了针对在显示器500和550中的偏移显示刷新时间线的、在重叠区域中的带宽或瞬时带宽。例如,左侧显示器500是双显示器的一半,以及右侧显示器550是双显示器的另一半。如图5A所示,显示器500包括第一组行或像素510、第二组行512、第三组行514和第四组行516。各组行510、512、514可以对应于显示器500中的第一帧,以及该组行516可以对应于显示器500中的第二帧。如图5B所示,显示器550包括第一组行或像素560、第二组行562和第三组行564。各组行560、562、564可以对应于显示器550中的第一帧。此外,显示器500的刷新时间与显示器550的刷新时间偏移达刷新偏移570。
如上所提及的,图5A和5B中的各组行可以对应于设备的不同或重叠的层。例如,图5A中的第一组行510可以对应于多个设备层,例如状态栏和应用层。图5B中的第一组行560还可以对应于多个设备层,例如状态栏和应用层。图5A中的第二组行512可以对应于单个设备层,例如应用层。同样地,图5B中的第二组行562可以对应于单个设备层,例如应用层。此外,图5A中的第三组行514可以对应于多个设备层,例如应用层以及输入方法或键盘。图5B中的第三组行564可以对应于单个设备层,例如应用层。
如图5A和5B所示,显示器500的刷新时间与显示器550的刷新时间偏移达例如刷新偏移570。将显示器500和550的偏移刷新时间与图4A和4B中的显示器400和450的对齐的刷新时间进行对比。通过将显示器500和550之间的刷新时间进行偏移,可以减少组合带宽或瞬时带宽以及对应的功率。例如,偏移显示器500和550的最大组合瞬时带宽是3x,而对齐的显示器400和450的最大组合瞬时带宽是4x。相应地,与对齐的显示器相比,偏移显示器500和550将消耗更少的功率。
如图5A和图5B所示,用于部分510的组合瞬时带宽是2x,因为该部分被偏移达刷新偏移570并且不对应于显示器550中的部分。下一组合瞬时带宽部分(例如,部分512和560)包括3x的组合瞬时带宽,其等于1x+2x。相应地,在该部分处,以3x的带宽来取得数据。下一组合瞬时带宽部分(例如,部分512和562)包括2x的组合带宽,其等于1x+1x。此外,下一组合瞬时带宽部分(例如,部分514和562/564)包括3x的组合带宽,其等于2x+1x。最后的组合瞬时带宽部分(例如,部分516和564)包括3x的组合带宽。如上所提到的,部分516可以对应于显示器500中的第二帧。相应地,刷新偏移可以应用于显示器500中的一个或多个帧和/或显示器550中的一个或多个帧。
如本文所提及的,可以通过将用于双面板显示器的显示刷新时间线进行偏移来减少组合带宽和对应的功耗。如图5A和5B所示,显示器500的刷新时间线与显示器550移位达刷新偏移570。该刷新偏移可以对应于显示行的数量,例如100行。例如,如果第一显示器500在时间x处开始刷新,则第二显示器550在时间x+刷新偏移量处开始刷新。
如图5A和5B所示,在第一显示器500的顶部,存在2x瞬时带宽,但是此时第二显示器没有在刷新。当2x瞬时带宽结束以及第一显示器500开始1x瞬时带宽时,则第二显示器550以2x瞬时带宽开始刷新,使得在该部分处的组合瞬时带宽是3x。相应地,本公开内容的各方面可以通过将双面板显示器的刷新开始时间进行偏移来将峰值带宽例如从4x减少到3x。
在一些方面中,本公开内容可以在视频模式和命令模式两者下将双面板的刷新开始时间进行偏移。照此,本公开内容可以例如通过在视频模式和命令模式两者下通过将用于双显示面板的刷新开始时间进行偏移来减少带宽。
对于视频模式面板,将刷新时序进行偏移可以由主机或显示处理器来执行。显示处理器可以确定层几何形状(即每个层位于何处)和/或用于某个层的峰值带宽。例如,显示处理器可以确定某个层(例如状态栏)是否朝向显示器的顶部。在一些方面中,层(例如,应用层)的某些部分可以位于显示器上的任何位置。显示处理器或主机处理器还可以确定针对每个显示部分的重叠量,例如,当状态栏与应用层重叠时。照此,显示处理器可以确定或准备针对双面板显示器中的两个显示器的重叠区域。
另外,显示处理器可以确定用于每个层部分或每组行的峰值瞬时带宽。然后,显示处理器可以确定应当被偏移的行数、和/或如何通过偏移来最高效地减少峰值带宽。例如,如图5A和5B所示,显示处理器可以确定可以如何通过偏移来减少带宽(例如,在顶部部分中将瞬时带宽从4x减少到3x)。然后,显示处理器可以基于偏移量来将刷新时序对齐。由于刷新时序是由显示处理器应用的,因此偏移的时序还可以在两个显示器处同步。在一些情况下,层时序偏移可以保持不变,直到层几何形状改变为止。
如上文指示的,显示处理器可以确定针对多层部分或多组显示行中的每一者的重叠。显示处理器还可以计算可以被应用于多层部分或多组显示行中的每一者的最小显示刷新偏移。在一些方面中,这可以是可以被应用以便减少峰值瞬时带宽的最佳偏移。显示处理器还可以将显示偏移应用于多个显示层或多组显示行中的每一者。此外,在应用偏移之后,显示处理器可以减少瞬时带宽或IB选择。此外,当前偏移可以保持有效,直到应用新的偏移为止。
在一些方面中,在层几何形状改变时,本公开年内容可以计算针对每个显示器上的重叠区域的带宽或IB。本公开内容的各方面还可以计算最小显示刷新偏移,使得可以使每一行时间中的组合带宽或IB最小化。此外,本公开内容的各方面可以在多个阶段中通过减少一个显示器上的刷新速率来应用偏移,使得视觉影响可以是不可感知的。在一些情况下,显示面板可以是以相同的时钟为来源和/或可以不发生漂移。
如先前所论述,命令模式面板可以在独立的刷新时序上操作,使得显示处理器可以不控制刷新时间线。在一些方面中,面板刷新时间线可以根据面板通电的相对时间而不同,面板刷新时间线可能经历随时间的漂移,即面板刷新时序可能具有一些偏移。照此,命令模式刷新时序可以是基于面板何时开始刷新的,例如面板何时通电或断电。
在一些情况下,当发布命令时,面板可以单独地进行响应,例如在没有显示处理器的帮助下。例如,如果两个面板在以某个Hz或帧每秒(fps)刷新速率(例如,60Hz)进行操作,则可以将每个面板对齐或偏移达某个量(例如,在0-16ms之间的偏移)。如上文指示的,在一些方面中,在双面板中可能已经存在偏移。相应地,如果本公开内容确定小的刷新偏移(例如,100行偏移),则面板可能已经满足该偏移。因此,在一些方面中,面板可能已经具有偏移并且是未对齐的,因此本公开内容可以利用该偏移来减少所确定的偏移量。
如上文指示的,在命令模式面板的一些方面中,刷新偏移可能已经处于最佳量。在这些方面中,本公开内容可以通过计算两个显示面板的帧引退时间线中的差来确定偏移。帧引退时间是一个帧循环退出并且新的帧开始(即,将新的帧推送给显示器)的时间。照此,开始新的帧所花费的时间是先前的帧的帧引退时间。例如,如果当前显示帧N,以及将帧N+1推送给显示器,则在显示器上显示N+1个像素所花费的时间是帧N引退时间。在一些情况下,当确定帧引退时间线时,则本公开内容可以确定某些帧将何时引退。此外,基于帧引退时间线,本公开内容可以确定针对显示面板的刷新偏移。在一些情况下,如果偏移量已经是最佳的,则本公开内容可以继续进行以减少带宽。
另外,本公开内容的各方面可以通过将偏移映射到层几何形状来确定组合带宽或IB。基于此,本公开内容然后可以选择带宽或IB。照此,本公开内容可以计算理想带宽和/或将理想带宽映射到层几何形状。
通过执行前述确定,本公开内容可以计算刷新偏移是否是最佳的。如果偏移是最佳的,则本公开内容可以减少或调整带宽以获得最佳带宽。在一些方面中,当从存储器中取得数据时,本公开内容可能需要选择带宽。基于带宽选择,存储器或RAM处理器可以运行得更快或更慢。照此,本公开内容的各方面可以基于层几何形状来选择带宽。如果层几何形状对应于某个带宽,则可以选择该带宽。此外,如果某个刷新偏移是最佳的,则本公开内容可以相应地减少带宽。如果偏移不是最佳的,则本公开内容可以应用类似于上述视频模式步骤的步骤。
如上文指示的,命令模式面板偏移可能不是最佳的,以及可能需要补偿。在一些方面中,该偏移可以被应用于能够支持针对延迟的开始时间的自适应同步(Qsync)或可编程移位的显示面板。照此,刷新偏移可以被应用于具有针对延迟的开始时间的可编程移位的面板。相应地,在一些方面中,这可以指代支持可以由显示处理器应用的偏移的面板。
如本文所提及的,当刷新偏移不是最佳的时,后续步骤可以类似于视频模式面板,除了命令模式面板可以支持可编程偏移之外。例如,当刷新偏移不是最佳的时,本公开内容可以计算最佳的显示刷新偏移使得可以使每一行时间中的组合带宽或IB最小化,在多个阶段中通过减少一个显示器上的刷新速率来应用该偏移使得视觉影响可以不被感知,和/或在应用偏移之后减少带宽或IB选择。还如上所提及的,刷新偏移可以保持有效,直到应用新的偏移为止。因此,本公开内容可以确定漂移或偏移,以及然后应用新的偏移。
再次参考图5A和5B,刷新偏移可以由显示处理器、显示处理单元(DPU)、GPU或视频处理器来实现。如图5A和5B所示,本公开内容的各方面可以基于第一显示器和第二显示器来确定一个或多个重叠层区域,例如,组合带宽=在一组行512和一组行560之间的3x部分。在一些方面中,本公开内容可以包括多于两个的重叠区域。例如,可以存在任何数量的重叠区域,以及在每个重叠区域中存在任何数量的层或行。在每个显示屏幕上还可以存在不同数量的重叠区域。本公开内容的各方面还可以计算用于第一显示器中的至少一组行中的每一行的瞬时带宽(例如,用于一组行512的1x的带宽)、以及用于第二显示器中的至少一组行中的每一行的瞬时带宽(例如,用于一组行560的2x的带宽),和/或计算用于一个或多个重叠层区域中的每个重叠层区域的组合瞬时带宽(例如,用于包括一组行560和一组行512的重叠层区域的3x的带宽)。例如,本公开内容的各方面可以单独地计算用于每个重叠区域的带宽,以及然后确定显示偏移,使得组合带宽最小化。
本公开内容的各方面可以基于第二显示器中的至少一组行来确定针对第一显示器中的至少一组行的刷新偏移,例如刷新偏移570。本公开内容的各方面还可以基于第二显示器中的至少一组行来将刷新偏移(例如,刷新偏移570)应用于第一显示器中的至少一组行。另外,本公开内容的各方面可以基于所应用的刷新偏移(例如,刷新偏移570),来调整与第一显示器中的至少一组行中的每一行(例如,一组行512)和第二显示器中的至少一组行中的每一行(例如,第一组行560)相对应的组合瞬时带宽。在一些方面中,用于一个或多个重叠层区域中的每个重叠层区域的组合瞬时带宽可以是基于用于第一显示器中的对应的一组行的瞬时带宽和用于第二显示器中的对应的一组行的瞬时带宽的总和来计算的。
本公开内容的各方面还可以减少与第一显示器中的至少一组行中的每一行(例如,一组行512)和第二显示器中的至少一组行(例如,一组行560)中的每一行相对应的组合瞬时带宽。此外,本公开内容的各方面可以计算在用于第一显示器(例如,显示器500)的帧引退持续时间与用于第二显示器(例如,显示器550)的帧引退时间之间的差。例如,本公开内容可以确定当前偏移是否是最佳的(例如,由于不同的面板在不同的时间处通电)。然后,本公开内容可以使用该信息来减少对应的带宽。
本公开内容的各方面还可以将刷新偏移映射到第一显示器中的至少一组行(例如,第一组行510)中的每一行和第二显示器中的至少一组行(例如,第一组行506)中的每一行。在一些方面中,组合瞬时带宽可以是基于所映射的刷新偏移的。另外,第一显示器(例如,显示器500)和第二显示器(例如,显示器550)可以支持可编程偏移。在一些方面中,刷新偏移(例如,刷新偏移570)可以是用于使与第一显示器中的至少一组行(例如,一组行510)中的每一行和第二显示器中的至少一组行(例如,一组行506)中的每一行相对应的组合瞬时带宽最小化的最小刷新偏移。
在一些方面中,刷新偏移(例如,刷新偏移570)可以是在多个阶段上逐渐地应用的。在一些方面中,第一显示器中的至少一组行可以对应于第一显示器中的至少一个帧,其中,第二显示器中的至少一组行可以对应于第二显示器中的至少一个帧。在一些情况下,用于第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的瞬时带宽是针对第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行来取得数据的速度。此外,第一显示器(例如,显示器500)和第二显示器(例如,显示器550)可以对应于双面板显示。此外,可以在显示处理器处确定针对第一显示器中的至少一组行的刷新偏移(例如,刷新偏移570)。
如上文指示的,本公开内容可以减少峰值显示带宽。例如,层几何形状可以在不同的应用中包括多个重叠层。例如,状态栏和/或导航栏可以与应用层重叠。本公开内容的各方面可以减少针对大多数层几何形状或应用的峰值带宽消耗。另外,对于某些应用或平台(例如,在游戏应用或原型平台中),本公开内容可以导致峰值显示带宽减少,例如,25%的带宽减少。
图6根据本公开内容的一种或多种技术示出了示例方法的示例流程图600。该方法可以由诸如显示处理器、显示处理单元(DPU)、GPU或视频处理器的装置来执行。在602处,该装置可以基于第一显示器和第二显示器来确定一个或多个重叠层区域,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。在604处,该装置可以计算用于第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的瞬时带宽,和/或计算用于一个或多个重叠层区域中的每个重叠层区域的组合瞬时带宽,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。
在606处,该装置可以基于第二显示器中的至少一组行来确定针对第一显示器中的至少一组行的刷新偏移,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。在608处,该装置还可以基于第二显示器中的至少一组行来将刷新偏移应用于第一显示器中的至少一组行,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。在610处,该装置可以基于所应用的刷新偏移来调整与第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行相对应的组合瞬时带宽,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。在612处,该装置还可以减少与第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行相对应的组合瞬时带宽,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。
在一些方面中,用于一个或多个重叠层区域中的每个重叠层区域的组合瞬时带宽可以是基于用于第一显示器中的对应的一组行的瞬时带宽与用于第二显示器中的对应的一组行的瞬时带宽的总和来计算的。另外,该装置可以计算在用于第一显示器的帧引退持续时间与用于第二显示器的帧引退持续时间之间的差,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。
在614处,该装置还可以将刷新偏移映射到第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。在一些方面中,组合瞬时带宽可以是基于所映射的刷新偏移的,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。另外,第一显示器和第二显示器可以支持可编程偏移,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。在一些方面中,针对第一显示器中的至少一组行的刷新偏移可以是用于使与第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行相对应的组合瞬时带宽最小化的最小刷新偏移,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。
在一些方面中,针对第一显示器中的至少一组行的刷新偏移是在多个阶段上逐渐地应用的,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。另外,第一显示器中的至少一组行可以对应于第一显示器中的至少一个帧,其中,第二显示器中的至少一组行可以对应于第二显示器中的至少一个帧,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。在一些情况下,用于第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的瞬时带宽可以是针对第一显示器中的至少一组行中的每一行和针对第二显示器中的至少一组行中的每一行来取得数据的速度,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。
此外,第一显示器和第二显示器可以对应于双面板显示器,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。另外,针对第一显示器中的至少一组行的刷新偏移可以是在显示处理器处确定的,如结合图3A、3B、4A、4B、5A和5B中的示例所描述的。
如上所提及的,上述方法和流程图可以应用于视频模式面板和/或命令模式面板。在一些方面中,命令模式面板可以不支持可编程偏移。例如,可能没有用于调整偏移的选项。在一些情况下,显示器可能被独立地打开和/或在不同时间处打开,因此可能存在某种偏移,因为面板可能不同时开始刷新。本公开内容的各方面可以例如使用帧引退持续时间或引退围栏(fence)时间线来确定面板之间的偏移差,和/或如果现有偏移减少了组合带宽,则减少对应的带宽。
另外,在一些方面中,命令模式面板可以支持可编程偏移。在这些方面中,命令模式面板可以类似于视频模式面板,除了可能需要对面板进行编程以改变所确定的偏移(例如,由主机确定的)。在一些情况下,由于两个面板的独立性质以及面板内部的独立显示控制器,可能发生漂移。此外,可以分析帧引退持续时间或引退围栏时间线,以确定面板是否包括漂移和/或任何漂移的偏移是否可能导致组合带宽的增加。在这些情况下,可以对面板之一进行编程以调整偏移。
在一种配置中,提供了一种用于显示处理的方法或装置。该装置可以是显示处理器、显示处理单元(DPU)、GPU、或视频处理器、或可以执行显示处理的某个其它处理器。在一个方面中,该装置可以是设备104内的处理单元120,或者可以是设备104或另一设备内的某个其它硬件。该装置可以包括:用于基于第二显示器中的至少一组行来确定针对第一显示器中的至少一组行的刷新偏移的单元。该装置还可以包括:用于基于第二显示器中的至少一组行来将刷新偏移应用于第一显示器中的至少一组行的单元。该装置还可以包括:用于基于所应用的刷新偏移,来调整与第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行相对应的组合瞬时带宽的单元。该装置还可以包括:用于基于第一显示器和第二显示器来确定一个或多个重叠层区域的单元。该装置还可以包括:用于计算用于至少一个第一重叠层区域的带宽的单元。该装置还可以包括:用于计算用于第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的瞬时带宽的单元;和/或用于计算用于一个或多个重叠层区域中的每个重叠层区域的组合瞬时带宽的单元。该装置还可以包括:用于减少与第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行相对应的组合瞬时带宽的单元。该装置还可以包括:用于计算用于第一显示器的帧引退持续时间与用于第二显示器的帧引退持续时间之间的差的单元。该装置还可以包括:用于将刷新偏移映射到第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的单元,其中,组合瞬时带宽是基于所映射的刷新偏移的。
可以实现本文所描述的主题,以实现一个或多个益处或优势。例如,所描述的显示和/或图形处理技术可以由显示处理器、显示处理单元(DPU)、GPU、或视频处理器、或可以执行显示处理的某个其它处理器来使用,以实现本文描述的刷新偏移技术。与其它显示或图形处理技术相比,这还可以以低成本来实现。此外,本文的显示或图形处理技术可以改进或加速数据处理或执行。此外,本文的显示或图形处理技术可以改进资源或数据利用率和/或资源效率。另外,本公开内容的各方面可以利用可以减少功耗的显示刷新偏移。
根据本公开内容,在上下文没有另外规定的情况下,术语“或”可以被解释为“和/或”。另外,虽然诸如“一个或多个”或“至少一个”等的短语可能已经用于本文所公开的一些特征,而没有用于其它特征,但是没有用于这样的语言的特征可以被解释为在上下文没有另外规定的情况下暗示了这样的含义。
在一个或多个示例中,本文描述的功能可以在硬件、软件、固件或其任何组合中实现。例如,尽管已经遍及本公开内容使用了术语“处理单元”,但是这样的处理单元可以在硬件、软件、固件或其任何组合中实现。如果任何功能、处理单元、本文描述的技术或其它模块是在软件中实现的,则任何功能、处理单元、本文描述的技术或其它模块可以作为一个或多个指令或代码存储在计算机可读介质上或者通过其进行发送。计算机可读介质可以包括计算机数据存储介质或通信介质,所述通信介质包括促进将计算机程序从一个地方传送到另一个地方的任何介质。以此方式,计算机可读介质通常可以对应于:(1)非暂时性的有形计算机可读存储介质、或者(2)诸如信号或载波的通信介质。数据存储介质可以是可以由一个或多个计算机或者一个或多个处理器访问以取得用于实现在本公开内容中描述的技术的指令、代码和/或数据结构的任何可用的介质。通过举例而非限制性的方式,这样的计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储、磁盘存储或其它磁存储设备。如本文所使用的,磁盘和光盘包括压缩光盘(CD)、激光光盘、光盘、数字多功能光盘(DVD)、软盘和蓝光光盘,其中,磁盘通常磁性地复制数据,而光盘则利用激光来光学地复制数据。上述各项的组合还应当被包括在计算机可读介质的范围之内。计算机程序产品可以包括计算机可读介质。
代码可以由一个或多个处理器来执行,诸如一个或多个数字信号处理器(DSP)、通用微处理器、专用集成电路(ASIC)、算术逻辑单元(ALU)、现场可编程逻辑阵列(FPGA)、或其它等效的集成或分立逻辑电路。相应地,如本文所使用的术语“处理器”可以指代前述结构中的任何一者或者适合于实现本文描述的技术的任何其它结构。此外,所述技术可以在一个或多个电路或逻辑元件中充分地实现。
本公开内容的技术可以在各种各样的设备或装置中实现,包括无线手机、集成电路(IC)或一组IC(例如,芯片组)。在本公开内容中描述了各个组件、模块或单元,以强调被配置为执行所公开的技术的设备的功能方面,但是不一定需要通过不同的硬件单元来实现。而是,如上所述,各个单元可以被组合在任何硬件单元中,或者由可互操作的硬件单元的集合(包括如上所述的一个或多个处理器)结合合适的软件和/或固件来提供。
已经描述了各个示例。这些示例和其它示例在所附的权利要求的范围内。

Claims (30)

1.一种显示处理方法,包括:
计算用于第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的瞬时带宽;
基于所述第二显示器中的所述至少一组行来确定针对所述第一显示器中的所述至少一组行的刷新偏移;以及
将所述刷新偏移应用于所述第一显示器中的所述至少一组行以使得与所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行相对应的瞬时带宽减小。
2.根据权利要求1所述的方法,还包括:
基于所述第一显示器和所述第二显示器来确定一个或多个重叠层区域,其中,所述一个或多个重叠区域中的每个重叠区域对应于所述第一显示器中的一组行和所述第二显示器中的一组行。
3.根据权利要求2所述的方法,还包括:
计算用于所述一个或多个重叠层区域中的每个重叠层区域的组合瞬时带宽。
4.根据权利要求3所述的方法,其中,用于所述一个或多个重叠层区域中的每个重叠层区域的所述组合瞬时带宽是基于用于所述第一显示器中的对应的一组行的瞬时带宽与用于所述第二显示器中的对应的一组行的瞬时带宽的总和来计算的。
5.根据权利要求3所述的方法,其中,将所述刷新偏移应用于所述第一显示器中的所述至少一组行减小与所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行相对应的所述组合瞬时带宽。
6.根据权利要求1所述的方法,其中,基于所述第二显示器中的所述至少一组行来确定针对所述第一显示器中的所述至少一组行的所述刷新偏移还包括:
计算在用于所述第一显示器的帧引退持续时间与用于所述第二显示器的帧引退持续时间之间的差。
7.根据权利要求1所述的方法,还包括:
将所述刷新偏移映射到所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行,其中,所述瞬时带宽是基于所映射的刷新偏移的。
8.根据权利要求1所述的方法,其中,所述第一显示器和所述第二显示器支持可编程偏移。
9.根据权利要求1所述的方法,其中,针对所述第一显示器中的所述至少一组行的所述刷新偏移是用于使与所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行相对应的所述瞬时带宽最小化的最小刷新偏移。
10.根据权利要求1所述的方法,其中,针对所述第一显示器中的所述至少一组行的所述刷新偏移是在多个阶段上逐渐地应用的。
11.根据权利要求1所述的方法,其中,所述第一显示器中的所述至少一组行对应于所述第一显示器中的至少一个帧,其中,所述第二显示器中的所述至少一组行对应于所述第二显示器中的至少一个帧。
12.根据权利要求1所述的方法,其中,用于所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行的所述瞬时带宽是针对所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行来取得数据的速度。
13.根据权利要求1所述的方法,其中,所述第一显示器和所述第二显示器对应于双面板显示器。
14.根据权利要求1所述的方法,其中,针对所述第一显示器中的所述至少一组行的所述刷新偏移是在显示处理器处确定的。
15.一种用于显示处理的装置,包括:
存储器;以及
至少一个处理器,其耦合到所述存储器并且被配置为:
计算用于第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的瞬时带宽;
基于所述第二显示器中的所述至少一组行来确定针对所述第一显示器中的所述至少一组行的刷新偏移;以及
将所述刷新偏移应用于所述第一显示器中的所述至少一组行以使得与所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行相对应的瞬时带宽减小。
16.根据权利要求15所述的装置,其中,所述至少一个处理器还被配置为:
基于所述第一显示器和所述第二显示器来确定一个或多个重叠层区域,其中,所述一个或多个重叠区域中的每个重叠区域对应于所述第一显示器中的一组行和所述第二显示器中的一组行。
17.根据权利要求16所述的装置,其中,所述至少一个处理器还被配置为:
计算用于所述一个或多个重叠层区域中的每个重叠层区域的组合瞬时带宽。
18.根据权利要求17所述的装置,其中,所述至少一个处理器被配置为基于用于所述第一显示器中的对应的一组行的瞬时带宽与用于所述第二显示器中的对应的一组行的瞬时带宽的总和来计算用于所述一个或多个重叠层区域中的每个重叠层区域的所述组合瞬时带宽。
19.根据权利要求17所述的装置,其中,所述至少一个处理器被配置为:
将所述刷新偏移应用于所述第一显示器中的所述至少一组行以减小与所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行相对应的所述组合瞬时带宽。
20.根据权利要求15所述的装置,其中,为了基于所述第二显示器中的所述至少一组行来确定针对所述第一显示器中的所述至少一组行的所述刷新偏移,所述至少一个处理器还被配置为:
计算在用于所述第一显示器的帧引退持续时间与用于所述第二显示器的帧引退持续时间之间的差。
21.根据权利要求15所述的装置,其中,所述至少一个处理器还被配置为:
将所述刷新偏移映射到所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行,其中,所述瞬时带宽是基于所映射的刷新偏移的。
22.根据权利要求15所述的装置,其中,所述第一显示器和所述第二显示器支持可编程偏移。
23.根据权利要求15所述的装置,其中,针对所述第一显示器中的所述至少一组行的所述刷新偏移是用于使与所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行相对应的所述瞬时带宽最小化的最小刷新偏移。
24.根据权利要求15所述的装置,其中,针对所述第一显示器中的所述至少一组行的所述刷新偏移是在多个阶段上逐渐地应用的。
25.根据权利要求15所述的装置,其中,所述第一显示器中的所述至少一组行对应于所述第一显示器中的至少一个帧,其中,所述第二显示器中的所述至少一组行对应于所述第二显示器中的至少一个帧。
26.根据权利要求15所述的装置,其中,用于所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行的所述瞬时带宽是针对所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行来取得数据的速度。
27.根据权利要求15所述的装置,其中,所述第一显示器和所述第二显示器对应于双面板显示器。
28.根据权利要求15所述的装置,其中,针对所述第一显示器中的所述至少一组行的所述刷新偏移是在显示处理器处确定的。
29.一种用于显示处理的装置,包括:
用于计算用于第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的瞬时带宽的单元;
用于基于所述第二显示器中的所述至少一组行来确定针对所述第一显示器中的所述至少一组行的刷新偏移的单元;以及
用于将所述刷新偏移应用于所述第一显示器中的所述至少一组行以使得与所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行相对应的瞬时带宽减小的单元。
30.一种存储用于显示处理的计算机可执行代码的计算机可读介质,包括用于进行以下操作的代码:
计算用于第一显示器中的至少一组行中的每一行和第二显示器中的至少一组行中的每一行的瞬时带宽;
基于所述第二显示器中的所述至少一组行来确定针对所述第一显示器中的所述至少一组行的刷新偏移;以及
将所述刷新偏移应用于所述第一显示器中的所述至少一组行以使得与所述第一显示器中的所述至少一组行中的每一行和所述第二显示器中的所述至少一组行中的每一行相对应的瞬时带宽减小。
CN202080055360.5A 2019-08-22 2020-08-18 用于刷新多个显示器的方法和装置 Active CN114174980B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US16/548,587 2019-08-22
US16/548,587 US11151965B2 (en) 2019-08-22 2019-08-22 Methods and apparatus for refreshing multiple displays
PCT/US2020/046807 WO2021034831A1 (en) 2019-08-22 2020-08-18 Methods and apparatus for refreshing multiple displays

Publications (2)

Publication Number Publication Date
CN114174980A CN114174980A (zh) 2022-03-11
CN114174980B true CN114174980B (zh) 2024-06-11

Family

ID=72292668

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202080055360.5A Active CN114174980B (zh) 2019-08-22 2020-08-18 用于刷新多个显示器的方法和装置

Country Status (5)

Country Link
US (1) US11151965B2 (zh)
EP (1) EP4018296A1 (zh)
CN (1) CN114174980B (zh)
TW (1) TW202122991A (zh)
WO (1) WO2021034831A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114302090A (zh) * 2021-12-15 2022-04-08 中国船舶重工集团公司第七0九研究所 一种相同分辨率下多屏显示质量的控制方法以及控制系统
CN116820293B (zh) * 2023-06-30 2024-07-12 荣耀终端有限公司 一种显示控制方法和电子设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102844735A (zh) * 2010-03-03 2012-12-26 高通股份有限公司 驱动和同步多个显示面板
CN106663402A (zh) * 2014-08-05 2017-05-10 苹果公司 使用多个不同刷新速率同时刷新显示设备的多个区域
CN107924667A (zh) * 2015-08-20 2018-04-17 高通股份有限公司 与预测性时移补偿相匹配的刷新率
CN108496218A (zh) * 2016-01-28 2018-09-04 Nec显示器解决方案株式会社 多显示器设备以及用于控制多显示器设备的方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6195086B1 (en) * 1996-09-12 2001-02-27 Hearme Method and apparatus for loosely synchronizing closed free running raster displays
US8730230B2 (en) * 2002-10-19 2014-05-20 Via Technologies, Inc. Continuous graphics display method for multiple display devices during the processor non-responding period
US8018472B2 (en) * 2006-06-08 2011-09-13 Qualcomm Incorporated Blending multiple display layers
US20080028137A1 (en) * 2006-07-31 2008-01-31 Schakel Keith R Method and Apparatus For Refresh Management of Memory Modules
US7822879B2 (en) * 2008-05-27 2010-10-26 Valens Semiconductor Ltd. Methods for address assignment
US8248425B2 (en) * 2009-09-16 2012-08-21 Ncomputing Inc. Optimization of memory bandwidth in a multi-display system
US8665283B1 (en) * 2010-03-29 2014-03-04 Ambarella, Inc. Method to transfer image data between arbitrarily overlapping areas of memory
US8704732B2 (en) * 2010-09-29 2014-04-22 Qualcomm Incorporated Image synchronization for multiple displays
US20140184629A1 (en) * 2012-12-31 2014-07-03 Nvidia Corporation Method and apparatus for synchronizing a lower bandwidth graphics processor with a higher bandwidth display using framelock signals
US9892669B2 (en) * 2014-03-18 2018-02-13 Nvidia Corporation Superresolution display using cascaded panels
US20170287106A1 (en) * 2015-05-05 2017-10-05 Mediatek Inc. Graphics system and method for generating a blended image using content hints
US10019968B2 (en) * 2015-12-31 2018-07-10 Apple Inc. Variable refresh rate display synchronization
US10078999B2 (en) * 2016-03-22 2018-09-18 Intel Corporation Dynamic bandwidth usage reduction for displays
US10157594B2 (en) * 2016-08-23 2018-12-18 Dell Products L.P. Layered content display system
US10306180B2 (en) * 2016-10-21 2019-05-28 Liquidsky Software, Inc. Predictive virtual reality content streaming techniques
US10380968B2 (en) * 2016-12-19 2019-08-13 Mediatek Singapore Pte. Ltd. Method for adjusting the adaptive screen-refresh rate and device thereof
US20180249119A1 (en) * 2017-02-28 2018-08-30 Microsoft Technology Licensing, Llc Increasing effective update rate for device displays used in augmented reality head mount devices
US11474354B2 (en) * 2017-04-25 2022-10-18 Ati Technologies Ulc Display pacing in multi-head mounted display virtual reality configurations
US11043158B2 (en) * 2018-01-05 2021-06-22 Intel Corporation Video bandwidth optimization for multi-monitor systems
US10891915B2 (en) * 2018-05-30 2021-01-12 Ati Technologies Ulc Frame refresh synchronization with synchronization boundary
US20190371271A1 (en) * 2018-06-04 2019-12-05 Microsoft Technology Licensing, Llc Multiple display synchronization

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102844735A (zh) * 2010-03-03 2012-12-26 高通股份有限公司 驱动和同步多个显示面板
CN106663402A (zh) * 2014-08-05 2017-05-10 苹果公司 使用多个不同刷新速率同时刷新显示设备的多个区域
CN107924667A (zh) * 2015-08-20 2018-04-17 高通股份有限公司 与预测性时移补偿相匹配的刷新率
CN108496218A (zh) * 2016-01-28 2018-09-04 Nec显示器解决方案株式会社 多显示器设备以及用于控制多显示器设备的方法

Also Published As

Publication number Publication date
US20210056933A1 (en) 2021-02-25
TW202122991A (zh) 2021-06-16
WO2021034831A1 (en) 2021-02-25
EP4018296A1 (en) 2022-06-29
US11151965B2 (en) 2021-10-19
CN114174980A (zh) 2022-03-11

Similar Documents

Publication Publication Date Title
US11481865B2 (en) Methods and apparatus for tensor object support in machine learning workloads
US20230073736A1 (en) Reduced display processing unit transfer time to compensate for delayed graphics processing unit render time
CN114174980B (zh) 用于刷新多个显示器的方法和装置
WO2021000220A1 (en) Methods and apparatus for dynamic jank reduction
WO2022073182A1 (en) Methods and apparatus for display panel fps switching
WO2024112401A1 (en) Display processing unit (dpu) pixel rate based on display region of interest (roi) geometry
WO2021142574A1 (en) Methods and apparatus for partial display of frame buffers
US20210358079A1 (en) Methods and apparatus for adaptive rendering
US20220013087A1 (en) Methods and apparatus for display processor enhancement
WO2021000226A1 (en) Methods and apparatus for optimizing frame response
WO2021096883A1 (en) Methods and apparatus for adaptive display frame scheduling
US20220284536A1 (en) Methods and apparatus for incremental resource allocation for jank free composition convergence
US20210385493A1 (en) Methods and apparatus for compression feedback for optimal bandwidth
WO2023230744A1 (en) Display driver thread run-time scheduling
US11893654B2 (en) Optimization of depth and shadow pass rendering in tile based architectures
US20240212634A1 (en) Cutoff prediction for histogram data and backlight control
WO2024087152A1 (en) Image processing for partial frame updates
WO2023151067A1 (en) Display mask layer generation and runtime adjustment
US11087431B2 (en) Methods and apparatus for reducing draw command information
WO2023141917A1 (en) Sequential flexible display shape resolution
US11373267B2 (en) Methods and apparatus for reducing the transfer of rendering information
WO2024168655A1 (en) Ambient light adaptive pixel anti-aging frame-layer conditional compensation
WO2024055234A1 (en) Oled anti-aging regional compensation
WO2023065100A1 (en) Power optimizations for sequential frame animation

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant