CN114116544B - 插槽信息的获取方法、装置、设备及存储介质 - Google Patents

插槽信息的获取方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN114116544B
CN114116544B CN202010899718.4A CN202010899718A CN114116544B CN 114116544 B CN114116544 B CN 114116544B CN 202010899718 A CN202010899718 A CN 202010899718A CN 114116544 B CN114116544 B CN 114116544B
Authority
CN
China
Prior art keywords
peripheral component
target
speed peripheral
target device
character string
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010899718.4A
Other languages
English (en)
Other versions
CN114116544A (zh
Inventor
王晓宇
郑志林
林海
张新杰
苏丽
刘洪梅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Dajia Internet Information Technology Co Ltd
Original Assignee
Beijing Dajia Internet Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Dajia Internet Information Technology Co Ltd filed Critical Beijing Dajia Internet Information Technology Co Ltd
Priority to CN202010899718.4A priority Critical patent/CN114116544B/zh
Publication of CN114116544A publication Critical patent/CN114116544A/zh
Application granted granted Critical
Publication of CN114116544B publication Critical patent/CN114116544B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

本公开关于一种插槽信息的获取方法、装置、设备及存储介质,涉及计算机技术领域,方法包括:基于与目标业务匹配的至少一个目标设备的网络地址,生成信息获取命令,其中,信息获取命令用于指示获取与各网络地址分别对应的基于高速外围组件互连的插槽信息;响应于信息获取命令,调用各目标设备的目标硬件接口,以获取与各网络地址对应的基于高速外围组件互连的硬件信号,其中,硬件信号根据与目标设备对应的插接关系确定;根据各硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息。本公开实施例解决了人工获取PCIE插槽信息效率较低的问题,通过执行信息获取命令,远程获取目标设备的PCIE插槽信息,提高目标设备的PCIE插槽信息的获取效率。

Description

插槽信息的获取方法、装置、设备及存储介质
技术领域
本公开涉及计算机技术领域,尤其涉及一种插槽信息的获取方法、装置、设备及存储介质。
背景技术
相关技术中,服务器等设备通过高速外围组件互连(Peripheral ComponentInterconnect Express,PCIE)插槽来扩展各种PCIE设备,当服务器的主板携带PCIE插槽时,由于PCIE插槽与主板一起,无法分割,所以根据出厂配置情况,很容易判断可扩展情况。但是,当通过PCIE扩展卡携带PCIE插槽时,由于存在厂商没有为服务器配置扩展卡的情况,因此,如果需要扩展PCIE设备,就需要运维人员去查看服务器是否有足够的PCIE插槽,如果没有,则通常不能扩展。
现有技术中,对于每个待扩展设备都需要人工获取该设备的PCIE插槽信息,花费的人工成本高,并且人工获取PCIE插槽信息的效率较低。
发明内容
本公开提供一种插槽信息的获取方法、装置、设备及存储介质,以至少解决相关技术中人工获取目标设备的PCIE插槽信息效率较低的问题。本公开的技术方案如下:
根据本公开实施例的第一方面,提供一种插槽信息的获取方法,包括:
基于与目标业务匹配的至少一个目标设备的网络地址,生成信息获取命令,其中,所述信息获取命令用于指示获取与各所述网络地址分别对应的基于高速外围组件互连的插槽信息;
响应于所述信息获取命令,调用各所述目标设备的目标硬件接口,以获取与各网络地址对应的基于高速外围组件互连的硬件信号,其中,所述硬件信号根据与所述目标设备对应的插接关系确定;
根据各所述硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息。
根据本公开实施例的第二方面,提供一种插槽信息的获取装置,包括:
命令生成单元,被配置为执行基于与目标业务匹配的至少一个目标设备的网络地址,生成信息获取命令,其中,所述信息获取命令用于指示获取与各所述网络地址分别对应的基于高速外围组件互连的插槽信息;
信号获取单元,被配置为执行响应于所述信息获取命令,调用各所述目标设备的目标硬件接口,以获取与各网络地址对应的基于高速外围组件互连的硬件信号,其中,所述硬件信号根据与所述目标设备对应的插接关系确定;
插槽信息确定单元,被配置为执行根据各所述硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息。
根据本公开实施例的第三方面,提供一种电子设备,包括:
处理器;
用于存储所述处理器可执行指令的存储器;
其中,所述处理器被配置为执行所述指令,以实现如本公开任意实施例提供的插槽信息的获取方法。
根据本公开实施例的第四方面,提供一种存储介质,当所述存储介质中的指令由电子设备的处理器执行时,使得电子设备能够执行如本公开任意实施例提供的插槽信息的获取方法。
根据本公开实施例的第五方面,提供一种计算机程序产品,用于与电子设备结合使用,所述计算机程序产品包括计算机可读存储介质和内嵌于其中的计算机程序机制,经由计算机载入该程序并执行后能够实现如本公开任一实施例提供的插槽信息的获取方法。
本公开的实施例提供的技术方案至少带来以下有益效果:
解决了人工获取PCIE插槽信息效率较低的问题,通过执行信息获取命令,远程获取目标设备的PCIE插槽信息,提高目标设备的PCIE插槽信息的获取效率。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理,并不构成对本公开的不当限定。
图1是根据一示例性实施例示出的一种插槽信息的获取方法的流程图。
图2a是根据一示例性实施例示出的一种插槽信息的获取方法的流程图。
图2b是根据一示例性实施例示出的一种PCIE在位信号的获取示意图。
图2c是根据一示例性实施例示出的一种PCIE在位信号的获取示意图。
图3是根据一示例性实施例示出的一种插槽信息的获取装置的框图。
图4是根据一示例性实施例示出的一种电子设备的结构示意图。
具体实施方式
为了使本领域普通人员更好地理解本公开的技术方案,下面将结合附图,对本公开实施例中的技术方案进行清楚、完整地描述。
需要说明的是,本公开的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本公开的实施例能够以除了在这里图示或描述的那些以外的顺序实施。以下示例性实施例中所描述的实施方式并不代表与本公开相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本公开的一些方面相一致的装置和方法的例子。
图1是根据一示例性实施例示出的一种插槽信息的获取方法的流程图,如图1所示,插槽信息的获取方法用于电子设备中,例如服务器中,由配置于电子设备中的插槽信息的获取装置来执行,该方法包括以下步骤。
在步骤S11中,基于与目标业务匹配的至少一个目标设备的网络地址,生成信息获取命令。
其中,信息获取命令用于指示获取与各网络地址分别对应的基于高速外围组件互连的插槽信息。
其中,目标业务可以是视频播放业务或者数据采集业务等,每种业务对应唯一的业务标识,例如,业务标识01用于标识视频播放业务,业务标识02用于标识数据采集业务,并且,每种业务可能需要一个或多个设备配合完成。在本公开实施例的一个实施方式中,当对目标业务进行处理时,与目标业务匹配的各个目标设备可能需要扩展一个或多个PCIE设备来实现目标业务,此时,可以根据目标设备的网络地址,即目标设备的互联网协议(Internet Protocol,IP)地址生成信息获取命令,以通过信息获取命令获取与各IP地址分别对应的PCIE插槽信息,进而确定目标设备是否具有扩展PCIE设备的能力。
其中,PCIE是一种高速串行计算机扩展总线标准,符合PCIE总线标准的设备被称为PCIE设备,PCIE设备可以通过目标设备提供的空余的PCIE插槽插接到目标设备上。
为了能够快速获取与目标任务匹配的所有目标设备的IP地址,在本公开实施例的一个实施方式中,可选的,在生成信息获取命令之前,还可以包括:获取目标业务标识;从设备配置信息表中查询得到,与目标业务标识匹配的至少一个目标设备的网络地址。
其中,设备配置信息表中存储有各种业务的业务标识,以及与各业务标识匹配的至少一个设备的IP地址。以目标业务为例,当为目标业务配置对应的目标设备时,会将目标业务标识,以及与目标业务匹配的所有目标设备的IP地址,对应存储到设备配置信息表中,以便于在处理目标业务,并需要对与目标业务匹配的目标设备进行PCIE设备扩展时,可以根据目标业务标识查询设备配置信息表,快速获取到与目标业务匹配的所有目标设备的IP地址。
在步骤S12中,响应于信息获取命令,调用各目标设备的目标硬件接口,以获取与各网络地址对应的基于高速外围组件互连的硬件信号。
其中,硬件信号根据与目标设备对应的插接关系确定。
为了远程获取各目标设备的PCIE插槽信息,在本公开实施例的一个实施方式中,可选的,获取与各网络地址对应的基于高速外围组件互连的硬件信号,可以包括:根据各目标设备的网络地址以及预定义的操作系统命令格式,生成与各网络地址对应的操作系统命令,其中,操作系统命令用于调用目标设备的目标硬件接口;执行各操作系统命令,以通过各目标硬件接口,获取各基于高速外围组件互连的硬件信号。
其中,操作系统命令可以是根据目标设备的IP地址生成的Linux指令,用于调用目标设备的指定硬件接口,以远程获取目标设备的PCIE硬件信号。操作系统命令格式可以是预先定义的Linux命令格式,规定了用于获取设备的PCIE硬件信号的Linux命令的生成规则,可以包括本地IP地址、目标设备的IP地址、目标设备中用于获取PCIE硬件信号的目标软件接口、目标设备中用于反馈PCIE硬件信号的目标硬件接口等。通过将目标设备的IP地址、本地IP地址等信息分别填入到Linux命令格式的对应位置,生成与目标设备对应的Linux命令,执行该Linux命令,调用目标设备的目标硬件接口,以获取与目标设备对应的PCIE硬件信号。
在本公开实施例的一个实施方式中,与目标业务标识匹配的各目标设备中,预先配置了与信息获取命令对应的目标硬件接口以及目标软件接口,当与目标设备的IP地址对应的Linux命令被执行时,先通过目标设备的目标软件接口,找到存储有目标设备的PCIE硬件信号的寄存器,然后对寄存器中的目标设备的PCIE硬件信号进行复制,并通过目标设备的目标硬件接口,远程获取复制的目标设备的PCIE硬件信号。
在本公开实施例的一个实施方式中,可选的,插接关系包括:目标设备与基于高速外围组件互连的扩展卡之间的插接关系,以及与扩展卡包括的基于高速外围组件互连的插槽对应的插接关系。
在本公开实施例的一个实施方式中,PCIE硬件信号可以包括两部分内容,目标设备的PCIE扩展卡的配置情况,以及,目标设备的PCIE扩展卡中包括的各PCIE插槽的使用情况。其中,根据各PCIE扩展卡与目标设备的PCIE插槽的插接关系,可以确定目标设备上是否插接有PCIE扩展卡,根据PCIE扩展卡中的各PCIE插槽与其他外接设备的插接关系,可以确定PCIE扩展卡中的各PCIE插槽是否空余。
其中,目标设备的PCIE插槽用于插接PCIE扩展卡,以利用PCIE扩展卡包括的多个PCIE插槽来外接PCIE设备,实现对目标设备的功能扩展。PCIE扩展卡提供的PCIE插槽可以被PCIE设备以及其他外接设备占用,其他外接设备可以包括声卡、网卡、键盘、鼠标等。
在步骤S13中,根据各硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息。
在本公开实施例的一个实施方式中,PCIE硬件信号实际上是经过编码得到的二进制数据,因此,在得到各目标设备的PCIE硬件信号之后,可以通过对各PCIE硬件信号进行相应的数据解析,得到PCIE硬件信号中包括的目标设备的PCIE插槽信息,即目标设备是否插接有PCIE扩展卡,以及各PCIE扩展卡中的各PCIE插槽是否空余。
在本公开实施例的一个实施方式中,在确定各目标设备的PCIE插槽信息之后,如果目标设备上插接有PCIE扩展卡,且PCIE扩展卡中空余的PCIE插槽的数量大于等于扩展PCIE设备所需的PCIE插槽数量,则目标设备可以扩展PCIE设备;如果目标设备上没有插接PCIE扩展卡,或者,已插接的PCIE扩展卡中空余的PCIE插槽的数量小于扩展PCIE设备所需的PCIE插槽数量,则认为目标设备不能扩展PCIE设备。
本公开实施例的技术方案,通过基于与目标业务匹配的至少一个目标设备的网络地址,生成信息获取命令,其中,信息获取命令用于指示获取与各网络地址分别对应的基于高速外围组件互连的插槽信息;响应于信息获取命令,调用各目标设备的目标硬件接口,以获取与各网络地址对应的基于高速外围组件互连的硬件信号,其中,硬件信号根据与目标设备对应的插接关系确定;根据各硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息,解决了人工获取PCIE插槽信息效率较低的问题,通过执行PCIE插槽信息获取命令,远程获取目标设备的PCIE插槽信息,提高目标设备的PCIE插槽信息的获取效率。
图2a是根据一示例性实施例示出的一种插槽信息的获取方法的流程图,本实施例是对上述技术方案的进一步细化,本实施例中的技术方案可以与上述一个或者多个实施例中的各个可选方案结合。如图2a所示,插槽信息的获取方法包括如下步骤。
在步骤S21中,获取与目标业务匹配的至少一个目标设备的IP地址,并基于各IP地址生成信息获取命令。
在本公开实施例的一个实施方式中,可以先获取目标业务标识,然后根据目标业务标识查询设备配置信息表,得到与目标业务标识匹配的至少一个目标设备的IP地址。
在步骤S22中,响应于信息获取命令,调用各目标设备的目标硬件接口,以获取与各IP地址对应的基于高速外围组件互连的硬件信号。
为了便于存储以及保证数据安全,在本公开实施例的一个实施方式中,可选的,基于高速外围组件互连的硬件信号包括:与目标设备对应的二进制字符串,字符串通过对目标设备的基于高速外围组件互连的在位信号进行编码得到的;基于高速外围组件互连的在位信号包括:各基于高速外围组件互连的扩展卡的在位信号,以及各扩展卡中的各插槽的在位信号。
其中,PCIE扩展卡的在位信号包括:用于表示PCIE扩展卡是否插接在目标设备上的电平信号,例如,如果目标PCIE扩展卡的在位信号为高电平,则表示目标PCIE扩展卡没有插接在目标设备上,如果目标PCIE扩展卡的在位信号为低电平,则表示目标PCIE扩展卡插接在目标设备上。PCIE扩展卡中的各插槽的在位信号包括:用于表示PCIE扩展卡中的各PCIE插槽是否已经被占用的电平信号,例如,如果目标PCIE扩展卡中的插槽1的在位信号为高电平,则表示插槽1已经被占用,无法用于外接PCIE设备,如果目标PCIE扩展卡中的插槽1的在位信号为低电平,则表示插槽1未被占用,可以用于外接PCIE设备。
在本公开实施例的一个实施方式中,如图2b所示,在目标设备被启动后,目标设备的各PCIE扩展卡的PCIE在位信号通过通用输入输出(General Purpose Input Output,GPIO)接口被发送至目标设备的PCH芯片或者基板管理控制器(Baseboard ManagementController,BMC),并在被芯片编码转换成二进制字符串,即PCIE硬件信号后,被存储到芯片中的指定寄存器中。其中,该指定寄存器与目标设备预先设置的目标软件接口相对应,当与目标设备的IP地址对应的Linux命令被执行时,先通过目标设备的IP地址找到目标设备,然后通过目标软件接口找到存储有目标设备的PCIE硬件信号的寄存器,然后对寄存器中的目标设备的PCIE硬件信号进行复制,并通过目标设备的目标硬件接口远程获取复制的目标设备的PCIE硬件信号。其中,BMC一般为ARM芯片。
在本公开实施例的一个实施方式中,如图2c所示,当目标设备的芯片的可用GPIO接口较少时,可以将GPIO扩展芯片挂载在芯片的I2C总线上,通过GPIO扩展芯片提供的GPIO接口来获取目标设备的各PCIE扩展卡的PCIE在位信号,并将PCIE在位信号发送至目标设备的芯片。
为了可以灵活地表示设备的PCIE插槽信息,在本公开实施例的一个实施方式中,可选的,基于高速外围组件互连的硬件信号包括:至少一个二进制字符串,各字符串分别对应目标设备的各基于高速外围组件互连的扩展卡;或者,基于高速外围组件互连的硬件信号包括:一个二进制字符串,字符串对应目标设备全部的基于高速外围组件互连的扩展卡。
在本公开实施例的一个实施方式中,示例性的,假设目标设备有2个PCIE扩展卡,每个扩展卡中包括4个PCIE插槽,PCIE扩展卡1插接在目标设备上,且PCIE扩展卡1中的PCIE插槽1和2被占用,PCIE插槽3和4未被占用,PCIE扩展卡2没有插接在目标设备上,则与目标设备对应的PCIE硬件信号可以包括与PCIE扩展卡1对应的二进制字符串“010011”以及与PCIE扩展卡2对应的二进制字符串“010000”。其中,每个字符串中的前两位用于标识目标设备的各PCIE扩展卡的在位信号,即用于标识目标设备的两个PCIE扩展卡是否插接在目标设备上,后四位用于标识各PCIE扩展卡中的各PCIE插槽的在位信号,即标识PCIE扩展卡中的4个PCIE插槽的使用情况。PCIE扩展卡2中的4个PCIE插槽由于PCIE扩展卡2不可用而处于空余状态,因此,可以用表示PCIE扩展卡的所有PCIE插槽都空余的字符串“0000”来表示PCIE扩展卡2中的4个PCIE插槽的使用情况。
与目标设备对应的PCIE硬件信号还可以包括与两个PCIE扩展卡对应的二进制字符串“0100110000”,其中,字符串的前两位“01”用于标识目标设备的两个PCIE扩展卡是否插接在目标设备上,中间四位“0011”用于标识PCIE扩展卡1中的4个PCIE插槽的使用情况,最后四位“0000”用于标识PCIE扩展卡2中的4个PCIE插槽的使用情况。本公开实施例中对PCIE硬件信号的表示方式不做限定,可以采用能够明确表示出目标设备的PCIE插槽信息的任意表达方式。
在步骤S23中,对各硬件信号进行字符串分割处理,得到与各目标设备对应的第一字符串以及第二字符串。
其中,第一字符串用于标识各基于高速外围组件互连的扩展卡的在位信号,第二字符串用于标识各扩展卡中的各插槽的在位信号。
在本公开实施例的一个实施方式中,可以根据PCIE硬件信号的表示方式,从编码高位开始对当前二进制字符串进行分割,以得到位于编码高位,并且用于标识当前设备的各个PCIE扩展卡是否插接在目标设备上的第一字符串,以及位于编码低位,并且用于标识各PCIE扩展卡中各PCIE插槽的使用情况的第二字符串。其中,第一字符串的长度取决于目标设备可用的PCIE扩展卡的最大数量,例如,目标设备最多可以插接3个PCIE扩展卡,则第一字符串的长度可以是3。第二字符串的长度取决于各PCIE扩展卡中包括的PCIE插槽数量,例如,各PCIE扩展卡分别包括4个PCIE插槽,则第二字符串的长度可以是4。
在本公开实施例的一个实施方式中,示例性的,假设与目标设备对应的PCIE硬件信号包括与PCIE扩展卡1对应的二进制字符串“010011”以及与PCIE扩展卡2对应的二进制字符串“010000”,则根据PCIE硬件信号的表示方式,将二进制字符串“010011”分割成第一字符串“01”以及与PCIE扩展卡1对应的第二字符串“0011”,将二进制字符串“010000”分割成第一字符串“01”以及与PCIE扩展卡2对应的第二字符串“0000”。假设与目标设备对应的PCIE硬件信号还可以包括与两个PCIE扩展卡对应的二进制字符串“0100110000”,则根据PCIE硬件信号的表示方式,将二进制字符串“0100110000”依次分割成第一字符串“01”,以及与PCIE扩展卡1和2分别对应的第二字符串“0011”和“0000”。
在步骤S24中,对第一字符串和第二字符串分别进行编码解析,确定各目标设备的基于高速外围组件互连的插槽信息。
在本公开实施例的一个实施方式中,以各目标设备有2个PCIE扩展卡,每个扩展卡中包括4个PCIE插槽为例,设置编码解析规则如下所示,其中,表1为与第一字符串对应的编码解析规则,表2为与第二字符串对应的编码解析规则。
表1
第一字符串 编码解析规则
00 PCIE扩展卡1和2都插接在设备上
01 PCIE扩展卡1已插接,扩展卡2未插接
10 PCIE扩展卡1未插接,扩展卡2已插接
11 PCIE扩展卡1和2都未插接
表2
第二字符串 编码解析规则
0000 PCIE扩展卡上的PCIE插槽均空余
0001 PCIE插槽1被占用
0010 PCIE插槽2被占用
0100 PCIE插槽3被占用
1000 PCIE插槽4被占用
0011 PCIE插槽1和2被占用
…… ……
1111 PCIE扩展卡上PCIE插槽均被占用
在本公开实施例的一个实施方式中,示例性的,对于第一字符串“01”,通过表1中的编码解析规则,可以得知“01”表示目标设备的PCIE扩展卡1插接在目标设备上,PCIE扩展卡2未插接在目标设备上。对于与PCIE扩展卡1对应的第二字符串“0011”,通过表2中的编码解析规则,可以得知“0011”表示PCIE扩展卡1中的PCIE插槽1和2被占用,PCIE插槽3和4未被占用。
本公开实施例的技术方案,通过执行与各目标设备的IP地址分别对应的信息获取命令,调用各目标设备的目标硬件接口,以获取与各目标设备分别对应的PCIE硬件信号;PCIE硬件信号根据与目标设备的PCIE扩展卡以及PCIE扩展卡包括的PCIE插槽分别对应的插接关系确定;将各PCIE硬件信号分割成标识当前设备的各PCIE扩展卡的在位信号的第一字符串,以及标识各PCIE扩展卡中的各PCIE插槽的在位信号的第二字符串,并根据编码解析规则对第一字符串和第二字符串分别进行数据解析,得到各目标设备的PCIE插槽信息,解决了人工获取设备的PCIE插槽信息效率较低的问题,无需人工到机房查看目标设备的PCIE插槽的可用情况,通过执行PCIE插槽信息获取命令,即可远程获取目标设备的PCIE扩展卡以及PCIE扩展卡中的PCIE插槽的可用情况,提高目标设备的PCIE插槽信息的获取效率,减少人工成本。
图3是根据一示例性实施例示出的一种PCIE插槽信息的获取装置的框图。参照图3,该装置包括命令生成单元121,信号获取单元122和插槽信息确定单元123。
命令生成单元121,被配置为执行获取与目标业务标识匹配的至少一个目标设备的网络地址,并生成信息获取命令,其中,信息获取命令用于指示获取与各网络地址分别对应的基于高速外围组件互连的插槽信息;
信号获取单元122,被配置为执行响应于信息获取命令,调用各目标设备的目标硬件接口,获取与各网络地址对应的基于高速外围组件互连的硬件信号,其中,硬件信号根据与目标设备对应的插接关系确定;
插槽信息确定单元123,被配置为执行根据各硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息。
在本公开实施例的一个实施方式中,可选的,
插接关系包括:目标设备与基于高速外围组件互连的扩展卡之间的插接关系,以及与扩展卡包括的基于高速外围组件互连的插槽对应的插接关系。
在本公开实施例的一个实施方式中,可选的,装置还包括:
获取单元,被配置为在所述生成信息获取命令之前,获取目标业务标识;
查询单元,被配置为从设备配置信息表中查询得到,与目标业务标识匹配的至少一个目标设备的网络地址。
在本公开实施例的一个实施方式中,可选的,信号获取单元122,包括:
生成子单元,被配置为根据各目标设备的网络地址以及预定义的操作系统命令格式,生成与各网络地址对应的操作系统命令,其中,操作系统命令用于调用目标设备的目标硬件接口;
执行子单元,被配置为执行各操作系统命令,以通过各目标硬件接口,获取各基于高速外围组件互连的硬件信号。
在本公开实施例的一个实施方式中,可选的,基于高速外围组件互连的硬件信号包括:与目标设备对应的二进制字符串,字符串通过对目标设备的基于高速外围组件互连的在位信号进行编码得到的;
基于高速外围组件互连的在位信号包括:各基于高速外围组件互连的扩展卡的在位信号,以及各扩展卡中的各插槽的在位信号。
在本公开实施例的一个实施方式中,可选的,插槽信息确定单元123,包括:
处理子单元,被配置为对各硬件信号进行字符串分割处理,得到与各目标设备对应的第一字符串以及第二字符串,其中,第一字符串用于标识各基于高速外围组件互连的扩展卡的在位信号,第二字符串用于标识各扩展卡中的各插槽的在位信号;
解析子单元,被配置为对第一字符串和第二字符串分别进行编码解析,确定各目标设备的基于高速外围组件互连的插槽信息。
在本公开实施例的一个实施方式中,可选的,基于高速外围组件互连的硬件信号包括:至少一个二进制字符串,各字符串分别对应目标设备的各基于高速外围组件互连的扩展卡;
或者,基于高速外围组件互连的硬件信号包括:一个二进制字符串,字符串对应目标设备全部的基于高速外围组件互连的扩展卡。
关于上述实施例中的插槽信息的获取装置,其中各个单元执行操作的具体方式已经在有关该方法的实施例中进行了详细描述,此处将不做详细阐述说明。
图4是根据一示例性实施例示出的一种电子设备的结构示意图,如图4所示,该电子设备包括:
一个或多个处理器410,
图4中以一个处理器410为例;
存储器420;
设备中的处理器410和存储器420可以通过总线或者其他方式连接,图4中以通过总线连接为例。
存储器420作为一种非暂态计算机可读存储介质,可用于存储软件程序、计算机可执行程序以及单元,如本公开实施例中的一种PCIE插槽信息的获取方法对应的程序指令/单元(例如,附图3所示的命令生成单元121,信号获取单元122和插槽信息确定单元123)。处理器410通过运行存储在存储器420中的软件程序、指令以及单元,从而执行计算机设备的各种功能应用以及数据处理,即实现上述方法实施例的一种插槽信息的获取方法,即:
基于与目标业务匹配的至少一个目标设备的网络地址,生成信息获取命令,其中,信息获取命令用于指示获取与各网络地址分别对应的基于高速外围组件互连的插槽信息;
响应于信息获取命令,调用各目标设备的目标硬件接口,以获取与各网络地址对应的基于高速外围组件互连的硬件信号,其中,硬件信号根据与目标设备对应的插接关系确定;
根据各硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息。
存储器420可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储根据计算机设备的使用所创建的数据等。此外,存储器420可以包括高速随机存取存储器,还可以包括非暂态性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非暂态性固态存储器件。在一些实施例中,存储器420可选包括相对于处理器410远程设置的存储器,这些远程存储器可以通过网络连接至终端设备。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
在示例性实施例中,还提供了一种包括指令的存储介质,例如包括指令的存储器420,上述指令可由电子设备的处理器410执行以完成上述插槽信息的获取方法。可选地,存储介质可以是非临时性计算机可读存储介质,例如,非临时性计算机可读存储介质可以是ROM、随机存取存储器(RAM)、CD-ROM、磁带、软盘和光数据存储设备等。
在示例性实施例中,还提供了一种计算机程序产品,用于与电子设备结合使用,计算机程序产品包括计算机可读存储介质和内嵌于其中的计算机程序机制,经由计算机载入该程序并执行后能够实现如本公开的任一实施例的插槽信息的获取方法。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方案。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由下面的权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限制。

Claims (11)

1.一种插槽信息的获取方法,其特征在于,包括:
基于与目标业务匹配的至少一个目标设备的网络地址,生成信息获取命令,其中,所述信息获取命令用于指示获取与各所述网络地址分别对应的基于高速外围组件互连的插槽信息;
响应于所述信息获取命令,调用各所述目标设备的目标硬件接口,以获取与各网络地址对应的基于高速外围组件互连的硬件信号,其中,所述硬件信号根据与所述目标设备对应的插接关系确定;
根据各所述硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息;
所述获取与各网络地址对应的基于高速外围组件互连的硬件信号,包括:
根据各目标设备的网络地址以及预定义的操作系统命令格式,生成与各网络地址对应的操作系统命令,其中,所述操作系统命令用于调用目标设备的目标硬件接口;
执行各所述操作系统命令,以通过各所述目标硬件接口,获取各基于高速外围组件互连的硬件信号;
其中,所述操作系统命令是根据所述目标设备的网络地址生成的Linux指令;
所述插接关系包括:所述目标设备与基于高速外围组件互连的扩展卡之间的插接关系,以及与所述扩展卡包括的基于高速外围组件互连的插槽对应的插接关系;
所述基于高速外围组件互连的硬件信号包括:与所述目标设备对应的二进制字符串,所述字符串通过对所述目标设备的基于高速外围组件互连的在位信号进行编码得到的;
所述基于高速外围组件互连的在位信号包括:各基于高速外围组件互连的扩展卡的在位信号,以及各扩展卡中的各插槽的在位信号。
2.根据权利要求1所述的插槽信息的获取方法,其特征在于,在所述生成信息获取命令之前,所述方法还包括:
获取目标业务标识;
从设备配置信息表中查询得到,与所述目标业务标识匹配的至少一个目标设备的网络地址。
3.根据权利要求1所述的插槽信息的获取方法,其特征在于,所述根据各所述硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息,包括:
对各所述硬件信号进行字符串分割处理,得到与各所述目标设备对应的第一字符串以及第二字符串,其中,所述第一字符串用于标识各基于高速外围组件互连的扩展卡的在位信号,所述第二字符串用于标识各扩展卡中的各插槽的在位信号;
对所述第一字符串和所述第二字符串分别进行编码解析,确定各目标设备的基于高速外围组件互连的插槽信息。
4.根据权利要求1所述的插槽信息的获取方法,其特征在于,
所述基于高速外围组件互连的硬件信号包括:至少一个二进制字符串,各所述字符串分别对应所述目标设备的各基于高速外围组件互连的扩展卡;
或者,所述基于高速外围组件互连的硬件信号包括:一个二进制字符串,所述字符串对应所述目标设备全部的基于高速外围组件互连的扩展卡。
5.一种插槽信息的获取装置,其特征在于,包括:
命令生成单元,被配置为执行基于与目标业务匹配的至少一个目标设备的网络地址,生成信息获取命令,其中,所述信息获取命令用于指示获取与各所述网络地址分别对应的基于高速外围组件互连的插槽信息;
信号获取单元,被配置为执行响应于所述信息获取命令,调用各所述目标设备的目标硬件接口,以获取与各网络地址对应的基于高速外围组件互连的硬件信号,其中,所述硬件信号根据与所述目标设备对应的插接关系确定;
插槽信息确定单元,被配置为执行根据各所述硬件信号,确定各目标设备的基于高速外围组件互连的插槽信息;
所述信号获取单元,包括:
生成子单元,被配置为根据各目标设备的网络地址以及预定义的操作系统命令格式,生成与各网络地址对应的操作系统命令,其中,操作系统命令用于调用目标设备的目标硬件接口;
执行子单元,被配置为执行各操作系统命令,以通过各目标硬件接口,获取各基于高速外围组件互连的硬件信号;
其中,所述操作系统命令是根据所述目标设备的网络地址生成的Linux指令;
所述插接关系包括:所述目标设备与基于高速外围组件互连的扩展卡之间的插接关系,以及与所述扩展卡包括的基于高速外围组件互连的插槽对应的插接关系;
所述基于高速外围组件互连的硬件信号包括:与所述目标设备对应的二进制字符串,所述字符串通过对所述目标设备的基于高速外围组件互连的在位信号进行编码得到的;
所述基于高速外围组件互连的在位信号包括:各基于高速外围组件互连的扩展卡的在位信号,以及各扩展卡中的各插槽的在位信号。
6.根据权利要求5所述的插槽信息的获取装置,其特征在于,所述装置还包括:
获取单元,被配置为在所述生成信息获取命令之前,获取目标业务标识;
查询单元,被配置为从设备配置信息表中查询得到,与目标业务标识匹配的至少一个目标设备的网络地址。
7.根据权利要求5所述的插槽信息的获取装置,其特征在于,所述插槽信息确定单元,包括:
处理子单元,被配置为对各硬件信号进行字符串分割处理,得到与各目标设备对应的第一字符串以及第二字符串,其中,第一字符串用于标识各基于高速外围组件互连的扩展卡的在位信号,第二字符串用于标识各扩展卡中的各插槽的在位信号;
解析子单元,被配置为对第一字符串和第二字符串分别进行编码解析,确定各目标设备的基于高速外围组件互连的插槽信息。
8.根据权利要求5所述的插槽信息的获取装置,其特征在于,
所述基于高速外围组件互连的硬件信号包括:至少一个二进制字符串,各所述字符串分别对应所述目标设备的各基于高速外围组件互连的扩展卡;
或者,所述基于高速外围组件互连的硬件信号包括:一个二进制字符串,所述字符串对应所述目标设备全部的基于高速外围组件互连的扩展卡。
9.一种电子设备,其特征在于,包括:
处理器;
用于存储所述处理器可执行指令的存储器;
其中,所述处理器被配置为执行所述指令,以实现如权利要求1至4中任一项所述的插槽信息的获取方法。
10.一种存储介质,其特征在于,当所述存储介质中的指令由电子设备的处理器执行时,使得电子设备能够执行如权利要求1至4中任一项所述的插槽信息的获取方法。
11.一种计算机程序产品,其特征在于,当所述计算机程序产品中的指令由电子设备的处理器执行时,实现如权利要求1至4中任一项所述的插槽信息的获取方法。
CN202010899718.4A 2020-08-31 2020-08-31 插槽信息的获取方法、装置、设备及存储介质 Active CN114116544B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010899718.4A CN114116544B (zh) 2020-08-31 2020-08-31 插槽信息的获取方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010899718.4A CN114116544B (zh) 2020-08-31 2020-08-31 插槽信息的获取方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN114116544A CN114116544A (zh) 2022-03-01
CN114116544B true CN114116544B (zh) 2024-05-07

Family

ID=80360095

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010899718.4A Active CN114116544B (zh) 2020-08-31 2020-08-31 插槽信息的获取方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN114116544B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115421574B (zh) * 2022-11-03 2023-03-10 无锡芯光互连技术研究院有限公司 一种pcie扩展设备、硬件板卡及其加载方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107423171A (zh) * 2017-04-25 2017-12-01 郑州云海信息技术有限公司 基于pcie标准的插槽式功能扩展卡的检测方法及装置
CN109032993A (zh) * 2018-07-18 2018-12-18 郑州云海信息技术有限公司 一种双节点八路服务器的pcie板卡扩展卡及其控制方法
CN110324169A (zh) * 2018-03-30 2019-10-11 北京京东尚科信息技术有限公司 一种接口管理的方法和装置
WO2020000489A1 (zh) * 2018-06-30 2020-01-02 华为技术有限公司 一种pcie发送、接收方法及装置、设备和系统
CN110806946A (zh) * 2019-11-01 2020-02-18 华云超融合科技有限公司 一种检测方法、装置、服务器及存储介质

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107423171A (zh) * 2017-04-25 2017-12-01 郑州云海信息技术有限公司 基于pcie标准的插槽式功能扩展卡的检测方法及装置
CN110324169A (zh) * 2018-03-30 2019-10-11 北京京东尚科信息技术有限公司 一种接口管理的方法和装置
WO2020000489A1 (zh) * 2018-06-30 2020-01-02 华为技术有限公司 一种pcie发送、接收方法及装置、设备和系统
CN109032993A (zh) * 2018-07-18 2018-12-18 郑州云海信息技术有限公司 一种双节点八路服务器的pcie板卡扩展卡及其控制方法
CN110806946A (zh) * 2019-11-01 2020-02-18 华云超融合科技有限公司 一种检测方法、装置、服务器及存储介质

Also Published As

Publication number Publication date
CN114116544A (zh) 2022-03-01

Similar Documents

Publication Publication Date Title
CN102023882A (zh) 计算机自动识别手机并安装手机驱动程序的系统及方法
CN109660391B (zh) 一种池化服务器系统固件升级方法、系统及相关装置
CN111930395B (zh) 智能终端的程序下载方法和智能终端
CN111274512A (zh) 一种页面加载方法、装置及介质
CN111369237B (zh) 一种数据处理方法、装置及计算机存储介质
CN115114219B (zh) 一种pci-e拓扑方法、装置、设备及存储介质
CN110688305B (zh) 测试环境同步方法、装置、介质、电子设备
CN114116544B (zh) 插槽信息的获取方法、装置、设备及存储介质
CN111262753B (zh) 一种numa节点个数自动配置方法方法、系统、终端及存储介质
CN112764874B (zh) 一种基于cmdb配置管理系统的虚拟机服务器信息采集方法
CN112052144B (zh) 信息管理方法、装置、电子设备及存储介质
CN112269601B (zh) 一种bmc及其部件资产信息管理方法、装置和存储介质
CN113297149A (zh) 数据处理请求的监测方法及装置
CN111538651A (zh) 接口测试方法、装置、服务器及存储介质
CN111506543A (zh) 一种m文件生成方法及装置
CN116737513B (zh) 一种计算机硬件信息获取方法、系统及计算机设备
CN112988250B (zh) 多主板usb服务配置方法、系统、终端及存储介质
CN117172206B (zh) 测试用例生成方法、装置、电子设备及存储介质
CN112733210B (zh) 一种设备标识获取方法、装置和计算机可读存储介质
CN114741439A (zh) 数据适配方法、服务器、系统及存储介质
CN114143187A (zh) 智能平台接口网络地址管理方法、系统、终端及存储介质
CN117453770A (zh) 数据库集群中序列值的处理方法、介质与计算机设备
CN115774604A (zh) 云主机创建方法、装置、存储介质以及电子设备
CN114218281A (zh) 唯一识别号的生成方法及装置
CN114185555A (zh) 一种服务器部署的方法、装置及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant