CN114035649B - 用于片上系统的实时时钟模块的装置和方法 - Google Patents
用于片上系统的实时时钟模块的装置和方法 Download PDFInfo
- Publication number
- CN114035649B CN114035649B CN202210020171.5A CN202210020171A CN114035649B CN 114035649 B CN114035649 B CN 114035649B CN 202210020171 A CN202210020171 A CN 202210020171A CN 114035649 B CN114035649 B CN 114035649B
- Authority
- CN
- China
- Prior art keywords
- module
- voltage vdd
- supply voltage
- regulator stage
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 39
- 239000013078 crystal Substances 0.000 claims abstract description 60
- 238000001514 detection method Methods 0.000 claims description 29
- 238000002955 isolation Methods 0.000 claims description 25
- 238000010586 diagram Methods 0.000 description 17
- 210000004027 cell Anatomy 0.000 description 13
- 230000010355 oscillation Effects 0.000 description 6
- 230000004044 response Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 210000002858 crystal cell Anatomy 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/14—Time supervision arrangements, e.g. real time clock
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/30—Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
- G06F1/305—Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations in the event of power-supply fluctuations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/08—Clock generators with changeable or programmable clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/28—Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7807—System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
- G06F15/7814—Specially adapted for real time processing, e.g. comprising hardware timers
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Sources (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本公开涉及一种用于片上系统的实时时钟模块的装置和方法。提供了一种用于SoC的由电池供电的RTC模块的供电的装置,装置被集成在RTC模块中,并且包括:第一调节器级,包含一个或多个调节器,其中,所述第一调节器级被配置为基于电池输出电压VDD_BAT提供内核电源电压VDD_CORE;以及晶振I/O单元,所述晶振I/O单元由所述内核电源电压VDD_CORE和I/O电源电压VDD_IO供电;其中,所述装置将电池输出电压VDD_BAT直接提供为I/O电源电压VDD_IO。
Description
技术领域
本公开总体而言涉及集成电路领域,具体而言涉及一种用于片上系统的实时时钟模块的装置和方法。
背景技术
片上系统(System on Chip,SoC)可以包括实时时钟(Real Time Clock,RTC)模块,从而为SoC提供精确的时钟基准。独立于SoC的电源的电池可以用于RTC模块的供电,这样可以在整个SoC掉电的情况下仍然保持RTC模块的运行,从而向SoC提供实时且准确的时钟信号和时间信息。
具体而言,纽扣电池可以用于RTC模块的供电。纽扣电池的容量相对较小,常用于RTC模块的纽扣电池的标称容量一般在200mAh左右,但要维持RTC模块运行超过1年,因此该RTC模块的耗电电流一般在微安(μA)级别。纽扣电池的标称输出电压多为3V或1.5V,但是随着电池电量的减少,纽扣电池的实际输出电压会缓慢下降。尤其是在低温情况下,纽扣电池的稳态输出电压会比常温下的输出电压低不少。
集成在RTC模块外部的晶振(Crystal Oscillator)单元常常作为时钟源用于为RTC模块提供基础频率的时钟,该晶振单元通常包括32768 Hz的无源晶体或者有源晶体,由晶振I/O单元以及晶振单元组成振荡环路,从而生成32768 Hz的晶振时钟。需要向耦合到晶振单元的晶振I/O单元提供两个电源电压,即I/O电源电压(VDD_IO)和内核电源电压(VDD_CORE),通常情况下VDD_IO高于VDD_CORE。并且,RTC模块的内部逻辑也可以采用该内核电源电压(VDD_CORE)来供电。使用附加的外部电源模块来为RTC模块提供VDD_IO和VDD_CORE这两个电源电压可能会造成成本提高。因此,可以考虑基于从纽扣电池输出的电压(VDD_BAT)来生成VDD_IO和VDD_CORE。
发明内容
为了解决上述问题,本公开提供了一种用于SoC的RTC模块的装置和方法,该装置可以包括调节器,并且被配置为基于电池输出电压(VDD_BAT)提供I/O电源电压(VDD_IO)和内核电源电压(VDD_CORE)。
根据本公开的第一方面,提供了一种用于片上系统SoC的实时时钟RTC模块的供电的装置,其中,所述RTC模块由电池供电,所述装置被集成在RTC模块中,并且包括:第一调节器级,包含一个或多个调节器,其中,所述第一调节器级被配置为基于电池输出电压VDD_BAT提供内核电源电压VDD_CORE;以及晶振I/O单元,所述晶振I/O单元由所述内核电源电压VDD_CORE和I/O电源电压VDD_IO供电;其中,所述装置将电池输出电压VDD_BAT直接提供为I/O电源电压VDD_IO。
根据本公开的第二方面,提供了一种用于实现片上系统SoC的实时时钟RTC模块,其中,所述RTC模块包括:根据本公开的第一方面所述的装置;以及电压检测模块,所述电压检测模块被配置为检测所述SoC的主控模块的电源电压,并且在主控模块的电源电压低于主控电源电压阈值的情况下,输出隔离使能信号,以从所述RTC模块隔离来自所述主控模块的信号。
根据本公开的第三方面,提供了一种用于片上系统SoC的实时时钟RTC模块的供电的方法,其中,所述RTC模块由电池供电,所述方法包括:在电池输出电压VDD_BAT的范围在I/O电源电压VDD_IO的范围内的情况下,将电池输出电压VDD_BAT直接提供为I/O电源电压VDD_IO,并且利用所述RTC模块内的包含一个或多个调节器的第一调节器级将电池输出电压VDD_BAT转换为内核电源电压VDD_CORE;以及在电池输出电压VDD_BAT的范围不在I/O电源电压VDD_IO的范围内的情况下:利用所述RTC模块内的与所述第一调节器级串联耦合并且包含一个或多个调节器的第二调节器级将电池输出电压VDD_BAT转换为I/O电源电压VDD_IO,并且利用所述第一调节器级将由所述第二调节器级提供的I/O电源电压VDD_IO转换为内核电源电压VDD_CORE,或者利用所述RTC模块内的与所述第一调节器级并联耦合并且包含一个或多个调节器的第二调节器级将电池输出电压VDD_BAT转换为I/O电源电压VDD_IO,并且利用所述第一调节器级将电池输出电压VDD_BAT转换为内核电源电压VDD_CORE;其中,所述内核电源电压VDD_CORE和所述I/O电源电压VDD_IO用于向晶振I/O单元供电。
根据本公开的第四方面,提供了一种用于片上系统SoC的实时时钟RTC模块的方法,其中,所述方法包括:根据本公开的第三方面所述的方法;以及利用所述RTC模块内的电压检测模块检测所述SoC的主控模块的电源电压,并且在主控模块的电源电压低于主控电源电压阈值的情况下,输出隔离使能信号,以从所述RTC模块隔离来自所述主控模块的信号。
通过以下参照附图对本公开的示例性实施例的详细描述,本公开的其它特征及其优点将会变得清楚。
附图说明
构成说明书的一部分的附图描述了本公开的实施例,并且连同说明书一起用于解释本公开的原理。
参照附图,根据下面的详细描述,可以更加清楚地理解本公开,其中:
图1是图示根据本公开的实施例的系统的至少一部分的示意图;
图2是图示根据本公开的实施例的系统的至少一部分的示意图;
图3是图示根据本公开的实施例的系统的至少一部分的示意图;
图4是图示根据本公开的实施例的系统的至少一部分的示意图;
图5是图示根据本公开的实施例的系统的至少一部分的示意图;
图6是图示根据本公开的实施例的系统的至少一部分的示意图;
图7是图示根据本公开的实施例的系统的至少一部分的示意图;
图8是图示根据本公开的实施例的SoC中的电压检测模块的波形图;
图9是图示根据本公开的实施例的用于SoC的方法的流程图;
图10是图示根据本公开的实施例的用于SoC的方法的流程图。
为了便于理解,在附图等中所示的各结构的位置、尺寸及范围等有时不表示实际的位置、尺寸及范围等。因此,公开并不限于附图等所公开的位置、尺寸及范围等。此外,附图不必按比例绘制,一些特征可能被放大以示出具体组件的细节。
具体实施方式
现在将参照附图来详细描述本公开的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本公开的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本公开及其应用或使用的任何限制。也就是说,本文中的电路和方法是以示例性的方式示出,来说明本公开中的电路或方法的不同实施例,而并非意图限制。本领域的技术人员将会理解,它们仅仅说明可以用来实施本公开的示例性方式,而不是穷尽的方式。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为授权说明书的一部分。
图1是图示根据本公开的实施例的系统的至少一部分的示意图。如图1所示,装置100可以是该系统的一部分,其包括SoC的RTC模块110、电池120和晶振单元130。
电池120可以被配置为在SoC掉电的情况下向RTC模块110提供电池输出电压VDD_BAT。在本公开的实施例中,电池120可以是纽扣电池。但应注意的是,本公开中可以用于RTC模块的供电的电源不限于此,也可以使用其他类型的电池或超级电容器等。在本公开中,VDD_BAT可能相对于标称输出电压有所变化。例如,由于低温或由于电池的电量减少之类的原因,VDD_BAT可能会降低。
在本公开的实施例中,在SoC未掉电的情况下,可以由SoC的主电源而非电池120为RTC模块110供电。在本公开的实施例中,在SoC未掉电的情况下,也可以仍仅由电池120为RTC模块110供电。
晶振单元130可以包括32768 Hz的无源晶体,被配置为通过XIN和XOUT端口耦合到RTC模块110内的晶振I/O单元118以形成振荡环路,从而生成32768 Hz晶振时钟OSC_CLK,并且晶振I/O单元118可以将生成的OSC_CLK提供给RTC模块110。应注意的是,本公开中可以用于生成晶振时钟OSC_CLK的晶体不限于无源晶体,并且生成的晶振时钟OSC_CLK的频率不限于32768 Hz。
在根据本公开的实施例中,晶振单元130也可以是有源晶振,并且可以将I/O电源电压VDD_IO输出到晶振单元130从而为有源晶振供电。
在本公开中,后文将提及的电池220、320、420、520、620、720等可以类似于电池120,并且后文将提及的晶振单元230、330、430、530、630、730等可以类似于晶振单元130,因此将不在后文详述。
图1中所示的RTC模块110可以适用于I/O电源电压VDD_IO的范围能够覆盖电池120的输出电压VDD_BAT的变化范围的情况,即,VDD_BAT保持在VDD_IO的范围内。作为非限制性示例,图1中所示的VDD_IO可以在从1.8V至3.3V的范围内,而VDD_BAT的标称值可以为3.0V,欠压阈值可以被设置为VDD_BAT_TH = 2.2V,即,可以认为VDD_BAT的正常工作范围为从2.2V至3.0V。由于I/O电源电压的范围1.8V≤VDD_IO≤3.3V能够覆盖电池输出电压的范围2.2V≤VDD_BAT≤3.0V,因此可以通过直接将VDD_BAT提供为VDD_IO来为RTC模块供电。但是,用于为RTC模块供电的内核电源电压VDD_CORE不能直接由VDD_BAT提供。
如图1所示,RTC模块110可以包括第一调节器级111,该第一调节器级111可以包括一个或多个调节器并且被配置为直接地基于VDD_BAT生成VDD_CORE。例如,第一调节器级111可以包括能够将VDD_BAT转换为VDD_CORE的任意调节器,诸如,低压差线性稳压器、开关稳压器等。具体而言,VDD_BAT可以经由RTC模块110的模拟端口AVDD提供到集成在RTC模块110内的第一调节器级111,由第一调节器级111转换得到的VDD_CORE可以提供到晶振I/O单元118,并且VDD_BAT还可以直接走线或者直接在RTC模块110内提供给晶振I/O单元118。此外,晶振时钟OSC_CLK可以由晶振I/O单元118提供到RTC模块110。这里,I/O电源电压VDD_IO可以是指用于RTC模块的输入/输出端口的电源电压,该电压VDD_IO可以被提供到RTC模块110的外围;内核电源电压VDD_CORE可以是指用于RTC模块的内部逻辑的电源电压,该电压可以被提供到RTC模块110的内部逻辑,也可以被提供到RTC模块110的外围。
RTC模块110还可以包括晶振I/O单元118,该晶振I/O单元118可以被配置为由电源电压(诸如,I/O电源电压VDD_IO和内核电源电压VDD_CORE)供电。
虽然未在图1中示出,但是RTC模块110还可以包括分频器、计数器、寄存器、控制逻辑等模块,这些模块在本领域是公知的,因此在本文中未详述。
图1所示的电路可以在SoC掉电的情况下利用电池120有利地保持RTC模块110的稳定供电。
应理解的是,图1中的第一调节器级111被示出为集成在RTC模块110内,但第一调节器级111也可以在RTC模块110之外并且耦合到RTC模块110和电池120以基于VDD_BAT来为RTC模块供电。
图2是图示根据本公开的实施例的系统的至少一部分的示意图。如图2所示,装置200可以是该系统的一部分,其包括SoC的RTC模块210、电池220和晶振单元230。
RTC模块210不同于图1中所示的RTC模块110,RTC模块210可以适用于I/O电源电压VDD_IO的范围不能覆盖电池输出电压VDD_BAT的变化范围的情况,即,VDD_BAT不在VDD_IO的范围内的情况。作为非限制性示例,VDD_IO的范围不能覆盖VDD_BAT的变化范围的情况包括:VDD_IO的范围与VDD_BAT的范围相比过窄,甚至被VDD_BAT的范围覆盖,诸如,VDD_IO的范围为1.8V±10%,而VDD_BAT的正常工作范围为从1.8V至3.0V;VDD_IO的范围与VDD_BAT的范围相互错位,即,仅部分重合,甚至完全不重合,诸如,VDD_BAT的正常工作范围为从1.8V至3.0V,而VDD_IO的范围为从1.2V至1.8V。在此类情况下,无法如图1中的RTC模块110一样直接将VDD_BAT提供为VDD_IO,因此,RTC模块可以包括两个调节器级,以提供VDD_IO和VDD_CORE两者。
如图2所示,RTC模块210可以包括串联耦合的第一调节器级211和第二调节器级212,该第一调节器级211和第二调节器级212可以各自包括一个或多个调节器并且被配置为基于电池输出电压VDD_BAT分别提供内核电源电压VDD_CORE和I/O电源电压VDD_IO。第二调节器级212可以被配置为将VDD_BAT转换为VDD_IO,串联耦合到第二调节器级212的第一调节器级211可以被配置为将由第二调节器级212转换得到的VDD_IO转换为VDD_CORE,从而间接地基于VDD_BAT生成VDD_CORE。第一调节器级211和第二调节器级212可以包括能够进行上述电压转换的任意调节器,诸如,低压差线性稳压器、开关稳压器等。对于包括诸如低压差线性稳压器之类的降压调节器的RTC模块,图2的配置适用于VDD_IO>VDD_CORE的情况。具体而言,VDD_BAT可以经由RTC模块210的模拟端口AVDD提供到集成在RTC模块210内的第二调节器级212,由第二调节器级212转换得到的VDD_IO可以直接走线在RTC模块内提供到晶振I/O单元218,并且由第一调节器级211转换得到的VDD_CORE可以提供到晶振I/O单元218。此外,晶振时钟OSC_CLK可以由晶振I/O单元218提供到RTC模块210。
图3是图示根据本公开的实施例的系统的至少一部分的示意图。如图3所示,装置300可以是该系统的一部分,其包括SoC的RTC模块310、电池320和晶振单元330。
RTC模块310类似于前文参照图2描述的RTC模块210,区别之处在于,RTC模块310中包括并联耦合并且各自包含一个或多个调节器的第一调节器级311和第二调节器级312,其中,第一调节器级311可以被配置为将VDD_BAT转换为VDD_CORE,第二调节器级312可以被配置为将VDD_BAT转换为VDD_IO。第一调节器级311和第二调节器级312可以包括能够进行上述电压转换的任意调节器,诸如,低压差线性稳压器、开关稳压器等。具体而言,VDD_BAT可以经由RTC模块310的模拟端口AVDD提供到集成在RTC模块310内的第一调节器级311和第二调节器级312,由第一调节器级311转换得到的VDD_CORE可以提供到晶振I/O单元318,并且由第二调节器级312转换得到的VDD_IO可以直接走线在RTC模块内提供给晶振I/O单元318。此外,晶振时钟OSC_CLK可以由晶振I/O单元318提供到RTC模块310。
图4是图示根据本公开的实施例的系统的至少一部分的示意图。如图4所示,装置400可以是该系统的一部分,其包括SoC的RTC模块410、电池420和晶振单元430。
RTC模块410类似于前文参照图2描述的RTC模块210,区别之处在于,RTC模块410中包括串联耦合并且各自包含一个或多个调节器的第一调节器级411、第二调节器级412和第三调节器级413,其中,第二调节器级412可以被配置为将VDD_BAT转换为VDD_IO,串联耦合的第一调节器级411和第三调节器级413可以被配置为将由第二调节器级412转换得到的VDD_IO转换为VDD_CORE。第一调节器级411、第二调节器级412和第三调节器级413可以包括能够进行上述电压转换的任意调节器,诸如,低压差线性稳压器、开关稳压器等。具体而言,VDD_BAT可以经由RTC模块410的模拟端口AVDD提供到集成在RTC模块410内的第二调节器级412,由串联耦合的两个调节器级413和411转换得到的VDD_CORE可以提供到晶振I/O单元418,并且由第二调节器级412转换得到的VDD_IO可以直接走线在RTC模块内提供到晶振I/O单元418。此外,晶振时钟OSC_CLK可以由晶振I/O单元318提供到RTC模块410。
图4中示出的RTC模块410的配置与图2所示的RTC模块210的配置类似,即类似地,RTC模块410中包括的多个调节器级串联耦合。与图2的配置相比,图4中所示的配置可以有利地应用于单个第一调节器级411无法基于VDD_IO提供所需的VDD_CORE的情况,例如,单个第一调节器级411无法提供足够大的电压幅度范围的VDD_CORE的情况。但应理解的是,RTC模块中包括的多个调节器级可以根据需要采取其他配置。例如,在RTC模块的数字端口DVDD需要更大的电流的情况下,第一调节器级411和第三调节器级413可以并联耦合,以提供更大的电流。应理解的是,第三调节器级413也可以与第二调节器级412串联或并联耦合之后串联耦合到第一调节器级411,以提供所需的电力供应。类似地,应理解的是,也可以对图3中所示的RTC模块310增加第三调节器级,该第三调节器级可以与第一调节器级和第二调节器级中的一个调节器级串联或并联耦合之后耦合到第一调节器级和第二调节器级中的另一个调节器级,以提供所需的电力供应。此外,应理解的是,RTC模块不限于包括提供VDD_IO和VDD_CORE两个电源电压的2个或3个调节器级,而是可以根据需要包括更多的调节器级。
图5是图示根据本公开的实施例的系统的至少一部分的示意图。如图5所示,装置500可以是该系统的一部分,其包括SoC的RTC模块510、电池520和晶振单元530。
RTC模块510类似于前文参照图2描述的RTC模块210。具体而言,RTC模块510可以包括第一调节器级512、第二调节器级511和晶振I/O单元518,分别类似于前文所述的第一调节器级212、第二调节器级211和晶振I/O单元218。区别之处在于,RTC模块510被示出为在内部还集成有带隙(bandgap)电路514,该带隙电路514可以被配置为生成提供给RTC模块510中包括的调节器级511、512的共同的参考电压V_REF。对于图3和图4中示出的RTC模块310、410,也可以类似地包括带隙电路以提供RTC模块内的调节器级共用的参考电压V_REF,以提供多个调节器级之间的相对校准。应理解的是,本公开中的RTC模块均可以类似地包括提供参考电压V_REF的带隙电路。
图6是图示根据本公开的实施例的系统的至少一部分的示意图。如图6所示,装置600可以是该系统的一部分,其包括SoC的RTC模块610、电池620、晶振单元630和SoC的主控模块640。
图6中所示的RTC模块610类似于前文参照图1描述的RTC模块110。具体而言,RTC模块610可以包括第一调节器级611和晶振I/O单元618,分别类似于前文所述的第一调节器级112和晶振I/O单元118。区别之处在于,RTC模块610被示出为还包括欠压检测模块615。欠压检测模块615被配置为对电池620的电池输出电压VDD_BAT进行欠压检测,并且在检测到电池输出电压VDD_BAT低于电池输出电压阈值(诸如,欠压阈值VDD_BAT_TH)的情况下生成欠压指示信号。该欠压指示信号可以被保存在RTC模块内并输出到SoC的主控模块640,以触发工作状态中的SoC主控模块640内的关于电池的欠压报警。
在根据本公开的实施例中,集成在RTC模块610内的欠压检测模块615可以与RTC模块610内的调节器级(诸如,第一调节器级611)共用参考电压(诸如,前文所述的由带隙电路生成的参考电压V_REF)。电池输出电压阈值可以被设定为由带隙电路生成的参考电压V_REF的倍数,诸如整数倍。
作为非限制性示例,V_REF=0.75V,电池标称的输出电压为3V,则电池输出电压阈值(诸如,欠压阈值VDD_BAT_TH)可以被设定为3*V_REF=2.25V。在VDD_BAT刚下降到3*V_REF时,此时RTC模块610虽然工作在欠压情况下,但电池620的供电仍能支持RTC模块610正常工作达一段时间。在这种情况下,欠压检测模块615可以输出有效的欠压指示,该欠压指示可以被寄存器锁存在RTC模块610内,并输出给SoC的主控模块。从而,之后在SoC的主控模块上电工作时,就可以收到电池欠压报警,指导用户更换纽扣电池。如若纽扣电池供电电压下降到RTC模块完全无法正常工作的程度,则RTC模块的计时会失效,但不会对SoC的功能造成影响。
图7是图示根据本公开的实施例的系统的至少一部分的示意图。如图7所示,装置700可以是该系统的一部分,其包括SoC的RTC模块710、电池720、晶振单元730和SoC的主控模块740。
由于RTC模块是集成在SoC上的专用电路,因此需要接受SoC上的主控模块的控制和访问。但是,RTC模块有自己的独立供电,并且在SoC的其他模块掉电的情况下,RTC模块仍然维持运行。因此,对于要传输到RTC模块的来自SoC的主控模块的控制和访问信号,需要在RTC模块内进行隔离处理,从而防止在SoC的主控模块掉电的情况下将未知状态引入RTC模块。
图7中所示的RTC模块710类似于前文参照图1描述的RTC模块110。具体而言,RTC模块710可以包括第一调节器级711和晶振I/O单元718,分别类似于前文所述的第一调节器级112和晶振I/O单元118。区别之处在于,RTC模块710被示出为还包括电压检测模块716和逻辑门717。电压检测模块716可以被配置为耦合到SoC的主控模块740,以检测主控模块740的电源电压VDD_MAIN。在检测到电源电压VDD_MAIN低于阈值的情况下,可以判断为SoC的主控模块740处于掉电状态,此时电压检测模块716输出隔离使能信号EN_ISO,该隔离使能信号EN_ISO可以在主控模块740被判断为处于掉电状态的情况下处于有效电平,以隔离来自主控模块740的信号CTL_MAIN,使得该信号CTL_MAIN不通过逻辑门717。在检测到电源电压VDD_MAIN不低于阈值的情况下,可以判断为SoC的主控模块740处于正常状态,此时电压检测模块716输出的隔离使能信号EN_ISO处于无效电平,从而不会隔离来自主控模块740的信号CTL_MAIN,该信号CTL_MAIN通过逻辑门717以供RTC模块710内的模块使用。在根据本公开的实施例中,对来自主控模块740的信号CTL_MAIN的隔离可以通过集成在RTC模块710内的逻辑门717来实现。图7中示出的逻辑门717仅仅是示例,可以根据隔离使能信号EN_ISO的有效电平的极性以及其他需要改变为其他逻辑门。
在根据本公开的实施例中,主控模块740可以与RTC模块710内的其他模块(诸如,第一调节器级711、逻辑门717等)共用由同一带隙电路生成的参考电压V_REF。
在根据本公开的实施例中,RTC模块710可以接收来自SoC的多个电源域的控制和访问信号。在这种情况下,RTC模块710可以包括与这些电源域对应的多个电压检测模块,其中每个电压检测模块可以被配置为检测对应的一个电源域的电源电压,并且在该电源域的电源电压低于阈值的情况下输出隔离使能信号以从RTC模块隔离来自该掉电的电源域的控制和访问信号。相应地,RTC模块710可以包括与这些电源域对应的多个逻辑门,其中每个逻辑门被配置为基于相应的隔离使能信号来隔离或通过对应的电源域的控制和访问信号。
图8是图示根据本公开的实施例的SoC中的电压检测模块的波形图。如图8所示,响应于SoC的主控模块的电源电压VDD_MAIN增大到高于阈值VDD_MAIN_TH,即主控模块从掉电状态恢复到正常状态(换言之,上电过程),隔离使能信号EN_ISO相应地从有效电平变为无效电平,以指示主控模块的电压达到正常值。在该实施例中,隔离使能信号EN_ISO的有效电平为高电平,无效电平为低电平。响应于主控模块从掉电状态到正常状态的改变而发生的隔离使能信号的改变可以具有时延dly1,该时延dly1可以被设置为微秒级别,诸如,小于2μs,并且适当增大该dly1是有利的,例如能够更好地确保隔离的可靠性。响应于VDD_MAIN减小到低于阈值VDD_MAIN_TH,即主控模块从正常状态改变为掉电状态(换言之,下电过程),隔离使能信号EN_ISO相应地从无效电平变为有效电平,以指示主控模块的下电。响应于主控模块从正常状态到掉电状态的改变而发生的隔离使能信号的改变可以具有时延dly2,该时延dly2可以被设置为微秒级别,诸如,小于2μs,并且适当减小该dly2是有利的,例如能够避免VDD_MAIN降低到失效电压时,延迟后的隔离使能信号EN_ISO还没有响应于下电过程而改变其电平,从而更好地确保隔离的可靠性。
应理解的是,图8中示出的有效电平为高电平并且无效电平为低电平的实施例仅仅是示例性的,也可以将隔离使能信号EN_ISO的有效电平设置为低电平,无效电平设置为高电平。
在本公开中,主控模块的电源电压的阈值VDD_MAIN_TH应被设置为高于主控模块的失效电压,并且与下电过程中隔离使能信号EN_ISO的电平翻转的时延dly2相关联。在根据本公开的实施例中,VDD_MAIN_TH可以基于主控模块在上电之后的稳定电源电压VDD_MAIN_HIGH来设置,例如如图8所示,将阈值VDD_MAIN_TH设置为VDD_MAIN_TH=95%*VDD_MAIN_HIGH。
图9是图示根据本公开的实施例的用于SoC的方法的流程图,该方法900适用于VDD_BAT在VDD_IO的范围内的情况。如图9所示,在S91处,可以将VDD_BAT直接提供为VDD_IO;接着,在S92处,可以利用RTC模块内的第一调节器级将VDD_BAT转换为VDD_CORE。
图10是图示根据本公开的实施例的用于SoC的方法的流程图,该方法1000适用于VDD_BAT不在VDD_IO的范围内的情况。如图10所示,在S101处,可以利用RTC模块内的与第一调节器级串联或并联耦合的第二调节器级将VDD_BAT转换为VDD_IO;接着,在S102处,可以利用第一调节器级将VDD_BAT或由第二调节器级提供的VDD_IO转换为VDD_CORE。
在这里示出和讨论的所有示例中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它示例可以具有不同的值。
如在此所使用的,词语“示例性的”意指“用作示例、实例或说明”,而不是作为将被精确复制的“模型”。在此示例性描述的任意实现方式并不一定要被解释为比其它实现方式优选的或有利的。而且,本公开不受在上述技术领域、背景技术、发明内容或具体实施方式中所给出的任何所表述的或所暗示的理论所限定。
还应理解,“包括/包含”一词在本文中使用时,说明存在所指出的特征、整体、步骤、操作、单元和/或组件,但是并不排除存在或增加一个或多个其它特征、整体、步骤、操作、单元和/或组件以及/或者它们的组合。
另外,在本公开的描述中,术语“第一”、“第二”、“第三”等仅用于描述目的,而不能理解为指示或暗示相对重要性和顺序。
本领域技术人员应当意识到,在上述操作之间的边界仅仅是说明性的。多个操作可以结合成单个操作,单个操作可以分布于附加的操作中,并且操作可以在时间上至少部分重叠地执行。而且,另选的实施例可以包括特定操作的多个实例,并且在其他各种实施例中可以改变操作顺序。但是,其它的修改、变化和替换同样是可能的。因此,本说明书和附图应当被看作是说明性的,而非限制性的。
虽然已经通过示例对本公开的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上示例仅是为了进行说明,而不是为了限制本公开的范围。在此公开的各实施例可以任意组合,而不脱离本公开的精神和范围。本领域的技术人员还应理解,可以对实施例进行多种修改而不脱离本公开的范围和精神。本公开的范围由所附权利要求来限定。
Claims (21)
1.一种用于片上系统SoC的实时时钟RTC模块的供电的装置,其中,所述RTC模块由电池供电,所述装置被集成在RTC模块中,并且包括:
第一调节器级,包含一个或多个调节器,其中,所述第一调节器级被配置为基于电池输出电压VDD_BAT提供内核电源电压VDD_CORE;以及
晶振I/O单元,所述晶振I/O单元由所述内核电源电压VDD_CORE和I/O电源电压VDD_IO供电;
其中,所述装置将电池输出电压VDD_BAT直接提供为I/O电源电压VDD_IO。
2.根据权利要求1所述的装置,其中,所述装置还包括:
第二调节器级,包含一个或多个调节器,其中,所述第二调节器级被配置为基于电池输出电压VDD_BAT提供I/O电源电压VDD_IO;
其中:
所述第二调节器级与所述第一调节器级串联耦合,并且所述第二调节器级被配置为将电池输出电压VDD_BAT转换为I/O电源电压VDD_IO,所述第一调节器级被配置为将所述第二调节器级提供的I/O电源电压VDD_IO转换为内核电源电压VDD_CORE,或者
所述第二调节器级与所述第一调节器级并联耦合,并且所述第二调节器级被配置为将电池输出电压VDD_BAT转换为I/O电源电压VDD_IO,所述第一调节器级被配置为将电池输出电压VDD_BAT转换为内核电源电压VDD_CORE。
3.根据权利要求2所述的装置,其中,所述第一调节器级和所述第二调节器级共用由带隙电路生成的参考电压V_REF。
4.根据权利要求2所述的装置,其中,所述第一调节器级和所述第二调节器级之间耦合有第三调节器级,所述第一调节器级、所述第二调节器级和所述第三调节器级被配置为协作以基于电池输出电压VDD_BAT提供所述内核电源电压VDD_CORE和所述I/O电源电压VDD_IO;
其中:
在所述第一调节器级与所述第二调节器级串联耦合的情况下,所述第三调节器级与所述第一调节器级和所述第二调节器级中的一个调节器级串联或并联耦合之后与所述第一调节器级和所述第二调节器级中的另一个调节器级串联耦合,或者
在所述第一调节器级与所述第二调节器级并联耦合的情况下,所述第三调节器级与所述第一调节器级和所述第二调节器级中的一个调节器级串联或并联耦合之后与所述第一调节器级和所述第二调节器级中的另一个调节器级并联耦合。
5. 根据权利要求2所述的装置,其中,所述装置还包括欠压检测模块,所述欠压检测模块被配置为:
对电池输出电压进行欠压检测;以及
在所述电池输出电压VDD_BAT低于电池输出电压阈值的情况下,生成欠压指示信号,其中,所述欠压指示信号被保存在所述RTC模块内并输出到所述SoC的主控模块,以触发所述主控模块的电池欠压报警。
6.根据权利要求5所述的装置,其中,所述第一调节器级、所述第二调节器级和所述欠压检测模块共用由带隙电路生成的参考电压V_REF。
7.根据权利要求6所述的装置,其中,所述电池输出电压阈值被设置为所述参考电压V_REF的倍数。
8. 一种用于实现片上系统SoC的实时时钟RTC模块,其中,所述RTC模块包括:
根据权利要求1至7中任一项所述的装置;以及
电压检测模块,所述电压检测模块被配置为检测所述SoC的主控模块的电源电压,并且在主控模块的电源电压低于主控电源电压阈值的情况下,输出隔离使能信号,以从所述RTC模块隔离来自所述主控模块的信号。
9.根据权利要求8所述的RTC模块,其中,第一调节器级、第二调节器级和所述电压检测模块共用由带隙电路生成的参考电压V_REF。
10.根据权利要求8所述的RTC模块,其中,来自所述SoC的多个电源域的信号被馈送到所述RTC模块,所述RTC模块包括分别与所述多个电源域对应的多个电压检测模块,所述多个电压检测模块中的每一个电压检测模块被配置为检测对应的电源域的电源电压,并在对应的电源域的电源电压低于阈值的情况下输出隔离使能信号以从所述RTC模块隔离来自对应的电源域的信号。
11.根据权利要求8所述的RTC模块,其中,所述主控电源电压阈值高于所述主控模块的失效电压,并且与下电过程中所述隔离使能信号的电平翻转的时延相关联。
12. 一种用于片上系统SoC的实时时钟RTC模块的供电的方法,其中,所述RTC模块由电池供电,所述方法包括:
在电池输出电压VDD_BAT的范围在I/O电源电压VDD_IO的范围内的情况下,将电池输出电压VDD_BAT直接提供为I/O电源电压VDD_IO,并且利用所述RTC模块内的包含一个或多个调节器的第一调节器级将电池输出电压VDD_BAT转换为内核电源电压VDD_CORE;以及
在电池输出电压VDD_BAT的范围不在I/O电源电压VDD_IO的范围内的情况下:
利用所述RTC模块内的与所述第一调节器级串联耦合并且包含一个或多个调节器的第二调节器级将电池输出电压VDD_BAT转换为I/O电源电压VDD_IO,并且利用所述第一调节器级将由所述第二调节器级提供的I/O电源电压VDD_IO转换为内核电源电压VDD_CORE,或者
利用所述RTC模块内的与所述第一调节器级并联耦合并且包含一个或多个调节器的第二调节器级将电池输出电压VDD_BAT转换为I/O电源电压VDD_IO,并且利用所述第一调节器级将电池输出电压VDD_BAT转换为内核电源电压VDD_CORE;
其中,所述内核电源电压VDD_CORE和所述I/O电源电压VDD_IO用于向晶振I/O单元供电。
13.根据权利要求12所述的方法,其中,所述第一调节器级和所述第二调节器级共用由带隙电路生成的参考电压V_REF。
14.根据权利要求12所述的方法,其中,所述第一调节器级和所述第二调节器级之间耦合有所述RTC模块内的第三调节器级,所述方法还包括利用所述第一调节器级、所述第二调节器级和所述第三调节器级协作以基于电池输出电压VDD_BAT提供所述内核电源电压VDD_CORE和所述I/O电源电压VDD_IO。
15. 根据权利要求12所述的方法,其中,所述方法还包括利用所述RTC模块内的欠压检测模块执行:
对电池输出电压进行欠压检测;以及
在所述电池输出电压VDD_BAT低于电池输出电压阈值的情况下,生成欠压指示信号,其中,所述欠压指示信号被保存在所述RTC模块内并输出到所述SoC的主控模块,以触发所述主控模块的电池欠压报警。
16.根据权利要求15所述的方法,其中,所述第一调节器级、所述第二调节器级和所述欠压检测模块共用由带隙电路生成的参考电压V_REF。
17.根据权利要求16所述的方法,其中,所述电池输出电压阈值被设置为所述参考电压V_REF的倍数。
18. 一种用于片上系统SoC的实时时钟RTC模块的方法,其中,所述方法包括:
根据权利要求12至17中任一项所述的方法;以及
利用所述RTC模块内的电压检测模块检测所述SoC的主控模块的电源电压,并且在主控模块的电源电压低于主控电源电压阈值的情况下,输出隔离使能信号,以从所述RTC模块隔离来自所述主控模块的信号。
19.根据权利要求18所述的方法,其中,第一调节器级、第二调节器级和所述电压检测模块共用由带隙电路生成的参考电压V_REF。
20.根据权利要求18所述的方法,其中,来自所述SoC的多个电源域的信号被馈送到所述RTC模块,所述RTC模块包括分别与所述多个电源域对应的多个电压检测模块,所述方法还包括利用所述多个电压检测模块中的每一个电压检测模块检测对应的电源域的电源电压,并在对应的电源域的电源电压低于阈值的情况下输出隔离使能信号以从所述RTC模块隔离来自对应的电源域的信号。
21.根据权利要求18所述的方法,其中,所述主控电源电压阈值高于所述主控模块的失效电压,并且与下电过程中所述隔离使能信号的电平翻转的时延相关联。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210020171.5A CN114035649B (zh) | 2022-01-10 | 2022-01-10 | 用于片上系统的实时时钟模块的装置和方法 |
PCT/CN2022/139413 WO2023130936A1 (zh) | 2022-01-10 | 2022-12-15 | 用于片上系统的实时时钟模块的装置和方法 |
US18/709,225 US20240329710A1 (en) | 2022-01-10 | 2022-12-15 | Apparatus and method for real-time clock module of system-on-chip |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210020171.5A CN114035649B (zh) | 2022-01-10 | 2022-01-10 | 用于片上系统的实时时钟模块的装置和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114035649A CN114035649A (zh) | 2022-02-11 |
CN114035649B true CN114035649B (zh) | 2022-04-12 |
Family
ID=80147381
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210020171.5A Active CN114035649B (zh) | 2022-01-10 | 2022-01-10 | 用于片上系统的实时时钟模块的装置和方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240329710A1 (zh) |
CN (1) | CN114035649B (zh) |
WO (1) | WO2023130936A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114035649B (zh) * | 2022-01-10 | 2022-04-12 | 深圳比特微电子科技有限公司 | 用于片上系统的实时时钟模块的装置和方法 |
TWI836459B (zh) * | 2022-06-06 | 2024-03-21 | 華邦電子股份有限公司 | 時脈產生電路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101023403A (zh) * | 2004-06-30 | 2007-08-22 | 芯科实验室有限公司 | 具有实时时钟的微控制单元 |
CN201298888Y (zh) * | 2008-11-17 | 2009-08-26 | 青岛海信电器股份有限公司 | 一种时钟电路及具有该电路的电视机 |
CN206021129U (zh) * | 2016-07-20 | 2017-03-15 | 深圳市博巨兴实业发展有限公司 | 一种微控制器soc中实时时钟单元 |
EP3316385A1 (en) * | 2016-10-26 | 2018-05-02 | Samsung SDI Co., Ltd. | Battery system with internally powered real time clock, power supply circuit for a real time clock and method for operating a real time clock of a battery system |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7119398B1 (en) * | 2004-12-22 | 2006-10-10 | Actel Corporation | Power-up and power-down circuit for system-on-a-chip integrated circuit |
US7882383B2 (en) * | 2006-11-01 | 2011-02-01 | Freescale Semiconductor, Inc. | System on a chip with RTC power supply |
CN102692948B (zh) * | 2012-05-21 | 2015-09-09 | 珠海市杰理科技有限公司 | 片上系统实现的实时时钟低功耗控制电路 |
US11218002B2 (en) * | 2016-10-26 | 2022-01-04 | Samsung Sdi Co., Ltd. | Battery system comprising real-time clock to which power is supplied internally, and power supply circuit for real-time clock |
US10216210B2 (en) * | 2017-03-23 | 2019-02-26 | O2Micro Inc. | Dual input power management method and system |
CN109656292B (zh) * | 2018-11-06 | 2020-07-31 | 源创芯动科技(宁波)有限公司 | 电压调节器及片上系统 |
CN114035649B (zh) * | 2022-01-10 | 2022-04-12 | 深圳比特微电子科技有限公司 | 用于片上系统的实时时钟模块的装置和方法 |
-
2022
- 2022-01-10 CN CN202210020171.5A patent/CN114035649B/zh active Active
- 2022-12-15 US US18/709,225 patent/US20240329710A1/en active Pending
- 2022-12-15 WO PCT/CN2022/139413 patent/WO2023130936A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101023403A (zh) * | 2004-06-30 | 2007-08-22 | 芯科实验室有限公司 | 具有实时时钟的微控制单元 |
CN201298888Y (zh) * | 2008-11-17 | 2009-08-26 | 青岛海信电器股份有限公司 | 一种时钟电路及具有该电路的电视机 |
CN206021129U (zh) * | 2016-07-20 | 2017-03-15 | 深圳市博巨兴实业发展有限公司 | 一种微控制器soc中实时时钟单元 |
EP3316385A1 (en) * | 2016-10-26 | 2018-05-02 | Samsung SDI Co., Ltd. | Battery system with internally powered real time clock, power supply circuit for a real time clock and method for operating a real time clock of a battery system |
Also Published As
Publication number | Publication date |
---|---|
CN114035649A (zh) | 2022-02-11 |
US20240329710A1 (en) | 2024-10-03 |
WO2023130936A1 (zh) | 2023-07-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN114035649B (zh) | 用于片上系统的实时时钟模块的装置和方法 | |
US9898625B2 (en) | Method and apparatus for limiting access to an integrated circuit (IC) | |
US7183825B2 (en) | State retention within a data processing system | |
US7365596B2 (en) | State retention within a data processing system | |
US8736314B2 (en) | Leakage power management using programmable power gating transistors and on-chip aging and temperature tracking circuit | |
US8296588B2 (en) | Microcontroller and control method therefor | |
US11662376B2 (en) | Apparatus and method for early lifetime failure detection system | |
US20110022864A1 (en) | Real-time clock | |
JP5475889B2 (ja) | データ処理装置およびデータ処理システム | |
US7649406B2 (en) | Short-circuit charge-sharing technique for integrated circuit devices | |
TW588374B (en) | Arrangement for controlling voltage generators in multi-voltage generator chips such as DRAMs | |
US11188111B2 (en) | Voltage monitoring system for a negative supply voltage | |
US6633187B1 (en) | Method and apparatus for enabling a stand alone integrated circuit | |
KR20120068228A (ko) | 반도체 장치 및 그 동작방법 | |
US20090201011A1 (en) | Apparatus, circuit and method of monitoring circuit characteristic | |
Zhang et al. | Supply-noise resilient adaptive clocking for battery-powered aerial microrobotic system-on-chip in 40nm cmos | |
TWI477958B (zh) | 用於管理計算系統中的功率之計算系統、設備、處理器及方法 | |
CN113054964B (zh) | 一种复位系统及嵌入式系统 | |
KR100728555B1 (ko) | 반도체 집적 회로의 파워 업 신호 공급 장치 | |
US9760107B2 (en) | Semiconductor device | |
CN109428479A (zh) | 电源就绪指示器电路 | |
US20020080543A1 (en) | Dynamic critical battery detection mechanism | |
US10432191B2 (en) | Power management system and method therefor | |
US20230072253A1 (en) | Semiconductor integrated circuit device capable of compensating for current leakage and method of operating the same | |
Wooters | Low Power Mixed Signal Sensor Design Techniques and Applications |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |