CN113986804A - 国产嵌入式系统计算机与外设的通信方法、计算机及介质 - Google Patents

国产嵌入式系统计算机与外设的通信方法、计算机及介质 Download PDF

Info

Publication number
CN113986804A
CN113986804A CN202111250270.4A CN202111250270A CN113986804A CN 113986804 A CN113986804 A CN 113986804A CN 202111250270 A CN202111250270 A CN 202111250270A CN 113986804 A CN113986804 A CN 113986804A
Authority
CN
China
Prior art keywords
microcontroller
cpld
equipment
control signal
execution unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111250270.4A
Other languages
English (en)
Inventor
张久明
于治楼
陈乃阔
刘永庆
马晓光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chaoyue Technology Co Ltd
Original Assignee
Chaoyue Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chaoyue Technology Co Ltd filed Critical Chaoyue Technology Co Ltd
Priority to CN202111250270.4A priority Critical patent/CN113986804A/zh
Publication of CN113986804A publication Critical patent/CN113986804A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4286Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a handshaking protocol, e.g. RS232C link

Abstract

本申请提供了一种国产嵌入式系统计算机与外设的通信方法、计算机及介质,该方法通过微控制器获取微控制器所连接的计算机外设的设备状态信息。在设备状态信息为中断信息的情况下,微控制器生成中断信息相应的中断信号,并发送至外部执行单元。外部执行单元为计算机的中央处理器,且不是微控制器的处理器。复杂可编程逻辑器件CPLD获取外部执行单元的设备控制信号,以将设备控制信号,发送至CPLD连接的微控制器。其中,设备控制信号为经过CPLD解析后,用于控制计算机外设的信号。微控制器确定设备控制信号相应的设备数据,并将设备数据发送至CPLD。其中,设备数据为计算机外设生成的数据。CPLD将设备数据发送至外部执行单元。

Description

国产嵌入式系统计算机与外设的通信方法、计算机及介质
技术领域
本申请涉及通信技术领域,尤其涉及一种国产嵌入式系统计算机与外设的通信方法、计算机及介质。
背景技术
随着科技的不断发展,人们逐渐从纸质办公的方式,变为通过如台式电脑、笔记本电脑等电子设备进行办公,对于笔记本电脑这类便携式计算机,由于其轻便的特点,尤为受到人们的喜爱。
目前,便捷式计算机设置有嵌入式控制器(embedded controller,EC)芯片,通过EC芯片控制便捷式计算机的键盘、鼠标、触控板等外设,还可以控制电源充放电、指示灯等。随着人口增长,社会的进步,对于电脑设备的需求量递增,对EC芯片的需求量也在增长。目前的EC芯片主要依靠进口国外芯片,成本相对较高,并且国内缺少EC芯片的自主知识产权,亟需一种拥有自主知识产权的嵌入式芯片,替代EC芯片。
发明内容
本申请实施例提供了一种国产嵌入式系统计算机与外设的通信方法、计算机及介质,用于解决EC芯片成本高,缺少自主产权EC芯片的问题。
一方面,本申请提供了一种国产嵌入式系统计算机与外设的通信方法,该方法包括:
微控制器获取微控制器所连接的计算机外设的设备状态信息。在设备状态信息为中断信息的情况下,微控制器生成中断信息相应的中断信号,并发送至外部执行单元。外部执行单元为计算机的中央处理器,且不是微控制器的处理器。复杂可编程逻辑器件CPLD获取外部执行单元的设备控制信号,以将设备控制信号,发送至CPLD连接的微控制器。其中,设备控制信号为经过CPLD解析后,用于控制计算机外设的信号。微控制器确定设备控制信号相应的设备数据,并将设备数据发送至CPLD。其中,设备数据为计算机外设生成的数据。CPLD将设备数据发送至外部执行单元。
在本申请的一种实现方式中,微控制器通过I2C总线连接CPLD,以通过CPLD,解析来自外部执行单元的设备控制信号。其中,CPLD连接外部执行单元的LPC总线。微控制器通过I2C总线,接收CPLD解析后的设备控制信号。
在本申请的一种实现方式中,微控制器在获取设备控制信号之后,确定设备控制信号所对应的待控制接口。其中,待控制接口为单片机连接的设备接口中一个或多个设备接口。微控制器确定待控制接口所对应的设备接口的设备数据。
在本申请的一种实现方式中,单片机连接的设备接口至少包括以下一项或多项:键盘矩阵接口、触控板接口、电池接口、脉冲宽度调制接口、温度传感器接口、通用串行总线接口。
在本申请的一种实现方式中,微控制器通过CPLD设置的缓冲数据区域以及预设的握手协议,将设备数据发送至外部执行单元。微控制器将设备数据,发送至缓冲数据区域,作为第一握手信号。微控制器根据预设的握手协议,在缓冲数据区域中的第一握手信号,存在相应的第二握手信号的情况下,通过CPLD,将第一握手信号发送至外部执行单元。其中,第二握手信号为外部执行单元相应的设备控制信号。
在本申请的一种实现方式中,微控制器通过CPLD设置的缓冲数据区域以及预设的握手协议,接收外部执行单元的设备控制信号,以基于设备控制信号,将设备数据发送至外部执行单元。
在本申请的一种实现方式中,在CPLD接收到设备数据的情况下,CPLD设置等待时序。其中,等待时序根据CPLD接收设备数据的时间排序。CPLD根据等待时序,将设备数据发送至外部执行单元。
另一方面,本申请提供了一种与外设通信的国产嵌入式系统计算机,该计算机包括:
微控制器,用于获取微控制器所连接的计算机外设的设备状态信息。在设备状态信息为中断信息的情况下,微控制器,还用于生成中断信息相应的中断信号,并发送至外部执行单元。外部执行单元为计算机的中央处理器。复杂可编程逻辑器件CPLD,用于获取外部执行单元的设备控制信号,以将设备控制信号,发送至CPLD连接的微控制器。其中,设备控制信号为经过CPLD解析后,用于控制计算机外设的信号。微控制器,还用于确定设备控制信号相应的设备数据,并将设备数据发送至CPLD。其中,设备数据为计算机外设生成的数据。CPLD,用于将设备数据发送至外部执行单元。
在本申请的一种实现方式中,一种与外设通信的国产嵌入式系统计算机中的CPLD具体用于:
微控制器,用于通过I2C总线连接CPLD,以通过CPLD,解析来自外部执行单元的设备控制信号。其中,CPLD连接外部执行单元的LPC总线。微控制器,用于通过I2C总线,接收CPLD解析后的设备控制信号。
再一方面,本申请还提供了一种国产嵌入式系统计算机与外设的通信的溯源非易失性计算机存储介质,存储有计算机可执行指令,计算机可执行指令设置为:
微控制器获取微控制器所连接的计算机外设的设备状态信息。在设备状态信息为中断信息的情况下,微控制器生成中断信息相应的中断信号,并发送至外部执行单元。外部执行单元为计算机的中央处理器,且不是微控制器的处理器。复杂可编程逻辑器件CPLD获取外部执行单元的设备控制信号,以将设备控制信号,发送至CPLD连接的微控制器。其中,设备控制信号为经过CPLD解析后,用于控制计算机外设的信号。微控制器确定设备控制信号相应的设备数据,并将设备数据发送至CPLD。其中,设备数据为计算机外设生成的数据。CPLD将设备数据发送至外部执行单元。
本申请通过微控制器以及CPLD,实现设备在发生中断信号时,向外部执行单元发送中断信号,并通过CPLD、微控制器,接收外部执行单元对设备的设备控制信号,以实现控制设备。通过微控制器及CPLD的功能,替代了当前EC芯片所实现的功能,能够很好地减少芯片的成本,实现便携式计算机设备的国产化,减少设备制造商的硬件成本。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1为本申请实施例中一种国产嵌入式系统计算机与外设的通信方法的一种流程示意图;
图2为本申请实施例中一种国产嵌入式系统计算机与外设的通信方法中的一种示意图;
图3为本申请实施例中一种国产嵌入式系统计算机与外设的通信方法中的另一种示意图;
图4为本申请实施例中一种国产嵌入式系统计算机与外设的通信方法中微控制器及其连接外设的一种示意图;
图5为本申请实施例中一种国产嵌入式系统计算机与外设的通信方法中的另一种示意图;
图6为本申请实施例中一种国产嵌入式系统计算机与外设的通信方法中的微控制器与键盘设备数据通讯的一种流程示意图;
图7为本申请实施例中一种与外设通信的国产嵌入式系统计算机的结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请具体实施例及相应的附图对本申请技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
嵌入式控制器(Embedded Controller,EC)芯片,主要连接到桥片或者处理器的LPC总线控制器上,主要应用于便携式计算机如笔记本电脑产品中,可以起到上电时序及笔记本外部设备(如键盘、鼠标、触控板等)的控制作用。同时,EC芯片可以让笔记本电脑完成复杂的高级配置和电源管理接口(Advanced Configuration and Power ManagementInterface,ACPI)的电源管理,电源管理包括:风扇控制管理、低电压差分信号(Low-Voltage Differential Signaling,LVDS)背光调节、电池管理等。
目前EC芯片主要是进口芯片,型号例如:IT8528、WPCE775等。EC芯片没有国产化芯片。为了能够满足便携式计算机如笔记本、平板等产品国产化的要求,亟需提供一种能够替代EC芯片,实现便携式计算机的硬件设备与CPU的数据通讯,以及实现上电时序功能的技术方案。
基于此,本申请实施例提供了一种国产嵌入式系统计算机与外设的通信方法、计算机及介质,用来解决目前我国EC芯片主要依靠进口,没有国产化芯片,EC芯片成本高,国内缺少自主知识产权芯片的问题。
以下结合附图,详细说明本申请的各个实施例。
本申请实施例提供了一种国产嵌入式系统计算机与外设的通信方法,如图1所示,该方法可以包括步骤S101-S105:
S101:微控制器获取微控制器所连接的计算机外设的设备状态信息。
EC芯片常用的连接方式如图2所示,便捷式计算机系统连接示意200,EC芯片201连接在LPC总线203,与主机202进行数据通讯,完成计算机的各种功能。此外,图2中还包括ISA总线204、PCI总线205连接在主机202上,LPC总线上连接有快闪BIOS207、superio206。
本申请实施例中,微控制器以及复杂可编程逻辑器件(Complex Programmablelogic device,CPLD)进行结合实现对EC芯片功能的替代。微控制器可以是单片机,例如型号为GD32F303VGT6的单片机,单片机也可以采用其它型号,本申请对比不作具体限定,CPLD的型号可以是EF2L45BG256B,也可以是其它型号。随着单片机、CPLD的发展,其型号以及所支持的功能的增多,将存在更为适合本申请所提供的参考型号的单片机及CPLD,因此,本申请对于单片机的型号以及CPLD的型号不做具体限定。
微控制器以及CPLD共同实现EC芯片所支持的功能,微控制器及CPLD所对应的系统架构示意图,如图3所示。微控制器通过相应的接口,与数据通讯中的设备,如键盘矩阵、触控板、电池、脉冲宽度调制、温度传感器、通用串行总线,进行数据通讯,获取设备状态信息。设备状态信息例如在鼠标进行插入接口时,会产生一中断信号,则相应的插入接口对应的鼠标设备状态信息为中断信息。微控制器可以通过接口,持续、实时获取各接口对应的设备状态信息。
S102:在设备状态信息为中断信息的情况下,微控制器生成中断信息相应的中断信号,并发送至外部执行单元。
外部执行单元为计算机的中央处理器,且不是微控制器的处理器。如图3所示,微控制器310连接中央处理器CPU330,微控制器310将所连接设备对应的中断信号,发送给CPU330。在本申请实施例中,外部执行单元包括CPU330及LPC总线控制器340,外部执行单元可以对微控制器的信号进行处理,以及控制微控制器所连接设备的运行状态。
由于微控制器没有LPC总线相应的接口,实现国产微控制器替代EC芯片需要使微控制器可以收发LPC总线的数据。本申请通过CPLD实现微控制器连接至LPC总线,从而替代EC芯片功能。具体如下:
S103:复杂可编程逻辑器件CPLD获取外部执行单元的设备控制信号,以将设备控制信号,发送至CPLD连接的微控制器。
其中,设备控制信号为经过CPLD解析后,用于控制计算机外设的信号。
微控制器通过I2C总线连接CPLD,以通过CPLD,解析来自外部执行单元的设备控制信号;其中,CPLD连接外部执行单元的LPC总线。微控制器通过I2C总线,获取CPLD解析后的设备控制信号。
如图3所示,CPLD320连接LPC总线控制器340,同时连接至微控制器310,CPLD对LPC总线的数据进行解析,将解析后的设备控制信号通过I2C总线发送至微控制器310,实现LPC总线控制器340一端与微控制器310一端的数据转发。
S104:微控制器确定设备控制信号相应的设备数据,并将设备数据发送至CPLD。
其中,设备数据为计算机外设生成的数据。
微控制器在获取设备控制信号之后,确定设备控制信号所对应的待控制接口。其中,待控制接口为微控制器连接的设备接口中一个或多个设备接口。
微控制器可以根据设备控制信号,确定待控制接口,例如设备控制信号为获取键盘指示灯状态的信号,那么微控制器可以确定键盘指示灯所对应的接口,作为待控制接口,通过待控制接口获取键盘指示灯的状态。
微控制器确定待控制接口所对应的设备接口的设备数据。
在本申请实施例中,微控制器所连接的设备接口至少包括以下一项或多项:键盘矩阵接口、触控板接口、电池接口、脉冲宽度调制接口、温度传感器接口、通用串行总线接口。
微控制器可连接设备如图4所示,微控制器通过I2C接口连接锂电池,还通过I2C接口连接CPLD;通过脉冲宽度调制(Pulse width modulation,PWM)接口连接风扇、屏幕亮度调节设备;通过ADC接口连接温度传感器,以实时检测计算机的温度;通过通用串行总线(Universal Serial Bus,USB)接口连接主机USB控制器;通过PS/2接口连接触控板;以及通过通用输入/输出口(General Purpose Input Output,GPIO)接口控制键盘、按键、上电时序、LED等。
S105:CPLD将设备数据发送至外部执行单元。
微控制器获取到设备控制信号,并确定设备数据之后,微控制器可以通过CPLD,将设备数据发送到外部执行单元的LPC总线,然后LPC总线中的设备数据发送至主机CPU。
在本申请实施例中,外部执行单元(主机CPU、LPC总线控制器)、CPLD、微控制器之间的数据通讯关系示意图,如图5所示,包括,CPLD510,微控制器520,外部执行单元530,LPC总线从机511,缓冲数据区域512,握手协议513,I2C接收模块514、I2C发送模块515。具体地:
微控制器520通过CPLD510设置的缓冲数据区域以及预设的握手协议,将设备数据发送至外部执行单元530。
微控制器520将设备数据,发送至缓冲数据区域,作为第一握手信号。
微控制器520根据预设的握手协议,在缓冲数据区域中的第一握手信号,存在相应的第二握手信号的情况下,通过CPLD510,将第一握手信号发送至外部执行单元;其中,第二握手信号为外部执行单元相应的设备控制信号。
微控制器520通过CPLD510设置的缓冲数据区域以及预设的握手协议,接收外部执行单元530的设备控制信号,以基于设备控制信号,将设备数据发送至外部执行单元530。
具体地,在CPLD510接收到设备数据的情况下,CPLD设置等待时序;其中,等待时序根据CPLD510接收设备数据的时间排序;
CPLD根据等待时序,将设备数据发送至外部执行单元530。
CPLD510中存在LPC总线从机511,LPC总线从机511可以实现在LPC总线数据的输入/输出读写时序的处理,将解析来自LPC总线的命令、地址和数据等。例如LPC总线发送了控制触控板进行工作的命令,CPLD510的LPC总线从机511可以对控制触控板的命令进行解析,得到符合输入至微控制器的信号。
由于LPC总线的时钟速度与I2C总线的速度不同,如LPC总线的时钟速度可以是33兆,I2C总线的常用速率为100-400K,二者的速度差别很大,若不进行数据传输的时序处理,LPC总线的数据无法写入微控制器,微控制器的数据也无法立即传入LPC总线,使得LPC总线及微控制器均无法正常工作。因此,本申请通过以下可以通过以下方法,解决上述问题,具体如下。
LPC总线从机511将解析后的数据(设备控制信号),存储在LPC的缓冲数据区域512。并根据预设的握手协议513,将解析后的数据发送给微控制器。通过缓冲数据区域512及握手协议513,可实现LPC总线的时钟速度与微控制器的I2C总线的时钟速度不一致的问题。
CPLD中还包括:I2C接收模块514、I2C发送模块515,通过I2C接收模块514、I2C发送模块515与微控制器520进行数据通讯。
在本申请实施例中,CPLD存在可以实现转接功能的接口,接口实现转接的信号可以包括:发送或者接收地址、命令、数据;接收LPC总线周期的开始信号;接收LPC复位信号;接收LPC的时钟信号(33M);接收或发送LPC中断信号;接收或发送微控制器的I2C数据信号;输出微控制器相应的I2C时钟信号。
本申请通过上述CPLD以及微控制器,完成便携式计算机的上电时序及笔记本硬件设备(包含键盘、鼠标、触控板等)的控制,通过现有的CPLD及微控制器,完成了对EC芯片的功能的替代。通过本申请提供的技术方案,可以满足便携式计算机的国产化需求,降低进口国外EC芯片的成本,提高用户及制造商的使用体验,推动了国产芯片市场的发展。
在本申请实施例中,微控制器执行的数据通讯方法以键盘的数据通讯为例,微控制器的执行方法的流程示意图如图6所示,具体包括以下步骤:
S601:微控制器所连接设备复位及初始化;
S602:微控制器判断设备是否产生中断信号;
S603:微控制器接收键盘扫描中断信号,处理键盘扫描中断信号,产生设备数据。
S604:微控制器接收USB中断信号,微控制器响应设置命令,产生设备数据。
S605:微控制器接收PS/2中断信号,处理PS/2鼠标数据,产生设备数据。
S606:微控制器判断设备数据是否需要发送。
在S606中,若主机发送至微控制器的数据不需要微控制器发送设备数据的情况下,微控制器可以不发送设备数据至主机。
S607:设备数据存入CPLD的缓冲数据区域,设定设备数据的发送位置,等待键盘的USB中断发送设备数据。
S608:微控制器判断键盘是否执行挂起或唤醒。
S609:微控制器执行挂起或唤醒的中断处理。
S6010:微控制器重复执行程序。
图7为本申请实施例提供的一种与外设通信的国产嵌入式系统计算机,如图7所示,该计算机包括:
微控制器,用于获取微控制器所连接的计算机外设的设备状态信息。在设备状态信息为中断信息的情况下,微控制器,还用于生成中断信息相应的中断信号,并发送至外部执行单元。外部执行单元为计算机的中央处理器。复杂可编程逻辑器件CPLD,用于获取外部执行单元的设备控制信号,以将设备控制信号,发送至CPLD连接的微控制器。其中,设备控制信号为经过CPLD解析后,用于控制计算机外设的信号。微控制器,还用于确定设备控制信号相应的设备数据,并将设备数据发送至CPLD。其中,设备数据为计算机外设生成的数据。CPLD,用于将设备数据发送至外部执行单元。
该计算机的CPLD还具体用于:
微控制器,用于通过I2C总线连接CPLD,以通过CPLD,解析来自外部执行单元的设备控制信号。其中,CPLD连接外部执行单元的LPC总线。
微控制器,用于通过I2C总线,接收CPLD解析后的设备控制信号。
本申请实施例还提供了一种数据通讯的溯源非易失性计算机存储介质,存储有计算机可执行指令,其特征在于,计算机可执行指令设置为:
微控制器,用于获取微控制器所连接的计算机外设的设备状态信息。在设备状态信息为中断信息的情况下,微控制器,还用于生成中断信息相应的中断信号,并发送至外部执行单元。外部执行单元为计算机的中央处理器。复杂可编程逻辑器件CPLD,用于获取外部执行单元的设备控制信号,以将设备控制信号,发送至CPLD连接的微控制器。其中,设备控制信号为经过CPLD解析后,用于控制计算机外设的信号。微控制器,还用于确定设备控制信号相应的设备数据,并将设备数据发送至CPLD。其中,设备数据为计算机外设生成的数据。CPLD,用于将设备数据发送至外部执行单元。
本申请中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于计算机设备、介质实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本申请实施例提供的计算机设备、介质与方法是一一对应的,因此,计算机设备、介质也具有与其对应的方法类似的有益技术效果,由于上面已经对方法的有益技术效果进行了详细说明,因此,这里不再赘述计算机设备、介质的有益技术效果。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
在一个典型的配置中,计算设备包括一个或多个处理器(CPU)、输入/输出接口、网络接口和内存。
内存可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM)。内存是计算机可读介质的示例。
计算机可读介质包括永久性和非永久性、可移动和非可移动媒体可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变内存(PRAM)、静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、其他类型的随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程只读存储器(EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器(CD-ROM)、数字多功能光盘(DVD)或其他光学存储、磁盒式磁带,磁带磁磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。按照本文中的界定,计算机可读介质不包括暂存电脑可读媒体(transitory media),如调制的数据信号和载波。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。
以上所述仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。

Claims (10)

1.一种国产嵌入式系统计算机与外设的通信方法,其特征在于,所述方法包括:
微控制器获取所述微控制器所连接的计算机外设的设备状态信息;
在所述设备状态信息为中断信息的情况下,所述微控制器生成所述中断信息相应的中断信号,并发送至外部执行单元;所述外部执行单元为计算机的中央处理器,且不是所述微控制器的处理器;
复杂可编程逻辑器件CPLD获取所述外部执行单元的设备控制信号,以将所述设备控制信号,发送至所述CPLD连接的所述微控制器;其中,所述设备控制信号为经过CPLD解析后,用于控制所述计算机外设的信号;
所述微控制器确定所述设备控制信号相应的设备数据,并将所述设备数据发送至所述CPLD;其中,所述设备数据为所述计算机外设生成的数据;
所述CPLD将所述设备数据发送至所述外部执行单元。
2.根据权利要求1所述方法,其特征在于,将所述设备控制信号,发送至所述CPLD连接的所述微控制器,具体包括:
所述微控制器通过I2C总线连接所述CPLD,以通过所述CPLD,解析来自所述外部执行单元的所述设备控制信号;其中,所述CPLD连接所述外部执行单元的LPC总线;
所述微控制器通过所述I2C总线,接收所述CPLD解析后的所述设备控制信号。
3.根据权利要求1所述方法,其特征在于,所述微控制器确定所述设备控制信号相应的设备数据,具体包括:
所述微控制器在获取所述设备控制信号之后,确定所述设备控制信号所对应的待控制接口;其中,所述待控制接口为所述微控制器连接的设备接口中一个或多个所述设备接口;
所述微控制器确定所述待控制接口所对应的所述设备接口的设备数据。
4.根据权利要求3所述方法,其特征在于,所述微控制器连接的所述设备接口至少包括以下一项或多项:键盘矩阵接口、触控板接口、电池接口、脉冲宽度调制接口、温度传感器接口、通用串行总线接口。
5.根据权利要求1所述方法,其特征在于,所述方法还包括:
所述微控制器通过所述CPLD设置的缓冲数据区域以及预设的握手协议,将所述设备数据发送至所述外部执行单元;
所述微控制器将所述设备数据,发送至所述缓冲数据区域,作为第一握手信号;
所述微控制器根据预设的所述握手协议,在所述缓冲数据区域中的所述第一握手信号,存在相应的第二握手信号的情况下,通过所述CPLD,将所述第一握手信号发送至所述外部执行单元;
其中,所述第二握手信号为所述外部执行单元相应的所述设备控制信号。
6.根据权利要求1所述方法,其特征在于,所述方法还包括:
所述微控制器通过所述CPLD设置的缓冲数据区域以及预设的握手协议,接收所述外部执行单元的所述设备控制信号,以基于所述设备控制信号,将所述设备数据发送至外部执行单元。
7.根据权利要求6所述方法,其特征在于,将所述设备数据发送至外部执行单元,具体包括:
在所述CPLD接收到所述设备数据的情况下,CPLD设置等待时序;其中,所述等待时序根据所述CPLD接收所述设备数据的时间排序;
CPLD根据所述等待时序,将所述设备数据发送至外部执行单元。
8.一种与外设通信的国产嵌入式系统计算机,其特征在于,所述计算机包括:
微控制器,用于获取所述微控制器所连接的计算机外设的设备状态信息;
在所述设备状态信息为中断信息的情况下,所述微控制器,还用于生成所述中断信息相应的中断信号,并发送至外部执行单元;所述外部执行单元为计算机的中央处理器;
复杂可编程逻辑器件CPLD,用于获取所述外部执行单元的设备控制信号,以将所述设备控制信号,发送至所述CPLD连接的所述微控制器;其中,所述设备控制信号为经过CPLD解析后,用于控制所述计算机外设的信号;
所述微控制器,还用于确定所述设备控制信号相应的设备数据,并将所述设备数据发送至所述CPLD;其中,所述设备数据为所述计算机外设生成的数据;
所述CPLD,用于将所述设备数据发送至所述外部执行单元。
9.根据权利要求8所述的计算机,其特征在于,将所述设备控制信号,发送至所述CPLD连接的所述微控制器,所述CPLD具体用于:
所述微控制器,用于通过I2C总线连接所述CPLD,以通过所述CPLD,解析来自所述外部执行单元的所述设备控制信号;其中,所述CPLD连接所述外部执行单元的LPC总线;
所述微控制器,用于通过所述I2C总线,接收所述CPLD解析后的所述设备控制信号。
10.一种国产嵌入式系统计算机与外设的通信的溯源非易失性计算机存储介质,存储有计算机可执行指令,其特征在于,所述计算机可执行指令设置为:
微控制器获取所述微控制器所连接的计算机外设的设备状态信息;
在所述设备状态信息为中断信息的情况下,所述微控制器生成所述中断信息相应的中断信号,并发送至外部执行单元;所述外部执行单元为计算机的中央处理器,且不是所述微控制器的处理器;
复杂可编程逻辑器件CPLD获取所述外部执行单元的设备控制信号,以将所述设备控制信号,发送至所述CPLD连接的所述微控制器;其中,所述设备控制信号为经过CPLD解析后,用于控制所述计算机外设的信号;
所述微控制器确定所述设备控制信号相应的设备数据,并将所述设备数据发送至所述CPLD;其中,所述设备数据为所述计算机外设生成的数据;
所述CPLD将所述设备数据发送至所述外部执行单元。
CN202111250270.4A 2021-10-26 2021-10-26 国产嵌入式系统计算机与外设的通信方法、计算机及介质 Pending CN113986804A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111250270.4A CN113986804A (zh) 2021-10-26 2021-10-26 国产嵌入式系统计算机与外设的通信方法、计算机及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111250270.4A CN113986804A (zh) 2021-10-26 2021-10-26 国产嵌入式系统计算机与外设的通信方法、计算机及介质

Publications (1)

Publication Number Publication Date
CN113986804A true CN113986804A (zh) 2022-01-28

Family

ID=79741883

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111250270.4A Pending CN113986804A (zh) 2021-10-26 2021-10-26 国产嵌入式系统计算机与外设的通信方法、计算机及介质

Country Status (1)

Country Link
CN (1) CN113986804A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101469990A (zh) * 2008-09-11 2009-07-01 哈尔滨工程大学 一种双cpu嵌入式导航计算机
CN101609414A (zh) * 2008-06-19 2009-12-23 宏正自动科技股份有限公司 使用者接口切换器系统及其数据传输方法
CN103218334A (zh) * 2013-03-30 2013-07-24 西北工业大学 基于usb总线和rs485总线的计算机外设级联装置
US20140025989A1 (en) * 2011-03-28 2014-01-23 Fujitsu Limited Information processing system and processing method for information processing system
US10585816B1 (en) * 2018-12-07 2020-03-10 Dell Products, L.P. System and method for serial communication at a peripheral interface device
CN112445734A (zh) * 2020-11-26 2021-03-05 深圳宝新创科技股份有限公司 通信控制方法和通讯电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101609414A (zh) * 2008-06-19 2009-12-23 宏正自动科技股份有限公司 使用者接口切换器系统及其数据传输方法
CN101469990A (zh) * 2008-09-11 2009-07-01 哈尔滨工程大学 一种双cpu嵌入式导航计算机
US20140025989A1 (en) * 2011-03-28 2014-01-23 Fujitsu Limited Information processing system and processing method for information processing system
CN103218334A (zh) * 2013-03-30 2013-07-24 西北工业大学 基于usb总线和rs485总线的计算机外设级联装置
US10585816B1 (en) * 2018-12-07 2020-03-10 Dell Products, L.P. System and method for serial communication at a peripheral interface device
CN112445734A (zh) * 2020-11-26 2021-03-05 深圳宝新创科技股份有限公司 通信控制方法和通讯电路

Similar Documents

Publication Publication Date Title
CN104063290B (zh) 处理超时的系统、方法和装置
KR20120096858A (ko) 모바일 디바이스의 어플리케이션 프로세서의 원격 시동
TWI553506B (zh) 具有語音控制功能之電腦系統以及語音控制方法
CN210954874U (zh) 一种基于申威sw421处理器的国产计算机主板
CN103870429A (zh) 基于嵌入式gpu的高速信号处理板
EP4235442A2 (en) Electronic device and method of utilizing storage space thereof
CN101089838A (zh) 一种实现i2c读写时序的方法
CN112579496A (zh) 减少引脚计数接口
CN104679543A (zh) 电子装置及其操作方法
TWM584452U (zh) 具資料存取、傳輸及電源管理的整合電子裝置
CN103412836A (zh) 热插拔处理方法、装置以及系统
CN107526614B (zh) Fpga开发板的通信方法
CN103793263A (zh) 一种基于PowerPC处理器的DMA事务级建模方法
CN112462661B (zh) 工业数据采集控制器及其控制方法
US5898859A (en) Address shadow feature and methods of using the same
CN113986804A (zh) 国产嵌入式系统计算机与外设的通信方法、计算机及介质
CN213069764U (zh) 一种触控设备
TW201349120A (zh) 在無系統管理中斷機制下執行基本輸入輸出系統工具程式之方法
CN102023873B (zh) 应用程序执行方法与系统、存储媒体控制器及存储装置
WO2017004876A1 (zh) 一种输出电流的配置方法及终端
CN112099407A (zh) 一种基于Profinet总线的运动控制器
CN100498721C (zh) 计算机平台主机控制单元数据写入控制方法及系统
CN112306558A (zh) 处理单元、处理器、处理系统、电子设备和处理方法
CN216647354U (zh) 一种存储系统
CN103971038A (zh) 计算机系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination