CN113946078A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN113946078A
CN113946078A CN202010690331.8A CN202010690331A CN113946078A CN 113946078 A CN113946078 A CN 113946078A CN 202010690331 A CN202010690331 A CN 202010690331A CN 113946078 A CN113946078 A CN 113946078A
Authority
CN
China
Prior art keywords
multiplexer
thin film
display
electrically connected
film transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010690331.8A
Other languages
English (en)
Inventor
洪硕廷
陈宏昆
朱庭瑶
高雁绫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innolux Corp
Original Assignee
Innolux Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Display Corp filed Critical Innolux Display Corp
Priority to CN202010690331.8A priority Critical patent/CN113946078A/zh
Priority to US17/342,674 priority patent/US11462141B2/en
Priority to EP21180927.2A priority patent/EP3940683A1/en
Publication of CN113946078A publication Critical patent/CN113946078A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/023Display panel composed of stacked panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

本公开提供一种显示装置,包括一第一显示区域、一第二显示区域、一第一多工器及一第二多工器。该第一显示区域包括多条第一数据线。该第二显示区域邻近于该第一显示区域,并且包括多条第二数据线。该第一多工器电性连接该多个第一数据线的其中一者。该第二多工器电性连接该多个第二数据线的其中一者。该多个第一数据线的该其中一者电性连接至一第一数目的子像素。该多个第二数据线的该其中一者电性连接至一第二数目的子像素。该第一数目小于该第二数目。该第一多工器的尺寸小于该第二多工器的尺寸。

Description

显示装置
技术领域
本公开涉及一种显示装置,特别是涉及具备改善显示装置内多工器的穿通效应(feed-through)的显示装置。
背景技术
非矩形(free shape)显示面板中,在显示区内不同位置的数据线所连接的子像素数量可能不同,使显示区内的不同位置的数据线(data line)的负载(RC loading)产生差异。此时面板内部多工器(multiplexer,MUX)的寄生电容会影响对应子像素的充电,使得子像素数量较少的数据线会受到较大的穿通效应(feed-through),而穿通效应的不一致会影响显示品质。
发明内容
根据本公开一实施例的显示装置,包括:一第一显示区域、一第二显示区域、一第一多工器及一第二多工器。该第一显示区域包括多条第一数据线。该第二显示区域邻近于该第一显示区域,并且包括多条第二数据线。该第一多工器电性连接这些第一数据线的其中一者。该第二多工器电性连接这些第二数据线的其中一者。这些第一数据线的该其中一者电性连接至一第一数目的子像素。这些第二数据线的该其中一者分别电性连接至一第二数目的子像素。该第一数目小于该第二数目。且该第一多工器的尺寸小于该第二多工器的尺寸。
附图说明
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明,其中:
图1为本公开实施例的显示装置的示意图。
图2为本公开实施例的图1的第一显示区域、第二显示区域及周边区的示意图。
图3为本公开另一实施例的周边区的示意图。
图4为本公开实施例中多工器所包括的薄膜晶体管的剖面结构示意图。
图5为本公开实施例多工器所包括的薄膜晶体管的通道宽度示意图。
图6A为本公开实施例的通道宽度调整前的第一多工器的波形图。
图6B为本公开实施例的第二多工器的波形图。
符号说明
100:显示装置
101:第一数据线
102:第一显示区域
103:第二数据线
104:第二显示区域
106:周边区
108:周边区
110,112:纵切线
A,A’,A”,B:点
MUXCKH:控制信号群
202,204,206:薄膜晶体管
208,210,212:数据线
214:源极驱动器
216,218,220:子像素
222:扫描线
CKH[1],CKH[2],CKH[3]:控制信号
300:多工器群组
202-1,202-2,202-n:薄膜晶体管
204-1,204-2,204-n:薄膜晶体管
206-1,206-2,206-m:薄膜晶体管GL:玻璃基板
Buffer_SiNx:氮化硅缓冲层
Buffer_SiOx:氧化硅缓冲层
GI_SiOx:栅极绝缘层
ILD_SiNx:氮化硅层间介电层
ILD_SiOx:氧化硅层间介电层
M1:金属层
M2_Source:源极电极
M2_Drain:漏极电极
NCH:通道层
LDD:轻掺杂层
500,502:薄膜晶体管
G:栅极
S:源极
D:漏极
L:通道长度
W1,W2:通道宽度
600,602:波形曲线
604:电压波动
V1,V2:电压
606,608:波形曲线
V3,V4:电压
X,Y:方向
具体实施方式
为使本公开的一些实施例的上述目的、特征和优点能更明显易懂,下文配合所附附图,作详细说明如下。
必须了解的是,使用于本说明书中的「包含」、「包括」等词,是用以表示存在特定的技术特征、数值、方法步骤、作业处理、元件以及/或组件,但并不排除可加上更多的技术特征、数值、方法步骤、作业处理、元件、组件,或以上的任意组合。
「第一」、「第二」、「第三」、「第四」等词是用来修饰元件,并非用来表示各元件之间优先顺序或先行关系,而是用来区别具有相同名字的元件。
须知悉的是,以下所举实施例可以在不脱离本公开的精神下,将数个不同实施例中的技术特征进行替换、重组、混合以完成其他实施例。各实施例间特征只要不违背发明精神或相冲突,均可任意混合搭配使用。
在本公开中,可为任何适合类型的显示装置或具有显示面板的电子装置,例如触控显示器、天线装置、拼接装置、感测装置、可挠式装置等,但不以此为限。本公开所述的电子装置可为整合具有触控与显示功能的触控显示器,而其显示面板可包含液晶(liquidcrystal,LC)、有机发光二极管(organic light-emitting diode,OLED)、无机发光二极管(light-emitting diode,LED)例如微型发光二极管(micro-LED,mini-LED)、次毫米发光二极管(mini-LED)、量子点发光二极管(quantum dot light-emitting diode,QLED/QDLED)、荧光(fluorescent)材料、磷光(phosphor)材料、量子点(quantum dots,QDs)材料、其他适合的材料或上述材料的组合,但不以此为限。拼接装置可例如是显示器拼接装置或天线拼接装置,但不以此为限。此外,电子装置中的显示面板可为彩色显示面板或单色显示面板,且显示面板的形状可为矩形、圆形、多边形、具有弯曲边缘的形状或其他适合的形状。
图1为本公开实施例的显示装置的示意图。如图1所示,显示装置100包括一第一显示区域102、一第二显示区域104、一第一多工器所在的周边区106及一第二多工器所在的周边区108。第一显示区域102是邻近于第二显示区域104。如图1所示,在一些实施例中,第一显示区域102有两个,是设置在第二显示区域104的两侧,且周边区106邻近第一显示区域102,周边区108邻近第二显示区域104,但本公开并不限于此。在图1中,点A’与点A”是用于分隔第一显示区域102与第二显示区域104的参考点,点A’与点A”的位置可对应于显示装置的子像素,但不限于此。在一些实施例中,点A’及/或点A”可位于两相邻子像素之间。需说明的是,在本公开中,可在显示装置的显示面板外型开始出现明显变化的区域(例如图1中的矩形区域104与近似三角形区域102的交界处)选择一点A’(点A”)作为分界的参考点,但本公开的面板外型变化并不以图1为限。在一些实施例中,本公开的显示装置100是以通过点A’且沿着图1中的Y方向(显示装置100中显示面板数据线的延伸方向)的纵切线110及通过点A”且沿着图1中Y方向延伸的纵切线112分别作为第一显示区域102及第二显示区域104的分隔边界。在一些实施例中,第一显示区域102包括多条第一数据线(data line),第二显示区域104包括多条第二数据线。
在一些实施例中,在第一显示区域102中,第一数据线中的至少一者电性连接至一第一数目的子像素。在第二显示区域104中,第二数据线中的至少一者电性连接至一第二数目的子像素。由于显示面板可为非矩形,因此在一些实施例中,第一数目小于第二数目。举例来说,点A所对应的第一数据线101位在第一显示区域102中,点B所对应的第二数据线103是设置在第二显示区域104中,且第一数据线101所电性连接的子像素数目比第二数据线103所电性连接的子像素数目少。位于周边区106的一第一多工器(未绘出)可电性连接至第一数据线101,位于周边区108的一第二多工器(未绘出)可电性连接至第二数据线103。在一些实施例中,第一多工器的尺寸小于第二多工器的尺寸。在一些实施例中,控制信号群MUXCKH是用以分别开启或关闭位于周边区106的第一多工器及位于周边区108的第二多工器(更具体的说,是开启或开关多工器中的开关元件)。
图2为本公开实施例的图1的第一显示区域102、第二显示区域104与周边区106、108的示意图。在一些实施例中,第一多工器及第二多工器可分别包括至少一个薄膜晶体管(thin film transistor,TFT),因此在图2中以薄膜晶体管分别代表第一多工器与第二多工器。另外,本公开虽以N型薄膜晶体管为例,但本公开并不限于此,在一些实施例中,也可使用P型薄膜晶体管。
在图2中,周边区106包括第一多工器202与第一多工器204,而周边区108包括第二多工器206,但本公开中第一多工器及第二多工器的数量可不限于此。第一多工器202、第一多工器204、第二多工器206皆电性连接至一源极驱动器214,但本公开并不限于此。在一些实施例中,可能因为显示装置设计时的考量(例如显示装置中显示面板的尺寸或外型),使得不同的多工器电性连接至不同的源极驱动器。一控制信号CKH[1]可用以将第一多工器202导通或关闭。一控制信号CKH[2]可用以将第一多工器204导通或关闭。一控制信号CKH[3]可用以将第二多工器206导通或关闭。在一些实施例中,图2的控制信号CKH[1]、CKH[2]、CKH[3]包括于图1的控制信号群MUXCKH之中。在一些实施例中,图2的控制信号CKH[1]、CKH[2]、CKH[3]或图1的控制信号群MUXCKH来自于一多工器控制器(未图示)。
在图2中,周边区106中的第一多工器202电性连接第一显示区域102中的一数据线208,并且一子像素216电性连接数据线208及扫描线222。第一多工器204电性连接一数据线210,并且一子像素218电性连接数据线210及扫描线222。第二多工器206电性连接一数据线212,并且一子像素220电性连接数据线212及扫描线222。以数据线208为例,由于在图2中第一多工器202中的薄膜晶体管为N型薄膜晶体管,所以当控制信号CKH[1]由低电位变为高电位,第一多工器202被导通,源极驱动器214透过数据线208对子像素216内的一储存电容(未图示)进行充电。图2是以第一显示区域102中的数据线208、数据线210分别电性连接一个子像素(例如子像素216、子像素218)作为例示。在本公开的实际应用中,第一显示区域102中的数据线208、数据线210中的至少一者可电性连接第一数目(例如60个)的子像素,并且第二显示区域104中的第二数据线212、可电性连接第二数目(例如100个)的子像素。由于位于不同显示区域内的数据线所连接的子像素数量可能不同,使不同显示区域内的数据线负载产生差异。此时显示装置内多工器的寄生电容会影响对应子像素的充电,使得电性连接子像素数量较少的数据线会受到较大的穿通效应(feed through,驱动电压的突降现象)。而穿通效应的不一致将影响显示品质。此时通过调整多工器的尺寸,例如使第一多工器的尺寸小于第二多工器的尺寸,可以改变多工器的寄生电容大小,减少因穿通效应的不一致对画质的影响。
图4为本公开实施例中多工器所包括的薄膜晶体管的剖面结构示意图。如图4所示,多工器中的薄膜晶体管可形成于玻璃基板GL上、其结构可包含但不限于氮化硅缓冲层Buffer_SiNx、氧化硅缓冲层Buffer_SiOx、半导体层(包括源极S、漏极D、通道层NCH及轻掺杂层LDD)、栅极绝缘层GI_SiOx、氮化硅层间介电层ILD_SiNx、氧化硅层间介电层ILD_SiOx。其中,源极S、漏极D、通道层NCH及轻掺杂层LDD形成于氧化硅缓冲层Buffer_SiOx及栅极绝缘层GI_SiOx之间。另外,薄膜晶体管也包括源极电极M2_Source电性连接薄膜晶体管的源极S,漏极电极M2_Drain电性连接薄膜晶体管的漏极D,并且金属层M1形成薄膜晶体管的栅极。如图4所示,寄生电容Cox形成于金属层M1及通道层NCH之间的多晶硅材料处(例如栅极绝缘层GI_SiOx)。需说明的是,图4所示的薄膜晶体管结构与材料仅为一示例,但本公开并不限于此。例如在一些实施例中,薄膜晶体管的栅极可位于通道层NCH的下方,或是单一薄膜晶体管包含多个栅极。
同时参考图1、图2及图4,以图2的第一多工器204与第二多工器206为例,当控制信号CKH[2]与控制信号CKH[3]由高电位变为低电位,第一多工器204与第二多工器206中的薄膜晶体管关闭。受到第一数据线210与第二数据线212个别连接的子像素数量差异,以及如图4所示多工器中薄膜晶体管的寄生电容Cox影响的缘故,第一多工器204与第二多工器206于关闭后所产生的穿通效应可能不一致,而造成显示装置100的不正常显示。
多工器的尺寸大小与薄膜晶体管的通道长度与通道宽度有关。请参考图1、图2、图4及图5。图5为本公开实施例多工器所包括的薄膜晶体管的通道宽度示意图。更具体的说,图5显示的薄膜晶体管500可代表图2第二多工器206中所包括的薄膜晶体管的布局(layout)示意图,并且薄膜晶体管502可代表图2第一多工器204中所包括的薄膜晶体管的布局示意图。在图5中,第二多工器206中的膜晶体管500的通道长度为L,并且通道宽度为W1。第一多工器204中的薄膜晶体管502的通道长度亦为L,并且通道宽度为W2。其中,通道宽度W2小于通道宽度W1。此时,第一多工器的尺寸可定义为W2/L,而第二多工器的尺寸可定义为W1/L。需说明的是,图5中的薄膜晶体管的布局示意图仅为说明方便而提出的示例,通道长度与宽度的定义方式会依据实际结构而有差异。图5中的斜线区域即为图4中轻掺杂层LDD。图5的栅极G可对应图4中的金属层M1。图5中的源极S可对应图4中的源极S。图5中的漏极D可对应图4中的漏极D。在一些实施例中,薄膜晶体管500所对应的第二多工器206电性连接在图1的第二显示区域104中点B所对应的第二数据线103,薄膜晶体管502所对应的第一多工器电性连接在图1的第一显示区域102中点A所对应的第一数据线101。
如上所述,本公开透过调整不同显示区域中不同多工器各自所包括薄膜晶体管的通道宽度,用以调整不同薄膜晶体管中寄生电容Cox所造成的穿通效应。减少在不同显示区域中,不同数据线在所对应的多工器导通时和关闭时,因穿通效应不一致所造成的显示品质不均的状况。
举例来说,同时参考图2及图5,在一实施例中,将第二多工器206中的薄膜晶体管500的通道宽度W1设置为50μm,并且将第一多工器204中的薄膜晶体管502的通道宽度W2设置为20μm。当第二多工器206导通时,图2的源极驱动器214提供电压6V对第二多工器206所电性连接的子像素充电,因此可在第二多工器206中薄膜晶体管500的漏极D(透过第二数据线212电性连接子像素之处)量测到5.96061V的电压(称为第三电压);当第二多工器206关闭时,可在薄膜晶体管500的漏极D量测到5.8805V的电压(称为第四电压)。相似的,当第一多工器204导通时,图2的源极驱动器214提供电压6V对第一多工器204所电性连接的子像素充电,因此可在第一多工器204的薄膜晶体管502的漏极D(例如透过第二数据线210电性连接子像素之处)量测到5.97581V的电压(称为第一电压);当第一多工器204关闭时,可在薄膜晶体管502的漏极D量测到5.89706V的电压(称为第二电压)。由上述量测资料可知,在本次量测中,第一多工器204中的穿通效应(5.97581V-5.89706V=0.07875V)相当接近于第二多工器206中的穿通效应(5.96061V-5.8805V=0.08011V)。此时第一多工器204与第二多工器206的穿通效应可实质上视为一致。
另外,当第二多工器206中薄膜晶体管500的通道宽度W1仍设置为50μm,并且将第一多工器204中的薄膜晶体管502的通道宽度W2由20μm变更为与W1相同的50μm。当第一多工器204导通时,图2的源极驱动器214提供电压6V对第一多工器204所电性连接的子像素充电,因此可在薄膜晶体管502的漏极D量测到5.99868V的电压(称为第一电压);当第一多工器204关闭时,可在其漏极D量测到5.82734V的电压(称为第二电压),此时第一多工器204的穿通效应增加为0.17134V(5.99868V-5.82734V=0.17134V)。由上述资料可知,当第一多工器204的薄膜晶体管502的通道宽度W2为20μm,而第二多工器206的薄膜晶体管500的通道宽度W1为50μm时,第一多工器204的穿通效应相当接近于第二多工器206中的穿通效应。但当第一多工器204的薄膜晶体管502的通道宽度W2为50μm时(等于第二多工器206的薄膜晶体管500的通道宽度W1),第一多工器204的穿通效应会增加为第二多工器206中的穿通效应的两倍左右。也就是说,当对应较少子像素的第一多工器204仍然维持与对应较多子像素的第二多工器206相同的薄膜晶体管通道宽度时(也就是多工器尺寸相同时),第一多工器204的薄膜晶体管502中寄生电容Cox所造成的穿通效应将会较严重。此时,此时第一多工器204与第二多工器206的穿通效应可视为不一致。需说明的是,以上的结果仅为一示例,在本公开中,各多工器的薄膜晶体管尺寸与穿通效应会依实际产品不同而产生差异。
请继续参考图2及图5。在一些实施例中,为了减少因子像素不同而造成穿通效应不一致,不同多工器间的尺寸可具有以下关系:
M′=a×M (算式1)
Figure BDA0002589118680000091
Figure BDA0002589118680000092
其中,M′为第一多工器204的尺寸,M为第二多工器206的尺寸。a为一尺寸换算常数。k为一像素比例常数。p′为第一多工器204透过第一数据线(例如数据线210)所电性连接子像素的数目。N为一选择用参数,并且为1到10的正整数(1≤N≤10)。Pmax为第二多工器206透过第二数据线212所电性连接子像素的数目。在一些实施例中,第二数据线212所电性连接的子像素的数目为第二显示区域104中所有第二数据线所电性连接的子像素的数目的最多者,但本公开并不限于此。
举例来说,在图5的实施例中,多工器的尺寸与图5薄膜晶体管的通道宽度(例如第一多工器204的薄膜晶体管的通道宽度W2与第二多工器206中薄膜晶体管500的通道宽度W1)有关,但本公开并不限于此。请同时参考图1、图2及图5,在通道长度皆为L的情况下,首先将第二多工器206中所包括的薄膜晶体管500的通道宽度W1设定为50μm。本公开在图1的点A与点B之间定义一点A’以划分出第一显示区域102与第二显示区域104,此时点A位于第一显示区域102中,而点B位于第二显示区域104中。另外,也可以类似方式定义点A”,使得点A’(或点A”)至显示装置100的侧边边缘之间(也就是第一显示区域102)的任一条第一数据线所电性连接的子像素数目小于第二显示区域中的任一条第二数据线所电性连接的子像素数目。需说明的是,在一些实施例中,本公开并不限制将显示装置100分为两个显示区域,亦可将显示装置100区分为更多个显示区域。惟仍可以算式1~3估算各个显示区域中对应多工器的尺寸大小。而在一些实施例中,显示装置的显示面板的外型会使得每一条数据线所电性连接的子像素都不同,此时仍可用算式1~3估算各条数据线所对应的多工器尺寸。举例来说,当点A所对应的第一数据线101所电性连接的子像素数目为247,而点B所对应的第二数据线103所电性连接的子像素数目为392时,将p′=247、Rmax=392代入算式3中,而得到像素比例常数k等于0.63。
接着,本公开将k=0.63、N=1~10分别代入算式2之中,而得到当N=1时,尺寸换算常数a=0.763;当N=2时,尺寸换算常数a=0.617;当N=3时,尺寸换算常数a=0.51;当N=4时,尺寸换算常数a=0.45;当N=5时,尺寸换算常数a=0.392;当N=6时,尺寸换算常数a=0.35;当N=7时,尺寸换算常数a=0.315;当N=8时,尺寸换算常数a=0.287;当N=9时,尺寸换算常数a=0.263;以及当N=10时,尺寸换算常数a=0.24。一般来说,尺寸换算常数a介于0.13至1之间(0.13≤a<1)。接着,本公开将N=1~10情况下所求得的各尺寸换算常数a分别代入算式1之中,此时可依据实际需求(例如客户规格)先设定第二显示区域中多工器的尺寸大小(例如将第二多工器206中薄膜晶体管500的通道宽度W1设定为50μm),而得到第一多工器204中薄膜晶体管502的通道宽度W2的建议值分别为38μm、31μm、26μm、23μm、20μm、18μm、16μm、14μm、13μm,及12μm。
最后,本公开将上述建议值输入至一半导体模拟软件中,用以模拟在不同的第一多工器204的薄膜晶体管502的通道宽度W2及第二多工器206的薄膜晶体管500的通道宽度维持为50μm的情况下,使第一多工器204的穿通效应与第二多工器206的穿通效应最为接近者作为第一多工器中薄膜晶体管502的通道宽度W2。需说明的是,以上的结果仅为一示例,本公开中各多工器的薄膜晶体管尺寸与穿通效应会依实际产品不同而产生差异。
请参考图3。图3为本公开另一实施例的周边区示意图。图3中的多工器群组300中各多工器与图2中的第一多工器202、204与第二多工器206的差异之处在于,图3的多工器群组300中的各个多工器可包含多个薄膜晶体管。例如,图3的第一多工器可包括n个薄膜晶体管202-1、202-2、…、202-n相互并联,以取代图2中的第一多工器202。同理,图3的第二多工器可包括m个薄膜晶体管206-1、206-2、…、206-m相互并联,以取代图2的第二多工器206,其余的第一多工器与第二多工器可以类推。其中,n、m为大于或等于2的正整数,且n与m可以相同或不同。图3中多工器300的薄膜晶体管202-1、202-2、…、202-n、204-1、204-2、…、204-n、206-1、206-2、…、206-m的源极端皆电性连接至图2中的源极驱动器214,但本公开并不限于此。在一些实施例中,可能会因为显示装置设计时的考量(例如显示装置的尺寸或外型等因素),使得不同的多工器电性连接至不同的源极驱动器。
本实施例和图2的实施例不同之处在于单一多工器的尺寸是由薄膜晶体管的并联数量来调整,由于多工器的尺寸可以透过薄膜晶体管的并联而叠加,因此在每一个薄膜晶体管的尺寸大致相同的情况下,当第一多工器所对应的薄膜晶体管数量少于第二多工器所对应的薄膜晶体管数量(n<m)时,可使第一多工器的尺寸小于第二多工器的尺寸。
如前面所述,由于不同显示区域内的数据线所连接的子像素数量可能不同,使不同显示区域内的数据线负载产生差异。此时显示装置内多工器的寄生电容会影响对应子像素的充电,使得子像素数量较少的数据线会受到较大的穿通效应,而穿通效应的不一致将影响显示品质。此时通过调整薄膜晶体管的并联数量来调整多工器的尺寸大小,例如使第一多工器的尺寸小于第二多工器的尺寸,可以减少因穿通效应不一致而对画质的影响。
请参考图2、图5、图6A与图6B。图6A为本公开实施例的通道宽度调整前的第一多工器204的波形图,图6B为本公开实施例的第二多工器206的波形图。在本实施例中,第一多工器204与第二多工器206中薄膜晶体管的通道宽度W1、W2可分别例如为50μm。如图6A所示,波形曲线600为于第一多工器204中的薄膜晶体管502的栅极G所量测到的波形。如图6B所示,波形曲线606为于第二多工器206中的薄膜晶体管500的栅极G所量测到的波形。在一些实施例中,波形曲线600、606可为图1的控制信号群MUXCKH的波形图或图2的控制信号CKH[1]、CKH[2]、CKH[3]的波形图等。波形曲线602为于第一多工器204中薄膜晶体管502的漏极D所量测到的波形,而波形曲线608为于第二多工器206中的薄膜晶体管500的漏极D所量测到的波形。
当波形曲线600(图2的控制信号CKH[2])由低电位变为高电位,第一多工器204中的薄膜晶体管502导通,图2的源极驱动器214对第一多工器204的薄膜晶体管502所电性连接的子像素(例如图2的子像素218)进行充电,并充电至电压V1。因此可在第一多工器204的薄膜晶体管的漏极D量测到波形曲线602。相似的,当波形曲线606(图2的控制信号CKH[3])由低电位变为高电位,第二多工器206中的薄膜晶体管500导通,图2的源极驱动器214对第二多工器206的薄膜晶体管500所电性连接的子像素(例如图2的子像素220)进行充电,并充电至电压V3。因此可在第二多工器206的薄膜晶体管500的漏极D量测到波形曲线608。由于第一多工器204与第二多工器206所对应的子像素数量差异,当控制信号由高电位变回低电位,且第一多工器204与第二多工器206的尺寸相同时,会使得第一多工器所对应的波形曲线602产生如电压降604般较明显的电压波动(穿通效应),并且在电压降604之后,波形曲线602会回复至电压V2。由图6A可知,电压V2小于电压V1。而在图6B中第二多工器所对应的波形曲线608的电压波动则较小,且波形曲线608会从电压V3变成电压V4,电压V4小于电压V3。
当第一多工器204中薄膜晶体管502的通道宽度调整为例如20μm时,由前面的叙述可知,此时第一多工器204的穿通效应与第二多工器206的穿通效应可实质上视为一致。因此,经过调整后,第一多工器204所量测到的波形曲线将会接近于图6B所示的第二多工器206的波形曲线608。另外,如图6A与图6B所示,在一些实施例中,当穿通效应较小时,电压波动前后的电压差距会较小(即V3-V4<V1-V2),但本公开并不限于此。
综合以上所述,本公开将非矩形的显示装置的显示面板进行分区,并且在不同显示区域中设计不同的多工器的尺寸(例如薄膜晶体管中不同的通道宽度),用以改善显示装置中因为穿通效应不一致所造成的显示异常的问题。
虽然本发明的实施例如上述所描述,但应该明白上述所呈现的只是范例,而不是限制。依据本实施例上述示范实施例的许多改变可以在不违反发明精神及范围下被执行。因此,本发明的广度及范围不该被上述所描述的实施例所限制。更确切地说,本发明的范围应该要以权利要求及其相等物来定义。尽管上述发明已被一或多个相关的执行来图例说明及描绘,等效的变更及修改将被依据上述规格及附图且熟悉这领域的其他人所想到。此外,尽管本发明的一特别特征已被相关的多个执行之一所示范,上述特征可能由一或多个其他特征所结合,以至于可能有需求及有助于任何已知或特别的应用。
本说明书所使用的专业术语只是为了描述特别实施例的目的,并不打算用来作为本发明的限制。除非上下文有明确指出不同,如本处所使用的单数型,一、该及上述的意思也包含复数型。再者,用词「包括」,「包含」,「(具、备)有」,「设有」,或其变化型不是被用来作为详细叙述,就是作为权利要求。而上述用词意思是包含,且在某种程度上意思是等同于用词「包括」。除非有不同的定义,所有本文所使用的用词(包含技术或科学用词)是可以被属于上述发明的技术中拥有一般技术的人士做一般地了解。我们应该更加了解到上述用词,如被定义在众所使用的字典内的用词,在相关技术的上下文中应该被解释为相同的意思。除非有明确地在本文中定义,上述用词并不会被解释成理想化或过度正式的意思。

Claims (10)

1.一种显示装置,其特征在于:
一第一显示区域,包括多条第一数据线;
一第二显示区域,邻近于该第一显示区域,且包括多条第二数据线;
一第一多工器,电性连接该多条第一数据线的其中一者;
一第二多工器,电性连接该多条第二数据线的其中一者;
其中,该多条第一数据线的该其中一者电性连接至一第一数目的子像素,该多条第二数据线的该其中一者电性连接至一第二数目的子像素,该第一数目小于该第二数目,且该第一多工器的尺寸小于该第二多工器的尺寸。
2.如权利要求1所述的显示装置,其特征在于,该第一多工器包括至少一个薄膜晶体管,且该第二多工器包括至少一个薄膜晶体管。
3.如权利要求2所述的显示装置,其特征在于,该第一多工器的该至少一个薄膜晶体管的一通道宽度小于该第二多工器的的该至少一个薄膜晶体管的一通道宽度。
4.如权利要求2所述的显示装置,其特征在于,该第一多工器包括n个薄膜晶体管,该第二多工器包括m个薄膜晶体管,其中n与m为大于或等于2的正整数,且n小于m。
5.如权利要求1所述的显示装置,其特征在于,一第一控制信号用以将该第一多工器导通或关闭,一第二控制信号用以将该第二多工器导通或关闭。
6.如权利要求1所述的显示装置,其特征在于,该第一多工器位于一第一周边区,且该第一周边区邻近该第一显示区域,该第二多工器位于一第二周边区,且该第二周边区邻近该第二显示区域。
7.如权利要求2所述的显示装置,其特征在于,该第一多工器的该至少一个薄膜晶体管为N型薄膜晶体管,该第二多工器的该至少一个薄膜晶体管为N型薄膜晶体管。
8.如权利要求1所述的显示装置,其特征在于,该第一多工器与该第二多工器皆电性连接至一源极驱动器。
9.如权利要求1所述的显示装置,其特征在于,该第一多工器的尺寸与第二多工器的尺寸具有以下关系:
M′=a×M
Figure FDA0002589118670000021
N=1~10
Figure FDA0002589118670000022
其中,M′为该第一多工器的尺寸,M为该第二多工器的尺寸,a为一尺寸换算常数,k为一像素比例常数,p′为该第一数目,Pmax为该第二数目,N为1到10的正整数。
10.如权利要求9所述的显示装置,其特征在于,该尺寸换算常数介于0.13至1之间。
CN202010690331.8A 2020-07-17 2020-07-17 显示装置 Pending CN113946078A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010690331.8A CN113946078A (zh) 2020-07-17 2020-07-17 显示装置
US17/342,674 US11462141B2 (en) 2020-07-17 2021-06-09 Display device with free shape display panel
EP21180927.2A EP3940683A1 (en) 2020-07-17 2021-06-22 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010690331.8A CN113946078A (zh) 2020-07-17 2020-07-17 显示装置

Publications (1)

Publication Number Publication Date
CN113946078A true CN113946078A (zh) 2022-01-18

Family

ID=76553632

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010690331.8A Pending CN113946078A (zh) 2020-07-17 2020-07-17 显示装置

Country Status (3)

Country Link
US (1) US11462141B2 (zh)
EP (1) EP3940683A1 (zh)
CN (1) CN113946078A (zh)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9224352B2 (en) * 2014-01-15 2015-12-29 Innolux Corporation Display device with de-multiplexers having different de-multiplex ratios
US9721973B2 (en) * 2014-02-24 2017-08-01 Lg Display Co., Ltd. Thin film transistor substrate and display using the same
US9190005B2 (en) * 2014-03-05 2015-11-17 Innolux Corporation Display panel
KR102244075B1 (ko) 2014-10-29 2021-04-26 삼성디스플레이 주식회사 스캔 구동 장치 및 이를 이용한 표시 장치
KR102397799B1 (ko) 2015-06-30 2022-05-16 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 이를 포함하는 표시장치
JP6639866B2 (ja) * 2015-10-30 2020-02-05 株式会社ジャパンディスプレイ 液晶表示装置
CN107342036B (zh) 2017-08-21 2020-10-30 厦门天马微电子有限公司 显示面板及显示装置
KR102397411B1 (ko) 2017-09-28 2022-05-16 삼성디스플레이 주식회사 표시 장치
KR102554579B1 (ko) 2018-09-06 2023-07-14 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
EP3940683A1 (en) 2022-01-19
US20220020307A1 (en) 2022-01-20
US11462141B2 (en) 2022-10-04

Similar Documents

Publication Publication Date Title
CN108122930B (zh) 薄膜晶体管和使用该薄膜晶体管的显示面板
US11107870B2 (en) Thin film transistor substrate having two different types of thin film transistors on the same substrate and display using the same
US10991334B2 (en) Display with wireless data driving and method for making same
US7230667B2 (en) Liquid crystal display
US20210074740A1 (en) Display device having power line electrically connected to electrode layers located above and below transistor
KR20220070403A (ko) 반도체 장치
US7612839B2 (en) Active matrix substance and display device including the same
US9991296B2 (en) Liquid crystal display with pixel transistors having different channel widths
US20170103714A1 (en) Semiconductor device, display device, and electronic device
US20120044447A1 (en) Display Device And Driving Method Thereof
US10360855B2 (en) Semiconductor device, display panel, and electronic device
CN108511466B (zh) 阵列基板、显示屏及显示装置
US20080217618A1 (en) Thin Film Circuits
US20170133514A1 (en) Thin film transistor and operating method thereof
US20220059575A1 (en) Pixel structure and display device
US20150280008A1 (en) Multi-gate thin film transistor, array substrate and display device
KR20170118997A (ko) 표시장치
KR102494148B1 (ko) 유기전계발광표시장치 및 이의 제조방법
US10217436B2 (en) Display panel having a reduced number of data lines and a reduced number of channels for a driver
US10361317B2 (en) Thin film transistor and method for manufacturing the same, array substrate and display device
CN113946078A (zh) 显示装置
US11404514B2 (en) Display device including irregularly-shaped gate disposed below driving thin-film transistor
US11231628B2 (en) Display
KR102162754B1 (ko) 보상용 박막 트랜지스터를 구비한 초고 해상도 액정 표시장치
KR100895015B1 (ko) 액정 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination