CN113742157A - 服务器主板监测方法 - Google Patents

服务器主板监测方法 Download PDF

Info

Publication number
CN113742157A
CN113742157A CN202010462127.0A CN202010462127A CN113742157A CN 113742157 A CN113742157 A CN 113742157A CN 202010462127 A CN202010462127 A CN 202010462127A CN 113742157 A CN113742157 A CN 113742157A
Authority
CN
China
Prior art keywords
interface
fpga
specific event
signal data
component
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010462127.0A
Other languages
English (en)
Other versions
CN113742157B (zh
Inventor
曾嘉弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huanda Computer Shanghai Co Ltd
Mitac Computing Technology Corp
Original Assignee
Huanda Computer Shanghai Co Ltd
Mitac Computing Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huanda Computer Shanghai Co Ltd, Mitac Computing Technology Corp filed Critical Huanda Computer Shanghai Co Ltd
Priority to CN202010462127.0A priority Critical patent/CN113742157B/zh
Publication of CN113742157A publication Critical patent/CN113742157A/zh
Application granted granted Critical
Publication of CN113742157B publication Critical patent/CN113742157B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3031Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a motherboard or an expansion card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/321Display for diagnostics, e.g. diagnostic result display, self-test user interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Human Computer Interaction (AREA)
  • Mathematical Physics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

一种服务器主板监测方法,其通过一服务器主板监测系统执行,该服务器主板监测系统包括一在测主板、一转接模块以及一测试端电脑,该在测主板设置有一FPGA以及若干元器件,该若干元器件分别电连接该FPGA的连接脚,该方法包含:a.利用该FPGA监测各个连接脚的信号数据;b.利用该FPGA实时地将所记录的参数与对应的预设值进行比较,判断所记录的参数是否与对应的预设值相符合,如果是则继续执行本步骤,如果否则执行步骤c;c.利用该FPGA开始依序读取该特定事件发生的时间点后的一预设的时间区间内各个元器件的信号数据并储存为特定事件资料;d.利用该转接模块将该特定事件资料传输给该测试端电脑;及e.利用该测试端电脑对该特定事件资料进行分析。

Description

服务器主板监测方法
【技术领域】
本发明是一种服务器主板监测方法,尤其是一种应用于研发阶段服务器主板监测方法。
【背景技术】
当前服务器主板监测系统通常是针对测试用,因此需要在测主板上的可程序逻辑器件,例如CPLD (Complex Programmable Logic Device, 复杂可程序逻辑装置)、FPGA(Field Programmable Gate Array, 现场可程序化逻辑门阵列)等储存并传送所有的资料至测试端电脑,再由测试端电脑来对所有的资料进行比对和分析并转换成需要的形式便于测试人员观看测试结果,然而在研发阶段,并不需要对主板上的所有信息资料进行分析,只需要在出现故障时,对故障的信息资料进行截取和分析以便进行研发阶段debug(除错,调试)作业,故现有的服务器主板监测系统并不适用于研发阶段。
【发明内容】
本发明要解决的技术问题提供一种服务器主板监测方法,其可减少传送至测试端电脑的资料量,避免了不必要的数据处理工作。
为解决上述技术问题,本发明提供一种服务器主板监测方法,其通过一服务器主板监测系统执行,该服务器主板监测系统包括一在测主板、一转接模块以及一测试端电脑,该在测主板设置有一FPGA, 以及若干元器件,该FPGA具有若干个连接脚,该若干元器件分别电连接该FPGA的连接脚该转接模块连接于该在测主板以及该测试端电脑之间,包含以下步骤:
a.在该在测主板上电后,该FPGA监测各个连接脚的信号数据,记录对应的参数于缓冲器中;
b.利用该FPGA实时地将所记录的参数与对应的预设值进行比较,判断所记录的参数是否与对应的预设值相符合,如果是则继续执行本步骤,如果否则代表特定事件发生,则执行步骤c;
c.在该特定事件发生的时间点后,该FPGA开始在一预设时间区间内依序读取并记录各个元器件的信号数据,并将该预设时间区间内所读取并记录的信号数据储存为特定事件资料,接着执行步骤d;
d.该FPGA透过该转接模块将该特定事件资料传输给该测试端电脑,接着执行步骤e;
e.该测试端电脑对该特定事件资料进行分析,由该特定事件资料取得各个元器件在该预设时间区间内所分别对应的信号数据,并根据各个元器件的信号数据在该预设时间区间内的变化,而产生各个元器件在该预设时间区间内的的信号数据所分别对应的波形图,并提供各个元器件所分别对应的波形图供使用者分析除错。
优选地,在步骤a中,该FPGA通过监测与其所对应的该各个元器件连接的若干连接脚的电压准位来读取各个元器件的信号数据。
优选地,该转接模块具有一第一接口、一可编程控制器件、以及一第二接口,该转接模块通过该第一接口连接该在测主板的FPGA。
优选地,该第一接口为I2C接口、SGPIO或SMBus接口。
优选地,该可编程控制器件连接该第一接口以及该第二接口,通过该第一接口接收该在测主板所传输的特定事件资料并通过该第二接口发送由该在测主板所传输的特定事件资料。
优选地,该可编程控制器件为另一FPGA,该第二接口为USB接口或网络接口。
优选地,该测试端电脑通过该第二接口接收该转接模块所发送的该在测主板的特定事件资料。
与现有技术相比较,本发明服务器主板监测方法通过该在测主板的FPGA并藉由FPGA的多个连接脚读取该多个连接脚所分别对应电连接的各个元器件的信号数据以转换产生对应的参数,并将所对应的参数分别与各参数所对应的预设值进行对比分析,当该FPGA的任一个连接脚所读取的信号数据对应的参数与对应的预设值不符时,则判定该特定事件发生,并开始依序读取并记录该特定事件发生的时间点后的一预设时间区间内各个元器件的信号数据的变化状态,并通过该转接模块传送给该测试端电脑储存,用于提供给管理人员分析除错使用,由此可见,只有在特定事件发生时,FPGA才需要将所记录的信号数据的变化状态储存为特定事件资料并传输数据给该测试端电脑,以供该测试端电脑根据所接收到的特定事件资料转换产生对应的波形图,对于现有的服务器主板监测系统,确实减少传送至测试端电脑的资料量,减少了FPGA以及测试端电脑的工作量,使测试端电脑可以收到与特定事件较为相关的信息,帮助管理者可以从更精确也更少的资料中快速地找出问题,同时也减少了测试端计算机所需要储存相关于预设要监控的特定事间的相关数据的储存器的储存空间,有利于研发阶段针对性地对服务器主板的监控以及后续管理人员进行特定事件的除错所需分析的资料收集。
【附图说明】
图1为本发明一种服务器主板监测系统的方块原理图。
图2为本发明一种服务器主板监测方法的步骤流程图。
【具体实施方式】
请参阅图1所示,本发明提供一种服务器主板监测方法,其通过一服务器主板监测系统执行,该服务器主板监测系统包括一在测主板1、一转接模块2以及一测试端电脑3。该在测主板1设置有一FPGA (Field Programmable Gate Array, 现场可程序化逻辑门阵列)10,以及若干元器件11,该FPGA10具有若干个连接脚,该若干元器件11分别电连接该FPGA10的连接脚。该转接模块3连接于该在测主板1以及该测试端电脑3之间。本发明的服务器主板监测方法包括以下步骤:
步骤100;在该在测主板1上电后,该FPGA10监测各个连接脚的信号数据,记录对应的参数于缓冲器(未示)中;
步骤200:该FPGA10实时地将所记录的参数与对应的预设值进行比较,判断所记录的参数是否与对应的预设值相符合,如果是则继续执行本步骤,如果否则代表特定事件发生,则执行步骤300;
步骤300:在该特定事件发生的时间点后,该FPGA10开始在一预设时间区间内依序读取并记录各个元器件11的信号数据,并将该预设时间区间内所读取并记录的信号数据储存为特定事件资料,接着执行步骤400;
步骤400:该FPGA10透过该转接模块2将该特定事件资料传输给该测试端电脑3,接着执行步骤500。在本实施例中,该转接模块2具有一第一接口20、一可编程控制器件21、以及一第二接口22 ,该转接模块2通过该第一接口21连接该在测主板1的FPGA10,在本实施例中,该第一接口20例如为I2C接口(Inter-Integrated Circuit port, 集成电路总线接口)、SGPIO (Serial General Purpose Input/ Output, 串行通用输入/输出) 或SMBus(System Management Bus, 系统管理总线)等接口。该可编程控制器件21连接该第一接口20以及该第二接口22,通过该第一接口20接收该在测主板1所传输的特定事件资料并通过该第二接口22发送由该在测主板1所传输的特定事件资料。在本实施例中,该可编程控制器件21可为另一FPGA,该第二接口22例如为USB (Universal Serial Bus,通用串行总线)接口或网络接口;
步骤500:该测试端电脑3对该特定事件资料进行分析,由该特定事件资料取得各个元器件11在该预设时间区间内所分别对应的信号数据,并根据各个元器件11的信号数据在该预设时间区间内的变化,而产生各个元器件11在该预设时间区间内的的信号数据所分别对应的波形图,并提供各个元器件11所分别对应的波形图供使用者分析除错,例如,显示于屏幕、将各个元器件11所分别对应的波形图传送到默认的电子邮件信箱或是将各个元器件11所分别对应的波形图储存于该测试端电脑3内的一特定存储器,在本实施例中,该测试端电脑3通过该第二接口22接收该转接模块2所发送的该在测主板1的特定事件资料。
在本实施例中,该FPGA10通过监测与其所对应的该各个元器件11连接的若干连接脚的电压准位来读取各个元器件11的信号数据。具体而言,当FPGA10监测其中一个对应默认的信号数据为低电位的连接脚所传输的信号数据在该连接脚对应的周期时间内(例如FPGA10连接特定的VR delay的一个连接脚)没有转为高电位,则触发该FPGA10开始读取并记录该FPGA10上对应每个元器件11的连接脚的信号数据的动态变化的状态一预设时间区间,详细而言,该FPGA10依序读取并记录每个元器件11的状态一预设时间区间后,该FPGA10将其所读取并记录的信号数据的动态变化的状态储存为一特定事件资料,并将所储存的特定事件资料传送至该测试端电脑。
综上所述,本发明服务器主板监测方法通过该在测主板的FPGA10并藉由FPGA10的多个连接脚读取该多个连接脚所分别对应电连接的各个元器件11的信号数据以转换产生对应的参数,并将所对应的参数分别与各参数所对应的预设值进行对比分析,当该FPGA10的任一个连接脚所读取的信号数据对应的参数与对应的预设值不符时,则判定该特定事件发生,并开始依序读取并记录该特定事件发生的时间点后的一预设时间区间内各个元器件11的信号数据的变化状态,并通过该转接模块2传送给该测试端电脑3储存,用于提供给管理人员分析除错使用,由此可见,只有在特定事件发生时,FPGA10才需要将所记录的信号数据的变化状态储存为特定事件资料并传输数据给该测试端电脑3,以供该测试端电脑3根据所接收到的特定事件资料转换产生对应的波形图,对于现有的服务器主板监测系统,确实减少传送至测试端电脑的资料量,减少了FPGA10以及测试端电脑3的工作量,使测试端电脑可以收到与特定事件较为相关的信息,帮助管理者可以从更精确也更少的资料中快速地找出问题,同时也减少了测试端计算机所需要储存相关于预设要监控的特定事间的相关数据的储存器的储存空间,有利于研发阶段针对性地对服务器主板的监控以及后续管理人员进行特定事件的除错所需分析的资料收集。

Claims (7)

1.一种服务器主板监测方法,其通过一服务器主板监测系统执行,该服务器主板监测系统包括一在测主板、一转接模块以及一测试端电脑,该在测主板设置有一FPGA, 以及若干元器件,该FPGA具有若干个连接脚,该若干元器件分别电连接该FPGA的连接脚该转接模块连接于该在测主板以及该测试端电脑之间,其特征在于,包含以下步骤:
a. 在该在测主板上电后,该FPGA监测各个连接脚的信号数据,记录对应的参数于缓冲器中;
b. 利用该FPGA实时地将所记录的参数与对应的预设值进行比较,判断所记录的参数是否与对应的预设值相符合,如果是则继续执行本步骤,如果否则代表特定事件发生,则执行步骤c;
c. 在该特定事件发生的时间点后,该FPGA开始在一预设时间区间内依序读取并记录各个元器件的信号数据,并将该预设时间区间内所读取并记录的信号数据储存为特定事件资料,接着执行步骤d;
d. 该FPGA透过该转接模块将该特定事件资料传输给该测试端电脑,接着执行步骤e;以及
e. 该测试端电脑对该特定事件资料进行分析,由该特定事件资料取得各个元器件在该预设时间区间内所分别对应的信号数据,并根据各个元器件的信号数据在该预设时间区间内的变化,而产生各个元器件在该预设时间区间内的的信号数据所分别对应的波形图,并提供各个元器件所分别对应的波形图供使用者分析除错。
2.根据权利要求1所述的服务器主板监测方法,其特征在于,在步骤a中,该FPGA通过监测与其所对应的该各个元器件连接的若干连接脚的电压准位来读取各个元器件的信号数据。
3.根据权利要求1所述的服务器主板监测方法,其特征在于,该转接模块具有一第一接口、一可编程控制器件、以及一第二接口,该转接模块通过该第一接口连接该在测主板的FPGA。
4.根据权利要求3所述的服务器主板监测方法,其特征在于,该第一接口为I2C接口、SGPIO或SMBus接口。
5.根据权利要求3所述的服务器主板监测方法,其特征在于,该可编程控制器件连接该第一接口以及该第二接口,通过该第一接口接收该在测主板所传输的特定事件资料并通过该第二接口发送由该在测主板所传输的特定事件资料。
6.根据权利要求5所述的服务器主板监测方法,其特征在于,该可编程控制器件为另一FPGA,该第二接口为USB接口或网络接口。
7.根据权利要求5所述的服务器主板监测方法,其特征在于,该测试端电脑通过该第二接口接收该转接模块所发送的该在测主板的特定事件资料。
CN202010462127.0A 2020-05-27 2020-05-27 服务器主板监测方法 Active CN113742157B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010462127.0A CN113742157B (zh) 2020-05-27 2020-05-27 服务器主板监测方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010462127.0A CN113742157B (zh) 2020-05-27 2020-05-27 服务器主板监测方法

Publications (2)

Publication Number Publication Date
CN113742157A true CN113742157A (zh) 2021-12-03
CN113742157B CN113742157B (zh) 2024-09-06

Family

ID=78723753

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010462127.0A Active CN113742157B (zh) 2020-05-27 2020-05-27 服务器主板监测方法

Country Status (1)

Country Link
CN (1) CN113742157B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1825322A (zh) * 2005-02-21 2006-08-30 北瀚科技股份有限公司 Ic电路验证平台
CN101526581A (zh) * 2008-03-07 2009-09-09 佛山市顺德区顺达电脑厂有限公司 边界扫描芯片故障检测装置及方法
CN104484248A (zh) * 2014-11-28 2015-04-01 英业达科技有限公司 计算机主板上电故障的诊断方法及装置
CN105717393A (zh) * 2016-02-16 2016-06-29 常州同惠电子股份有限公司 一种用于电子元器件的参数测试系统以及测试方法
CN106155873A (zh) * 2015-04-15 2016-11-23 昆达电脑科技(昆山)有限公司 系统事件纪录的监控系统及监控方法
CN107766198A (zh) * 2016-08-23 2018-03-06 佛山市顺德区顺达电脑厂有限公司 服务器主板监测系统
KR20180110641A (ko) * 2017-03-29 2018-10-10 (주)스마트시스텍 Fpga 프로그램 테스트를 위한 시험방법

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1825322A (zh) * 2005-02-21 2006-08-30 北瀚科技股份有限公司 Ic电路验证平台
CN101526581A (zh) * 2008-03-07 2009-09-09 佛山市顺德区顺达电脑厂有限公司 边界扫描芯片故障检测装置及方法
CN104484248A (zh) * 2014-11-28 2015-04-01 英业达科技有限公司 计算机主板上电故障的诊断方法及装置
CN106155873A (zh) * 2015-04-15 2016-11-23 昆达电脑科技(昆山)有限公司 系统事件纪录的监控系统及监控方法
CN105717393A (zh) * 2016-02-16 2016-06-29 常州同惠电子股份有限公司 一种用于电子元器件的参数测试系统以及测试方法
CN107766198A (zh) * 2016-08-23 2018-03-06 佛山市顺德区顺达电脑厂有限公司 服务器主板监测系统
KR20180110641A (ko) * 2017-03-29 2018-10-10 (주)스마트시스텍 Fpga 프로그램 테스트를 위한 시험방법

Also Published As

Publication number Publication date
CN113742157B (zh) 2024-09-06

Similar Documents

Publication Publication Date Title
US10955461B2 (en) Smart and efficient protocol logic analyzer configured within automated test equipment (ATE) hardware
US10929260B2 (en) Traffic capture and debugging tools for identifying root causes of device failure during automated testing
US5282213A (en) Computer-based logic analyzer timing and analysis system
US6609221B1 (en) Method and apparatus for inducing bus saturation during operational testing of busses using a pattern generator
CN101932943B (zh) 半导体器件测试系统
US8996928B2 (en) Devices for indicating a physical layer error
US20210111967A1 (en) Graphical user interface for traffic capture and debugging tool
US20210173010A1 (en) Diagnostic tool for traffic capture with known signature database
US11828787B2 (en) Eye diagram capture test during production
CN104572382A (zh) I2c总线测试治具
CN112732508A (zh) 一种基于Zynq的可配置通用IO测试系统及测试方法
US10352999B2 (en) Logic analyzer for evaluating an electronic product, method of retrieving data of the same, and method of performance testing
CN117572217A (zh) 一种集成电路测试激励方法、装置、设备及存储介质
CN110959121B (zh) 用于集成电路的逻辑分析器
CN114859210A (zh) 一种cmos芯片开短路测试系统及测试方法
CN113742157B (zh) 服务器主板监测方法
CN112834898A (zh) 一种存储设备电源芯片稳定性的测试方法、装置及设备
CN111415508A (zh) 模拟遥控器的测试设备
CN116306429A (zh) 实现状态数据捕获的方法、装置、计算机存储介质及终端
CN115904849A (zh) Pcie链路信号测试方法、系统、计算机设备及介质
CN113641547B (zh) 服务器主板监测系统
US20050138490A1 (en) Systems and methods for assessing timing of PCI signals
CN203643521U (zh) I2c总线测试治具
CN113484710B (zh) 用于流量捕捉和调试工具的图形用户界面
US20240133737A1 (en) Test system and method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant