CN113708794A - 一种vdes-a型机系统 - Google Patents

一种vdes-a型机系统 Download PDF

Info

Publication number
CN113708794A
CN113708794A CN202110920770.8A CN202110920770A CN113708794A CN 113708794 A CN113708794 A CN 113708794A CN 202110920770 A CN202110920770 A CN 202110920770A CN 113708794 A CN113708794 A CN 113708794A
Authority
CN
China
Prior art keywords
module
baseband
data
vdes
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110920770.8A
Other languages
English (en)
Inventor
刘波
艾江福
黄德勇
杨亚贡
刘建
林曦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Zhongke Huaxin Technology Co ltd
Original Assignee
Chengdu Zhongke Huaxin Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Zhongke Huaxin Technology Co ltd filed Critical Chengdu Zhongke Huaxin Technology Co ltd
Priority to CN202110920770.8A priority Critical patent/CN113708794A/zh
Publication of CN113708794A publication Critical patent/CN113708794A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • GPHYSICS
    • G08SIGNALLING
    • G08GTRAFFIC CONTROL SYSTEMS
    • G08G3/00Traffic control systems for marine craft

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Ocean & Marine Engineering (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

本发明公开了一种VDES‑A型机系统,涉及通信数据技术领域,包括:收发机模块、接口模块、人机输入模块和电源模块,所述人机输入模块与所述接口模块电性连接,所述接口模块与所述收发机模块连接,其中;所述收发机模块,用于实现报文的封装/解析、CSTDMA/SOTDMA组网协议和物理层调制解调,且所述收发机模块包括T/R开关、发射模拟通道、接收模拟通道、基带信号处理和网关/协议栈。本发明结合数据交换场景的具体需求,得到的VDES分组数据网关能够高效灵活地实现海事站台之间多种数据格式交换、数据压缩、数据加密以及与异构网络互通等VDE功能;而且该系统对VDES协议中的表现层进行了扩展,并在引入发射模拟通道和接收模拟通道以及基带信号处理和网关/协议栈。

Description

一种VDES-A型机系统
技术领域
本发明涉及通信数据技术领域,具体来说,涉及一种VDES-A型机系统。
背景技术
船舶自动识别系统(Automatic Identification System,AIS)是工作在甚高频(Very High Frequency,VHF)海上频段的船舶和岸基广播系统,是集现代通信、网络技术以及信息技术于一体的助航系统或海上安全系统。AIS采用SOTDMA多址通信,将航行时的信息传送给周边船舶和岸上基站设施,以求在最大程度上降低船舶之间发生碰撞的概率,确保船舶海上航行的安全。随着AIS的快速推广,AIS的局限性逐渐显现:一方面,航标、水文以及气象等扩展应用的不断增加,AIS的数据交换能力严重不足,在一些繁忙区域出现了很高的数据链路载荷;另一方面,由于早期的AIS还是以陆基基站的VHF为主,覆盖范围只有30海里左右,无法实现全球性的覆盖。为了提高数据处理能力,扩大通信传输距离,因此,2015年11月ITU世界无线电通信大会(WRC-15)审议决定引入甚高频数据交换系统(VHF DataExchange System,VDES)来进一步推动水上无线电数字通信产业的发展。VDES是针对水上移动业务领域中的船舶自动识别系统(Automatic Identification System,AIS)发展起来的新一代数字通信系统。
VDES是对AIS的一次升级,并使用卫星通信作为远距离的信息传输方式,其主要目的是在实现全球范围内海事VHF移动波段通信的同时,为船舶用户提供更强的数据交换能力,并拓宽数据应用业务。VDES整合了AIS、ASM数据交换(ASM exchange)、电子导航(e-Navigation)以及增强海事通讯(enhanced maritime communication,EMC)和全球海上遇险与安全系统(global maritime distress and safety system,GMDSS)现代化(modernized GMDSS)等既有功能。简言之,VDES将集成AIS、特殊应用消息(ASM)以及宽带甚高频数据交换(VHF Data Exchange,VDE)三项功能。
在VDES架构下,AIS保持其最初的设计目的不变,只用于船舶身份识别、位置报告、航行数据、搜寻以及救援;ASM是一种实时可靠的信息接收机制,主要是除去与航行安全关系最为紧密的船舶位置和航行状态信息之外的其它非导航安全信息,包括水文和气象等信息;VDE是VDES的核心功能,是VDES实现高带宽数据通信的基础,其又分为陆基VDE及天基(卫星)VDE两部分
因此,亟需一种VDES-A型机系统。
针对相关技术中的问题,目前尚未提出有效的解决方案。
发明内容
针对相关技术中的问题,本发明提出一种VDES-A型机系统,以克服现有相关技术所存在的上述技术问题。
本发明的技术方案是这样实现的:
一种VDES-A型机系统,包括:
收发机模块、接口模块、人机输入模块和电源模块,所述人机输入模块与所述接口模块电性连接,所述接口模块与所述收发机模块连接,其中;
所述收发机模块,用于实现报文的封装/解析、CSTDMA/SOTDMA组网协议和物理层调制解调,且所述收发机模块包括T/R开关、发射模拟通道、接收模拟通道、基带信号处理和网关/协议栈;
所述接口模块,用于实现人机输入/输出接口处理、电子海图显示、和用户扩展应用功能;
所述人机输入模块,用于实现用户的按键和USB接口输入功能;
所述电源模块,用于将24V直流电源转换成各个模块所需要的电压值,为设备内部各个元器件供电。
进一步的,所述发射模拟通道,包括DAC,所述基带信号处理的输出端连接所述DAC的输入端,且所述DAC的输出端连接低通滤波器的输入端,所述低通滤波器的输出端连接RF功率放大的输入端,所述RF功率放大的输出端连接RF信号滤波的输入端,所述RF信号滤波的输出端连接T/R开关的输入端。
进一步的,所述接收模拟通道包括射频AGC和基带AGC,其中,所述射频AGC的输入端连接所述T/R开关的输出端,所述射频AGC的输出端连接功分器的输入端,所述功分器的输出端连接所述基带AGC的输入端,所述基带AGC的输出端连接所述基带信号处理的输入端。
进一步的,所述物理层调制解调包括:
所述射频AGC的输出端连接功分器的输入端,且所述功分器的输出端分别包括VDE正交解调、AIS正交解调和ASM正交解调。
进一步的,所述AIS正交解调处理流程,包括以下步骤:
FPGA接收从数据链路层发送来的数据,对发送数据进行基带帧组帧,其中包括CRC校验生成,数据连续六个1插零操作;
对基带帧进行物理帧组帧,主要操作有增加训练序列、起始缓冲区以及结束缓冲区;
二进制到NRZI码转换,得到物理层比特流数据;
NZRI比特流进行高斯滤波成形,得到高斯形状基带信号;
高斯基带信号进行连续积分运算,控制复数正弦信号的载波频率,等效于进行FM调制;
复数正弦信号的sin与cos分量分别进行数字上变频,直接合成到RF射频信号。
进一步的,ASM正交解调处理流程,包括以下步骤:
FPGA接收从数据链路层发送来的数据,对发送数据进行ASM基带帧组帧,其中包括CRC校验生成;
对ASM物理层进行FEC纠错编码;
对FEC编码后的ASM基带帧进行物理帧组帧,主要操作有插入训练序列、起始缓冲区以及结束缓冲区等;
对ASM物理帧进行π/4-QPSK数字调制;
将数字调整的I/Q符号经过平方根升余弦滤波器,进行频谱成形,得到基带信号;
基带信号的sin与cos分量分别进行数字上变频,最后直接合成到ASM RF射频信号。至此,ASM调制器工作完成。
进一步的,所述VDE正交解调处理流程,包括以下步骤:
FPGA接收从数据链路层发送来的数据,对发送数据进行VDE基带帧组帧,其中包括CRC校验生成;
对VDE基带帧进行Turbo FEC纠错编码;
对FEC编码后的VDE基带帧进行物理帧组帧,主要操作有插入训练序列、起始缓冲区以及结束缓冲区等;
根据VDE随路的调制信息,对VDE物理帧进行π/4-QPSK、8PSK或者16QAM的数字调制;
将数字调制的I/Q符号进行1:32的串并转换;
串并转换的32点数据按照每32点一组,进行32点反傅里叶变换;
将IFFT输出的并行数据分别与多相滤波器进行成形滤波操作,使得每个子载波具有平方根升余弦滤波器形状;
成形之后的基带信号,再经过DUC进行数字上变频,直接合成VDE RF信号。
本发明的有益效果:
本发明VDES-A型机系统,集成收发机模块和接口模块以及人机输入模块和电源模块,其实现报文的封装/解析、CSTDMA/SOTDMA组网协议和物理层调制解调,实现人机输入/输出接口处理、电子海图显示、和用户扩展应用功能;用于实现用户的按键和USB接口输入功能;不仅结合数据交换场景的具体需求,得到的VDES分组数据网关能够高效灵活地实现海事站台之间多种数据格式交换、数据压缩、数据加密以及与异构网络互通等VDE功能;而且该系统对VDES协议中的表现层进行了扩展,并在引入发射模拟通道和接收模拟通道以及基带信号处理和网关/协议栈,实现发送/接收的信息清晰理解,数据交互过程更加高效、有效和简洁。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是根据本发明实施例的一种VDES-A型机系统的原理框图一;
图2是根据本发明实施例的一种VDES-A型机系统的原理框图二;
图3是根据本发明实施例的一种VDES-A型机系统的原理框图三;
图4是根据本发明实施例的一种VDES-A型机系统的原理框图四。
图中:
1、收发机模块;2、接口模块;3、人机输入模块;4、电源模块。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本发明保护的范围。
根据本发明的实施例,提供了一种VDES-A型机系统。
如图1-图2所示,根据本发明实施例的VDES-A型机系统,包括:
收发机模块(1)、接口模块(2)、人机输入模块(3)和电源模块(4);其中,
所述收发机模块(1),包括T/R开关、发射模拟通道、接收模拟通道、基带信号处理和网关/协议栈,用于实现报文的封装/解析、CSTDMA/SOTDMA组网协议和物理层调制解调;
所述接口模块(2),用于实现人机输入/输出接口处理、电子海图显示、以及用户扩展应用等功能。该模块主要由运行在ARM处理器上的Linux操作系统以及嵌入式应用软件来实现;
所述人机输入模块(3),用于实现用户的按键和USB接口输入功能;
所述电源模块(4),用于将船上提供的24V直流电源转换成各个模块所需要的电压值,为VDES-A型机设备内部各个元器件供电。
借助于上述方案,集成收发机模块和接口模块以及人机输入模块和电源模块,其实现报文的封装/解析、CSTDMA/SOTDMA组网协议和物理层调制解调,实现人机输入/输出接口处理、电子海图显示、和用户扩展应用功能;用于实现用户的按键和USB接口输入功能;不仅结合数据交换场景的具体需求,得到的VDES分组数据网关能够高效灵活地实现海事站台之间多种数据格式交换、数据压缩、数据加密以及与异构网络互通等VDE功能;而且该系统对VDES协议中的表现层进行了扩展,并在引入发射模拟通道和接收模拟通道以及基带信号处理和网关/协议栈,实现发送/接收的信息清晰理解,数据交互过程更加高效、有效和简洁。
此外,如图3所示,发射模拟通道,包括:
1)直接RF合成:发射RF信号的合成采用高速DAC实现,DAC采样速率为800MHz,可以直接产生高达320MHz的射频信号。DAC后面接一个镜像抑制低通滤波器,即可完美实现直接RF信号合成,这样就避免了中频信号再到射频信号的频谱搬移,降低了电路体积。
2)RF功率放大:RF功率放大采用级联的两级放大方案,第一级放大器把输入在-4dBm的VHF信号放大到17dBm左右;末级功放采用1dB压缩点在35dBm,增益18dB的功放,把信号推到所需要的发射功率;在两级放大之间用衰减器来进行阻抗匹配的调整。
3)功率放大后RF信号滤波:功率放大后的RF信号,通常谐波和杂散不能满足发射机指标,因此需要用带通滤波器进行滤波;
4)T/R开关:T/R开关实现收/发信号时分复用功能,收/发切换主要由MAC层控制。
其中,发射通道技术指标:频率稳定度:1×10-6;发射功率:2W;谐波抑制:≥60dB;杂散抑制:≥60dB;收/发转换时间:≤100ms;具有负载开路、短路和过热保护。
另外,对于上述DAC来说,因为VDES的射频频率在160MHz左右,属于较低的频率。所以发射机方案中,用D/A直接把数字的RF信号转换成模拟RF信号。因此,无需额外的频率上变处理,降低了发射机复杂度。相对于模拟变频方案来说,数字RF信号的产生策略对信号的失真最小,从而也带来了性能指标的提升。D/A转换器仍然沿用第一版的器件,也即采用AD9785芯片。AD9785分别是双通道、12位、高动态范围数模转换器(DAC),提供800MSPS采样速率,可以产生最高达奈奎斯特频率的多载波,也即500MHz。这些器件具有针对直接变频传输应用进行优化的特性,包括复合数字调制以及增益与失调补偿。串行外设接口允许对许多内部参数进行编程和回读。
其中,第一级放大器选型:第一级放大器选qorvo的TQP3M9036,该放大器可以作为低噪声放大器使用,具有线性度高,内部集成了阻抗匹配等优点,该器件主要特性如下:宽带工作范围:100MHz~2000MHz宽带工作范围;低噪声系数:900MHz时噪声系数为0.45dB;高增益:在900MHz时增益为19.8dB;高线性度:输出IP3为+36dBm;集成片内阻抗匹配:输入/输出均为50Ω;无条件稳定;集成信号输出关闭控制;电源简单:3~5V正电压供电。
其中,末级放大器选型:末级放大器选用RFPA3800芯片,该芯片主要特性如下:宽带工作范围:150MHz~960MHz;P1dB输出功率:5W;高线性度:OIP3>48dBm高效率;低噪声系数:NF=3.2dB(945MHz);宽电压范围:5V~7V。
其中,放大器输出分段开关:放大器输出分段开关选择PE42820芯片,该芯片为高功率反射式单刀双掷开关,主要特性如下:高功率范围:45dBm@850MHz;高线性度:85dBmIIP3@850MHz;低插入损耗:0.25dB@850MHz;宽电源输入范围:2.3V~5.5V;控制逻辑电压:+1.8V;ESD性能:在每个管脚都有1.5kVHBM。
其中,T/R开关:射频开关选用HSWA2-63DR+单刀双掷RF开关,其主要技术指标如下:频率范围:100MHz~6GHz;隔离度:69dB(在1GHz时);插损:0.95dB(在1GHz时)。输入IP3:65dBm(典型值)。切换时间:300ns(典型值)。
另外,如图4所示,接收模拟通道,考虑到接收机饱和以及邻道干扰抑制,把AGC分成两级级联,两个AGC分别设计在正交下变频前后。包括:
第一级为射频AGC:主要用于通带信号很强时,避免接收机饱和。拟选用HMC629A,该器件最大衰减为45dB,可以大大减小接收机饱和发生。
第二阶为基带AGC:在基带低通滤波器后使用,主要用于对邻道干扰抑制。拟选用ADRF6520,该器件最大增益为53dB。
另外,FPGA是基带信号处理、调制解调、协议栈软件交互、信道控制、外围通信等核心处理器件。因此,FPGA器件的逻辑资源、实时处理速度、外围接口等指标是系统稳定运行的重要因素。
此外,对于上述电源模块(4)来说,其输入为24VDC,经过一次电源到二次电源的转换,为系统提供+12V的电源,由各个模块电路进一步稳压实现到三次电源电压的转换。具体的:
功放电路:选用DC/DC电路供电,功放为突发RF信号发送(占空比10%计算),未发送时功放为静默状态,在电路设计中采用MOS管控制功放电源供电,同时使用大电容储能,满足电路的负载特性要求。
接收通道供电:选用低噪声的LDO电源,用于模拟前端供电,降低引入信号的噪声,为了兼顾LDO电源效率,选择低压差ADI公司的器件。
基带数字电路供电:选用DC/DC电路供电,兼顾电源面积和转换效率。
电源供电:DC 24V。电源波动范围:-20%~+30%。
电源异常保护:欠压保护:额定值的-25%,持续工作30s;过压保护:额定值的+50%,持续工作30s。
工作温度:-15℃~55℃;湿度要求:湿热温度为40℃±3℃,相对湿度为93±2%,持续时间10小时,设备应能正常工作。
防水等级:IP67。防潮、防盐雾。
此外,对于上述报文的封装/解析、CSTDMA/SOTDMA组网协议和物理层调制解调来说,具体的:
物理层由FPGA逻辑来实现,物理层主要完成VHF频段多信道数据半双工收发功能,支持同时接收最多6路信号的功能。FPGA逻辑主要功能需求如下:具备在VHF频段实现VDE1-A\VDE1-B\AIS1\AIS2\ASM1\ASM2信道数据半双工收发功能;具备支持同时接收最多6路信号的功能;支持GMSK-FM、π/4QPSK、8PSK、16QAM等多种调制体制,并具备自适应解码解调技术向发射调制、返向接收解调能力;具有接收1pps信号的能力。
其中,AIS调制器的逻辑处理流程说明如下:
FPGA接收从数据链路层发送来的数据,对发送数据进行基带帧组帧,其中包括CRC校验生成,数据连续六个1插零操作;
对基带帧进行物理帧组帧,主要操作有增加训练序列、起始缓冲区以及结束缓冲区;
二进制到NRZI码转换,得到物理层比特流数据;
NZRI比特流进行高斯滤波成形,得到高斯形状基带信号;
高斯基带信号进行连续积分运算,控制复数正弦信号的载波频率,等效于进行FM调制;
复数正弦信号的sin与cos分量分别进行数字上变频,直接合成到RF射频信号。
至此,AIS调制器工作完成。
另外,AIS解调器逻辑处理流程如下:
AIS信道实时接收到基带信号,并输入以ADC采样速率信号经过数字下变频(DDC)模块,输出速率为9.6ksps×4=38.4ksps的基带信号,以便后续模块处理。
数字下变频后的基带信号进入数字鉴频器,等效于对信号载频进行一阶微分运算;
载波频率进行一阶微分后的信号进行低通滤波,以对抵消道噪声的影响,提高参数估计信噪比;
低通滤波后的频率微分信号进行FFT运算,估计出如下信道参数:AIS突发号起始时刻;发送与接收之间载波的频率偏差;以及接收ADC与发送DAC之间的相位误差;
用估计的载波频率偏差对接收信号进行频率校正,得到一个收发频率完全一致的基带信号;
对频率偏差校正后的信号进行定时误差补偿,得到收发参数弯曲一致的理想采样基带信号;
理想基带信号进行匹配滤波,并在理想采样时刻对基带信号采样,得到NRZI比特流;
将NRZI比特流进行viterbi最大似然概率估计,得到整个物理帧的最低误码概率的比特数据;
Viterbi解码后的数据进行NRZI到二进制转换,并进行CRC校验,将校验通过的数据帧还原到与发送一致的基带帧。
至此,AIS解调器工作完成。
此外,ASM调制器的逻辑处理流程说明如下:
FPGA接收从数据链路层发送来的数据,对发送数据进行ASM基带帧组帧,其中包括CRC校验生成;
对ASM物理层进行FEC纠错编码;
对FEC编码后的ASM基带帧进行物理帧组帧,主要操作有插入训练序列、起始缓冲区以及结束缓冲区等;
对ASM物理帧进行π/4-QPSK数字调制;
将数字调整的I/Q符号经过平方根升余弦滤波器,进行频谱成形,得到基带信号;
基带信号的sin与cos分量分别进行数字上变频,最后直接合成到ASM RF射频信号。至此,ASM调制器工作完成。
另外,对应的,ASM解调器逻辑处理流程如下:
ASM信道实时接收到基带信号,并输入以ADC采样速率信号经过数字下变频(DDC)模块,输出速率为9.6ksps×4=38.4ksps的基带信号,以便后续模块处理。
数字下变频后的基带信号先进入平方根升余弦滤波器,得到匹配滤波后的信号,以提高接收信号信噪比;
匹配滤波后的基带信号先进行突发帧检测,当检测到有效突发后再进行定时误差估计(发送与接收之间的采样相位之差);
用估计的定时误差对接收信号进行相位校正,得到一个收发相位完全一致的基带信号;
把理想基带信号进行匹配滤波,并在理想采样时刻对基带信号采样,得到I/Q解调符号;
对解调后的符号进行载波频率与相位估计,然后进行相应的校正,即完成载波同步工作。
对同步完的I/Q符号进行π/4-QPSK软解调,得到每个符号的置信概率;
用软解调值进行FEC解码,得到最大后验概率比特;
FEC纠错后的bit进行CRC校验,如果通过则恢复成基带帧,并往数据链路层转发。至此,ASM解调器工作完成。
此外,还包括VDE物理层调制器逻辑方案:
VDE使用了滤波器组多载波调制技术,通过滤波器组将整个带宽划分为若干个子带,在子带上传输信息。其中,每个子载波都具有一个滤波器,它起到了对各个子载波频谱的严格限制作用,使得子载波之间基本没有干扰。这些滤波器是由同一个低通滤波器原型经过等间隔的频率搬移形成的,这个低通滤波器称为原型滤波器。这些滤波器只有中心频率上的搬移,因此构成的滤波器组称为均勾滤波器组。通过处于不同中心频率的滤波器的滤波,实现了子带间基本不重叠的信号传输。
另外,VDE调制器的逻辑处理流程说明如下:
FPGA接收从数据链路层发送来的数据,对发送数据进行VDE基带帧组帧,其中包括CRC校验生成;
对VDE基带帧进行Turbo FEC纠错编码;
对FEC编码后的VDE基带帧进行物理帧组帧,主要操作有插入训练序列、起始缓冲区以及结束缓冲区等;
根据VDE随路的调制信息,对VDE物理帧进行π/4-QPSK、8PSK或者16QAM的数字调制;
将数字调制的I/Q符号进行1:32的串并转换;
串并转换的32点数据按照每32点一组,进行32点IFFT(反傅里叶变换);
将IFFT输出的并行数据分别与多相滤波器进行成形滤波操作,使得每个子载波具有平方根升余弦滤波器形状;
成形之后的基带信号,再经过DUC进行数字上变频,直接合成VDE RF信号。至此,VDE调制器工作完成。
另外,对应的,其VDE体制解调器逻辑处理流程如下:
VDE信道实时接收基带信号,并输入以ADC采样速率信号经过数字下变频(DDC)模块,输出速率为.4ksps×32×2=153.6ksps的基带信号,以便后续模块处理。
数字下变频后的基带信号进行匹配滤波,匹配滤波器以平方根升余弦滤波器作为原型,采用32相的多相滤波器架构,得到32路匹配滤波后的并行的基带信号,以提高接收信号信噪比;
匹配滤波后的基带信号先进行突发帧检测,当检测到有效突发后再进行定时误差估计(发送与接收之间的采样相位之差)以及载波频率偏差估计;
在均衡模块用估计的定时误差对接收信号进行相位校正,得到一个收发相位完全一致的基带信号;同时用估计的载波频率偏差,对基带信号进行载波频率校正;同时进行信道均衡,以消除基带信号的码间串扰;
根据突发帧的信号信息,对同步完的I/Q符号进行π/4-QPSK、8PSK或者16QAM软解调,得到每个符号的置信概率;
用软解调值进行turbo FEC解码,得到最大后验概率比特;
FEC纠错后的bit进行CRC校验,如果通过则恢复成基带帧,并往数据链路层转发。至此,VDE解调器工作完成。
此外,对于上述网关/协议栈来说,其主要负责解析接收数据中的普通电文信息,并将解析出的应用信息相应地分发给船舶列表管理模块以及应用业务管理模块,同时将VDES相关电文参数和本机参数进行存储。具体的,包括:负责将接收数据处理模块发来的接收电文和发送数据处理模块发来的自身发送电文,结合时隙等相关信息,打包后发送给应用业务管理模块;负责接收应用业务管理模块传输过来的VDL电文相关配置信息,并进行信息存储;负责接收应用业务管理模块传输过来的电文发送信息,并传递给发送数据处理模块,进行电文发送;负责接收特殊电文处理模块电文中的指配和信道管理信息,并传输给应用业务管理模块;调用VDES电文封装与解析处理模块解析岸站和船站相关信息,分发给船舶列表管理模块;当发送数据处理模块需要打包VDES电文时,调用本模块相应电文参数接口返回相应VDES电文参数结构体供其打包VDES电文;负责接收FPGA射频部分物理状态和间接同步失效报警信息,并传输给应用业务管理模块。
综上所述,借助于本发明的上述技术方案,实现报文的封装/解析、CSTDMA/SOTDMA组网协议和物理层调制解调,实现人机输入/输出接口处理、电子海图显示、和用户扩展应用功能;用于实现用户的按键和USB接口输入功能;不仅结合数据交换场景的具体需求,得到的VDES分组数据网关能够高效灵活地实现海事站台之间多种数据格式交换、数据压缩、数据加密以及与异构网络互通等VDE功能;而且该系统对VDES协议中的表现层进行了扩展,并在引入发射模拟通道和接收模拟通道以及基带信号处理和网关/协议栈,实现发送/接收的信息清晰理解,数据交互过程更加高效、有效和简洁。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (7)

1.一种VDES-A型机系统,其特征在于,包括:
收发机模块(1)、接口模块(2)、人机输入模块(3)和电源模块(4),所述人机输入模块(3)与所述接口模块(2)电性连接,所述接口模块(2)与所述收发机模块(1)连接,其中;
所述收发机模块(1),用于实现报文的封装/解析、CSTDMA/SOTDMA组网协议和物理层调制解调,且所述收发机模块(1)包括T/R开关、发射模拟通道、接收模拟通道、基带信号处理和网关/协议栈;
所述接口模块(2),用于实现人机输入/输出接口处理、电子海图显示、和用户扩展应用功能;
所述人机输入模块(3),用于实现用户的按键和USB接口输入功能;
所述电源模块(4),用于将24V直流电源转换成各个模块所需要的电压值,为设备内部各个元器件供电。
2.根据权利要求1所述的VDES-A型机系统,其特征在于,所述发射模拟通道,包括DAC,所述基带信号处理的输出端连接所述DAC的输入端,且所述DAC的输出端连接低通滤波器的输入端,所述低通滤波器的输出端连接RF功率放大的输入端,所述RF功率放大的输出端连接RF信号滤波的输入端,所述RF信号滤波的输出端连接T/R开关的输入端。
3.根据权利要求2所述的VDES-A型机系统,其特征在于,所述接收模拟通道包括射频AGC和基带AGC,其中,所述射频AGC的输入端连接所述T/R开关的输出端,所述射频AGC的输出端连接功分器的输入端,所述功分器的输出端连接所述基带AGC的输入端,所述基带AGC的输出端连接所述基带信号处理的输入端。
4.根据权利要求3所述的VDES-A型机系统,其特征在于,所述物理层调制解调包括:
所述射频AGC的输出端连接功分器的输入端,且所述功分器的输出端分别包括VDE正交解调、AIS正交解调和ASM正交解调。
5.根据权利要求4所述的VDES-A型机系统,其特征在于,所述AIS正交解调处理流程,包括以下步骤:
FPGA接收从数据链路层发送来的数据,对发送数据进行基带帧组帧,其中包括CRC校验生成,数据连续六个1插零操作;
对基带帧进行物理帧组帧,主要操作有增加训练序列、起始缓冲区以及结束缓冲区;
二进制到NRZI码转换,得到物理层比特流数据;
NZRI比特流进行高斯滤波成形,得到高斯形状基带信号;
高斯基带信号进行连续积分运算,控制复数正弦信号的载波频率,等效于进行FM调制;
复数正弦信号的sin与cos分量分别进行数字上变频,直接合成到RF射频信号。
6.根据权利要求5所述的VDES-A型机系统,其特征在于,ASM正交解调处理流程,包括以下步骤:
FPGA接收从数据链路层发送来的数据,对发送数据进行ASM基带帧组帧,其中包括CRC校验生成;
对ASM物理层进行FEC纠错编码;
对FEC编码后的ASM基带帧进行物理帧组帧,主要操作有插入训练序列、起始缓冲区以及结束缓冲区等;
对ASM物理帧进行π/4-QPSK数字调制;
将数字调整的I/Q符号经过平方根升余弦滤波器,进行频谱成形,得到基带信号;
基带信号的sin与cos分量分别进行数字上变频,最后直接合成到ASM RF射频信号,至此,ASM调制器工作完成。
7.根据权利要求6所述的VDES-A型机系统,其特征在于,所述VDE正交解调处理流程,包括以下步骤:
FPGA接收从数据链路层发送来的数据,对发送数据进行VDE基带帧组帧,其中包括CRC校验生成;
对VDE基带帧进行Turbo FEC纠错编码;
对FEC编码后的VDE基带帧进行物理帧组帧,主要操作有插入训练序列、起始缓冲区以及结束缓冲区等;
根据VDE随路的调制信息,对VDE物理帧进行π/4-QPSK、8PSK或者16QAM的数字调制;
将数字调制的I/Q符号进行1:32的串并转换;
串并转换的32点数据按照每32点一组,进行32点反傅里叶变换;
将IFFT输出的并行数据分别与多相滤波器进行成形滤波操作,使得每个子载波具有平方根升余弦滤波器形状;
成形之后的基带信号,再经过DUC进行数字上变频,直接合成VDE RF信号。
CN202110920770.8A 2021-08-11 2021-08-11 一种vdes-a型机系统 Pending CN113708794A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110920770.8A CN113708794A (zh) 2021-08-11 2021-08-11 一种vdes-a型机系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110920770.8A CN113708794A (zh) 2021-08-11 2021-08-11 一种vdes-a型机系统

Publications (1)

Publication Number Publication Date
CN113708794A true CN113708794A (zh) 2021-11-26

Family

ID=78652338

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110920770.8A Pending CN113708794A (zh) 2021-08-11 2021-08-11 一种vdes-a型机系统

Country Status (1)

Country Link
CN (1) CN113708794A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115276763A (zh) * 2022-06-30 2022-11-01 成都天奥信息科技有限公司 一种船/标载vdes系统通信终端
CN115412146A (zh) * 2022-07-15 2022-11-29 航天恒星科技有限公司 一种面向星基ais信号的处理方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106789784A (zh) * 2016-11-30 2017-05-31 成都国蓉科技有限公司 一种用于vde体制的调制解调系统
CN111106809A (zh) * 2020-01-02 2020-05-05 上海航天电子有限公司 一种用于vdes射频接收通道自动增益控制环路的方法
CN112019303A (zh) * 2020-09-03 2020-12-01 上海航天测控通信研究所 一种vdes卫星接收机帧头检测方法及系统
CN112398777A (zh) * 2020-10-21 2021-02-23 中交航信(上海)科技有限公司 甚高频数据交换系统

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106789784A (zh) * 2016-11-30 2017-05-31 成都国蓉科技有限公司 一种用于vde体制的调制解调系统
CN111106809A (zh) * 2020-01-02 2020-05-05 上海航天电子有限公司 一种用于vdes射频接收通道自动增益控制环路的方法
CN112019303A (zh) * 2020-09-03 2020-12-01 上海航天测控通信研究所 一种vdes卫星接收机帧头检测方法及系统
CN112398777A (zh) * 2020-10-21 2021-02-23 中交航信(上海)科技有限公司 甚高频数据交换系统

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115276763A (zh) * 2022-06-30 2022-11-01 成都天奥信息科技有限公司 一种船/标载vdes系统通信终端
CN115412146A (zh) * 2022-07-15 2022-11-29 航天恒星科技有限公司 一种面向星基ais信号的处理方法及装置
CN115412146B (zh) * 2022-07-15 2023-09-29 航天恒星科技有限公司 一种面向星基ais信号的处理方法及装置

Similar Documents

Publication Publication Date Title
EP2200244B1 (en) Method and apparatus for multi-carrier frequency division multiplexing transmission
CN106789784B (zh) 一种用于vde体制的调制解调系统
USRE49509E1 (en) Backward-compatible long training sequences for wireless communication networks
JP4373977B2 (ja) 無線通信システムおよび無線装置
CN112583493B (zh) 一种短距离太赫兹通信系统及信号发送、接收方法
CN113708794A (zh) 一种vdes-a型机系统
US8472537B2 (en) Systems and associated methods to reduce signal field symbol peak-to-average power ratio (PAPR)
CN100583707C (zh) 正交频分复用无线通信系统与信道补偿方法
US8311146B2 (en) Radio communication system
WO2006091916A2 (en) Ultrawideband architecture
US20070058743A1 (en) OFDM communications system employing crest factor reduction with ISI control
US20120064848A1 (en) Low Sample Rate Peak Power Reduction
US9008223B1 (en) Transmitter and method for reducing the peak-to-average power ratio of a digitally modulated communication signal
CN116170880B (zh) 信号传输方法、同频双模基站及存储介质
CN101557375B (zh) 基于子带的无线传输方法及其装置
US7952987B2 (en) Apparatus and method for transmitting and receiving a signal in a communication system
CN115276763A (zh) 一种船/标载vdes系统通信终端
CN105007253A (zh) 基于sc-fdm的毫米波无线点对点干线传输系统
CN115811455A (zh) 一种通信方法及相关装置
US12003350B1 (en) Configurable orthogonal frequency division multiplexing (OFDM) signal and transmitter and receiver for user terminal to satellite uplink communications
Nobe et al. A Study on Efficient Satellite Transmission Scheme Using MC-CDM Modulation
CN212876127U (zh) 一种基于cofdm技术的手持式基站
CN117040606B (zh) 一种卫星通信多模多频基带射频一体化SoC芯片
Akhtar et al. A hybrid approach to develop a real time COFDM based data link using TI C64xx DSP and XC5VSX95T FPGA
Hu et al. RF Transceiver System Design: From Protocols to Specifications

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20211126

RJ01 Rejection of invention patent application after publication