CN113703840B - 数据处理装置、方法、芯片、计算机设备及存储介质 - Google Patents

数据处理装置、方法、芯片、计算机设备及存储介质 Download PDF

Info

Publication number
CN113703840B
CN113703840B CN202111016072.1A CN202111016072A CN113703840B CN 113703840 B CN113703840 B CN 113703840B CN 202111016072 A CN202111016072 A CN 202111016072A CN 113703840 B CN113703840 B CN 113703840B
Authority
CN
China
Prior art keywords
data
processed
bit width
bit
format
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111016072.1A
Other languages
English (en)
Other versions
CN113703840A (zh
Inventor
霍冠廷
王文强
孙海涛
徐宁仪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Power Tensors Intelligent Technology Co Ltd
Original Assignee
Shanghai Power Tensors Intelligent Technology Co Ltd
Filing date
Publication date
Application filed by Shanghai Power Tensors Intelligent Technology Co Ltd filed Critical Shanghai Power Tensors Intelligent Technology Co Ltd
Priority to CN202111016072.1A priority Critical patent/CN113703840B/zh
Publication of CN113703840A publication Critical patent/CN113703840A/zh
Priority to PCT/CN2022/084040 priority patent/WO2023029464A1/zh
Application granted granted Critical
Publication of CN113703840B publication Critical patent/CN113703840B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本公开提供了一种数据处理装置、方法、芯片、计算机设备及存储介质,其中,该数据处理装置包括:数据转换单元、以及运算单元;所述数据转换单元与所述运算单元连接;所述数据转换单元,用于响应于接收到待处理数据,基于所述待处理数据对应的数据格式,确定目标数据格式,并将所述待处理数据转换为目标数据格式,得到转换数据;将所述转换数据向所述运算单元传输;所述运算单元,用于响应于接收到所述数据转换单元传输的转换数据,对所述转换数据进行预设运算处理,得到数据处理结果。本公开能够减少数据处理时的功耗。

Description

数据处理装置、方法、芯片、计算机设备及存储介质
技术领域
本公开涉及计算机应用技术领域,具体而言,涉及一种数据处理装置、方法、芯片、计算机设备及存储介质。
背景技术
随着云计算、大数据和人工智能技术发展,也带来了不断增长的算力需求。当前对数据的处理方式存在功耗较大的问题。
发明内容
本公开实施例至少提供一种数据处理装置、方法、芯片、计算机设备及存储介质。
第一方面,本公开实施例提供了一种数据处理装置,包括:数据转换单元、以及运算单元;所述数据转换单元与所述运算单元连接;
所述数据转换单元,用于响应于接收到待处理数据,基于所述待处理数据对应的数据格式,确定目标数据格式,并将所述待处理数据转换为目标数据格式,得到转换数据;将所述转换数据向所述运算单元传输;
所述运算单元,用于响应于接收到所述数据转换单元传输的转换数据,对所述转换数据进行预设运算处理,得到数据处理结果。
这样,通过根据待处理数据对应的数据格式,确定目标数据格式,并将待处理数据转换为目标数据格式,得到转换数据,然后对转换数据进行预设运算处理,在该方法中,目标数据格式是利用待处理数据的数据格式确定的,其数据位宽较之全精度定点数更小,因此在对转换数据进行预设运算处理时,需要消耗的功耗更低,减少计算资源的消耗。
一种可能的实施方式中,所述待处理数据的数据格式包括:所述待处理数据中的目标数据位对应的第一位宽。
一种可能的实施方式中,所述待处理数据包括:浮点数数据;
所述目标数据位包括下述至少一项:符号位、指数位以及尾数位。
浮点数的运算能力通常直接代表着计算资源的算力,这一类型的运算通常会带来比较大的资源消耗,利用本公开实施例提供的数据处理装置可以将浮点数数据转换至目标数据格式下进行预设运算处理,能够大量减少对浮点数处理时所需功耗。
一种可能的实施方式中,所述待处理数据有至少两个;所述数据转换单元,在基于所述待处理数据分别对应的数据格式,确定目标数据格式时,用于:
基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定第二位宽;
基于所述第二位宽,确定所述目标数据格式。
一种可能的实施方式中,所述数据转换单元,在基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定第二位宽时,用于:
基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定与所述目标数据位对应的最大位宽;
将所述最大位宽确定为所述第二位宽。
一种可能的实施方式中,所述数据转换单元,包括:目标数据格式确定电路、以及第一格式转换电路;
其中,所述目标数据格式确定电路,用于响应于接收到至少两个待处理数据,基于至少两个所述待处理数据中每个待处理数据分别包括的目标数据位的第一位宽,确定第二位宽;向所述第一格式转换电路发送所述第二位宽;
所述第一格式转换电路,用于响应于接收到所述第二位宽、以及所述待处理数据,基于所述第二位宽生成目标数据格式,并将所述待处理数据转换为所述目标数据格式,得到所述转换数据。
一种可能的实施方式中,所述目标数据格式确定电路,包括:位宽计数器、以及比较器;所述位宽计数器、与所述比较器连接;
其中,所述位宽计数器,用于响应于接收到所述待处理数据,对所述待处理数据中的目标数据位的位宽进行计数,得到所述待处理数据包括的目标数据位的第一位宽,向所述比较器发送所述第一位宽;
所述比较器,用于响应于接收到至少两个所述待处理数据分别对应的所述位宽计数器发送的第一位宽,将至少两个所述待处理数据分别对应的第一位宽进行比对,并基于比对结果确定所述第二位宽,向所述第一格式转换电路发送所述第二位宽。
一种可能的实施方式中,所述运算单元,在对所述转换数据进行预设运算处理,得到数据处理结果时,用于:
对所述转换数据进行预设运算处理,得到中间结果数据;
将所述中间结果数据由目标数据格式转换为预设数据格式,得到所述数据处理结果。
一种可能的实施方式中,所述运算单元包括:运算电路、以及第二格式转换电路;
所述运算电路,用于响应于接收到所述数据转换单元传输的转换数据,对所述转换数据进行预设运算处理,得到所述中间结果数据,并向所述第二格式转换电路传输所述中间结果数据;
所述第二格式转换电路,用于响应于接收到所述运算电路传输的中间结果数据,将所述中间结果数据转换为预设数据格式,得到所述数据处理结果。
第二方面,本公开实施例还提供一种数据处理方法,包括:
获取待处理数据;
基于所述待处理数据对应的数据格式,确定目标数据格式;
将所述待处理数据转换为目标数据格式,得到转换数据;
对所述转换数据进行预设运算处理,得到数据处理结果。
一种可能的实施方式中,所述待处理数据的数据格式包括:所述待处理数据中的目标数据位对应的第一位宽。
一种可能的实施方式中,所述待处理数据包括:浮点数数据;
所述目标数据位包括下述至少一项:符号位、指数位以及尾数位。
一种可能的实施方式中,所述待处理数据有至少两个;所述基于所述待处理数据分别对应的数据格式,确定目标数格式,包括:
基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定第二位宽;
基于所述第二位宽,确定所述目标数据格式。
一种可能的实施方式中,所述基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定第二位宽,包括:
基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定与所述目标数据位对应的最大位宽;
将所述最大位宽确定为所述第二位宽。
一种可能的实施方式中,所述对所述转换数据进行预设运算处理,得到数据处理结果,包括:
对所述转换数据进行预设运算处理,得到中间结果数据;
将所述中间结果数据由目标数据格式转换为预设数据格式,得到所述数据处理结果。
第三方面,本公开实施例还提供一种数据处理芯片,包括:如第一方面、或第一方面任一项所述的数据处理装置。
第四方面,本公开可选实现方式还提供一种计算机设备,处理器、存储器,所述存储器存储有所述处理器可执行的机器可读指令,所述处理器用于执行所述存储器中存储的机器可读指令,所述机器可读指令被所述处理器执行时,所述机器可读指令被所述处理器执行时执行上述第二方面,或第二方面中任一种可能的实施方式中的步骤,或者包括如第三方面公开的芯片。
第五方面,本公开可选实现方式还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被运行时执行上述第二方面,或第二方面中任一种可能的实施方式中的步骤。
关于上述数据处理方法、芯片、计算机设备、及计算机可读存储介质的效果描述参见上述数据处理装置的说明,这里不再赘述。
为使本公开的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,此处的附图被并入说明书中并构成本说明书中的一部分,这些附图示出了符合本公开的实施例,并与说明书一起用于说明本公开的技术方案。应当理解,以下附图仅示出了本公开的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1示出了本公开实施例所提供的一种数据处理装置的示意图;
图2示出了本公开实施例所提供的数据处理装置中数据转换单元具体结构的示意图;
图3示出了本公开实施例所提供的数据处理装置中,目标数据格式确定电路的具体结构示意图;
图4示出了本公开实施例所提供的一种数据转换单元的具体结构示例;
图5示出了本公开实施例所提供的一种数据处理方法的流程图;
图6示出了本公开实施例所提供的一种计算机设备的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。通常在此处描述和示出的本公开实施例的组件可以以各种不同的配置来布置和设计。因此,以下对本公开的实施例的详细描述并非旨在限制要求保护的本公开的范围,而是仅仅表示本公开的选定实施例。基于本公开的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
经研究发现,当前在对数据进行处理时,以对浮点数数据进行处理为例,通常会将不同格式的浮点数数据转换至为全精度定点数后进行后续计算。全精度定点数需要更大的数据位宽,约(2n+尾数宽度)的定点数才能完整表示,其中,n表示指数宽度。如此大的数据位宽,导致了数据输入到后续计算单元中将带来大量寄存器的翻转进而引入大量的功耗。
基于上述研究,本公开提供了一种数据处理装置,通过根据待处理数据分别对应的数据格式,确定目标数据格式,并将待处理数据转换为目标数据格式,得到转换数据,然后对转换数据进行预设运算处理,在该装置中,目标数据格式是利用待处理数据的数据格式确定的,其数据位宽较之全精度定点数更小,因此在对转换数据进行预设运算处理时,需要消耗的功耗更低,减少计算资源的消耗。
针对以上方案所存在的缺陷,均是发明人在经过实践并仔细研究后得出的结果,因此,上述问题的发现过程以及下文中本公开针对上述问题所提出的解决方案,都应该是发明人在本公开过程中对本公开做出的贡献。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
为便于对本实施例进行理解,首先对本公开实施例所公开的一种数据处理装置进行详细介绍,本公开实施例所提供的数据处理装置可以用于对浮点数数据进行处理,也可以用于对其他类型的数据进行处理。
参见图1所示,为本公开实施例提供的数据处理装置的示意图,所述数据处理装置包括:
数据转换单元10、以及运算单元20;所述数据转换单元10与所述运算单元20连接;
所述数据转换单元10,用于响应于接收到待处理数据,基于所述待处理数据对应的数据格式,确定目标数据格式,并将所述待处理数据转换为目标数据格式,得到转换数据;将所述转换数据向所述运算单元20传输;
所述运算单元20,用于响应于接收到所述数据转换单元10传输的转换数据,对所述转换数据进行预设运算处理,得到数据处理结果。
在具体实施中,待处理数据,例如包括:浮点数数据。浮点数数据中通常包括下述三种数据位:符号位、指数位以及尾数位;以输入的待处理数据包括半精度浮点数(Floating Point 16,FP16)和十六位脑浮点数(Brain Float 16,BF16)为例,其中,FP16的符号位的位宽为1个比特位,指数位的位宽为5个比特位,尾数位的位宽为10个比特位;BF16的符号位的位宽为1个比特位,指数位的位宽为8个比特位,尾数位的位宽为7个比特位。
下面对数据转换单元10和运点单元20分别加以说明。
针对数据转换单元10:
数据转换单元10包括数据接收端,数据接收端用于接收待处理数据。响应于接收到待处理数据,基于待处理数据分别对应的数据格式,确定目标数据格式。
其中,待处理数据的数据格式包括:所述待处理数据中的目标数据位对应的第一位宽。
以待处理数据包括浮点数数据为例,浮点数数据的数据格式,浮点数数据的目标数据位包括下述至少一项:符号位、指数位以及尾数位。
在一种可能的实施方式中,待处理数据至少有两个;数据转换单元10在基于待处理数据分别对应的数据格式,确定目标数据格式的时候,例如可以用于:
基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定第二位宽;
基于所述第二位宽,确定所述目标数据格式。
其中,在基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定第二位宽时,可以基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定与所述目标数据位对应的最大位宽;将所述最大位宽确定为所述第二位宽。
以待处理数据为浮点数数据FP16、和BF16为例,其中,目标数据位包括:指数位以及尾数位。
其中,FP16的指数位的第一位宽为:5个比特位;BF16的指数位的第一位宽为:8个比特位,则将其中的较大者确定为指数位的第二位宽:也即8个比特位。
FP16的尾数位的第一位宽为:10个比特位;BF16的尾数位的第一位宽为:7个比特位,则将其中的较大者确定为尾数位的第二位宽,也即10个比特位。
进而,基于第二位宽确定的目标数据格式中,符号位的第二位宽:1个比特位;指数位的第二位宽:8个比特位;尾数位的第二位宽:10个比特位。
如图2所示,本公开实施例提供一种数据转换单元10的结构,包括:
目标数据格式确定电路11、以及第一格式转换电路12;
其中,所述目标数据格式确定电路11,用于响应于接收到至少两个待处理数据,基于至少两个所述待处理数据中每个待处理数据分别包括的目标数据位的第一位宽,确定第二位宽;向所述第一格式转换电路12发送所述第二位宽;
所述第一格式转换电路12,用于响应于接收到所述第二位宽、以及所述待处理数据,基于所述第二位宽生成目标数据格式,并将所述待处理数据转换为所述目标数据格式,得到所述转换数据。
其中,如图3所示,目标数据格式确定电路11,包括:位宽计数器111、以及比较器112;所述位宽计数器111、与所述比较器112连接;
其中,所述位宽计数器111,用于响应于接收到所述待处理数据,对所述待处理数据中的目标数据位的位宽进行计数,得到所述待处理数据包括的目标数据位的第一位宽,向所述比较器112发送所述第一位宽;
所述比较器112,用于响应于接收到至少两个所述待处理数据分别对应的所述位宽计数器111发送的第一位宽,将至少两个所述待处理数据分别对应的第一位宽进行比对,并基于比对结果确定所述第二位宽,向所述第一格式转换电路12发送所述第二位宽。
在具体实施中,位宽计数器111的数量,与数据处理装置能够处理的待处理数据的最大数量相关;示例性的,若数据处理装置能够处理的待处理数据的最大数量为n,则位宽计数器111的数量也为n;其中,不同的待处理数据传输至不同的位宽计数器111。针对n个位宽计数器111中的任一位宽计数器111,在接收到对应的待处理数据后,对接收到的待处理数据中的目标数据位进行计数,得到待处理数据包括的目标数据位的第一位宽,然后将第一位宽传输给比较器112。
比较器112的输入端口、与n个位宽计数器111的输出端口连接。
在待处理数据的数量为n的情况下,比较器112能够接收到n个位宽计数器111分别传输的第一位宽,其将n个位宽计数器111分别传输的第一位宽进行比对,将其中的最大者作为第二位宽传输给第一格式转换电路12。
在待处理数据的数量为m,且m小于n的情况下,比较器112能够接收到m个位宽计数器111分别传输的第一位宽;另外,为了保证电路的正常工作,其他的(n-m)个位宽计数器111分别向比较器112传输预设数值,该预设数值例如为0;比较器112将m个位宽计数器111分别传输的第一位宽、以及其他(n-m)个位宽计数器111分别传输的预设数值进行比对,此时,由于预设数值为0,因此,而其他位宽计数器111传输的第一位宽为大于或者等于0的整数,因此,也可以将各第一位宽中的最大者作为第二位宽,传输给第一格式转换电路12。
第一格式转换电路12在接收到第二位宽后,能够根据该第二位宽,确定目标数据格式,然后将待处理数据转换为目标数据格式,得到转换数据。
在一种实施例中,第一格式转换电路12的数量也与数据处理装置能够处理的待处理数据的最大数量相关;若数据处理装置能够处理的待处理数据的最大数量为n,则第一格式转换电路12的数量也为n。
n个第一格式转换电路12的输入端、与比较器112的输出端连接。
比较器112能够将第二位宽分别传输给n个第一格式转换电路12。
n个第一格式转换电路12的输入端,还用于接收不同的待处理数据。
针对其中的第i个第一格式转换电路12,其通过输入端接收第二位宽,以及第i个待处理数据,根据第二位宽确定目标数据格式,并将第i个待处理数据转换为目标数据格式,得到第i个转换数据。
如图4所示,本公开实施例提供一种数据转换单元10的结构示例,在该示例中,数据转换单元10包括两个位宽计数器M1和M2,与两个位宽计时器的输出端连接的比较器M3;与比较器的输出端连接的两个第一格式转换电路M4和M5;待处理数据包括a1和a2。
待处理数据a1传输给位宽计数器M1,位宽计数器M1对待处理数据a1中的目标数据位进行计数,得到待处理数据a1中包括的目标数据位的第一位宽s1,向比较器M3发送第一位宽s1。
待处理数据a2传输给位宽计数器M2,位宽计数器M2对待处理数据a2中的目标数据位进行计数,得到待处理数据a2中包括的目标数据位的第一位宽s2,向比较器M3发送第一位宽s2。
比较器M3在接收到第一位宽s1和第二位宽s2后,将两者进行比对,并将其中的较大者作为第二位宽输出,分别发送给第一格式转换电路M4和第一格式转换电路M5。
第一格式转换电路M4接收比较器M3传输的第二位宽,根据第二位宽确定目标数据格式。接收外界传输的待处理数据a1,然后将待处理数据a1转换为目标数据格式,得到与待处理数据a1对应的转换数据f1。
第一格式转换电路M5接收比较器M3传输的第二位宽,根据第二位宽确定目标数据格式。接收外界传输的待处理数据a2,然后将待处理数据a2转换为目标数据格式,得到与待处理数据a2对应的转换数据f2。
针对运算单元20:
运算单元20用于在接收到数据转换单元10传输的转换数据后,对转换数据进行预设运算处理,得到数据处理结果。
此处,预设运算处理例如包括:加处理、乘处理等。具体可以根据实际的运算需要设置运算单元20的具体功能。
运算单元20,在对所述转换数据进行预设运算处理,得到数据处理结果时,用于:
对所述转换数据进行预设运算处理,得到中间结果数据;
将所述中间结果数据由目标数据格式转换为预设数据格式,得到所述数据处理结果。
此处,预设数据格式可以根据数据处理的实际需要进行设定。示例性的,转换数据的目标数据格式中,符号位的第二位宽:1个比特位;指数位的第二位宽:8个比特位;尾数位的第二位宽:10个比特位。预设数据格式中,符号位的目标位宽:1个比特位;指数位的目标位宽:5个比特位;尾数位的目标位宽:10个比特位,则将中间结果数据的指数位由8个比特位转换为5个比特位,从而得到数据处理结果。
参见图2所示,本公开实施例提供一种运算单元20的具体结构,包括:运算电路21、以及第二格式转换电路22;
所述运算电路21,用于响应于接收到所述数据转换单元10传输的转换数据,对所述转换数据进行预设运算处理,得到所述中间结果数据,并向所述第二格式转换电路22传输所述中间结果数据;
所述第二格式转换电路22,用于响应于接收到所述运算电路21传输的中间结果数据,将所述中间结果数据转换为预设数据格式,得到所述数据处理结果。
在本公开另一实施例中待处理数据还可以是一个;数据转换单元,在基于所述待处理数据对应的数据格式,确定目标数据格式时,例如可以采用下述方式:
基于所述待处理数据包括的目标数据位的第一位宽、以及预设数据位宽,确定第二位宽;
基于所述第二位宽,确定目标数据格式。
此处,在基于所述待处理数据包括的目标数据位的第一位宽、以及预设数据位宽,确定第二位宽时,例如可以将第一位宽、以及预设数据位宽中的较大者,确定为第二位宽。
在该种情况下,比较器例如还设置有预设数据位宽输入端口,用于输入预设数据位宽。
该预设数据位宽,例如可以是预先设置好的数据位宽,也可以在对历史待处理数据进行处理过程中,所确定的数据位宽。
本公开实施例提供的数据处理装置中,通过数据转换单元接收待处理数据,并基于待处理数据分别对应的数据格式,确定目标数据格式,并将待处理数据转换为目标数据格式,得到转换数据,然后将转换数据传输给运算单元。运算单元在接收到转换数据后,对转换数据进行预设处理,得到数据处理结果,在装置中,标数据格式是利用待处理数据的数据格式确定的,其数据位宽较之全精度定点数更小,因此在对转换数据进行预设运算处理时,需要消耗的功耗更低,减少计算资源的消耗。
基于同一发明构思,本公开实施例中还提供了与数据处理装置对应的数据处理方法,由于本公开实施例中的方法解决问题的原理与本公开实施例上述数据处理装置相似,因此装置的实施可以参见装置的实施,重复之处不再赘述。
参照图5所示,为本公开实施例提供的一种数据处理方法的流程图,包括:
S501:获取待处理数据;
S502:基于所述待处理数据对应的数据格式,确定目标数据格式;
S503:将所述待处理数据转换为目标数据格式,得到转换数据;
S504:对所述转换数据进行预设运算处理,得到数据处理结果。
一种可能的实施方式中,所述待处理数据的数据格式包括:所述待处理数据中的目标数据位对应的第一位宽。
一种可能的实施方式中,所述待处理数据包括:浮点数数据;
所述目标数据位包括下述至少一项:符号位、指数位以及尾数位。
一种可能的实施方式中,所述待处理数据有至少两个;所述基于所述待处理数据对应的数据格式,确定目标数格式,包括:
基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定第二位宽;
基于所述第二位宽,确定所述目标数据格式。
一种可能的实施方式中,所述基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定第二位宽,包括:
基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定与所述目标数据位对应的最大位宽;
将所述最大位宽确定为所述第二位宽。
一种可能的实施方式中,所述对所述转换数据进行预设运算处理,得到数据处理结果,包括:
对所述转换数据进行预设运算处理,得到中间结果数据;
将所述中间结果数据由目标数据格式转换为预设数据格式,得到所述数据处理结果。
关于方法中的各步骤的具体实现过程可以参照上述装置实施例中的相关说明,这里不再详述。
本领域技术人员可以理解,在具体实施方式的上述方法中,各步骤的撰写顺序并不意味着严格的执行顺序而对实施过程构成任何限定,各步骤的具体执行顺序应当以其功能和可能的内在逻辑确定。
本公开实施例还提供一种数据处理芯片,包括:如本公开实施例任一项所述的数据处理装置。
本公开实施例还提供了一种计算机设备,如图6所示,为本公开实施例提供的计算机设备结构示意图,包括:
处理器61和存储器62;所述存储器62存储有处理器61可执行的机器可读指令,处理器61用于执行存储器62中存储的机器可读指令,所述机器可读指令被处理器61执行时,处理器61执行下述步骤:
获取待处理数据;
基于所述待处理数据对应的数据格式,确定目标数据格式;
将所述待处理数据的分别转换为目标数据格式,得到转换数据;
对所述转换数据进行预设运算处理,得到数据处理结果。
上述存储器62包括内存621和外部存储器622;这里的内存621也称内存储器,用于暂时存放处理器61中的运算数据,以及与硬盘等外部存储器622交换的数据,处理器61通过内存621与外部存储器622进行数据交换。
上述指令的具体执行过程可以参考本公开实施例中所述的数据处理方法的步骤,此处不再赘述。
本公开实施例还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器运行时执行上述方法实施例中所述的数据处理方法的步骤。其中,该存储介质可以是易失性或非易失的计算机可读取存储介质。
本公开实施例还提供一种计算机程序产品,该计算机程序产品承载有程序代码,所述程序代码包括的指令可用于执行上述方法实施例中所述的数据处理方法的步骤,具体可参见上述方法实施例,在此不再赘述。
其中,上述计算机程序产品可以具体通过硬件、软件或其结合的方式实现。在一个可选实施例中,所述计算机程序产品具体体现为计算机存储介质,在另一个可选实施例中,计算机程序产品具体体现为软件产品,例如软件开发包(Software Development Kit,SDK)等等。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统和装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。在本公开所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本公开各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个处理器可执行的非易失的计算机可读取存储介质中。基于这样的理解,本公开的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本公开各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上所述实施例,仅为本公开的具体实施方式,用以说明本公开的技术方案,而非对其限制,本公开的保护范围并不局限于此,尽管参照前述实施例对本公开进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本公开实施例技术方案的精神和范围,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应所述以权利要求的保护范围为准。

Claims (7)

1.一种数据处理装置,其特征在于,包括:数据转换单元、以及运算单元;所述数据转换单元与所述运算单元连接;
所述数据转换单元,用于响应于接收到至少两个待处理数据,基于至少两个所述待处理数据中,每个待处理数据分别包括的目标数据位的第一位宽,确定与所述目标数据位对应的最大位宽;将所述最大位宽确定为第二位宽;基于所述第二位宽,确定所述目标数据格式,并将所述待处理数据转换为目标数据格式,得到转换数据;将所述转换数据向所述运算单元传输;
其中,所述待处理数据包括:浮点数数据;
所述目标数据位包括下述至少一项:符号位、指数位以及尾数位;
所述运算单元,用于响应于接收到所述数据转换单元传输的转换数据,对所述转换数据进行预设运算处理,得到数据处理结果;
所述数据转换单元,包括:目标数据格式确定电路、以及第一格式转换电路;
其中,所述目标数据格式确定电路,用于响应于接收到至少两个待处理数据,基于至少两个所述待处理数据中每个待处理数据分别包括的目标数据位的第一位宽,确定第二位宽;向所述第一格式转换电路发送所述第二位宽;
所述第一格式转换电路,用于响应于接收到所述第二位宽、以及所述待处理数据,基于所述第二位宽生成目标数据格式,并将所述待处理数据转换为所述目标数据格式,得到所述转换数据;
所述目标数据格式确定电路,包括:位宽计数器、以及比较器;所述位宽计数器、与所述比较器连接;
其中,所述位宽计数器,用于响应于接收到所述待处理数据,对所述待处理数据中的目标数据位的位宽进行计数,得到所述待处理数据包括的目标数据位的第一位宽,向所述比较器发送所述第一位宽;
所述比较器,用于响应于接收到至少两个所述待处理数据分别对应的所述位宽计数器发送的第一位宽,将至少两个所述待处理数据分别对应的第一位宽进行比对,并基于比对结果确定所述第二位宽,向所述第一格式转换电路发送所述第二位宽。
2.根据权利要求1所述的数据处理装置,其特征在于,所述运算单元,在对所述转换数据进行预设运算处理,得到数据处理结果时,用于:
对所述转换数据进行预设运算处理,得到中间结果数据;
将所述中间结果数据由目标数据格式转换为预设数据格式,得到所述数据处理结果。
3.根据权利要求2所述的数据处理装置,其特征在于,所述运算单元包括:运算电路、以及第二格式转换电路;
所述运算电路,用于响应于接收到所述数据转换单元传输的转换数据,对所述转换数据进行预设运算处理,得到所述中间结果数据,并向所述第二格式转换电路传输所述中间结果数据;
所述第二格式转换电路,用于响应于接收到所述运算电路传输的中间结果数据,将所述中间结果数据转换为预设数据格式,得到所述数据处理结果。
4.一种数据处理方法,其特征在于,应用于权利要求1-3任一项所述的数据处理装置;所述方法包括:
获取至少两个待处理数据;
基于至少两个所述待处理数据中,每个待处理数据分别包括的所述目标数据位的第一位宽,确定与目标数据位对应的最大位宽;将所述最大位宽确定为第二位宽;基于所述第二位宽,确定所述目标数据格式;
其中,所述待处理数据包括:浮点数数据;
所述目标数据位包括下述至少一项:符号位、指数位以及尾数位;
将所述待处理数据转换为目标数据格式,得到转换数据;
对所述转换数据进行预设运算处理,得到数据处理结果。
5.一种数据处理芯片,其特征在于,包括:如权利要求1-3任一项所述的数据处理装置。
6.一种计算机设备,其特征在于,包括:处理器、存储器,所述存储器存储有所述处理器可执行的机器可读指令,所述处理器用于执行所述存储器中存储的机器可读指令,所述机器可读指令被所述处理器执行时,所述处理器执行如权利要求4所述的数据处理方法的步骤;或者
包括如权利要求5所述的芯片。
7.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被计算机设备运行时,所述计算机设备执行如权利要求4所述的数据处理方法的步骤。
CN202111016072.1A 2021-08-31 2021-08-31 数据处理装置、方法、芯片、计算机设备及存储介质 Active CN113703840B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202111016072.1A CN113703840B (zh) 2021-08-31 数据处理装置、方法、芯片、计算机设备及存储介质
PCT/CN2022/084040 WO2023029464A1 (zh) 2021-08-31 2022-03-30 数据处理装置、方法、芯片、计算机设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111016072.1A CN113703840B (zh) 2021-08-31 数据处理装置、方法、芯片、计算机设备及存储介质

Publications (2)

Publication Number Publication Date
CN113703840A CN113703840A (zh) 2021-11-26
CN113703840B true CN113703840B (zh) 2024-06-07

Family

ID=

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4943941A (en) * 1989-01-13 1990-07-24 Bolt Beranek And Newman Inc. Floating point processor employing counter controlled shifting
CN106990937A (zh) * 2016-01-20 2017-07-28 南京艾溪信息科技有限公司 一种浮点数处理装置
CN111381875A (zh) * 2018-12-28 2020-07-07 上海寒武纪信息科技有限公司 数据比较器、数据处理方法、芯片及电子设备
CN112836806A (zh) * 2021-02-26 2021-05-25 上海阵量智能科技有限公司 一种数据格式调整方法、装置、计算机设备和存储介质

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4943941A (en) * 1989-01-13 1990-07-24 Bolt Beranek And Newman Inc. Floating point processor employing counter controlled shifting
CN106990937A (zh) * 2016-01-20 2017-07-28 南京艾溪信息科技有限公司 一种浮点数处理装置
CN111381875A (zh) * 2018-12-28 2020-07-07 上海寒武纪信息科技有限公司 数据比较器、数据处理方法、芯片及电子设备
CN112836806A (zh) * 2021-02-26 2021-05-25 上海阵量智能科技有限公司 一种数据格式调整方法、装置、计算机设备和存储介质

Similar Documents

Publication Publication Date Title
US20170322803A1 (en) Performing Rounding Operations Responsive To An Instruction
EP3451165A1 (en) Neural network operation device and method supporting few-bit floating-point number
EP3674883A1 (en) Multiplication circuit, system on chip, and electronic device
US20120124116A1 (en) Apparatus and method for converting data between a floating-point number and an integer
CN106708468B (zh) 一种除法运算装置
CN113222132B (zh) 乘法器、数据处理方法、芯片、计算机设备及存储介质
WO2022052625A1 (zh) 一种定点与浮点转换器、处理器、方法以及存储介质
CN112818387A (zh) 模型参数调整的方法、设备、存储介质及程序产品
CN111936965A (zh) 随机舍入逻辑
CN113703840B (zh) 数据处理装置、方法、芯片、计算机设备及存储介质
CN108809323B (zh) 循环冗余校验码的生成方法和装置
WO2023029464A1 (zh) 数据处理装置、方法、芯片、计算机设备及存储介质
CN115827555B (zh) 数据处理方法、计算机设备、存储介质和乘法器结构
US11119732B2 (en) Multi-addend adder circuit for stochastic computing
CN116225369A (zh) Sm2算法标量乘运算优化方法及系统
CN113254072B (zh) 数据处理器、数据处理方法、芯片、计算机设备及介质
CN115483934A (zh) 用于多方安全计算的数据转换方法和装置
CN109241784A (zh) 一种ssd的国密sm2签名验证方法及系统
US20210141601A1 (en) Digital calculation processing circuit
US5710730A (en) Divide to integer
US9032009B2 (en) Multiplier circuit
CN115729554A (zh) 一种形式化验证约束求解的方法及相关设备
Selianinau Efficient implementation of Chinese remainder theorem in minimally redundant residue number system
CN111384975A (zh) 多进制ldpc解码算法的优化方法、装置及解码器
CN116136752B (zh) 阵列输入策略的确定方法和系统

Legal Events

Date Code Title Description
PB01 Publication
SE01 Entry into force of request for substantive examination
GR01 Patent grant