CN113655846A - 一种OpenPOWER服务器时间同步方法及系统 - Google Patents

一种OpenPOWER服务器时间同步方法及系统 Download PDF

Info

Publication number
CN113655846A
CN113655846A CN202110795158.2A CN202110795158A CN113655846A CN 113655846 A CN113655846 A CN 113655846A CN 202110795158 A CN202110795158 A CN 202110795158A CN 113655846 A CN113655846 A CN 113655846A
Authority
CN
China
Prior art keywords
bmc
time
operating system
real
clock chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110795158.2A
Other languages
English (en)
Other versions
CN113655846B (zh
Inventor
苏孝
班华堂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Power Commercial Systems Co Ltd
Original Assignee
Inspur Power Commercial Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Power Commercial Systems Co Ltd filed Critical Inspur Power Commercial Systems Co Ltd
Priority to CN202110795158.2A priority Critical patent/CN113655846B/zh
Publication of CN113655846A publication Critical patent/CN113655846A/zh
Application granted granted Critical
Publication of CN113655846B publication Critical patent/CN113655846B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer And Data Communications (AREA)
  • Electric Clocks (AREA)

Abstract

本发明公开了一种OpenPOWER服务器时间同步方法,在OpenPOWER服务器内将实时时钟芯片连接BMC,在OpenPOWER服务器的开机启动过程中,通过BMC获取实时时钟芯片中的标准时间,BMC再将该时间发送至PNOR以及处理器,使得BMC、PNOR以及处理器的操作系统三者时间一致,进而可以保证故障日志时间准确无误,整机故障得到及时有效的处理。本发明还提供了一种OpenPOWER服务器时间同步系统,同样具有上述有益效果。

Description

一种OpenPOWER服务器时间同步方法及系统
技术领域
本发明涉及OpenPOWER服务器技术领域,特别是涉及一种OpenPOWER服务器时间同步方法以及一种OpenPOWER服务器时间同步系统。
背景技术
随着云计算技术和互联网行业的高速发展,服务器在实际应用中尤其在大型数据中心、云计算基地等场合应用越来越广泛,在一个数据中心中往往部署几万甚至几十万台服务器,因此服务器的管理易用性成为服务器使用管理者最为关注的问题。近几年,基于IBM的OpenPOWER处理器的服务器,即OpenPOWER服务器在市场上的应用越来越广泛,使用者对其易用性也提出了越来越高的要求。服务器在运行过程中,PNOR、基板管理控制器(Baseboard Management Controller,BMC)、操作系统(operating system,OS)都会记录大量的日志,日志记录中包含了发生的事件及事件发生的时间,机房运维管理人员可通过记录的日志来迅速判断损坏的硬件设备和设备损坏的时间,及时进行必要的处理,保证服务器的运行安全和稳定。如果服务器时间不正确或者PNOR、BMC、OS三者时间不一致,则日志中的故障时间和事件的发生时间也不正确,运维人员很难准确判断故障发生的确切时间并针对性的进行必要的处理。因此,需要有一种可靠的机制来保证时间的正确和同步,保证故障日志时间准确无误,整机故障得到及时有效的处理。
和传统的x86服务器不同,由于OpenPOWER服务器的CPU接口限制,RTC(Real TimeClock,实时时钟)芯片无法直接连接在CPU上,因此PNOR无法直接获取到时间。因此,如何在这种限制条件下获取时间,如何保持PNOR、BMC、OS时间一致,成为开发人员亟待解决的问题。
发明内容
本发明的目的是提供一种OpenPOWER服务器时间同步方法,可以实现OpenPOWER服务器中时间的一致;本发明的另一目的在于提供一种OpenPOWER服务器时间同步系统,可以实现OpenPOWER服务器中时间的一致。
为解决上述技术问题,本发明提供一种OpenPOWER服务器时间同步方法,包括:
当OpenPOWER服务器中的BMC启动时,所述BMC获取实时时钟芯片中记录的标准时间,并将所述标准时间设置为所述BMC的BMC系统时间;
PNOR在开机启动时通过IPMI指令从所述BMC中获取所述BMC系统时间;
处理器中操作系统在开机启动时通过IPMI指令从所述BMC中获取所述BMC系统时间,并将所述BMC系统时间设置为所述操作系统的操作系统时间,以完成开机启动。
可选的,所述当OpenPOWER服务器中的BMC启动时,所述BMC获取实时时钟芯片中记录的标准时间,并将所述标准时间设置为所述BMC的系统时间包括:
当OpenPOWER服务器中的BMC启动时,所述BMC通过I2C接口获取实时时钟芯片中记录的标准时间,并将所述标准时间设置为所述BMC的BMC系统时间。
可选的,还包括:
当处理器中操作系统启动完成之后,所述操作系统通过hwclock命令设置所述操作系统时间,并通过IPMI指令将所述操作系统时间发送至所述BMC;
所述BMC在接收到所述操作系统时间后,所述BMC将所述操作系统时间设置为所述BMC系统时间;
所述BMC将所述BMC系统时间写入所述实时时钟芯片。
可选的,所述BMC将所述BMC系统时间写入所述实时时钟芯片包括:
所述BMC通过I2C接口将所述BMC系统时间写入所述实时时钟芯片。
本发明还提供了一种OpenPOWER服务器时间同步系统,包括设置于OpenPOWER服务器中的BMC、PNOR、处理器以及实时时钟芯片;所述实时时钟芯片与所述BMC连接,所述PNOR与所述BMC连接,所述处理器与所述BMC连接;所述处理器中设置有操作系统;
当所述BMC启动时,所述BMC获取所述实时时钟芯片中记录的标准时间,并将所述标准时间设置为所述BMC的BMC系统时间;
所述PNOR在开机启动时通过IPMI指令从所述BMC中获取所述BMC系统时间;
所述操作系统在开机启动时通过IPMI指令从所述BMC中获取所述BMC系统时间,并将所述BMC系统时间设置为所述操作系统的操作系统时间,以完成开机启动。
可选的,所述BMC通过I2C接口获取实时时钟芯片中记录的标准时间。
可选的,当所述操作系统启动完成之后,所述操作系统通过hwclock命令设置所述操作系统时间,并通过IPMI指令将所述操作系统时间发送至所述BMC;
所述BMC在接收到所述操作系统时间后,所述BMC将所述操作系统时间设置为所述BMC系统时间;
所述BMC将所述BMC系统时间写入所述实时时钟芯片。
可选的,所述BMC通过I2C接口将所述BMC系统时间写入所述实时时钟芯片。
本发明所提供的一种OpenPOWER服务器时间同步方法,包括当OpenPOWER服务器中的BMC启动时,BMC获取实时时钟芯片中记录的标准时间,并将标准时间设置为BMC的BMC系统时间;PNOR在开机启动时通过IPMI指令从BMC中获取BMC系统时间;处理器中操作系统在开机启动时通过IPMI指令从BMC中获取BMC系统时间,并将BMC系统时间设置为操作系统的操作系统时间,以完成开机启动。
在OpenPOWER服务器内将实时时钟芯片连接BMC,在OpenPOWER服务器的开机启动过程中,通过BMC获取实时时钟芯片中的标准时间,BMC再将该时间发送至PNOR以及处理器,使得BMC、PNOR以及处理器的操作系统三者时间一致,进而可以保证故障日志时间准确无误,整机故障得到及时有效的处理。
本发明还提供了一种OpenPOWER服务器时间同步系统,同样具有上述有益效果,在此不再进行赘述。
附图说明
为了更清楚的说明本发明实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例所提供的一种OpenPOWER服务器时间同步方法的流程图;
图2为本发明实施例所提供的一种具体的OpenPOWER服务器时间同步方法的流程图;
图3为本发明实施例所提供的一种OpenPOWER服务器时间同步系统的结构框图。
具体实施方式
本发明的核心是提供一种OpenPOWER服务器时间同步方法。在现有技术中,由于OpenPOWER服务器的CPU接口限制,RTC芯片无法直接连接在CPU上,因此PNOR以及处理器中的操作系统无法直接获取到时间,从而无法保证OpenPOWER服务器时间的一致。
而本发明所提供的一种OpenPOWER服务器时间同步方法,包括当OpenPOWER服务器中的BMC启动时,BMC获取实时时钟芯片中记录的标准时间,并将标准时间设置为BMC的BMC系统时间;PNOR在开机启动时通过IPMI指令从BMC中获取BMC系统时间;处理器中操作系统在开机启动时通过IPMI指令从BMC中获取BMC系统时间,并将BMC系统时间设置为操作系统的操作系统时间,以完成开机启动。
在OpenPOWER服务器内将实时时钟芯片连接BMC,在OpenPOWER服务器的开机启动过程中,通过BMC获取实时时钟芯片中的标准时间,BMC再将该时间发送至PNOR以及处理器,使得BMC、PNOR以及处理器的操作系统三者时间一致,进而可以保证故障日志时间准确无误,整机故障得到及时有效的处理。
为了使本技术领域的人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参考图1,图1为本发明实施例所提供的一种OpenPOWER服务器时间同步方法的流程图。
参见图1,在本发明实施例中,OpenPOWER服务器时间同步方法包括:
S101:当OpenPOWER服务器中的BMC启动时,BMC获取实时时钟芯片中记录的标准时间,并将标准时间设置为BMC的BMC系统时间。
上述OpenPOWER服务器即装有OpenPOWER处理器的服务器,而OpenPOWER处理器即基于OpenPOWER架构的处理器。有关OpenPOWER服务器的结构可以参考现有技术,在此不再进行赘述。在本发明实施例中,BMC连接有实时时钟芯片,即TRC芯片。当OpenPOWER服务器进行开机启动流程时,通常会先启动BMC。而在本步骤中,当BMC启动时,会首先读取实时时钟芯片中记录的标准时间,并将自身的BMC系统时间设置成与标准时间相同。
具体的,在本发明实施例中BMC可以通过I2C接口与实时时钟芯片通讯连接,因此本步骤可以具体为:当OpenPOWER服务器中的BMC启动时,所述BMC通过I2C接口获取实时时钟芯片中记录的标准时间,并将所述标准时间设置为所述BMC的BMC系统时间。
S102:PNOR在开机启动时通过IPMI指令从BMC中获取BMC系统时间。
此处位于OpenPOWER服务器内的PNOR相当于传统x86平台的BIOS(基本输入输出系统),上述PNOR具体会与BMC连接,在OpenPOWER服务器开机启动过程中,PNOR会通过IPMI指令从BMC中获取BMC系统时间,从而保证PNOR自身记录的时间与BMC系统时间保持一致。上述IPMI指令在本发明实施例中主要用于BMC向其它设备发送时间,或者是向BMC发送时间。有关IPMI指令的具体内容可以参考现有技术,在此不再进行赘述。具体的,在本发明实施例中上述PNOR具体作为OpenPOWER平台下的BIOS,用于引导OpenPOWER平台下设备的启动。本步骤可以保证PNOR与BMC的时间一致。当然,上述PNOR还可以包括其他种类的设备,视具体情况而定,在此不做具体限定。
S103:处理器中操作系统在开机启动时通过IPMI指令从BMC中获取BMC系统时间,并将BMC系统时间设置为操作系统的操作系统时间,以完成开机启动。
上述处理器(CPU)会与BMC连接,在本步骤中,处理器中操作系统在开机启动时同样会通过IPMI指令从BMC中获取BMC系统时间,并将自身的操作系统时间设置为与BMC系统时间相同,以保证操作系统与BMC时间的一致,并完成OpenPOWER服务器开机启动流程。需要说明的是,上述S102与S103之间并没有明确的先后顺序,可以先执行S102或S103,或者是并行的执行S102与S103均可,视具体情况而定,在此不做具体限定。
本发明实施例所提供的一种OpenPOWER服务器时间同步方法,包括当OpenPOWER服务器中的BMC启动时,BMC获取实时时钟芯片中记录的标准时间,并将标准时间设置为BMC的BMC系统时间;PNOR在开机启动时通过IPMI指令从BMC中获取BMC系统时间;处理器中操作系统在开机启动时通过IPMI指令从BMC中获取BMC系统时间,并将BMC系统时间设置为操作系统的操作系统时间,以完成开机启动。
在OpenPOWER服务器内将实时时钟芯片连接BMC,在OpenPOWER服务器的开机启动过程中,通过BMC获取实时时钟芯片中的标准时间,BMC再将该时间发送至PNOR以及处理器,使得BMC、PNOR以及处理器的操作系统三者时间一致,进而可以保证故障日志时间准确无误,整机故障得到及时有效的处理。
有关本发明所提供的一种OpenPOWER服务器时间同步方法的具体内容将在下述发明实施例中做详细介绍。
请参考图2,图2为本发明实施例所提供的一种具体的OpenPOWER服务器时间同步方法的流程图。
参见图2,在本发明实施例中,OpenPOWER服务器时间同步方法包括:
S201:当处理器中操作系统启动完成之后,操作系统通过hwclock命令设置操作系统时间,并通过IPMI指令将操作系统时间发送至BMC。
在OpenPOWER服务器开机启动完成后,处理器中的操作系统可以通过hwclock命令设置自身的操作系统时间,其中hwclock命令用于设置硬件时间,有关hwclock命令的具体内容可以参考现有技术,在此不再进行赘述。同时,操作系统还会通过IPMI指令将操作系统时间发送至所述BMC,以保持操作系统与BMC时间的一致。在本步骤中,IPMI指令相当于hwclock命令内含的指令,此处IPMI指令的作用是给BMC设置时间。
S202:BMC在接收到操作系统时间后,BMC将操作系统时间设置为BMC系统时间。
在本步骤中,当BMC接收到操作系统时间后,该BMC会将自身的BMC系统时间设置与操作系统时间相一致,以保证BMC与操作系统之间时间的一致。
S203:BMC将BMC系统时间写入实时时钟芯片。
在本步骤中,BMC会将BMC系统时间写入实时时钟芯片,从而实现将操作系统通过hwclock命令设置的时间转发至实时时钟芯片,此时实时时钟芯片会将写入的时间作为标准时间进行存储,从而实现操作系统、BMC、实时时钟芯片三者时间的统一。具体的,由于在本发明实施例中BMC可以通过I2C接口与实时时钟芯片通讯连接,因此本步骤可以具体为:所述BMC通过I2C接口将所述BMC系统时间写入所述实时时钟芯片。
需要说明的是,上述S201至S203通常是在上一次OpenPOWER服务器启动后进行实时时钟芯片内时间设置所需要执行的流程,而下述S204至S206则是在上述启动OpenPOWER服务器之后,再次启动OpenPOWER服务器所执行的流程,以保证OpenPOWER服务器内硬件时间的统一。
S204:当OpenPOWER服务器中的BMC启动时,BMC获取实时时钟芯片中记录的标准时间,并将标准时间设置为BMC的BMC系统时间。
S205:PNOR在开机启动时通过IPMI指令从BMC中获取BMC系统时间。
S206:处理器中操作系统在开机启动时通过IPMI指令从BMC中获取BMC系统时间,并将BMC系统时间设置为操作系统的操作系统时间,以完成开机启动。
上述S204至S206与上述发明实施例中S101至S103基本一致,详细内容请参考上述发明实施例,在此不再进行赘述。
本发明实施例所提供的一种OpenPOWER服务器时间同步方法,在OpenPOWER服务器内将实时时钟芯片连接BMC,BMC可以将操作系统通过hwclock命令设置的时间转发至实时时钟芯片进行存储;在OpenPOWER服务器的开机启动过程中,通过BMC获取实时时钟芯片中的标准时间,BMC再将该时间发送至PNOR以及处理器,使得BMC、PNOR以及处理器的操作系统三者时间一致,进而可以保证故障日志时间准确无误,整机故障得到及时有效的处理。
下面对本发明实施例所提供的一种OpenPOWER服务器时间同步系统进行介绍,下文描述的OpenPOWER服务器时间同步系统与上文描述的OpenPOWER服务器时间同步方法可相互对应参照。
请参考图3,图3为本发明实施例所提供的一种OpenPOWER服务器时间同步系统的结构框图。参见图3,在本发明实施例中,OpenPOWER服务器时间同步系统包括设置于OpenPOWER服务器中的BMC1、PNOR4、处理器2以及实时时钟芯片3;所述实时时钟芯片3与所述BMC1连接,所述PNOR4与所述BMC1连接,所述处理器2与所述BMC1连接;所述处理器2中设置有操作系统;当所述BMC1启动时,所述BMC1获取所述实时时钟芯片3中记录的标准时间,并将所述标准时间设置为所述BMC1的BMC系统时间;所述PNOR4在开机启动时通过IPMI指令从所述BMC1中获取所述BMC系统时间;所述操作系统在开机启动时通过IPMI指令从所述BMC1中获取所述BMC系统时间,并将所述BMC系统时间设置为所述操作系统的操作系统时间,以完成开机启动。
作为优选的,在本发明实施例中,所述BMC1通过I2C接口获取实时时钟芯片3中记录的标准时间。
作为优选的,在本发明实施例中,当所述操作系统启动完成之后,所述操作系统通过hwclock命令设置所述操作系统时间,并通过IPMI指令将所述操作系统时间发送至所述BMC1;所述BMC1在接收到所述操作系统时间后,所述BMC1将所述操作系统时间设置为所述BMC系统时间;所述BMC1将所述BMC系统时间写入所述实时时钟芯片3。
作为优选的,在本发明实施例中,所述BMC1通过I2C接口将所述BMC系统时间写入所述实时时钟芯片3。
本实施例的OpenPOWER服务器时间同步系统用于实现前述的OpenPOWER服务器时间同步方法,因此OpenPOWER服务器时间同步系统中的具体实施方式可见前文中的OpenPOWER服务器时间同步方法的实施例部分,所以,其具体实施方式可以参照相应的各个部分实施例的描述,在此不再赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种OpenPOWER服务器时间同步方法以及一种OpenPOWER服务器时间同步系统进行了详细介绍。本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。

Claims (8)

1.一种OpenPOWER服务器时间同步方法,其特征在于,包括:
当OpenPOWER服务器中的BMC启动时,所述BMC获取实时时钟芯片中记录的标准时间,并将所述标准时间设置为所述BMC的BMC系统时间;
PNOR在开机启动时通过IPMI指令从所述BMC中获取所述BMC系统时间;
处理器中操作系统在开机启动时通过IPMI指令从所述BMC中获取所述BMC系统时间,并将所述BMC系统时间设置为所述操作系统的操作系统时间,以完成开机启动。
2.根据权利要求1所述的方法,其特征在于,所述当OpenPOWER服务器中的BMC启动时,所述BMC获取实时时钟芯片中记录的标准时间,并将所述标准时间设置为所述BMC的系统时间包括:
当OpenPOWER服务器中的BMC启动时,所述BMC通过I2C接口获取实时时钟芯片中记录的标准时间,并将所述标准时间设置为所述BMC的BMC系统时间。
3.根据权利要求1或2所述的方法,其特征在于,还包括:
当处理器中操作系统启动完成之后,所述操作系统通过hwclock命令设置所述操作系统时间,并通过IPMI指令将所述操作系统时间发送至所述BMC;
所述BMC在接收到所述操作系统时间后,所述BMC将所述操作系统时间设置为所述BMC系统时间;
所述BMC将所述BMC系统时间写入所述实时时钟芯片。
4.根据权利要求3所述的方法,其特征在于,所述BMC将所述BMC系统时间写入所述实时时钟芯片包括:
所述BMC通过I2C接口将所述BMC系统时间写入所述实时时钟芯片。
5.一种OpenPOWER服务器时间同步系统,其特征在于,包括设置于OpenPOWER服务器中的BMC、PNOR、处理器以及实时时钟芯片;所述实时时钟芯片与所述BMC连接,所述PNOR与所述BMC连接,所述处理器与所述BMC连接;所述处理器中设置有操作系统;
当所述BMC启动时,所述BMC获取所述实时时钟芯片中记录的标准时间,并将所述标准时间设置为所述BMC的BMC系统时间;
所述PNOR在开机启动时通过IPMI指令从所述BMC中获取所述BMC系统时间;
所述操作系统在开机启动时通过IPMI指令从所述BMC中获取所述BMC系统时间,并将所述BMC系统时间设置为所述操作系统的操作系统时间,以完成开机启动。
6.根据权利要求5所述的系统,其特征在于,所述BMC通过I2C接口获取实时时钟芯片中记录的标准时间。
7.根据权利要求5或6所述的系统,其特征在于,当所述操作系统启动完成之后,所述操作系统通过hwclock命令设置所述操作系统时间,并通过IPMI指令将所述操作系统时间发送至所述BMC;
所述BMC在接收到所述操作系统时间后,所述BMC将所述操作系统时间设置为所述BMC系统时间;
所述BMC将所述BMC系统时间写入所述实时时钟芯片。
8.根据权利要求7所述的系统,其特征在于,所述BMC通过I2C接口将所述BMC系统时间写入所述实时时钟芯片。
CN202110795158.2A 2021-07-14 2021-07-14 一种OpenPOWER服务器时间同步方法及系统 Active CN113655846B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110795158.2A CN113655846B (zh) 2021-07-14 2021-07-14 一种OpenPOWER服务器时间同步方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110795158.2A CN113655846B (zh) 2021-07-14 2021-07-14 一种OpenPOWER服务器时间同步方法及系统

Publications (2)

Publication Number Publication Date
CN113655846A true CN113655846A (zh) 2021-11-16
CN113655846B CN113655846B (zh) 2023-05-26

Family

ID=78489469

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110795158.2A Active CN113655846B (zh) 2021-07-14 2021-07-14 一种OpenPOWER服务器时间同步方法及系统

Country Status (1)

Country Link
CN (1) CN113655846B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115495160A (zh) * 2022-11-16 2022-12-20 苏州浪潮智能科技有限公司 一种arm服务器及其启动方法、装置和可读存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102298414A (zh) * 2010-06-22 2011-12-28 鸿富锦精密工业(深圳)有限公司 服务器时间同步系统
CN110134180A (zh) * 2019-04-24 2019-08-16 深圳市国鑫恒宇科技有限公司 基于SMBus总线BMC时间同步系统及方法
CN112732478A (zh) * 2021-01-08 2021-04-30 浪潮商用机器有限公司 一种服务器参数的修改方法、装置、设备及存储介质

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102298414A (zh) * 2010-06-22 2011-12-28 鸿富锦精密工业(深圳)有限公司 服务器时间同步系统
CN110134180A (zh) * 2019-04-24 2019-08-16 深圳市国鑫恒宇科技有限公司 基于SMBus总线BMC时间同步系统及方法
CN112732478A (zh) * 2021-01-08 2021-04-30 浪潮商用机器有限公司 一种服务器参数的修改方法、装置、设备及存储介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
赵兵建;孟天华;王亮;: "基于NTP的时间同步技术与应用研究", 医疗卫生装备 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115495160A (zh) * 2022-11-16 2022-12-20 苏州浪潮智能科技有限公司 一种arm服务器及其启动方法、装置和可读存储介质
CN115495160B (zh) * 2022-11-16 2023-02-28 苏州浪潮智能科技有限公司 一种arm服务器及其启动方法、装置和可读存储介质

Also Published As

Publication number Publication date
CN113655846B (zh) 2023-05-26

Similar Documents

Publication Publication Date Title
KR102493449B1 (ko) 엣지 컴퓨팅 테스트 방법, 장치, 전자 장치 및 컴퓨터 판독 가능 매체
US11314499B2 (en) Simulating end-to-end upgrade process in production environment
US10613970B1 (en) Method and system for managing deployment of software application components based on software performance data
CN110162435B (zh) 一种服务器pxe启动测试方法、系统、终端及存储介质
CN110825495A (zh) 一种容器云平台的恢复方法、装置、设备及可读存储介质
CN110955409B (zh) 在云平台上创建资源的方法和装置
CN106598796A (zh) 一种测试reboot时硬件信息稳定性的方法
US10795793B1 (en) Method and system for simulating system failures using domain-specific language constructs
CN115168130A (zh) 一种芯片测试方法、装置、电子设备及存储介质
CN115934447A (zh) 显示信息获取方法、装置、电子设备和存储介质
CN113655846A (zh) 一种OpenPOWER服务器时间同步方法及系统
WO2020000947A1 (zh) 实现封装形式的bios数据刷写的方法、装置及设备
CN112256560A (zh) 应用程序测试方法、装置及电子设备
CN113595762B (zh) 一种网卡配置的保存方法及装置
CN116339908A (zh) 虚拟机启动方法、装置、计算机设备和存储介质
US20070016761A1 (en) Method, apparatus, and computer program product for implementing enhanced system behavior control
CN114153503A (zh) 一种bios控制方法、装置、介质
US11392371B2 (en) Identification of a partial code to be refactored within a source code
CN111694587A (zh) 服务器pnor固件升级方法、装置、设备及存储介质
CN113656378A (zh) 一种服务器管理方法、装置、介质
US7743244B2 (en) Computer system model generation with tracking of actual computer system configuration
CN111124730A (zh) 一种服务器的错误定位方法、装置及计算机存储介质
CN111104271A (zh) 一种带内刷新固件过程的稳定性测试方法、装置及设备
CN110908725A (zh) 应用程序启动方法、装置、电子设备及可读介质
US11966723B2 (en) Automatic management of applications in a containerized environment

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant