CN113471266A - 像素排布结构、掩膜组件及显示面板 - Google Patents
像素排布结构、掩膜组件及显示面板 Download PDFInfo
- Publication number
- CN113471266A CN113471266A CN202110737058.4A CN202110737058A CN113471266A CN 113471266 A CN113471266 A CN 113471266A CN 202110737058 A CN202110737058 A CN 202110737058A CN 113471266 A CN113471266 A CN 113471266A
- Authority
- CN
- China
- Prior art keywords
- sub
- pixel
- pixels
- adjacent
- pixel group
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/85—Arrangements for extracting light from the devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/86—Arrangements for improving contrast, e.g. preventing reflection of ambient light
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/124—Insulating layers formed between TFT elements and OLED elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/60—OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Life Sciences & Earth Sciences (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Sustainable Development (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明实施例提供一种像素排布结构、掩膜组件及显示面板,像素排布结构具有颜色不同的第一子像素、第二子像素和第三子像素,像素排布结构包括重复单元,重复单元包括:第一像素组,包括沿行方向排布的第二子像素和第一子像素;第二像素组,包括沿行方向排布的第一子像素和第二子像素;第三像素组,包括沿行方向排布的两个第三子像素;其中,第一像素组、第二像素组和第三像素组的个数比为1:1:2,第一像素组、第二像素组和第三像素组沿列方向依次分布,且在列方向上相邻的第一像素组和第二像素组之间设置有一个第三像素组。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素排布结构、掩膜组件及显示面板。
背景技术
有机发光二极管(Organic Light-Emitting Diode;OLED)是主动发光器件。与传统的液晶显示(Liquid Crystal Display;LCD)显示方式相比,OLED显示技术无需背光灯,具有自发光的特性。OLED采用较薄的有机材料膜层和玻璃基板,当有电流通过时,有机材料就会发光。因此OLED显示面板能够显著节省电能,可以做得更轻更薄,比LCD显示面板耐受更宽范围的温度变化,而且可视角度更大。OLED显示面板有望成为继LCD之后的下一代平板显示技术,是目前平板显示技术中受到关注最多的技术之一。
发明内容
本发明实施例提供一种像素排布结构、掩膜组件及显示面板,旨在提高像素排布结构的显示效果。
本发明第一方面的实施例提供了一种像素排布结构,像素排布结构具有颜色不同的第一子像素、第二子像素和第三子像素,像素排布结构包括沿行方向和列方向成行成列排布的多个重复单元,重复单元包括:第一像素组,包括沿行方向排布的第二子像素和第一子像素,且第一子像素的中心与第二子像素的中心的连线与沿行方向延伸的第一直线平行设置;第二像素组,包括沿行方向排布的第一子像素和第二子像素,且第一子像素的中心与第二子像素的中心的连线与第一直线相交设置;第三像素组,包括沿行方向排布的两个第三子像素;其中,第一像素组、第二像素组和第三像素组的个数比为1:1:2,第一像素组、第二像素组和第三像素组沿列方向排布,且在列方向上相邻的第一像素组和第二像素组之间设置有一个第三像素组。
根据本发明第一方面的实施方式,各第三子像素周侧设置有两个第一子像素和两个第二子像素,且第一子像素和第二子像素在第三子像素的周侧交替排布,两个第一子像素的中心至第三子像素中心的距离相等,两个第二子像素的中心至第三子像素的距离不等。
根据本发明第一方面前述任一实施方式,沿行方向相邻的两个第三子像素关于沿列方向延伸的第一轴线对称设置,第一轴线经过位于该相邻两个第三子像素之间的第一子像素的中心。
根据本发明第一方面前述任一实施方式,位于第一像素组在列方向上两侧、且沿列方向相邻的两个第三子像素关于沿行方向延伸的第二轴线对称设置,第二轴线经过位于该相邻两个第三子像素之间的第一子像素或第二子像素的中心。
根据本发明第一方面前述任一实施方式,在第三子像素及环绕第三子像素周侧交替排布的两个第一子像素和两个第二子像素中,两个第一子像素位于第三子像素在第一方向上的两侧,两个第二子像素位于第三子像素在第二方向上的两侧,且第三子像素在第一方向上的延伸尺寸大于其在第二方向上的延伸尺寸,第一方向、第二方向与行方向均相交设置。
根据本发明第一方面前述任一实施方式,第三像素组中两个第三子像素的中心的连线与第一直线平行。
根据本发明第一方面前述任一实施方式,在行方向上相邻的两个第一子像素之间具有第三间距,在列方向上相邻的两个第一子像素之间具有第四间距,第三间距和第四间距相等。
根据本发明第一方面前述任一实施方式,第一子像素为蓝色子像素,第二子像素为红色子像素,第三子像素为绿色子像素。
根据本发明第一方面前述任一实施方式,在行方向上相邻的两个第二子像素之间具有第五间距,在列方向上相邻的两个第二子像素之间具有第六间距,第五间距和第六间距不相等。
根据本发明第一方面前述任一实施方式,第三子像素与位于其周侧的两个第一子像素和两个第二子像素形成像素单元,位于第三子像素周侧的两个第一子像素和两个第二子像素的中心连线构成直角梯形。
根据本发明第一方面前述任一实施方式,直角梯形的锐角取值范围为70°~90°。
根据本发明第一方面前述任一实施方式,位于第i行的第三子像素周侧的两个第一子像素和两个第二子像素的中心连线构成第一直角梯形,第一直角梯形具有第一锐角;
位于第i+1行的第三子像素周侧的两个第一子像素和两个第二子像素的中心连线构成第二直角梯形,第二直角梯形具有第二锐角,且第一锐角和第二锐角相等。
本发明第二方面还提供一种掩膜组件,掩膜组件用于蒸镀形成上述任一第一方面实施例的像素排布结构,掩膜组件包括:
第一掩膜板,第一掩膜板包括与第一子像素相适配的第一掩膜开口,在行方向上相邻的两个第一掩膜开口之间的间距与在列方向上相邻的两个第一掩膜开口之间间距相等;
第二掩膜板,第二掩膜板包括与第二子像素相适配的第二掩膜开口,在行方向上相邻的两个第二掩膜开口之间的间距与在列方向上相邻的两个第二掩膜开口之间间距不相等;
第三掩膜板,第三掩膜板包括与第三子像素相适配的第三掩膜开口,在行方向上相邻的两个第三掩膜开口之间的间距与在列方向上相邻的两个第三掩膜开口之间间距相等。
本发明第三方面还提供一种显示面板,显示面板包括上述任一第一方面实施例的像素排布结构。
在本发明的像素排布结构中,像素排布结构包括重复单元,重复单元包括沿列方向排布第一像素组、第二像素组和第三像素组,相邻的第一像素组和第二像素组设置有一个第三像素组,使得第三像素组中的第三子像素能够与第一像素组和/或第二像素组中的第一子像素和第二子像素形成一个发白光的发光单元。第一像素组中第一子像素的中心和第二子像素中心的连线与第一直线平行,而第二像素组中第一子像素的中心和第二子像素中心的连线与第一直线相交,使得重复单元中两个第一子像素至第三子像素的间距或两个第二子像素至第三子像素的间距不等,使得子像素之间具有间隙。像素排布结构用于显示面板时,子像素之间的间隙能够提高显示面板的透光率,便于感光元件的屏下集成。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征。
图1是本发明第一方面实施例提供的一种像素排布结构中重复单元的结构示意图;
图2是本发明第一方面实施例提供的一种像素排布结构的结构示意图;
图3是本发明第一方面另一实施例提供的一种像素排布结构中重复单元的结构示意图;
图4是本发明第一方面另一实施例提供的一种像素排布结构的结构示意图;
图5是本发明第四方面实施例提供的一种掩膜组件的第一掩膜板的结构示意图;
图6是本发明第四方面实施例提供的一种掩膜组件的第二掩膜板的结构示意图;
图7是本发明第四方面实施例提供的一种掩膜组件的第三掩膜板的结构示意图。
附图标记说明:
100、重复单元;101、第一像素组;102、第二像素组;103、第三像素组;
110、第一子像素;111、第一虚拟区域;112、第一发光材料区域;120、第二子像素;121、第二虚拟区域;122、第二发光材料区域;130、第三子像素;131、第三虚拟区域;132、第三发光材料区域;
200、发光单元;210、第一发光单元;220、第二发光单元;
10、第一掩膜板;11、第一掩膜开口;
20、第二掩膜板;21、第二掩膜开口;
30、第三掩膜板;31、第三掩膜开口。
具体实施方式
下面将详细描述本发明的各个方面的特征和示例性实施例。在下面的详细描述中,提出了许多具体细节,以便提供对本发明的全面理解。但是,对于本领域技术人员来说很明显的是,本发明可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本发明的示例来提供对本发明的更好的理解。在附图和下面的描述中,至少部分的公知结构和技术没有被示出,以便避免对本发明造成不必要的模糊;并且,为了清晰,可能夸大了部分结构的尺寸。此外,下文中所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。
在本发明的描述中,需要说明的是,除非另有说明,“多个”的含义是两个以上;术语“上”、“下”、“左”、“右”、“内”、“外”等指示的方位或位置关系仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。
下述描述中出现的方位词均为图中示出的方向,并不是对本发明的实施例的具体结构进行限定。在本发明的描述中,还需要说明的是,除非另有明确的规定和限定,术语“安装”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是直接相连,也可以间接相连。对于本领域的普通技术人员而言,可视具体情况理解上述术语在本发明中的具体含义。
随着电子设备的快速发展,用户对屏占比的要求越来越高,使得电子设备的全面屏显示受到业界越来越多的关注。
传统的电子设备如手机、平板电脑等,由于需要集成诸如前置摄像头、听筒以及红外感应元件等。现有技术中,可通过在显示屏上开槽(Notch)或开孔,外界光线可通过屏幕上的开槽或开孔进入位于屏幕下方的感光元件。但是这些电子设备均不是真正意义上的全面屏,并不能在整个屏幕的各个区域均进行显示,例如其前置摄像头对应区域不能显示画面。
在诸如手机和平板电脑等电子设备上,需要在设置显示面板的一侧集成诸如前置摄像头、红外光传感器、接近光传感器等感光组件。在一些实施例中,可以在上述电子设备上设置透光显示区,将感光组件设置在透光显示区背面,在保证感光组件正常工作的情况下,实现电子设备的全面屏显示。
目前为了提高显示面板局部区域的透光率,通常是在现有像素排布结构的基础上对该部分区域内的金属线做改进。目前利用金属线设置位置的方式来改进透光率已经再难以有突破。
为了解决上述技术问题,提出了本发明。为了更好地理解本发明,下面结合图1至图7根据本发明实施例的电像素排布结构、掩膜组件、显示面板和电子设备进行详细描述。
请一并参阅图1和图2,图1为本发明实施例提供的一种像素排布结构中重复单元100的结构示意图,图2为本发明实施例提供的一种像素排布结构像素排布结构的结构示意图。
根据本发明实施例提供的像素排布结构,像素排布结构包括多个子像素,多个子像素组合形成重复单元100,重复单元100平移重复形成像素排布结构。子像素例如包括第一子像素110、第二子像素120和第三子像素130。
在一些实施例中,像素排布结构包括沿行方向和列方向成行成列排布的多个重复单元100,重复单元100包括:第一像素组101,包括沿行方向依次排布的第二子像素120和第一子像素110,且第一子像素110的中心与第二子像素120的中心的连线与沿行方向延伸的第一直线平行设置;第二像素组102,包括沿行方向依次排布的第一子像素110和第二子像素120,且第一子像素110的中心与第二子像素120的中心的连线与第一直线相交设置;第三像素组103,包括沿行方向排布的两个第三子像素130;其中,第一像素组101、第二像素组102和第三像素组103的个数比为1:1:2,第一像素组101、第二像素组102和第三像素组103沿列方向排布,且在列方向上相邻的第一像素组101和第二像素组102之间设置有一个第三像素组103。
在另一些实施例中,第一像素组101包括沿行方向排布的第一子像素110和第二子像素120;第二像素组102,包括沿行方向排布的第二子像素120和第一子像素110,即沿列方向,第一子像素110和第二子像素120交替分布。
行方向和列方向的设置方式有多种,行方向和列方向可以以任意预设角度相交设置。在一些可选的实施例中,行方向和列方向之间的夹角呈90度,如图1中所示的X轴(行方向)和Y轴(列方向),因此各第一子像素110、第二子像素120和第三子像素130可以沿水平和竖直方向横平竖直的排布,结构简单,制造方便。
“沿行方向排布的第一子像素110和第二子像素120”是指第一子像素110和第二子像素120沿行方向排布,在行方向上,相邻的第一子像素110和第二子像素120只要至少部分交叠即可认为第一子像素110和第二子像素120沿行方向排布。
同理,“沿方向排布的两个第三子像素130”是指第三子像素130沿行方向排布,在行方向上,相邻的两个第三子像素130只要至少部分交叠即可认为两个第三子像素130沿行方向排布。
“第一像素组101、第二像素组102和第三像素组103沿列方向排布”中:在列方向上,只要第一像素组101、第二像素组102和第三像素组103存在至少部分交叠,即可认为第一像素组101、第二像素组102和第三像素组103沿列方向排布。
在其他实施例中,行方向还可以为Y轴所在的方向,列方向还可以为X轴所在的方向。
在本发明的像素排布结构中,像素排布结构包括重复单元100,重复单元100包括沿列方向排布第一像素组101、第二像素组102和第三像素组103,相邻的第一像素组101和第二像素组102设置有一个第三像素组103,使得第三像素组103中的第三子像素130能够与第一像素组101和/或第二像素组102中的第一子像素110和第二子像素120形成一个发白光的发光单元200。第一像素组101中第一子像素110的中心和第二子像素120中心的连线与第一直线平行,而第二像素组102中第一子像素110的中心和第二子像素120中心的连线与第一直线相交,使得重复单元100中两个第一子像素110至第三子像素130的间距或两个第二子像素120至第三子像素130的间距不等,进而令部分子像素之间具有间隙。
当本发明的像素排布结构用于显示面板时,子像素之间的间隙能够提高显示面板的透光率,便于感光元件的屏下集成。因此本发明从像素排布结构入手,在保证一些子像素排布结构更加均匀的基础上,通过调整另一些子像素(例如第二子像素120)的设置位置,使得像素排布结构上部分子像素之间出现间隙,进而提高透光率。如图1所示,各子像素均包括虚拟区域和位于虚拟区域内的发光材料区域。虚拟区域为利用掩膜板蒸镀形成子像素时掩膜板上掩膜开口所对应的区域,即虚拟区域的尺寸与掩膜开口的尺寸相等。发光材料区域为像素定义层上像素开口的尺寸。虚拟区域和发光材料区域形状相似,且虚拟区域和发光材料区域的中心重叠,虚拟区域的边缘不同位置至发光材料区域边缘不同位置的最小距离在误差范围内相等。
例如第一子像素110包括第一虚拟区域111和第一发光材料区域112,第二子像素120包括第二虚拟区域121和第二发光材料区域122,第三子像素130包括第三虚拟区域131和第三发光材料区域132。
第三像素组103和第一像素组101、第二像素组102的相对位置设置方式有多种。请一并参阅图3和图4,图3为本发明另一实施例提供的一种像素排布结构中重复单元100的结构示意图,图4为本发明另一实施例提供的一种像素排布结构像素排布结构的结构示意图。
如图3和图4所示,第三像素组103和第一像素组101、第二像素组102沿列方向对齐分布。即第三像素组103的中心与第一像素组101、第二像素组102的中心沿列方向对齐分布。第三像素组103中的一个第三子像素130与第二像素组102中的第一子像素110、第一像素组101中的第二子像素120沿列方向对齐分布,第三像素组103中的另一个第三子像素130与第二像素组102中的第二子像素120、第一像素组101中的第一子像素110沿列方向对齐分布。减小第一子像素110、第二子像素120和第三子像素130之间的间距,提高显示效果。
在另一些可选的实施例中,如图1和图2所示,第一像素组101和第二像素组102沿列方向对齐分布,即第一像素组101和第二像素组102的中心沿列方向对齐分布。第三像素组103与第一像素组101、第二像素组102沿行方向错位分布,即第三像素组103中的一个第三子像素130对应位于第一像素组101中第一子像素110和第二子像素120在行方向上的中间设置,第三像素组103中的另一个第三子像素130位于第一像素组101中第一子像素110远离第二子像素120的一侧。
在这些可选的实施例中,各第三子像素130周侧环绕设置有两个第一子像素110和两个第二子像素120,第一子像素110和第二子像素120在第三子像素130周侧交替排布,两个第一子像素110的中心至第三子像素130中心的距离相等,两个第二子像素120的中心至第三子像素130的距离不等。使得两个第二子像素120中一者与第三子像素130的间距较大,另一者与第三子像素130的间距较小,形成像素排布结构后,部分相邻的子像素之间能够形成间隙。同时能够保证不同颜色子像素排布更加均匀,提高显示效果。
可选的,在第三子像素130及位于第三子像素130周侧的两个第一子像素110和第二子像素120中,第一子像素110的第一虚拟区域111的边缘与第三子像素130的第三虚拟区域131的边缘重叠设置,能够减小第一子像素110和第二子像素120之间的间距,提高像素开口率和显示效果。
在另一些可选的实施例中,在第三子像素130及位于第三子像素130周侧的两个第一子像素110和第二子像素120中,其中一个第二子像素120的第二虚拟区域121的边缘与第三子像素130的第三虚拟区域131的边缘重合设置,另一个第二子像素120的第二虚拟区域121的边缘与第三子像素130的第三虚拟区域131的边缘间隔设置,使得另一个第二子像素120与第一子像素110之间能够形成间隙。当像素排布结构用于显示面板时,能够提高显示面板的透光率。
可选的,第一像素组101的第一子像素110的中心和第二像素组102的第二子像素120的中心的连线与沿列方向延伸的第二直线平行,第一像素组101的第一子像素110和第二像素组102的第二子像素120之间具有第一间距;第一像素组101的第二子像素120的中心和第二像素组101的第一子像素110的中心的连线与第二直线平行,第一像素组101的第二子像素120和第二像素组102的第一子像素110之间具有第二间距,且第一间距和第二间距不相等。即部分相邻的子像素之间的间距较小,另一部分子像素之间的间距较大,当像素排布结构用于显示面板时,能够提高显示面板的透光率,便于感光器件的屏下集成。
在一些可选的实施例中,如图2所示,当第三子像素130对应位于沿行方向相邻的第一子像素110和第二子像素120之间时,沿行方向相邻的两个第三子像素130关于沿列方向延伸的第一轴线Q’对称设置,第一轴线Q’经过位于该相邻两个第三子像素130之间的第一子像素110的中心。图2中仅示意出其中一条第一轴线Q’的设置位置,可选的,在行方向上任相邻的两个第三子像素130之间均具有第一轴线Q’。
在这些可选的实施例中,沿行方向相邻的两个第三子像素130关于第一轴线Q’对称设置,能够进一步减小重复单元100内两个第三子像素130之间的间距,使得第三子像素130的分布更加均匀,提高用于蒸镀第三子像素130的掩膜板的结构强度,进而提高第三子像素130的蒸镀精度。同时令形成发光单元200的多个子像素之间的间距更加均衡,能够提高显示面板的显示效果。
在另一些可选的实施例中,位于第一像素组101在列方向上两侧、且沿列方向相邻的两个第三子像素130关于沿行方向延伸的第二轴线P’对称设置,第二轴线P’经过位于该相邻两个第三子像素130之间的第一子像素110或第二子像素120的中心。图2中仅示意出其中一条第二轴线P’的设置位置,可选的,在列方向上任相邻的两个第三子像素130之间均具有第二轴线P’。
在这些可选的实施例中,沿列方向相邻的两个第三子像素130关于第二轴线P’对称设置,使得第三子像素130的分布更加均匀,形成发光单元200的多个子像素之间的间距更加均衡,能够提高显示面板的显示效果。
在又一些可选的实施例中,沿行方向相邻的两个第三子像素130关于沿列方向延伸的第一轴线对称设置,位于第一像素组101在列方向上两侧、且沿列方向相邻的两个第三子像素130关于沿行方向延伸的第二轴线对称设置。使得第三子像素130的分布更加均匀。
第三子像素130的设置方式有多种,当各第三子像素130周侧环绕设置有交替排布的两个第一子像素110和两个第二子像素120时,在第三子像素130及环绕第三子像素130周侧交替排布的两个第一子像素110和两个第二子像素120中,两个第一子像素110位于第三子像素130在第一方向上的两侧,两个第二子像素120位于第三子像素130在第二方向上的两侧,且第三子像素130在第一方向上的延伸尺寸大于其在第二方向上的延伸尺寸,第一方向、第二方向与行方向均相交设置。例如,第一方向与第二方向垂直,第一方向与行方向的夹角为45°。
在这些可选的实施例中,由于两个第一子像素110的中心至第三子像素130中心的距离相等,两个第一子像素110位于第三子像素130在第一方向上的两侧,第三子像素130在第一方向上的延伸尺寸较长能够减小第三子像素130和第一子像素110之间的间距,提高显示效果。两个第二子像素120的中心至第三子像素130的距离不等,且两个第二子像素120位于第三子像素130在第二方向上的两侧,第三子像素130在第二方向上的延伸尺寸较小,使得第二子像素120和第三子像素130之间能够形成合适的间隙。
第三像素组103中两个第三子像素130的排布方式有多种,例如两个第三子像素130中心的连线与第一直线相交。在另一些可选的实施例中,所述第三像素组103中两个所述第三子像素130的中心的连线与所述第一直线平行。使得第三子像素130的排布更加均匀,当像素排布结构用于显示面板时,能够提高显示效果。
在一些可选的实施例中,在行方向上相邻的两个第一子像素110之间具有第三间距,在列方向上相邻的两个第一子像素110之间具有第四间距,第三间距和第四间距相等。使得第一子像素110的分布更加均匀,提高显示面板的显示效果。
可选的,第一子像素110为蓝色子像素,第二子像素120为红色子像素,第三子像素130为绿色子像素。蓝色子像素的设置面积通常较大,当蓝色的第一子像素110分布更加均匀时,能够改善显示面板的局部蓝色色偏,提高显示面板的显示效果。
在一些可选的实施例中,在行方向上相邻的两个第二子像素120之间具有第五间距,在列方向上相邻的两个第二子像素120之间具有第六间距,第五间距和第六间距不相等。
在这些可选的实施例中,第五间距和第六间距不相等,使得一些第二子像素120与其他子像素之间具有间隙,当像素排布结构用于显示面板时,能够提高显示面板的透光率,便于感光器件的屏下集成。
在本发明实施例中,可选的,多个第一子像素110沿行方向和列方向对齐分布,即多个第一子像素110的中心沿行方向和列方向对齐分布。多个第二子像素120沿行方向和列方向对齐分布,即多个第二子像素120的中心沿行方向和列方向对齐分布。多个第三子像素130沿行方向和列方向对齐分布,即多个第三子像素130的中心沿行方向和列方向对齐分布。当使用掩膜板分别蒸镀第一子像素110、第二子像素120和第三子像素130时,使得掩膜板上的掩模开口分布均匀,掩膜板结构强度均匀,掩膜板受力均匀,能够减小蒸镀误差。
在一些可选的实施例中,第三子像素130与位于其周侧的两个第一子像素110和两个第二子像素120形成发光单元200,位于第三子像素130周侧的两个第一子像素110和两个第二子像素120的中心连线构成直角梯形。
可选的,该直角梯形范围之内的子像素构成一个发白光的发光单元200。在这些可选的实施例中,第一子像素110和第二子像素120被发光单元200共用,能够提高像素排布结构的PPI,提高显示面板的显示效果。
可选的,在一些可选的实施例中,第一子像素110的面积大于单个第三子像素130的面积;和/或,第二子像素120的面积大于单个第三子像素130的面积。
在这些可选的实施例中,被共用的子像素的面积大于未被共用的子像素的面积,能够保证像素排布结构的显示效果。由于被共用的子像素在其所形成的两个发光单元200显示时均需要显示,其显示次数大于未被共用的子像素,被共用的子像素的面积较大,能够提高被共用的子像素的使用寿命,进而提高整个像素排布结构的使用寿命。
人眼对绿色比较敏感,在这些可选的实施例中,绿色子像素的个数较多,绿色子像素没有被共用,各像素显示单元中都包括一个完整的绿色子像素,能够保证显示的绿色不失真,提高人眼观看时的舒适度。
此外,发光单元200所在的范围呈直角梯形,使得第二子像素120与其他子像素之间能够形成间隙,当像素排布结构用于显示面板时,能够提高显示面板的透光率,便于感光器件的屏下集成。
直角梯形具有两个直角、一个钝角和一个锐角。直角梯形的锐角的取值范围的设置方式有多种,可选的,直角梯形的锐角的取值范围为70°~90°。避免由于锐角取值范围过小导致第二子像素120的开口率不足而影响显示面板的显示效果。
在一些可选的实施例中,位于第i行的第三子像素130周侧的两个第一子像素110和两个第二子像素120的中心连线构成第一直角梯形,第一直角梯形具有第一锐角;位于第i+1行的第三子像素130周侧的两个第一子像素110和两个第二子像素120的中心连线构成第二直角梯形,第二直角梯形具有第二锐角,且第一锐角和第二锐角相等。
其中“位于第i行的第三子像素130”和“位于第i+1行的第三子像素130”是在列方向上相邻的两行第三子像素130。该相邻的两行第三子像素130之间设置有第一像素组101或第二像素组102。
在这些可选的实施例中,子像素排布形成第一直角梯形和第二直角梯形,第一直角梯形范围之内的子像素形成一个能够发白光的第一发光单元210,第二直角梯形范围之内的子像素形成一个能够发白光的第二发光单元220。即像素排布结构中形成了至少两个形状不一致的发光单元200。能够在保证子像素排布均匀的前提下,又可以在子像素之间形成间隙,便于感光元件的屏下集成。
此外,第一锐角和第二锐角相等,即相邻的第一直角梯形和第二直角梯形互补形成一个矩形四边形,使得各子像素的排布更加均匀规律,便于多个子像素蒸镀形成。
可选的,第一直角梯形和第二直角梯形的面积不等,例如以第一直角梯形的直角边为边做第一正方形,第一直角梯形的面积小于该第一正方形的面积。以第二直角梯形的直角边为边做第二正方形,第二直角梯形的面积大于该第二方形的面积。使得各子像素之间不会出现位置干扰。
各子像素的形状设置方式有多种,各子像素可以为椭圆形、圆形、扇形、哑铃形、梨形、四边形、多边形、类矩形、圆角矩形、星形、心形等中的一种或几种的组合。
作为一种可选的实施例,第一子像素110和第二子像素120的形状例如为正方形,且第一子像素110和第二子像素120的两条对角线分别与第一直线和第二直线平行。第一子像素110和第二子像素120的形状规律,能够降低用于蒸镀第一子像素110和第二子像素120的掩膜板的制造工艺难度。
第三子像素130的形状例如为长方形,且第三子像素130长边的延伸方向与第一直线相交,例如呈长方形的第三子像素130的长边与第一直线的夹角为45度。
本发明第二实施例还提供一种显示面板,包括上述任一第一实施例的像素排布结构。由于本发明实施例的显示面板包括上述任一第一实施例的像素排布结构,因此本发明的显示面板具有上述任一第一实施例像素排布结构所具有的有益效果,在此不再赘述。
可选的,显示面板包括透光显示区域,上述任一第一方面实施例提供的像素排布结构可以布置于透光显示区域,或者,上述任一第一方面实施例提供的像素排布结构可以布置于透光显示区域布置于显示面板的所有显示区域。
本发明第三方面的实施例还提供一种电子设备,包括上述的显示面板。由于本发明实施例的电子设备包括上述的显示面板,因此具有上述显示面板所具有的有益效果,在此不再赘述。
其中,电子设备的类型在此不做限定,电子设备可以是移动终端、显示器等。
如图5至图7所示,图5是本发明第四方面实施例提供的一种掩膜组件的第一掩膜板10的结构示意图;图6是本发明第四方面实施例提供的一种掩膜组件的第二掩膜板20的结构示意图;图7是本发明第四方面实施例提供的一种掩膜组件的第三掩膜板的结构示意图。
本发明第四方面的实施例还提供一种掩膜组件,掩膜组件包括:第一掩膜板10,第一掩膜板10包括与第一子像素110相适配的第一掩膜开口11第二掩膜板20,第二掩膜板20包括与第二子像素120相适配的第二掩膜开口21;第三掩膜板30,第三掩膜板30包括与第三子像素130相适配的第三掩膜开口31。使用本发明的掩膜组件可以蒸镀形成上述任一第一方面实施例的像素排布结构。
可选的,如上,当在行方向上相邻的两个第一子像素之间的间距与在列方向上相邻的两个第一子像素之间间距相等时,在行方向上相邻的两个第一掩膜开口之间的间距与在列方向上相邻的两个第一掩膜开口之间间距相等。
当在行方向上相邻的两个第二子像素之间的间距与在列方向上相邻的两个第二子像素之间间距不相等时,在行方向上相邻的两个第二掩膜开口之间的间距与在列方向上相邻的两个第二掩膜开口之间间距不相等。
可选的,当在行方向上相邻的两个第三子像素之间的间距与在列方向上相邻的两个第三子像素之间间距相等时,在行方向上相邻的两个第三掩膜开口之间的间距与在列方向上相邻的两个第三掩膜开口之间间距相等。
本发明可以以其他的具体形式实现,而不脱离其精神和本质特征。例如,特定实施例中所描述的算法可以被修改,而系统体系结构并不脱离本发明的基本精神。因此,当前的实施例在所有方面都被看作是示例性的而非限定性的,本发明的范围由所附权利要求而非上述描述定义,并且,落入权利要求的含义和等同物的范围内的全部改变从而都被包括在本发明的范围之中。
Claims (10)
1.一种像素排布结构,其特征在于,所述像素排布结构具有颜色不同的第一子像素、第二子像素和第三子像素,所述像素排布结构包括沿行方向和列方向成行成列排布的多个重复单元,所述重复单元包括:
第一像素组,包括沿行方向排布的所述第二子像素和所述第一子像素,且所述第一子像素的中心与所述第二子像素的中心的连线与沿所述行方向延伸的第一直线平行设置;
第二像素组,包括沿行方向排布的所述第一子像素和所述第二子像素,且所述第一子像素的中心与所述第二子像素的中心的连线与所述第一直线相交设置;
第三像素组,包括沿所述行方向排布的两个所述第三子像素;
其中,所述第一像素组、所述第二像素组和所述第三像素组的个数比为1:1:2,所述第一像素组、所述第二像素组和所述第三像素组沿所述列方向排布,且在所述列方向上相邻的所述第一像素组和所述第二像素组之间设置有一个所述第三像素组。
2.根据权利要求1所述的像素排布结构,其特征在于,各所述第三子像素周侧设置有两个所述第一子像素和两个所述第二子像素,且所述第一子像素和所述第二子像素在所述第三子像素的周侧交替排布,两个所述第一子像素的中心至所述第三子像素中心的距离相等,两个所述第二子像素的中心至所述第三子像素的距离不等。
3.根据权利要求2所述的像素排布结构,其特征在于,
沿所述行方向相邻的两个所述第三子像素关于沿所述列方向延伸的第一轴线对称设置,所述第一轴线经过位于该相邻两个所述第三子像素之间的所述第一子像素的中心;
和/或,位于所述第一像素组在所述列方向上两侧、且相邻的两个所述第三子像素关于沿所述行方向延伸的第二轴线对称设置,所述第二轴线经过位于该相邻两个所述第三子像素之间的所述第一子像素或所述第二子像素的中心。
4.根据权利要求2所述的像素排布结构,其特征在于,在所述第三子像素及环绕所述第三子像素周侧交替排布的两个所述第一子像素和两个所述第二子像素中,两个所述第一子像素位于所述第三子像素在第一方向上的两侧,两个所述第二子像素位于所述第三子像素在第二方向上的两侧,且所述第三子像素在所述第一方向上的延伸尺寸大于其在所述第二方向上的延伸尺寸,所述第一方向、所述第二方向与所述行方向均相交设置。
5.根据权利要求2所述的像素排布结构,其特征在于,所述第三像素组中两个所述第三子像素的中心的连线与所述第一直线平行。
6.根据权利要求2所述的像素排布结构,其特征在于,
在所述行方向上相邻的两个所述第一子像素之间具有第三间距,在所述列方向上相邻的两个所述第一子像素之间具有第四间距,所述第三间距和所述第四间距相等;
优选的,所述第一子像素为蓝色子像素,所述第二子像素为红色子像素,所述第三子像素为绿色子像素;
优选的,在所述行方向上相邻的两个所述第二子像素之间具有第五间距,在所述列方向上相邻的两个所述第二子像素之间具有第六间距,所述第五间距和所述第六间距不相等。
7.根据权利要求2所述的像素排布结构,其特征在于,所述第三子像素与位于其周侧的两个所述第一子像素和两个所述第二子像素形成像素单元,位于所述第三子像素周侧的两个所述第一子像素和两个所述第二子像素的中心连线构成直角梯形;
优选的,所述直角梯形的锐角取值范围为70°~90°。
8.根据权利要求7所述的像素排布结构,其特征在于,
位于第i行的所述第三子像素周侧的两个所述第一子像素和两个所述第二子像素的中心连线构成第一直角梯形,所述第一直角梯形具有第一锐角;
位于第i+1行的所述第三子像素周侧的两个所述第一子像素和两个所述第二子像素的中心连线构成第二直角梯形,所述第二直角梯形具有第二锐角,且所述第一锐角和所述第二锐角相等。
9.一种掩膜组件,其特征在于,所述掩膜组件用于蒸镀形成权利要求1-8任一项所述的像素排布结构,所述掩膜组件包括:
第一掩膜板,所述第一掩膜板包括与所述第一子像素相适配的第一掩膜开口,在所述行方向上相邻的两个所述第一掩膜开口之间的间距与在所述列方向上相邻的两个所述第一掩膜开口之间间距相等;
第二掩膜板,所述第二掩膜板包括与所述第二子像素相适配的第二掩膜开口,在所述行方向上相邻的两个所述第二掩膜开口之间的间距与在所述列方向上相邻的两个所述第二掩膜开口之间间距不相等;
第三掩膜板,所述第三掩膜板包括与所述第三子像素相适配的第三掩膜开口,在所述行方向上相邻的两个所述第三掩膜开口之间的间距与在所述列方向上相邻的两个所述第三掩膜开口之间间距相等。
10.一种显示面板,其特征在于,包括权利要求1-8任一项所述的像素排布结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110737058.4A CN113471266A (zh) | 2021-06-30 | 2021-06-30 | 像素排布结构、掩膜组件及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110737058.4A CN113471266A (zh) | 2021-06-30 | 2021-06-30 | 像素排布结构、掩膜组件及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113471266A true CN113471266A (zh) | 2021-10-01 |
Family
ID=77876479
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110737058.4A Pending CN113471266A (zh) | 2021-06-30 | 2021-06-30 | 像素排布结构、掩膜组件及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113471266A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114188377A (zh) * | 2021-11-23 | 2022-03-15 | 厦门天马显示科技有限公司 | 像素排布结构、显示面板及掩模板组件 |
CN116798336A (zh) * | 2023-08-21 | 2023-09-22 | 长春希达电子技术有限公司 | 亚像素单元排布结构、显示器、虚拟像素结构和复用方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109860237A (zh) * | 2018-12-13 | 2019-06-07 | 昆山国显光电有限公司 | 像素排列结构、显示面板及显示装置 |
CN111341817A (zh) * | 2020-03-11 | 2020-06-26 | 昆山国显光电有限公司 | 像素排布结构、显示面板及显示装置 |
CN111725288A (zh) * | 2020-07-17 | 2020-09-29 | 昆山国显光电有限公司 | 像素结构及显示面板 |
CN111816087A (zh) * | 2020-07-17 | 2020-10-23 | 昆山国显光电有限公司 | 像素结构及显示面板 |
CN112436029A (zh) * | 2020-07-01 | 2021-03-02 | 昆山国显光电有限公司 | 像素排布结构、显示面板及显示装置 |
CN112436031A (zh) * | 2020-07-01 | 2021-03-02 | 昆山国显光电有限公司 | 像素排布结构、显示面板及显示装置 |
-
2021
- 2021-06-30 CN CN202110737058.4A patent/CN113471266A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109860237A (zh) * | 2018-12-13 | 2019-06-07 | 昆山国显光电有限公司 | 像素排列结构、显示面板及显示装置 |
CN111341817A (zh) * | 2020-03-11 | 2020-06-26 | 昆山国显光电有限公司 | 像素排布结构、显示面板及显示装置 |
CN112436029A (zh) * | 2020-07-01 | 2021-03-02 | 昆山国显光电有限公司 | 像素排布结构、显示面板及显示装置 |
CN112436031A (zh) * | 2020-07-01 | 2021-03-02 | 昆山国显光电有限公司 | 像素排布结构、显示面板及显示装置 |
CN111725288A (zh) * | 2020-07-17 | 2020-09-29 | 昆山国显光电有限公司 | 像素结构及显示面板 |
CN111816087A (zh) * | 2020-07-17 | 2020-10-23 | 昆山国显光电有限公司 | 像素结构及显示面板 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114188377A (zh) * | 2021-11-23 | 2022-03-15 | 厦门天马显示科技有限公司 | 像素排布结构、显示面板及掩模板组件 |
CN116798336A (zh) * | 2023-08-21 | 2023-09-22 | 长春希达电子技术有限公司 | 亚像素单元排布结构、显示器、虚拟像素结构和复用方法 |
CN116798336B (zh) * | 2023-08-21 | 2023-11-14 | 长春希达电子技术有限公司 | 亚像素单元排布结构、显示器、虚拟像素结构和复用方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7295117B2 (ja) | 画素配列構造、有機電界発光ディスプレイパネル、表示装置及びマスクユニット | |
US20240016019A1 (en) | Display substrate, fine metal mask set and display device | |
US11342385B2 (en) | Pixel arrangement structure, display substrate, display device, and mask plate group | |
CN106449710B (zh) | 像素结构以及包含该像素结构的oled显示面板 | |
CN114994973B (zh) | 显示基板和显示装置 | |
CN106653799B (zh) | 像素结构以及包含所述像素结构的oled显示面板 | |
US20220293694A1 (en) | Pixel layout structure, metal mask, and display apparatus | |
US20220028900A1 (en) | Transparent display substrates, transparent display panels and display devices | |
CN111725289B (zh) | 像素排布结构、显示面板及电子设备 | |
CN113471271B (zh) | 一种显示面板和显示装置 | |
CN113471266A (zh) | 像素排布结构、掩膜组件及显示面板 | |
WO2020143213A1 (zh) | 像素结构、显示基板和显示装置 | |
US20230247886A1 (en) | Pixel arrangement structure and display panel | |
US20200335557A1 (en) | Organic light emitting diode display pixel arrangement structure and display panel | |
WO2022206017A1 (zh) | 像素排列结构、显示面板及显示装置 | |
CN113437122B (zh) | 像素排布结构、掩膜组件及显示面板 | |
CN114843331A (zh) | 像素排布结构及显示装置 | |
CN113964171A (zh) | 像素排布结构、掩膜组件及显示面板 | |
CN112885875B (zh) | 像素排布结构、电子设备及高精度金属掩模板 | |
CN220020578U (zh) | 一种像素结构、显示基板和显示装置 | |
CN111969020B (zh) | 像素排布结构、显示面板及掩模版组 | |
CN115390307B (zh) | 显示面板及显示装置 | |
CN113097273B (zh) | 一种显示面板和显示装置 | |
US20240206272A1 (en) | Array substrate and display device | |
CN113035920A (zh) | 像素排列结构、显示面板、显示装置及掩膜板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |