CN113448413B - 上电复位设备、方法、计算机设备及可读存储介质 - Google Patents

上电复位设备、方法、计算机设备及可读存储介质 Download PDF

Info

Publication number
CN113448413B
CN113448413B CN202111000086.4A CN202111000086A CN113448413B CN 113448413 B CN113448413 B CN 113448413B CN 202111000086 A CN202111000086 A CN 202111000086A CN 113448413 B CN113448413 B CN 113448413B
Authority
CN
China
Prior art keywords
reset
power supply
power
voltage
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111000086.4A
Other languages
English (en)
Other versions
CN113448413A (zh
Inventor
刘玉萍
李宏斌
王磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chen Core Technology Co ltd
Chenxin Technology Co ltd
Original Assignee
Chenxin Technology Co ltd
Chen Core Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chenxin Technology Co ltd, Chen Core Technology Co ltd filed Critical Chenxin Technology Co ltd
Priority to CN202111000086.4A priority Critical patent/CN113448413B/zh
Publication of CN113448413A publication Critical patent/CN113448413A/zh
Application granted granted Critical
Publication of CN113448413B publication Critical patent/CN113448413B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering

Abstract

本发明公开一种上电复位设备、方法、计算机设备及可读存储介质,应用于多电源域系统中,多电源域系统包括数字电源以及模拟电源,上电复位设备包括低通滤波电路以及多个复位电路,每个复位电路均与一个电源连接,复位电路用于实时获取并检测各个电源的电压值,多个复位电路的输出取或后输入低通滤波电路进行低通滤波和延时,以输出复位信号;多电源域系统上电时,在各个电源的电压值均达到预设的阈值电压的情况下,输出解复位信号;多电源域系统掉电时,在数字电源的电压值低于阈值电压的情况下,使复位信号跟随数字电源电压。该上电复位设备满足多电源域应用需求,当所有电源上电后才给出解复位信号,断电时只随数字电源电压降低给出复位信号。

Description

上电复位设备、方法、计算机设备及可读存储介质
技术领域
本发明实施例涉及计算机技术,尤其涉及一种上电复位设备、方法、计算机设备及可读存储介质。
背景技术
随着电子技术的发展,芯片的规模越来越大,功能也越来越复杂,对于敏感的模拟模块可能采用和数字模块不同的电源,而对于多电源域的上电复位功能要求也越来越复杂,例如某些芯片在低功耗模式下需要关断某些模拟电源,但传统的上电复位功能在其中一个电源断电时就会产生复位信号,不能在模拟电源断电的情况下保持数字解复位状态,因此无法很好满足多电源域的应用需求。
发明内容
基于此,针对上述技术问题,本发明提供一种上电复位设备、方法、计算机设备及可读存储介质,可以满足多电源域的上电复位应用需求。
第一方面,本发明实施例提供了一种上电复位设备,应用于多电源域系统中,所述多电源域系统包括数字电源以及模拟电源,所述上电复位设备包括低通滤波电路以及多个复位电路,每个所述复位电路均与所述多电源域系统中的一个电源连接,所述复位电路用于实时获取并检测各个电源的电压值,多个所述复位电路的输出取或后输入所述低通滤波电路进行低通滤波和延时,以输出复位信号;
其中,当所述多电源域系统上电时,在所述各个电源的电压值均达到预设的阈值电压的情况下,所述上电复位设备输出解复位信号;当所述多电源域系统掉电时,在所述数字电源的电压值低于所述阈值电压的情况下,所述上电复位设备使所述复位信号跟随数字电源电压。
上述上电复位设备,系统上电时,在需要用到的所有电源都上电后才给出解复位信号,系统掉电时,只有需要复位的数字模块的电源掉电时才给出复位信号,从而更好地满足了多电源域的上电复位应用需求。
在其中一个实施例中,所述复位电路包括电压转换模块以及电平检测模块;其中,所述电压转换模块用于将电源的电压转换为所述电平检测模块检测的电压范围;电平检测模块用于检测所述电压转换模块转换后的电压值。
在其中一个实施例中,数字电源的复位电路的电压转换模块包括:第一转换单元,包括:第一转换场效应管和第一转换电阻;所述第一转换场效应管的栅极与漏极相连接,所述第一转换电阻设置在数字电源与所述第一转换场效应管的漏极之间;数字电源的复位电路的电平检测模块包括锁存器以及逻辑电路。
在其中一个实施例中,所述复位信号反馈输入至所述模拟电源的复位电路的电压转换模块以及所述模拟电源的复位电路的电平检测模块;
所述模拟电源的复位电路的电压转换模块包括:复位处理单元和第二转换单元;所述复位处理单元的第一输入端接入所述复位信号,所述复位处理单元的第二输入端接入模拟电源;所述第二转换单元包括:第二转换场效应管和第二转换电阻;所述第二转换场效应管的栅极与漏极相连接,所述第二转换电阻设置在所述复位处理单元的输出端与所述第二转换场效应管的漏极之间;模拟电源的复位电路的电平检测模块包括锁存器以及逻辑电路。
第二方面,本发明实施例提供了一种上电复位方法,应用于上述上电复位设备中,所述方法包括:
实时获取各个电源的电压值;
当所述多电源域系统上电时,判断所述各个电源的电压值是否均达到预设的阈值电压;
在所述各电源的电压值均达到所述阈值电压的情况下,输出解复位信号;
当所述多电源域系统掉电时,判断所述数字电源的电压值是否低于所述阈值电压;
在所述数字电源的电压值低于所述阈值电压的情况下,使所述复位信号跟随数字电源电压。
上述上电复位方法,系统上电时,在需要用到的所有电源都上电后才给出解复位信号,系统掉电时,只有需要复位的数字模块的电源掉电时才给出复位信号,从而更好地满足了多电源域的上电复位应用需求。
在其中一个实施例中,所述方法还包括:
在所述各个电源的电压值未均达到预设的阈值电压的情况下,使所述复位信号跟随数字电源电压。
在其中一个实施例中,在所述输出解复位信号的步骤之后,所述方法还包括:
锁定所述解复位信号,关闭所述模拟电源的复位电路。
在其中一个实施例中,所述预设的阈值电压为各个电源正常工作的最低电压。
第三方面,本发明实施例还提供了一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现如上述的上电复位方法。
第四方面,本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如上述的上电复位方法。
附图说明
图1为一个实施例中上电复位设备的模块示意图;
图2为一个实施例中上电复位设备的结构示意图;
图3为一个实施例中多电源域系统的启动电路时序示意图;
图4为另一个实施例中多电源域系统的启动电路时序示意图;
图5为一个实施例中上电复位方法的流程示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为一个实施例中上电复位设备的模块示意图。如图1所示,在一个实施例中,一种上电复位设备10,应用于多电源域系统中,多电源域系统包括数字电源以及模拟电源,上电复位设备10包括低通滤波电路14以及多个复位电路12,每个复位电路12均与多电源域系统中的一个电源连接,复位电路12用于实时获取并检测各个电源的电压值,多个复位电路12的输出取或后输入低通滤波电路14进行低通滤波和延时,以输出复位信号;
其中,当多电源域系统上电时,在各个电源的电压值均达到预设的阈值电压的情况下,上电复位设备10输出解复位信号;当多电源域系统掉电时,在数字电源的电压值低于阈值电压的情况下,上电复位设备10使复位信号跟随数字电源电压。
具体地,在上电复位设备10中包括多个复位电路12,复位电路12的具体数量根据多电源域系统的电源数量确定,每个复位电路12与多电源域系统中的一个电源相连接。多电源域系统中每个电源的电压信号输入复位电路12进行检测,检测的方式一般可以为电平检测,复位电路12判断各个电源的电压值均达到预设的阈值电压,阈值电压一般可以为各个电源正常工作的最低电压。复位电路12完成检测后输出至一个或门,将各个复位电路12的输出信号取或后输入低通滤波电路14进行低通滤波和延时,从而输出复位信号。
进一步地,当多电源域系统中各电源上电时,需要判断每个电源的电压是否都达到了阈值电压,如果判断为否,例如存在电源电压较低时,复位信号将完全跟随数字模块电源电压的上升而上升。然后继续判断各个电源电压是否达到阈值电压,如果判断为是,即所有电源的电压都达到了阈值电压时,则拉低给出解复位信号。在解复位后,当多电源域系统中各电源掉电时,只判断数字模块的电源电压是否低于阈值电压,如果判断为否,则继续判断,如果判断为是,则复位信号将跟随数字模块的电源电压,进行复位操作,然后等待后续上电循环。
上述上电复位设备10,系统上电时,在需要用到的所有电源都上电后才给出解复位信号,系统掉电时,只有需要复位的数字模块的电源掉电时才给出复位信号,从而更好地满足了多电源域的上电复位应用需求。
在一个实施例中,在上述实施例的基础上,复位电路12包括电压转换模块以及电平检测模块;其中,电压转换模块用于将电源的电压转换为电平检测模块检测的电压范围;电平检测模块用于检测电压转换模块转换后的电压值。
具体地,多电源域系统中各电源的电压信号再复位电路12中,先通过电压转换模块,然后经过电平检测模块,最后再输出至低通滤波电路14,产生复位信号。其中,电压转换模块的作用是将输入电源的电压转换为电平检测模块可以检测的电压范围,电平检测模块的作用是检测电源电压是否上升或下降到预设的阈值电压。由于复位电路12中的电平检测模块是电平触发,不存在大电容电荷泄放问题,所以在电源快速上电或慢速上电时的解复位电压基本一致,快速断电和慢速断电的复位电压也基本一致。因此,通过采用电压转换模块与电平检测模块的复位电路12,可以实现无论在电源电压快速或慢速的上电掉电时,都能够正常准确地给出复位信号或解复位信号。
在一个实施例中,复位信号反馈输入至模拟电源的复位电路的电压转换模块以及电平检测模块。
具体地,上电复位设备10的复位信号还反馈输入至模拟电源的复位电路12中,复位信号反馈至电压转换模块的作用是当复位信号正常送出后,关闭电压转换模块的使能,以降低功耗。复位信号反馈至电平检测模块的作用是当电压转换模块关闭后,使复位信号还能继续保持解复位状态。从而实现在上电复位结束,即解复位信号送出后,通过复位信号反馈至模拟电源的复位电路的电压转换模块以及电平检测模块,使上电复位设备10中除了数字电源的复位电路12外,其它复位电路12不消耗电流,有效降低了上电复位设备10的功耗。
图2为一个实施例中上电复位设备的结构示意图,在一个实施例中,如图2所示,在上述实施例的基础上,本实施例的上电复位设备10中具体包括数字电源的复位电路121与模拟电源的复位电路122,数字电源的复位电路121与模拟电源的复位电路122的数量可根据实际情况确定,本图中仅以各一个作为示例。数字电源的复位电路121中包括数字电源的复位电路的电压转换模块(下文中简称为数字电源的电压转换模块)1212以及数字电源的复位电路的电平检测模块(下文中简称为数字电源的电平检测模块)1214,模拟电源的复位电路122中包括模拟电源的复位电路的电压转换模块(下文中简称为模拟电源的电压转换模块)1222以及模拟电源的复位电路的电平检测模块(下文中简称为模拟电源的电平检测模块)1224。
具体地,数字电源的电压转换模块1212包括第一转换单元12121;第一转换单元12121包括:第一转换场效应管NS1和第一转换电阻RS1;第一转换场效应管NS1的栅极与漏极相连接,第一转换电阻RS1设置在数字电源与第一转换场效应管NS1的漏极之间。数字电源的电平检测模块1214包括锁存器、缓冲器BUFFER以及逻辑电路。在数字电源的电压转换模块1212中,第一转换场效应管NS1的栅极与漏极相连接,第一转换场效应管NS1的漏极和数字电源中间加入第一转换电阻RS1。当数字电源的电压VDD较低,未达到第一转换场效应管NS1的阈值电压时,V1为跟随数字电源电压VDD的上升而缓慢上升,经过锁存器将V1锁存到数字电源电压VDD,然后经过低通滤波电路14中的计数器,此时RST(RESET,复位信号)将完全跟随数字电源电压VDD的上升而上升。当数字电源电压VDD升到一定的电压,即当V1b大于V1时,锁存器将锁存到低电压,然后经过低通滤波电路14,送出低电平0的RST解复位信号。
在模拟电源的复位电路122中,本实施例中的模拟电源电压VDD1大于数字电源电压VDD。模拟电源的电压转换模块1222包括复位处理单元12221和第二转换单元12222。复位处理单元12221的第一输入端接入复位信号,第二输入端接入模拟电源;第二转换单元12222包括:第二转换场效应管NS2和第二转换电阻RS2。相比于数字电源的电压转换模块1212,第二转换单元12222与第一转换单元12121的结构类似,不再赘述。复位处理单元12221具体包括:场效应管P1、场效应管P2、场效应管N1以及电阻R1、电阻R2。其中,场效应管P1的栅极接地,场效应管N1的栅极接入RST复位信号的反馈信号,场效应管P2的栅极连接场效应管P1和场效应管N1的漏级。电阻R1与电阻R2设置在场效应管P2的漏极与地之间,用于对模拟电源电压VDD1进行分压,即V0=VDD1*R2/(R1+R2),这里通过分压使得V0和后面数字电源电压VDD基本相等,在模拟电源的电平检测模块1224中,相比于数字电源的电平检测模块1214,将缓冲器BUFFER的输出与V1_VDD取反后的信号取或,其输出与复位信号RST的反馈信号取与后得到RST_VDD1信号。RST_VDD与RST_VDD1信号再取或后输入低通滤波电路14。
图3为一个实施例中多电源域系统的启动电路时序示意图,在一个实施例中,如图3所示,本实施例中上述多电源域系统的数字电源先上电,模拟电源未上电时,复位信号RST完全跟随数字电源电压VDD的上电。当模拟电源开始上电时,根据上述计算公式,模拟电源电压VDD1增大到一定电压后,锁存器输出拉低,此时模拟电源的电平检测模块1224中的或门输出也拉低,这样使得RST_VDD1拉低,给出低电平的解复位信号。复位信号RST拉低后,场效应管N1管关闭,场效应管P2管关闭,使得模拟电源的电压转换模块1222和模拟电源的电平检测模块1224都不消耗电流,同时复位信号RST反馈到模拟电源的电平检测模块1224,使得RST_VDD1保持低电平,不影响解复位信号的给出。当系统掉电,数字电源电压VDD降低到第一转换场效应管NS1的阈值时,复位信号RST将拉高,并跟随数字电源电压VDD的降低而降低。而当数字电源未掉电,模拟电源掉电时,并不影响给到数字电源的解复位信号RST的低电平。
图4为另一个实施例中多电源域系统的启动电路时序示意图,在一个实施例中,如图4所示,本实施例中上述多电源域系统的模拟电源先上电时,由于数字电源电压VDD为低,所以RST_VDD1在数字电源未上电时为低,随着数字电源电压VDD的升高,复位信号RST先跟随着升高,达到阈值后拉低,给出低电平的解复位信号。当系统掉电,数字电源电压VDD降低到阈值时,复位信号RST将拉高,并跟随数字电源电压VDD的降低而降低。而当数字电源未掉电,模拟电源掉电时,并不影响给到数字电源的解复位信号RST的低电平。
图5为一个实施例中上电复位方法的流程示意图,如图5所示,在一个实施例中,一种上电复位方法,应用于上述实施例中的上电复位设备中,上电复位方法具体可以包括:
步骤S210:实时获取各个电源的电压值。
步骤S220:当多电源域系统上电时,判断各个电源的电压值是否均达到预设的阈值电压;
步骤S230:在各电源的电压值均达到阈值电压的情况下,输出解复位信号。
具体地,在上电复位设备中,通过复位电路实时获取各个电源的电压值,获取后一般还需要通过电压转换模块将输入电源的电压转换为后续电平检测模块可以检测的电压范围。多电源域系统上电时,复位电路中的电平检测模块需要判断每个电源电压是否都达到了阈值电压,如果判断为否,则复位信号将跟随数字电源电压。然后继续判断各个电源电压是否达到阈值电压,如果判断为是,则拉低给出解复位信号。其中,预设的阈值电压可根据实际情况确定,一般可以设置为各个电源正常工作的最低电压。
步骤S240:当多电源域系统掉电时,判断数字电源的电压值是否低于阈值电压。
步骤S250:在数字电源的电压值低于阈值电压的情况下,使复位信号跟随数字电源电压。
具体地,在进行解复位后,多电源域系统发生掉电时,将只判断数字电源电压是否低于阈值电压,如果判断为否,则继续判断,如果判断为是则复位信号将跟随数字电源电压,进行复位操作。然后等待后续上电循环。
上述上电复位方法,系统上电时,在需要用到的所有电源都上电后才给出解复位信号,系统掉电时,只有需要复位的数字模块的电源掉电时才给出复位信号,从而更好地满足了多电源域的上电复位应用需求。
在一个实施例中,在上述实施例的基础上,在输出解复位信号的步骤之后,上述方法还包括:
锁定解复位信号,关闭模拟电源的复位电路。
具体地,在上电复位设备中,复位信号还反馈输入至模拟电源的电压转换模块和电平检测模块,复位信号反馈至电压转换模块使得复位信号正常送出后,关闭电压转换模块的使能,复位信号反馈至电平检测模块使得电压转换模块关闭后,复位信号还能继续保持解复位状态。从而实现在解复位信号送出后,将解复位信号锁定,并关闭模拟电源的复位电路,上电复位设备中除了数字电源的复位电路外,其它模拟电路的复位电路不消耗电流,有效降低了上电复位设备的功耗。
可以理解的是,本发明实施例所提供的上电复位设备可执行本发明任意实施例所提供的上电复位方法,具备执行方法相应的功能模块和有益效果。上述实施例中上电复位设备所包括的各个单元和模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
在一个实施例中,提供一种计算机设备,包括存储器、处理器及存储在存储器上并可以在处理器上运行的计算机程序。处理器在运行该程序时可以执行如下步骤:实时获取各个电源的电压值;当多电源域系统上电时,判断各个电源的电压值是否均达到预设的阈值电压;在各电源的电压值均达到阈值电压的情况下,输出解复位信号;当多电源域系统掉电时,判断数字电源的电压值是否低于阈值电压;在数字电源的电压值低于阈值电压的情况下,使复位信号跟随数字电源电压。
可以理解的是,本发明实施例所提供的一种计算机设备,其处理器执行存储在存储器上的程序不限于如上所述的方法操作,还可以执行本发明任意实施例所提供的上电复位方法中的相关操作。
进一步地,上述计算机中处理器的数量可以是一个或多个,处理器与存储器可以通过总线或其他方式连接。存储器可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序;存储数据区可存储根据终端的使用所创建的数据等。此外,存储器可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实例中,存储器可进一步包括相对于处理器远程设置的存储器,这些远程存储器可以通过网络连接至设备/终端/服务器。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
在一个实施例中,本发明还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器执行时可以使得处理器执行如下步骤:实时获取各个电源的电压值;当多电源域系统上电时,判断各个电源的电压值是否均达到预设的阈值电压;在各电源的电压值均达到阈值电压的情况下,输出解复位信号;当多电源域系统掉电时,判断数字电源的电压值是否低于阈值电压;在数字电源的电压值低于阈值电压的情况下,使复位信号跟随数字电源电压。
可以理解的是,本发明实施例所提供的一种包含计算机程序的计算机可读存储介质,其计算机可执行的程序不限于如上所述的方法操作,还可以执行本发明任意实施例所提供的上电复位方法中的相关操作。
通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本发明可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(Read-Only Memory, ROM)、随机存取存储器(RandomAccess Memory, RAM)、闪存(FLASH)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例中所述的方法。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的较佳实施例及所运用技术原理,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明专利的保护范围由所附的权利要求范围决定。

Claims (10)

1.一种上电复位设备,应用于多电源域系统中,所述多电源域系统包括数字电源以及模拟电源,其特征在于,所述上电复位设备包括低通滤波电路以及多个复位电路,每个所述复位电路均与所述多电源域系统中的一个电源连接,所述复位电路用于实时获取并检测各个电源的电压值,多个所述复位电路的输出取或后输入所述低通滤波电路进行低通滤波和延时,以输出复位信号;
其中,当所述多电源域系统上电时,在所述各个电源的电压值均达到预设的阈值电压的情况下,所述上电复位设备输出解复位信号;当所述多电源域系统掉电时,只判断数字电源的电压值是否低于阈值电压,如果判断为否,则继续判断,如果判断为是,则所述复位信号跟随数字电源的电压值。
2.根据权利要求1所述的上电复位设备,其特征在于,所述复位电路包括电压转换模块以及电平检测模块;其中,所述电压转换模块用于将电源的电压转换为所述电平检测模块检测的电压范围;电平检测模块用于检测所述电压转换模块转换后的电压值。
3.根据权利要求2所述的上电复位设备,其特征在于,数字电源的复位电路的电压转换模块包括:第一转换单元,包括:第一转换场效应管和第一转换电阻;所述第一转换场效应管的栅极与漏极相连接,所述第一转换电阻设置在数字电源与所述第一转换场效应管的漏极之间;数字电源的复位电路的电平检测模块包括锁存器以及逻辑电路,所述锁存器与所述逻辑电路电连接;
所述第一转换单元的输出信号由所述第一转换场效应管的漏极输出,并传输至所述锁存器,所述锁存器的输出信号传输至所述逻辑电路,所述逻辑电路的输出信号作为所述数字电源的复位电路的输出信号。
4.根据权利要求2所述的上电复位设备,其特征在于,所述复位信号反馈输入至所述模拟电源的复位电路的电压转换模块以及所述模拟电源的复位电路的电平检测模块;
所述模拟电源的复位电路的电压转换模块包括:复位处理单元和第二转换单元;所述复位处理单元的第一输入端接入所述复位信号,所述复位处理单元的第二输入端接入模拟电源;所述第二转换单元包括:第二转换场效应管和第二转换电阻;所述第二转换场效应管的栅极与漏极相连接,所述第二转换电阻设置在所述复位处理单元的输出端与所述第二转换场效应管的漏极之间;模拟电源的复位电路的电平检测模块包括锁存器以及逻辑电路,所述锁存器与所述逻辑电路电连接;
所述第二转换单元的输出信号由所述第二转换场效应管的漏极输出,并传输至所述锁存器;所述锁存器的输出信号传输至所述逻辑电路,所述逻辑电路的输出信号作为所述模拟电源的复位电路的输出信号。
5.一种上电复位方法,应用于权利要求1至4中任意一项所述的上电复位设备中,其特征在于,所述方法包括:
实时获取各个电源的电压值;
当所述多电源域系统上电时,判断所述各个电源的电压值是否均达到预设的阈值电压;
在所述各电源的电压值均达到所述阈值电压的情况下,输出解复位信号;
当所述多电源域系统掉电时,判断所述数字电源的电压值是否低于所述阈值电压;
在所述数字电源的电压值低于所述阈值电压的情况下,使所述复位信号跟随数字电源电压。
6.根据权利要求5所述的方法,其特征在于,还包括:
在所述各个电源的电压值未均达到预设的阈值电压的情况下,使所述复位信号跟随数字电源电压。
7.根据权利要求5所述的方法,其特征在于,在所述输出解复位信号的步骤之后,所述方法还包括:
锁定所述解复位信号,关闭所述模拟电源的复位电路。
8.根据权利要求5至7中任意一项所述的方法,其特征在于,所述预设的阈值电压为各个电源正常工作的最低电压。
9.一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时实现如权利要求5至8中任意一项所述的上电复位方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如权利要求5至8中任意一项所述的上电复位方法。
CN202111000086.4A 2021-08-30 2021-08-30 上电复位设备、方法、计算机设备及可读存储介质 Active CN113448413B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111000086.4A CN113448413B (zh) 2021-08-30 2021-08-30 上电复位设备、方法、计算机设备及可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111000086.4A CN113448413B (zh) 2021-08-30 2021-08-30 上电复位设备、方法、计算机设备及可读存储介质

Publications (2)

Publication Number Publication Date
CN113448413A CN113448413A (zh) 2021-09-28
CN113448413B true CN113448413B (zh) 2021-11-30

Family

ID=77818940

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111000086.4A Active CN113448413B (zh) 2021-08-30 2021-08-30 上电复位设备、方法、计算机设备及可读存储介质

Country Status (1)

Country Link
CN (1) CN113448413B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6091987A (en) * 1998-04-29 2000-07-18 Medtronic, Inc. Power consumption reduction in medical devices by employing different supply voltages
CN102832915A (zh) * 2012-08-23 2012-12-19 中国科学院微电子研究所 可编程上电复位系统
CN202978698U (zh) * 2012-12-04 2013-06-05 江苏国电南自海吉科技有限公司 一种单芯片时序复位多通道一体化电源电路
CN106787679A (zh) * 2016-12-21 2017-05-31 中国航天时代电子公司 一种红外焦平面阵列电源管理电路
CN207817562U (zh) * 2017-12-22 2018-09-04 北京时代民芯科技有限公司 一种多电源上电监控电路结构
CN109684722A (zh) * 2018-12-24 2019-04-26 上海微阱电子科技有限公司 一种针对防止芯片系统上电过程漏电的设计电路
CN209282811U (zh) * 2018-11-23 2019-08-20 深圳市晶扬电子有限公司 漏电检测集成电路芯片、漏电检测保护电路及电器设备
CN112562764A (zh) * 2020-12-15 2021-03-26 上海维宏电子科技股份有限公司 嵌入式系统掉电保护的电路与方法
CN112782598A (zh) * 2019-11-08 2021-05-11 辰芯科技有限公司 一种电量信息的计量方法、装置、设备及存储介质
CN113255383A (zh) * 2021-05-28 2021-08-13 卓捷创芯科技(深圳)有限公司 一种延伸射频识别标签通讯距离的放电控制电路和方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6909266B2 (en) * 2002-11-14 2005-06-21 Fyre Storm, Inc. Method of regulating an output voltage of a power converter by calculating a current value to be applied to an inductor during a time interval immediately following a voltage sensing time interval and varying a duty cycle of a switch during the time interval following the voltage sensing time interval
CN108279760B (zh) * 2018-02-28 2021-05-28 上海顺久电子科技有限公司 一种上电检测电路、芯片及穿戴设备
CN108667443B (zh) * 2018-05-18 2021-11-23 上海艾为电子技术股份有限公司 一种上电复位电路

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6091987A (en) * 1998-04-29 2000-07-18 Medtronic, Inc. Power consumption reduction in medical devices by employing different supply voltages
CN102832915A (zh) * 2012-08-23 2012-12-19 中国科学院微电子研究所 可编程上电复位系统
CN202978698U (zh) * 2012-12-04 2013-06-05 江苏国电南自海吉科技有限公司 一种单芯片时序复位多通道一体化电源电路
CN106787679A (zh) * 2016-12-21 2017-05-31 中国航天时代电子公司 一种红外焦平面阵列电源管理电路
CN207817562U (zh) * 2017-12-22 2018-09-04 北京时代民芯科技有限公司 一种多电源上电监控电路结构
CN209282811U (zh) * 2018-11-23 2019-08-20 深圳市晶扬电子有限公司 漏电检测集成电路芯片、漏电检测保护电路及电器设备
CN109684722A (zh) * 2018-12-24 2019-04-26 上海微阱电子科技有限公司 一种针对防止芯片系统上电过程漏电的设计电路
CN112782598A (zh) * 2019-11-08 2021-05-11 辰芯科技有限公司 一种电量信息的计量方法、装置、设备及存储介质
CN112562764A (zh) * 2020-12-15 2021-03-26 上海维宏电子科技股份有限公司 嵌入式系统掉电保护的电路与方法
CN113255383A (zh) * 2021-05-28 2021-08-13 卓捷创芯科技(深圳)有限公司 一种延伸射频识别标签通讯距离的放电控制电路和方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Digital control interface for bipolar corrector power supplies for LCLS;Sandeep Babel;《2007 IEEE Particle Accelerator Conference (PAC)》;20080128;428-430 *
电池监测芯片中稳压模块的设计;张萌;《电子技术应用》;20160630;132-135 *

Also Published As

Publication number Publication date
CN113448413A (zh) 2021-09-28

Similar Documents

Publication Publication Date Title
US7639056B2 (en) Ultra low area overhead retention flip-flop for power-down applications
JP6039081B2 (ja) 動的電力を低減するためのクロックゲート回路
US7183825B2 (en) State retention within a data processing system
Kaizerman et al. Subthreshold dual mode logic
US9203382B2 (en) Integrated clock gater (ICG) using clock cascode complimentary switch logic
US10536139B2 (en) Charge-saving power-gate apparatus and method
EP2518899B1 (en) Single-trigger low-energy flip-flop circuit
US9397654B2 (en) Low power externally biased power-on-reset circuit
US11567516B2 (en) Power management circuit and method for integrated circuit having multiple power domains
CN108667443B (zh) 一种上电复位电路
US8330517B1 (en) Bistable circuit with metastability resistance
US8736304B2 (en) Self-biased high speed level shifter circuit
US9083342B2 (en) Circuit and method for power management
CN113448413B (zh) 上电复位设备、方法、计算机设备及可读存储介质
CN111427441B (zh) 一种电源唤醒方法和装置
US11573268B1 (en) Skew detection system and method to remove unwanted noise due to skewed signals
KR20100079071A (ko) 파워 온 회로
US7447099B2 (en) Leakage mitigation logic
US8402297B2 (en) Method and apparatus for indicating multi-power rail status of integrated circuits
US10812055B2 (en) Flip flop circuit
WO2021061482A1 (en) Bi-directional single supply level shifter circuit
Shiny et al. Integration of clock gating and power gating in digital circuits
KR102499010B1 (ko) 로직 블록의 데이터를 유지시키기 위한 파워 게이팅 회로
US20080111562A1 (en) Apparatus and method for determining capacitance variation in an integrated circuit
US10879898B2 (en) Power gating circuit for holding data in logic block

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 201206 Shanghai Pudong New Area free trade pilot area 1258 moon 3 building fourth floor A406 room

Patentee after: Chen core technology Co.,Ltd.

Patentee after: Chenxin Technology Co.,Ltd.

Address before: 201206 Shanghai Pudong New Area free trade pilot area 1258 moon 3 building fourth floor A406 room

Patentee before: Chen core technology Co.,Ltd.

Patentee before: Chenxin Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder