CN113380169B - 栅极驱动电路和显示面板 - Google Patents
栅极驱动电路和显示面板 Download PDFInfo
- Publication number
- CN113380169B CN113380169B CN202110613514.4A CN202110613514A CN113380169B CN 113380169 B CN113380169 B CN 113380169B CN 202110613514 A CN202110613514 A CN 202110613514A CN 113380169 B CN113380169 B CN 113380169B
- Authority
- CN
- China
- Prior art keywords
- gate
- thin film
- film transistor
- sub
- period
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供了栅极驱动电路和显示面板,包括多级栅极驱动单元,每一栅极驱动单元包括第一薄膜晶体管,第一薄膜晶体管包括主栅极、副栅极、源极和漏极,主栅极和漏极电性连接,副栅极电性连接上一级的副栅极信号,并且,本发明中上一级的副栅极信号通过副栅极控制第一薄膜晶体管,以使第一薄膜晶体管的阈值电压在第一时段小于第一预设值,且在第二时段大于第二预设值,其中,第二时段在第一时段之后,第二时段和第一时段相邻,使得第一薄膜晶体管的阈值电压在不同的时刻分别具有所需要的值,使得栅极驱动单元在第一时段和第二时段分别避免下级传衰减和维持有效级传,使得栅极驱动电路可以兼顾避免GOA电路下级传衰减和维持GOA电路有效级传。
Description
技术领域
本发明涉及显示技术领域,尤其涉及显示面板制造技术领域,具体涉及栅极驱动电路和显示面板。
背景技术
GOA(Gate Driver on Array,阵列基板栅极驱动)技术有利于显示屏的窄边框的设计,因此得到了广泛的应用。
其中,现有的每一级GOA的驱动电路中,薄膜晶体管的输出端的电压在不同时刻需要达到不同的要求,然而受限于所述薄膜晶体管的阈值电压的单一性,无法兼顾所述薄膜晶体管的输出端的电压在不同的时刻的电压值均符合要求,因此,现有的GOA的驱动电路无法兼顾避免GOA电路下级传衰减和维持GOA电路有效级传。
因此,有必要提供可以兼顾避免GOA电路下级传衰减和维持GOA电路有效级传的栅极驱动电路和显示面板。
发明内容
本发明实施例提供栅极驱动电路和显示面板,以解决现有的栅极驱动电路中的晶体管无法兼顾避免GOA电路下级传衰减和维持GOA电路有效级传的问题。
本发明实施例提供栅极驱动电路,所述栅极驱动电路包括多级栅极驱动单元,每一所述栅极驱动单元包括:
第一薄膜晶体管,所述第一薄膜晶体管包括主栅极、副栅极、源极和漏极,所述第一薄膜晶体管的所述主栅极和所述漏极电性连接,所述第一薄膜晶体管的所述副栅极电性连接上一级的副栅极信号;
其中,所述上一级的副栅极信号通过所述副栅极控制所述第一薄膜晶体管,以使所述第一薄膜晶体管的阈值电压在第一时段小于第一预设值,且在第二时段大于第二预设值,所述第二时段在所述第一时段之后,且所述第二时段和所述第一时段相邻。
在一实施例中,所述上一级的副栅极信号在所述第一时段的电压值大于在所述第二时段的电压值。
在一实施例中,所述第一薄膜晶体管的所述主栅极和所述漏极均电性连接上一级的主栅极信号,所述上一级的主栅极信号在所述第一时段的电压值大于在所述第二时段的电压值。
在一实施例中,本级的主栅极信号比所述上一级的主栅极信号延迟的时长等于所述第一时段的时长。
在一实施例中,每一所述栅极驱动单元还包括:
第二主薄膜晶体管,所述第二主薄膜晶体管包括栅极、源极和漏极,所述第二主薄膜晶体管的所述栅极电性连接所述第一薄膜晶体管的所述源极,所述第二主薄膜晶体管的所述源极电性连接主时钟信号,所述第二主薄膜晶体管的所述漏极传输的信号作为本级的所述主栅极信号;
其中,所述主时钟信号为时钟信号,且所述主时钟信号在所述第一时段的电压值小于在所述第二时段的电压值。
在一实施例中,本级的副栅极信号比所述上一级的副栅极信号延迟的时长等于所述第一时段的时长。
在一实施例中,每一所述栅极驱动单元还包括:
第二副薄膜晶体管,所述第二副薄膜晶体管包括栅极、源极和漏极,所述第二副薄膜晶体管的所述栅极电性连接所述第一薄膜晶体管的所述源极,所述第二副薄膜晶体管的所述源极电性连接副时钟信号,所述第二副薄膜晶体管的所述漏极传输的信号作为本级的副栅极信号;
其中,所述副时钟信号为时钟信号,且所述副时钟信号在所述第一时段的电压值小于在所述第二时段的电压值。
在一实施例中,所述第一薄膜晶体管为N型薄膜晶体管。
在一实施例中,每一所述栅极驱动单元还包括:
电容,所述电容和所述第一薄膜晶体管的所述源极电性连接,以维持所述第一薄膜晶体管的所述源极的电压值。
本发明实施例还提供显示面板,所述显示面板包括如上文任一所述的栅极驱动电路。
本发明提供了栅极驱动电路和显示面板,所述栅极驱动电路包括多级栅极驱动单元,每一所述栅极驱动单元包括第一薄膜晶体管,所述第一薄膜晶体管包括主栅极、副栅极、源极和漏极,所述第一薄膜晶体管的所述主栅极和所述漏极电性连接,通过将所述第一薄膜晶体管的所述副栅极电性连接上一级的副栅极信号,并且所述上一级的副栅极信号通过所述副栅极控制所述第一薄膜晶体管的阈值电压在第一时段小于第一预设值,且在第二时段大于第二预设值,其中所述第二时段在所述第一时段之后,且所述第二时段和所述第一时段相邻;因此,本方案中的所述第一薄膜晶体管的阈值电压可以通过所述副栅极以及所述副栅极传输的所述副栅极信号进行调节,使得所述第一薄膜晶体管的阈值电压在不同的时刻具有所需要的值,以兼顾避免GOA电路下级传衰减和维持GOA电路有效级传。
附图说明
下面通过附图来对本发明进行进一步说明。需要说明的是,下面描述中的附图仅仅是用于解释说明本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中的其中一级GOA的部分驱动电路图;
图2为本发明实施例提供的其中一级栅极驱动单元的电路图;
图3为本发明实施例提供的第一薄膜晶体管T11的阈值电压-副栅极上具有的电压值的函数图像;
图4为本发明实施例提供的栅极驱动电路中部分信号的时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整的描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本发明的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
本发明实施例提供了栅极驱动电路,所述栅极驱动电路包括但不限于以下实施例以及以下实施例的组合。
在一实施例中,所述栅极驱动电路包括多级栅极驱动单元,如图2所示,每一所述栅极驱动单元100包括:第一薄膜晶体管T11,所述第一薄膜晶体管T11包括主栅极、副栅极、源极和漏极,所述第一薄膜晶体管T11的所述主栅极和所述漏极电性连接,所述第一薄膜晶体管T11的所述副栅极电性连接上一级的副栅极信号Sub G(N-1);其中,所述上一级的副栅极信号Sub G(N-1)通过所述副栅极控制所述第一薄膜晶体管T11,以使所述第一薄膜晶体管T11的阈值电压在第一时段t1小于第一预设值,且在第二时段t2大于第二预设值,所述第二时段t2在所述第一时段t1之后,且所述第二时段t2和所述第一时段t1相邻。
可以理解的,如图1所示,为一级GOA的部分驱动电路图,其中晶体管T01的栅极和漏极短接并且电性连接至G(N-1),晶体管T01的源极电性连接至节点PN。具体的,G(N-1)为高电位VGH时晶体管T01打开,节点PN充电导致电位逐渐上升直至晶体管T01关闭,此时节点PN的电位为(VGH-Vth1),此时需要晶体管T01的阈值电压Vth1足够小以使节点PN的电压值(VGH-Vth1)较大以避免下级传衰减;而后G(N-1)为低电位VGL时晶体管T01的栅极和漏极呈低电位VGL,即晶体管T01的栅极和漏极的电压差为0,此时需要晶体管T01的阈值电压Vth2足够大,以避免晶体管T01开启导致节点PN通过晶体管T01漏电至漏极,进一步避免导致节点PN的电位无法维持为(VGH-Vth1)以进行有效的级传。综上所述,现有的GOA电路中的晶体管T01的阈值电压无法根据所述晶体管T01的开启状况进行调整,以至于无法兼顾所述节点PN在不同的时刻的电压值均符合要求,进一步,无法兼顾避免GOA电路下级传衰减和维持GOA电路有效级传。
然而,如图2所示,本发明中的所述第一薄膜晶体管T11包括所述主栅极和所述副栅极,并且所述副栅极电性连接上一级的副栅极信号Sub G(N-1),即所述上一级的副栅极信号Sub G(N-1)可以实时调节所述第一薄膜晶体管T11的阈值电压,进一步的,通过“所述上一级的副栅极信号Sub G(N-1)通过所述副栅极控制所述第一薄膜晶体管T11的阈值电压在所述第一时段t1小于第一预设值,且在所述第二时段t2大于第二预设值”这一限定,使得本发明中的所述第一薄膜晶体管T11的阈值电压可以在所述第一时段t1和所述第二时段t2分别具有相应的取值范围以兼顾避免所述栅极驱动单元100下级传衰减和维持所述栅极驱动单元100的有效级传。
需要注意的是,根据所述第一薄膜晶体管T11的尺寸和材料等特性,所述第一薄膜晶体管T11的阈值电压和所述第一薄膜晶体管T11的所述副栅极上具有的电压值成正相关或者负相关。具体的,此处以所述第一薄膜晶体管T11的阈值电压和所述第一薄膜晶体管T11的所述副栅极上具有的电压值成负相关为例进行说明,如图3所示,随着所述第一薄膜晶体管T11的所述副栅极上具有的电压值V逐渐增大,所述第一薄膜晶体管T11的阈值电压Vth逐渐减小,反之亦然,例如当所述副栅极上的所述电压值V依次为(-15)伏特、0伏特、15伏特时,对应的所述阈值电压Vth依次大约为9伏特、0伏特、(-4)伏特,根据多个所述副栅极上的所述电压值V和对应的多个所述阈值电压Vth形成的多个离散点,可以拟合出图像L,即所述第一薄膜晶体管T11的阈值电压Vth和所述第一薄膜晶体管T11的所述副栅极上具有的电压值V两者的关系可以近似看作正比例函数,其中比例系数为负数。
在一实施例中,如图4所示,所述上一级的副栅极信号Sub G(N-1)在所述第一时段t1的电压值大于在所述第二时段t2的电压值。根据上文分析可知,当所述第一薄膜晶体管T11的阈值电压和所述第一薄膜晶体管T11的所述副栅极上具有的电压值成负相关时,所述第一薄膜晶体管T11的阈值电压随着所述第一薄膜晶体管T11的所述副栅极上具有的电压值的增大而减小。因此,将所述上一级的副栅极信号Sub G(N-1)在所述第一时段t1的电压值设置为大于在所述第二时段t2的电压值,可以使得所述第一薄膜晶体管T11的所述副栅极上具有的电压值V在所述第一时段t1的值大于在所述第二时段t2的值,结合图3可知,即可以实现所述第一薄膜晶体管T11的阈值电压Vth在所述第一时段t1的值小于在所述第二时段t2的值。
进一步的,所述上一级的副栅极信号Sub G(N-1)在所述第一时段t1的电压值大于第三预设值,且在所述第二时段t2小于第四预设值。具体的,结合图3可知,例如,当所述副栅极上的所述电压值V大于a1点的电压值,则对应的所述阈值电压Vth小于a2点的电压值,反之,当所述副栅极上的所述电压值V小于a1点的电压值,则对应的所述阈值电压Vth大于a2点的电压值。因此,在所述上一级的副栅极信号Sub G(N-1)在所述第一时段t1的电压值大于在所述第二时段t2的电压值的前提下,将所述上一级的副栅极信号Sub G(N-1)在所述第一时段t1和所述第二时段t2的电压值分别设置为大于所述第三预设值和小于所述第四预设值,可以使得所述第一薄膜晶体管T11的所述副栅极上具有的电压值V在所述第一时段t1和所述第二时段t2的电压值分别大于所述第三预设值和小于所述第四预设值,结合图3可知,当所述第三预设值和所述第四预设值设置合适时,即可以实现所述第一薄膜晶体管T11的阈值电压在所述第一时段t1小于所述第一预设值,且在所述第二时段t2大于所述第二预设值。其中,当所述副栅极上具有的电压值V为所述第三预设值时,所述第一预设值为对应的所述第一薄膜晶体管T11的阈值电压Vth;当所述副栅极上具有的电压值V为所述第四预设值时,所述第二预设值为对应的所述第一薄膜晶体管T11的阈值电压Vth。
在一实施例中,如图2所示,所述第一薄膜晶体管T11的所述主栅极和所述漏极均电性连接上一级的主栅极信号G(N-1),如图4所示,所述上一级的主栅极信号G(N-1)在所述第一时段t1的电压值大于在所述第二时段t2的电压值。需要注意的是,所述第一薄膜晶体管T11可以为N型薄膜晶体管或者P型薄膜晶体管,此处,由于所述上一级的主栅极信号G(N-1)在所述第一时段t1的电压值大于在所述第二时段t2的电压值,即所述第一薄膜晶体管T11可以为N型薄膜晶体管,并且所述第一薄膜晶体管T11的所述主栅极和所述漏极电性连接。
具体的,结合图2、图4所示,在所述第一时段t1,所述上一级的主栅极信号G(N-1)为对应的高电压Vh1,并且所述第一薄膜晶体管T11的阈值电压Vth1小于所述第一预设值,这样,可以认为所述高电压Vh1足够大以满足所述第一薄膜晶体管T11的所述主栅极和所述源极的电压差大于所述第一薄膜晶体管T11的阈值电压Vth1,即所述第一薄膜晶体管T11开启,所述上一级的主栅极信号G(N-1)通过所述第一薄膜晶体管T11向节点QN充电,直至所述节点QN的电压等于(Vh1-Vth1)。其中,所述节点QN的电压值等于所述第一薄膜晶体管T11的所述源极电压值,由于所述第一薄膜晶体管T11的所述源极电压值等于(Vh1-Vth1)时所述第一薄膜晶体管T11关闭,即所述节点QN的被充电至(Vh1-Vth1),所述节点QN的信号Q(N)在所述第一时段t1的电压值为(Vh1-Vth1)。特别的,由于所述第一薄膜晶体管T11的阈值电压Vth1小于所述第一预设值,即所述第一薄膜晶体管T11的阈值电压Vth1足够小,使得(Vh1-Vth1)较大,使得所述节点QN的可以被充电至较高值的电压,可以延缓下一级的节点QN+1的减小,进一步有效避免下级传衰减。
具体的,结合图2、图4所示,在所述第二时段t2,所述上一级的主栅极信号G(N-1)为对应的低电压Vl1,所述节点QN处设有电容Cb以维持所述节点QN的电压,所述节点QN的信号Q(N)在所述第一时段t1的电压值为(Vh1-Vth1),由于电容耦合效应所述节点QN的信号Q(N)在所述第二时段t2进一步提升并维持为对应的电压值,若所述第一薄膜晶体管T11的阈值电压仍然为Vth1,此时所述第一薄膜晶体管T11的所述主栅极和所述源极的电压差(Vl1-Vh1+Vth1)必定小于所述第一薄膜晶体管T11的阈值电压Vth1,即所述第一薄膜晶体管T11关闭,但是所述第一薄膜晶体管T11的所述主栅极和所述漏极的电压差为0,两者之间可能存在漏电;进一步的,由于所述第一薄膜晶体管T11的阈值电压Vth2大于所述第二预设值,这样,可以将所述第一薄膜晶体管T11的阈值电压Vth2设置为大于0,即可以降低所述节点QN通过所述第一薄膜晶体管T11的所述主栅极和所述漏极二发生的漏电以至于无法维持为(Vh1-Vth1),进一步维持有效级传。
在一实施例中,如图4所示,本级的副栅极信号Sub G(N)比所述上一级的副栅极信号Sub G(N-1)延迟的时长等于所述第一时段t1的时长。具体的,由于所述本级的副栅极信号Sub G(N)比所述上一级的副栅极信号Sub G(N-1)延迟的时长等于所述第一时段t1的时长,即所述副栅极信号Sub G(N)随着级数的增加而发生对应的时长的延迟,即每一级副栅极信号Sub G(N)均比上一级的副栅极信号Sub G(N-1)以所述第一时段t1的时长为延迟时长而发生延迟。进一步的,结合图2、图4和上文分析可知,在所述第一时段t1,所述上一级的副栅极信号Sub G(N-1)为对应的高电压Vh2使得所述第一薄膜晶体管T11的阈值电压Vth1小于所述第一预设值,以在本级的所述栅极驱动单元100中有效避免下级传衰减;在所述第二时段t2,所述上一级的副栅极信号Sub G(N-1)为对应的低电压Vl2使得所述第一薄膜晶体管T11的阈值电压Vth2大于所述第二预设值,以在本级的所述栅极驱动单元100中维持有效级传,与此同时,本级的副栅极信号Sub G(N)为对应的高电压Vh2以使下一级的所述第一薄膜晶体管T11的阈值电压可以等于Vth1,同理,以在本级的所述栅极驱动单元100中有效避免下级传衰减,以此类推,直至最后一级的所述栅极驱动单元100中依次实现有效避免下级传衰减和维持有效级传。
在一实施例中,如图2所示,每一所述栅极驱动单元100还包括:第二副薄膜晶体管Sub T21,所述第二副薄膜晶体管Sub T21包括栅极、源极和漏极,所述第二副薄膜晶体管Sub T21的所述栅极电性连接所述第一薄膜晶体管T11的所述源极,所述第二副薄膜晶体管Sub T21的所述源极电性连接副时钟信号Sub CK,所述第二副薄膜晶体管Sub T21的所述漏极作为节点Sub GN以传输所述本级的副栅极信号Sub G(N);其中,如图4所示,所述副时钟信号Sub CK为时钟信号,且所述副时钟信号Sub CK在所述第一时段t1的电压值小于所述第二时段t2的电压值。
其中,如图2所示,每一所述栅极驱动单元100还包括反相模块10,所述反相模块10包括第一反相晶体管T51、第二反相晶体管T52、第三反相晶体管T53和第四反相晶体管T54,其中,所述第一反相晶体管T51和所述第二反相晶体管T52串联连接,所述第三反相晶体管T53和所述第四反相晶体管T54串联连接,所述第一反相晶体管T51漏极和所述第二反相晶体管T52的源极均电性连接所述第三反相晶体管T53的栅极,所述第一反相晶体管T51漏极和栅极均被加载时钟信号CK,所述第二反相晶体管T52的栅极和所述第四反相晶体管T54的栅极均被加载和所述节点QN信号相同的信号,所述第二反相晶体管T52的源极和所述第四反相晶体管T54的源极均被加载为下拉电压VSS,所述第三反相晶体管T53的源极和所述第四反相晶体管T54的漏极电性连接以作为所述反相模块10的输出端KN。可以理解的,通过合理设置所述第一反相晶体管T51、所述第二反相晶体管T52、所述第三反相晶体管T53和所述第四反相晶体管T54的相对尺寸,可以实现所述反相模块10的输出端KN的电位和所述节点QN信号的电位相反,以发挥反相器的作用。
其中,如图2所示,每一所述栅极驱动单元100还包括下拉模块20,所述下拉模块20的控制端电性连接所述反相模块10的所述输出端KN,所述下拉模块20的输入端加载为所述下拉电压VSS,所述下拉模块20的输出端电性连接待下拉端。具体的,如图2所示,所述下拉模块20包括第一下拉晶体管T32、第二下拉晶体管Sub T32和第三下拉晶体管T42,所述第一下拉晶体管T32的栅极、所述第二下拉晶体管Sub T32的栅极和所述第三下拉晶体管T42的栅极均电性连接并且配置为所述下拉模块20的控制端,所述下拉模块20的控制端电性连接所述反相模块10的所述输出端KN,所述第一下拉晶体管T32的源极、所述第二下拉晶体管Sub T32的源极和所述第三下拉晶体管T42的源极均电性连接并且配置为所述下拉模块20的所述输入端,所述下拉模块20的输出端包括所述第二下拉晶体管Sub T32的漏极,所述待下拉端包括所述第二副薄膜晶体管Sub T21的所述漏极,并且所述第二副薄膜晶体管SubT21的所述漏极和所述第二下拉晶体管Sub T32的漏极电性连接。
具体的,结合图2、图4和上文分析可知,在所述第一时段t1和所述第二时段t2,所述节点QN的信号Q(N)分别为对应的第一高电压V1和对应的第二高电压V2,其中,所述第一高电压V1可以等于(Vh1-Vth1),因此,所述反相模块10的所述输出端KN均为低电压,即所述第一下拉晶体管T32、所述第二下拉晶体管Sub T32和所述第三下拉晶体管T42关闭,所述第二副薄膜晶体管Sub T21的所述漏极的电压未为被拉低。进一步的,在所述第一时段t1和所述第二时段t2,由于所述节点QN的信号Q(N)分别为对应的第一高电压V1和对应的第二高电压V2,可以认为所述第二副薄膜晶体管Sub T21开启,即所述第二副薄膜晶体管Sub T21的所述漏极的电压跟随着所述副时钟信号Sub CK变化,又由于“所述副时钟信号Sub CK在所述第一时段t1的电压值小于所述副时钟信号Sub CK在所述第二时段t2的电压值”,即所述本级的副栅极信号Sub G(N)在所述第一时段t1的电压值小于在所述第二时段t2的电压值。当然,在所述第二时段t2之后的时刻,由于所述节点QN的信号Q(N)为对应的低电压,所述反相模块10的所述输出端KN均为高电压,所述第二副薄膜晶体管Sub T21的所述漏极的电压被拉低,即所述本级的副栅极信号Sub G(N)等于所述下拉电压VSS的电压值。
可以理解的,根据上文分析可知,将所述副时钟信号Sub CK在所述第一时段t1的电压值设置为小于在所述第二时段t2的电压值,可以使得所述本级的副栅极信号Sub G(N)的波形图与所述上一级的副栅极信号Sub G(N-1)的波形图在延迟所述第一时段t1的前提下保持一致,可以实现多级所述栅极驱动单元100中的有效避免下级传衰减和维持有效级传。
在一实施例中,如图4所示,本级的主栅极信号G(N)比所述上一级的主栅极信号G(N-1)延迟的时长等于所述第一时段t1的时长。具体的,由于所述本级的主栅极信号G(N)比所述上一级的主栅极信号G(N-1)延迟的时长等于所述第一时段t1的时长,即所述主栅极信号G(N)随着级数的增加而发生对应的时长的延迟,即每一级主栅极信号G(N)均比上一级的主栅极信号G(N-1)以所述第一时段t1的时长为延迟时长而发生延迟。进一步的,结合图2、图4和上文分析可知,在所述第一时段t1,所述上一级的主栅极信号G(N-1)为对应的高电压Vh1使得第一薄膜晶体管T11开启;在所述第二时段t2,所述上一级的副栅极信号G(N-1)为对应的低电压Vl1使得所述第一薄膜晶体管T11关闭,与此同时,本级的主栅极信号G(N)为对应的高电压Vh1以使下一级的所述第一薄膜晶体管T11开启以实现相同的功能,直至最后一级的所述栅极驱动单元100实现相应的功能。
在一实施例中,如图2所示,每一所述栅极驱动单元100还包括:第二主薄膜晶体管T21,所述第二主薄膜晶体管T21包括栅极、源极和漏极,所述第二主薄膜晶体管T21的所述栅极电性连接所述第一薄膜晶体管T11的所述源极,所述第二主薄膜晶体管T21的所述源极电性连接主时钟信号CK,所述第二主薄膜晶体管T21的所述漏极作为节点GN以传输本级的所述主栅极信号G(N);其中,如图4所示,所述主时钟信号CK为时钟信号,且所述主时钟信号CK在所述第一时段t1的电压值小于在所述第二时段t2的电压值。
其中,如图2所示,每一所述栅极驱动单元100还包括第一复位模块30,所述第一复位模块30的控制端加载为复位信号Reset,所述第一复位模块30的输入端加载为低电压信号VSS,所述第一复位模块30的输出端电性连接待复位端,所述待复位端和所述待下拉端电性连接。具体的,如图2所示,所述第一复位模块30包括第一复位晶体管TrG、第二复位晶体管TrQ,所述第一复位晶体管TrG的栅极、所述第二复位晶体管TrQ的栅极电性连接并且配置为所述第一复位模块30的控制端,所述第一复位晶体管TrG的源极、所述第二复位晶体管TrQ的源极配置为所述第一复位模块30的输入端,所述第一复位晶体管TrG的漏极、所述第二复位晶体管TrQ的漏极配置为所述第一复位模块30的输出端,所述第一复位晶体管TrG的漏极电性连接所述第二主薄膜晶体管T21的所述源极,所述第二复位晶体管TrQ的源极电性连接所述节点QN。具体的,如图4所示,可以认为在所述第一时段t1之前的时刻,所述复位信号Reset处于对应的高电平期间,即所述第一复位晶体管TrG和所述第二复位晶体管TrQ均开启,所述节点QN和所述第二主薄膜晶体管T21的所述源极均通过所述第一复位模块30被加载为所述低电压信号VSS。
同理,结合上文分析可知,如图4所示,在所述第一时段t1和所述第二时段t2,由于所述节点QN的信号Q(N)分别为对应的第一高电压V1和对应的第二高电压V2,可以认为所述第二主薄膜晶体管T21开启,即所述第二主薄膜晶体管T21的所述漏极的电压跟随着所述主时钟信号CK变化,又由于“所述主时钟信号CK在所述第一时段t1的电压值小于在所述第二时段t2的电压值”,即所述本级的主栅极信号G(N)在所述第一时段t1的电压值小于在所述第二时段t2的电压值。进一步的,所述下拉模块20的输出端还包括所述第一下拉晶体管T32的漏极和所述第三下拉晶体管T42的漏极,并且所述第一下拉晶体管T32的漏极、所述第三下拉晶体管T42的漏极分别和所述第二主薄膜晶体管T21的漏极、所述节点QN电性连接。具体的,在所述第二时段t2之后的时刻,由于所述节点QN的信号Q(N)为对应的低电压,即所述反相模块10的所述输出端KN均为高电压,所述第二主薄膜晶体管T21的漏极、所述节点QN均通过所述下拉模块20被加载为所述下拉电压VSS。
可以理解的,根据上文分析可知,将所述主时钟信号CK在所述第一时段t1的电压值设置为小于在所述第二时段t2的电压值,可以使得所述本级的主栅极信号G(N)的波形图与所述上一级的主栅极信号G(N-1)的波形图在延迟所述第一时段t1的前提下保持一致,可以实现多级所述栅极驱动单元100中的级传。
其中,如图2所示,每一所述栅极驱动单元100还包括第二复位模块40,所述第二复位模块40包括第三复位晶体管T41、第四复位晶体管T31和第五复位晶体管Sub T31,所述第三复位晶体管T41的栅极、所述第四复位晶体管T31的栅极和所述第五复位晶体管Sub T31的栅极电性连接且被配置为所述第二复位模块40的控制端,所述第二复位模块40的控制端加载有下一级的主栅极信号G(N+1),所述第三复位晶体管T41的源极、所述第四复位晶体管T31的源极和所述第五复位晶体管Sub T31的源极电性连接且被配置为所述第二复位模块40的输入端,所述第二复位模块40的输入端加载有所述下拉电压VSS,所述第三复位晶体管T41的漏极、所述第四复位晶体管T31的漏极和所述第五复位晶体管Sub T31的漏极分别电性连接所述节点QN、所述节点GN和所述节点Sub GN。可以理解的,在所述第二时段t2之后,所述下一级的主栅极信号G(N+1)会处于对应的高电压Vh1,此时本级的所述节点QN、所述节点GN和所述节点Sub GN均通过所述第二复位模块40被下拉为所述下拉电压VSS。因此,可以理解为当每一级的所述主栅极信号G(N)处于对应的高电压Vh1时,均会将上一级的节点QN-1、节点GN-1和节点Sub GN-1下拉为所述下拉电压VSS。
本发明实施例提供了显示面板,所述显示面板包括如上文任一所述的栅极驱动电路。
本发明提供了栅极驱动电路和显示面板,所述栅极驱动电路包括多级栅极驱动单元,每一所述栅极驱动单元包括第一薄膜晶体管,所述第一薄膜晶体管包括主栅极、副栅极、源极和漏极,所述第一薄膜晶体管的所述主栅极和所述漏极电性连接,通过将所述第一薄膜晶体管的所述副栅极电性连接上一级的副栅极信号,并且所述上一级的副栅极信号通过所述副栅极控制所述第一薄膜晶体管的阈值电压在第一时段小于第一预设值,且在第二时段大于第二预设值,其中所述第二时段在所述第一时段之后,且所述第二时段和所述第一时段相邻;因此,本方案中的所述第一薄膜晶体管的阈值电压可以通过所述副栅极以及所述副栅极传输的所述副栅极信号进行调节,使得所述第一薄膜晶体管的阈值电压在不同的时刻具有所需要的值,以兼顾避免GOA电路下级传衰减和维持GOA电路有效级传。
Claims (10)
1.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括多级栅极驱动单元,每一所述栅极驱动单元包括:
第一薄膜晶体管,所述第一薄膜晶体管包括主栅极、副栅极、源极和漏极,所述第一薄膜晶体管的所述主栅极和所述漏极电性连接上一级的主栅极信号G(N-1),所述第一薄膜晶体管的所述副栅极电性连接上一级的副栅极信号;
其中,所述上一级的副栅极信号通过所述副栅极控制所述第一薄膜晶体管,以使所述第一薄膜晶体管的阈值电压在第一时段小于第一预设值,且在第二时段大于第二预设值,所述第二时段在所述第一时段之后,且所述第二时段和所述第一时段相邻。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述上一级的副栅极信号在所述第一时段的电压值大于在所述第二时段的电压值。
3.根据权利要求2所述的栅极驱动电路,其特征在于,所述第一薄膜晶体管的所述主栅极和所述漏极均电性连接上一级的主栅极信号,所述上一级的主栅极信号在所述第一时段的电压值大于在所述第二时段的电压值。
4.根据权利要求3所述的栅极驱动电路,其特征在于,本级的主栅极信号比所述上一级的主栅极信号延迟的时长等于所述第一时段的时长。
5.根据权利要求4所述的栅极驱动电路,其特征在于,每一所述栅极驱动单元还包括:
第二主薄膜晶体管,所述第二主薄膜晶体管包括栅极、源极和漏极,所述第二主薄膜晶体管的所述栅极电性连接所述第一薄膜晶体管的所述源极,所述第二主薄膜晶体管的所述源极电性连接主时钟信号,所述第二主薄膜晶体管的所述漏极传输的信号作为本级的所述主栅极信号;
其中,所述主时钟信号为时钟信号,且所述主时钟信号在所述第一时段的电压值小于在所述第二时段的电压值。
6.根据权利要求2所述的栅极驱动电路,其特征在于,本级的副栅极信号比所述上一级的副栅极信号延迟的时长等于所述第一时段的时长。
7.根据权利要求6所述的栅极驱动电路,其特征在于,每一所述栅极驱动单元还包括:
第二副薄膜晶体管,所述第二副薄膜晶体管包括栅极、源极和漏极,所述第二副薄膜晶体管的所述栅极电性连接所述第一薄膜晶体管的所述源极,所述第二副薄膜晶体管的所述源极电性连接副时钟信号,所述第二副薄膜晶体管的所述漏极传输的信号作为本级的副栅极信号;
其中,所述副时钟信号为时钟信号,且所述副时钟信号在所述第一时段的电压值小于在所述第二时段的电压值。
8.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一薄膜晶体管为N型薄膜晶体管。
9.根据权利要求1所述的栅极驱动电路,其特征在于,每一所述栅极驱动单元还包括:
电容,所述电容和所述第一薄膜晶体管的所述源极电性连接,以维持所述第一薄膜晶体管的所述源极的电压值。
10.一种显示面板,其特征在于,所述显示面板包括如权利要求1-9任一项所述的栅极驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110613514.4A CN113380169B (zh) | 2021-06-02 | 2021-06-02 | 栅极驱动电路和显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110613514.4A CN113380169B (zh) | 2021-06-02 | 2021-06-02 | 栅极驱动电路和显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113380169A CN113380169A (zh) | 2021-09-10 |
CN113380169B true CN113380169B (zh) | 2022-05-31 |
Family
ID=77575418
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110613514.4A Active CN113380169B (zh) | 2021-06-02 | 2021-06-02 | 栅极驱动电路和显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113380169B (zh) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110111743A (zh) * | 2019-05-07 | 2019-08-09 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014174889A1 (ja) * | 2013-04-25 | 2014-10-30 | シャープ株式会社 | 表示装置及びその駆動方法 |
CN103927965B (zh) * | 2014-03-21 | 2017-02-22 | 京东方科技集团股份有限公司 | 驱动电路及驱动方法、goa单元、goa电路及显示装置 |
US10475407B2 (en) * | 2017-08-29 | 2019-11-12 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | GOA circuit and display device |
CN110136652B (zh) * | 2019-05-24 | 2020-10-16 | 深圳市华星光电半导体显示技术有限公司 | 一种goa电路及阵列基板 |
CN111081190B (zh) * | 2019-12-18 | 2021-08-24 | 深圳市华星光电半导体显示技术有限公司 | Goa电路、显示面板及薄膜晶体管的阈值电压补偿方法 |
CN111710305B (zh) * | 2020-06-09 | 2021-09-24 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN112837651A (zh) * | 2021-03-12 | 2021-05-25 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示面板 |
-
2021
- 2021-06-02 CN CN202110613514.4A patent/CN113380169B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110111743A (zh) * | 2019-05-07 | 2019-08-09 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN113380169A (zh) | 2021-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10902931B2 (en) | Shift register unit and method for driving the same, gate driving circuit, and display apparatus | |
US10825538B2 (en) | Shift register unit, driving method thereof and gate driving circuit | |
US10885999B2 (en) | Shift register, method for controlling the same, gate driving circuit and display apparatus | |
KR101613000B1 (ko) | 시프트 레지스터 유닛 및 그 구동 방법, 시프트 레지스터 및 디스플레이 장치 | |
US20200020291A1 (en) | Shift Register Circuit, Method for Driving the Same, Gate Drive Circuit, and Display Panel | |
KR101933332B1 (ko) | 산화물 반도체 박막 트랜지스터에 의한 goa회로 | |
US11373613B2 (en) | Shift register unit including pull-up node state maintenance circuit, driving method thereof, gate driving circuit and display device | |
US10775925B2 (en) | Shift register unit and method for driving the same, gate driving circuit and display apparatus | |
JP6419325B2 (ja) | 酸化物半導体薄膜トランジスタにおけるスキャン駆動回路 | |
WO2017067432A1 (zh) | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 | |
JP6334060B2 (ja) | 酸化物半導体薄膜トランジスタにおけるスキャン駆動回路 | |
US20210225231A1 (en) | Shift register unit, driving method thereof, gate driving circuit and display device | |
US11308838B2 (en) | Shift register and driving method therefor, gate driver circuit and display apparatus | |
US20190129560A1 (en) | Compensation circuit, gate driving unit, gate driving circuit, driving methods thereof and display device | |
US11094389B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
US11244595B2 (en) | Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device | |
CN108766381B (zh) | 一种移位寄存器电路、阵列基板和显示装置 | |
US20230274680A1 (en) | Shift register unit, driving method, gate driving circuit, and display device | |
US11393402B2 (en) | OR logic operation circuit and driving method, shift register unit, gate drive circuit, and display device | |
US11538385B2 (en) | Gate driving unit, gate driving circuit, gate driving method and display device | |
CN113380169B (zh) | 栅极驱动电路和显示面板 | |
CN113643643B (zh) | 栅极驱动电路以及显示装置 | |
US20210074234A1 (en) | Shift Register Unit and Driving Method, Gate Driving Circuit, and Display Device | |
US11227525B2 (en) | Shift register unit and method for driving the same, gate driving circuit and method for driving the same, and display apparatus | |
US11763724B2 (en) | Shift register unit and method for driving shift register unit, gate drive circuit, and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |