CN113326057B - 主控程序升级方法、装置、系统和电子设备 - Google Patents

主控程序升级方法、装置、系统和电子设备 Download PDF

Info

Publication number
CN113326057B
CN113326057B CN202110739892.7A CN202110739892A CN113326057B CN 113326057 B CN113326057 B CN 113326057B CN 202110739892 A CN202110739892 A CN 202110739892A CN 113326057 B CN113326057 B CN 113326057B
Authority
CN
China
Prior art keywords
chip
main control
data transmission
control unit
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110739892.7A
Other languages
English (en)
Other versions
CN113326057A (zh
Inventor
胡庆炎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anker Innovations Co Ltd
Original Assignee
Anker Innovations Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anker Innovations Co Ltd filed Critical Anker Innovations Co Ltd
Priority to CN202110739892.7A priority Critical patent/CN113326057B/zh
Publication of CN113326057A publication Critical patent/CN113326057A/zh
Application granted granted Critical
Publication of CN113326057B publication Critical patent/CN113326057B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)
  • Communication Control (AREA)

Abstract

本发明实施例涉及一种主控程序升级方法、装置、系统和电子设备。该系统中:PD芯片,被配置成:响应于VDM包以使PD芯片进入透传模式,将PD芯片与Type‑C母座之间的通信接口配置成第一数据传输接口;主控单元,被配置成:响应于VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口;PD芯片,还被配置成:响应于接收到Type‑C母座通过第一数据传输接口传输的VDM包,采用第二数据传输接口,将VDM包透传至主控单元;主控单元,还被配置成:采用PD芯片透传的VDM包,升级主控程序。由此,可以实现不拆壳升级主控程序,方便产品后期维护升级,很大程度上克服了主控程序升级过程中的静电问题。

Description

主控程序升级方法、装置、系统和电子设备
技术领域
本发明实施例涉及计算机技术领域,尤其涉及一种主控程序升级方法、装置、系统和电子设备。
背景技术
主控程序,通常存储于微程序控制器(Micro programmed Control Unit,MCU)、数字信号处理器(Digital Signal Processor,DSP)、手机芯片等主控单元中。
以MCU作为主控单元为例,现有技术中,在采用MCU存储主控程序的场景下,同时运用MCU和功率输出(Power Delivery,PD)芯片的产品,主要包括:powerBank(移动电源)、powerHouse(发电站)、multi-Port Charger(多端口充电器)等。在此类运用中,由于MCU没有预留升级接口,也即,合壳后MCU被封装在机子内部,导致MCU中的程序难以在线升级。若需要对装机(壳)后的产品进行修改,则需要破坏其外壳,进行拆壳烧录。除此之外,另外一些产品会将MCU的升级线直接连接到Type-C母座的SBU1/SBU2(A8/B8)接口上。但边带使用(Side Band Use,SBU)在Type-C规格书中,定义为辅助通讯管脚,因此上述连接方式是不符合Type-C规范的。在充电配件品类中并未使用,在涉及其他如音视频,网络等可能会被占用,在某些应用上会导致兼容性问题。并且在外壳静电测试中,大概率会击穿MCU的升级管脚,损坏器件。
发明内容
鉴于此,为解决上述技术问题或部分技术问题,本发明实施例提供一种主控程序升级方法、装置、系统和电子设备。
第一方面,本发明实施例提供一种主控程序升级系统,该系统包括:用于存储主控程序的主控单元、功率输出PD芯片和Type-C母座,其中:
PD芯片,被配置成:响应于供应商定义的消息VDM包以使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口;
主控单元,被配置成:响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口;
PD芯片,还被配置成:响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将上述VDM包透传至主控单元;
主控单元,还被配置成:采用PD芯片透传的上述VDM包,升级主控程序。
在一个可能的实施方式中,PD芯片,还被配置成:响应于主控程序升级完成,退出透传模式,将PD芯片与Type-C母座之间的通信接口恢复为非透传模式下的数据传输接口;
主控单元,还被配置成:响应于主控程序升级完成,退出升级模式,将PD芯片与主控单元之间的通信接口恢复为非升级模式下的数据传输接口。
在一个可能的实施方式中,在非透传模式下,PD芯片与Type-C母座之间通过功率输出协议通讯线CC通信;和/或
主控单元为单片机MCU,在非升级模式下,主控单元与PD芯片采用内部集成电路I2C通信。
在一个可能的实施方式中,第一数据传输接口和第二数据传输接口均为串行全双工接口。
在一个可能的实施方式中,在主控单元通信连接的PD芯片的数量大于或等于2的情况下,主控单元,还被配置成:
响应于上述VDM包以使主控单元进入升级模式,断开与各个目标PD芯片的通信连接,其中,上述目标PD芯片为:主控单元通信连接的各个PD芯片中,除上述VDM包流经的PD芯片之外的其他PD芯片;
响应于主控程序升级完成,建立与各个目标PD芯片的通信连接。
第二方面,本发明实施例提供一种主控程序升级方法,该主控程序存储于主控单元中,该方法包括:
响应于供应商定义的消息VDM包以使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口;
响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口;
响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将该VDM包透传至主控单元;
采用PD芯片透传的上述VDM包,升级主控程序。
在一个可能的实施方式中,该方法还包括:
响应于主控程序升级完成,控制PD芯片退出透传模式,将PD芯片与Type-C母座之间的通信接口恢复为非透传模式下的数据传输接口,以及控制主控单元退出升级模式,将PD芯片与主控单元之间的通信接口恢复为非升级模式下的数据传输接口。
在一个可能的实施方式中,在非透传模式下,PD芯片与Type-C母座之间通过功率输出协议通讯线CC通信;和/或
主控单元为单片机MCU,在非升级模式下,主控单元与PD芯片采用内部集成电路I2C通信。
在一个可能的实施方式中,第一数据传输接口和第二数据传输接口均为串行全双工接口。
在一个可能的实施方式中,在主控单元通信连接的PD芯片的数量大于或等于2的情况下,该方法还包括:
响应于上述VDM包以使主控单元进入升级模式,断开主控单元与各个目标PD芯片的通信连接,其中,上述目标PD芯片为:主控单元通信连接的各个PD芯片中,除该VDM包流经的PD芯片之外的其他PD芯片;
响应于主控程序升级完成,建立主控单元与目标PD芯片的通信连接。
第三方面,本发明实施例提供一种主控程序升级装置,该主控程序存储于主控单元中,该装置包括:
第一配置单元,被配置成响应于供应商定义的消息上述VDM包以使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口;
第二配置单元,被配置成响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口;
透传单元,被配置成响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将该VDM包透传至主控单元;
升级单元,被配置成采用PD芯片透传的上述VDM包,升级主控程序。
在一个可能的实施方式中,该装置还包括:
控制单元,被配置成响应于主控程序升级完成,控制PD芯片退出透传模式,将PD芯片与Type-C母座之间的通信接口恢复为非透传模式下的数据传输接口,以及控制主控单元退出升级模式,将PD芯片与主控单元之间的通信接口恢复为非升级模式下的数据传输接口。
在一个可能的实施方式中,在非透传模式下,PD芯片与Type-C母座之间通过功率输出协议通讯线CC通信;和/或
主控单元为单片机MCU,在非升级模式下,主控单元与PD芯片采用内部集成电路I2C通信。
在一个可能的实施方式中,第一数据传输接口和第二数据传输接口均为串行全双工接口。
在一个可能的实施方式中,在主控单元通信连接的PD芯片的数量大于或等于2的情况下,该装置还包括:
连接断开单元,被配置成响应于上述VDM包以使主控单元进入升级模式,断开主控单元与各个目标PD芯片的通信连接,其中,上述目标PD芯片为:主控单元通信连接的各个PD芯片中,除该VDM包流经的PD芯片之外的其他PD芯片;
连接建立单元,被配置成响应于主控程序升级完成,建立主控单元与目标PD芯片的通信连接。
第四方面,本发明实施例提供一种电子设备,包括:处理器和存储器,该处理器用于执行所述存储器中存储的主控程序升级程序,以实现上述第二方面中的主控程序升级方法。
第五方面,本发明实施例提供一种存储介质,该存储介质存储有一个或者多个程序,上述一个或者多个程序可被一个或者多个处理器执行,以实现上述第二方面中的主控程序升级方法。
第六方面,本发明实施例提供一种计算机程序,该计算机程序包括计算机可读代码,当该计算机可读代码在设备上运行时,使得该设备中的处理器执行用于实现如上述第二方面的主控程序升级方法中任一实施例的方法中各步骤的指令。
本发明实施例提供的主控程序升级系统包括:用于存储主控程序的主控单元、功率输出PD芯片和Type-C母座,其中:PD芯片,被配置成:在供应商定义的消息VDM包以使PD芯片进入透传模式的情况下,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口;主控单元,被配置成:在上述VDM包以使主控单元进入升级模式的情况下,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口;PD芯片,还被配置成:在接收到Type-C母座通过第一数据传输接口传输的上述VDM包的情况下,采用第二数据传输接口,将该VDM包透传至主控单元;主控单元,还被配置成:采用PD芯片透传的上述VDM包,升级主控程序。由此,本发明实施例通过设置Type-C母座,实现了不拆壳升级主控程序,方便产品后期维护升级,并且,通过在主控单元和Type-C母座之间设置PD芯片,从而很大程度上克服了主控程序升级过程中的静电问题。
附图说明
图1为本发明实施例提供的一种主控程序升级系统的系统架构图;
图2为本发明实施例提供的一种主控程序升级系统所涉及的主控程序升级方法的信令交互图;
图3为本发明实施例提供的一种主控程序升级方法的流程图;
图4为本发明另一实施例提供的一种主控程序升级方法的流程图;
图5为本发明实施例提供的一种主控程序升级装置的结构示意图;
图6为本发明实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
为便于对本发明实施例的理解,下面将结合附图以具体实施例做进一步的解释说明,实施例并不构成对本发明实施例的限定。
还应理解,本发明对各个实施例的描述着重强调各个实施例之间的不同之处,其相同或相似之处可以相互参考,为了简洁,不再一一赘述。
图1为本发明实施例提供的一种主控程序升级系统的系统架构图。
如图1所示,系统架构100可以包括主控程序升级系统101和上位机102。其中,主控程序升级系统101可以包括主控单元1011、PD芯片1012和Type-C母座1013。示例性的,主控程序升级系统101可以是各种需要同时使用PD芯片和MCU单片机的嵌入式软件。例如,powerBank(移动电源)、powerHouse(发电站)、multi-Port Charger(多端口充电器)等等。
主控单元1011,可以是各种用于存储主控程序的装置。作为示例,主控单元1011可以是MCU、DSP、手机芯片等等。
PD芯片1012,可以包括但不限于CCG3PA。这里,CCG3PA是针对电源适配器、移动充电器、汽车充电器和电源库的Type-C接口和电源传输控制器。
Type-C母座1013可以用于与上位机102包括的Type-C公头相连接,以便上位机102将数据(例如VDM(Vendor Defined Message,PD中的一种自定义消息包,也即供应商定义的消息包))传送给主控程序升级系统101。
主控单元1011和PD芯片1012之间,可以采用一种或多种方式进行通讯。作为示例,二者可以采用I2C(Inter-Integrated Circuit,一种板间通讯方式,也即内部集成电路通信)或者串口通讯。
PD芯片1012和Type-C母座1013之间,也可以采用一种或多种方式进行连接。作为示例,二者可以采用CC(Configure Channel,PD协议通讯线)连接。此外,在此基础上,二者还可以进一步通过D+/D-(Data positive/Data negative,用于USB通讯或者充电私有协议通讯的数据线)相连接。
上位机102,可以用于将升级程序传送给主控程序升级系统101。在采用VDM消息包进行传输,并且,PD芯片1012和Type-C母座1013之间采用CC连接的场景下,上位机102可以负责将升级固件进行拆包配置成VDM消息包,通过USB转CC工具,将数据传送给待升级设备,也即主控程序升级系统101。
需要说明的是,本发明的实施例所提供的主控程序升级方法可以由主控程序升级系统执行,也可以由除主控程序升级系统之外的其他电子设备(例如图6所示的电子设备)来执行,还可以由主控程序升级系统和上述其他电子设备彼此配合执行。相应地,主控程序升级装置包括的各个部分(例如各个单元)可以全部设置于主控程序升级系统中,也可以全部设置于上述其他电子设备中,还可以分别设置于主控程序升级系统和上述其他电子设备中。
应该理解,图1中的主控单元、PD芯片和Type-C母座的数目仅仅是示意性的。根据实现需要,可以具有任意数目的主控单元、PD芯片和Type-C母座。
图2为本发明实施例提供的一种主控程序升级系统所涉及的主控程序升级方法的信令交互图。该主控程序升级系统包括:用于存储主控程序的主控单元、功率输出PD芯片和Type-C母座。其中:
PD芯片,被配置成:响应于上述VDM包以使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口。其中,第一数据传输接口为透传模式下的数据传输接口。
主控单元,被配置成:响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口。其中,第二数据传输接口为升级模式下的数据传输接口。
PD芯片,还被配置成:响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将该VDM包透传至主控单元。
主控单元,还被配置成:采用PD芯片透传的上述VDM包,升级主控程序。
如图2所示,在步骤201中,Type-C母座向PD芯片发送上述VDM包。
其中,上述VDM包可以用于指示PD芯片和/或主控单元进行各种操作。这里,在PD芯片接收到通过Type-C母座发送的上述VDM包之后,可以对其进行解析处理,以便进行相应的操作。例如,PD芯片可以确定VDM包是否用于使PD芯片进入透传模式。
实践中,可以针对每种操作设定相应的VDM包内容,从而在接收到VDM包之后,通过解析获得的VDM包内容,来判断所需执行的操作。
这里,在该实施例中,若PD芯片确定VDM包指示自己进入透传模式,那么,可以继续执行步骤202;若主控单元确定VDM包指示自己进入升级模式,那么,可以继续执行步骤205。其中,每个VDM包可以用于指示执行一个或多个操作。例如,同一个VDM包可以用于指示PD芯片进入透传模式,并且,用于使主控单元进入升级模式。此外,也可以采用两个不同的VDM包来分别指示PD芯片进入透传模式,以及,用于使主控单元进入升级模式,例如,在通过Type-C母座发送的第一个VDM包指示PD芯片进入透传模式之后,可以判断后续(也即从第二个开始)VDM包是否用于使主控单元进入升级模式。
此外,PD芯片和Type-C母座之间,可以采用一种或多种方式进行连接。作为示例,二者可以采用CC(Configure Channel,PD协议通讯线)连接。此外,在此基础上,二者还可以进一步通过D+/D-(Data positive/Data negative,用于USB通讯或者充电私有协议通讯的数据线)相连接。
在步骤202中,PD芯片确定上述VDM包用于使PD芯片进入透传模式。
其中,透传模式中的透传,也即透明传输(Pass-through)。在透传模式下,PD芯片可以只对其所接收到的内容原封不动做点到点传输,不对内容做检验、修改等。
在步骤203中,PD芯片将PD芯片配置成透传模式。
在步骤204中,PD芯片将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口。
其中,第一数据传输接口为透传模式下的数据传输接口。
实践中,可以根据需要来设定透传模式下的数据传输接口(也即第一数据传输接口),以及非透传模式下的数据传输接口。
通常,可以在透传模式和非透传模式下,分别设置不同的数据传输接口。从而避免在非透传模式下,对透传模式的数据传输接口的占用。
在本实施例的一些可选的实现方式中,在非透传模式下,PD芯片与Type-C母座之间通过功率输出协议通讯线CC通信。
可以理解,在上述可选的实现方式中,在非透传模式下,PD芯片与Type-C母座之间可以通过CC通信;在透传模式下,PD芯片与Type-C母座之间可以通过第一数据传输接口通信,从而在非透传模式下采用CC通信来替代第一数据传输接口通信,避免了非透传模式下对第一数据传输接口的占用。
可选的,PD芯片与Type-C母座之间,还可以采用D+/D-连接。
在步骤205中,主控单元可以确定上述VDM包用于使主控单元进入升级模式。
在步骤206中,主控单元将PD芯片与主控单元之间的通信接口配置成第二数据传输接口。
其中,第二数据传输接口为升级模式下的数据传输接口。
通常,可以在升级模式和非升级模式下,分别设置不同的数据传输接口。从而避免在非升级模式下,对升级模式的数据传输接口的占用。
在本实施例的一些可选的实现方式中,主控单元为MCU。在此基础上,在非升级模式下,主控单元与PD芯片可以采用I2C通信。
可以理解,在上述可选的实现方式中,在非升级模式下,主控单元(即MCU)与PD芯片可以采用I2C通信;在升级模式下,主控单元与PD芯片之间可以通过第二数据传输接口通信,从而在非升级模式下采用I2C通信来替代第二数据传输接口通信,避免了非升级模式下对第二数据传输接口的占用。
在步骤207、208中,在PD芯片接收到Type-C母座通过第一数据传输接口传输的上述VDM包之后,PD芯片采用第二数据传输接口,将该VDM包透传至主控单元。
这里,在主控单元进入升级模式之后,所传输的上述VDM包中,可以包含升级后的主控程序。
在步骤209中,主控单元采用PD芯片透传的上述VDM包,升级主控程序。
在本实施例的一些可选的实现方式中,PD芯片,还被配置成:在主控程序升级完成的情况下,退出透传模式(也即进入非透传模式),将PD芯片与Type-C母座之间的通信接口恢复为非透传模式下的数据传输接口(例如上述CC接口)。
在本实施例的一些可选的实现方式中,主控单元,还被配置成:在主控程序升级完成的情况下,退出升级模式(也即进入非升级模式),将PD芯片与主控单元之间的通信接口恢复为非升级模式下的数据传输接口(例如上述I2C接口)。
可以理解,上述可选的实现方式,在主控程序升级完成后,第一时间退出透传模式和升级模式,可以方便主控程序升级系统尽快投入正常使用。
在本实施例的一些可选的实现方式中,第一数据传输接口和第二数据传输接口均为串行全双工接口。
可以理解,采用串口全双工的通讯方式,可以提高主控程序升级的速度。并且,仅在升级模式下占用串口,在非升级模式下解除串口占用,符合PD和Type-C规范。
在本实施例的一些可选的实现方式中,在主控单元通信连接的PD芯片的数量大于或等于2的情况下,主控单元,还被配置成:
在上述VDM包以使主控单元进入升级模式的情况下,断开与各个目标PD芯片的通信连接。其中,上述目标PD芯片为:主控单元通信连接的各个PD芯片中,除该VDM包流经的PD芯片之外的其他PD芯片。以及,
在主控程序升级完成的情况下,建立与各个目标PD芯片的通信连接。
可以理解,上述可选的实现方式中,可以确保主控单元仅与一个由PD芯片和Type-C母座形成的通道相连接,避免了升级过程中由于其他通道的数据干扰而造成的对主控程序升级的影响。
本发明的上述实施例提供的方法中,主控程序存储于主控单元中。在此基础上,可以在上述VDM包以使PD芯片进入透传模式的情况下,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口,之后,在VDM包以使主控单元进入升级模式的情况下,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口,随后,在接收到Type-C母座通过第一数据传输接口传输的VDM包的情况下,采用第二数据传输接口,将该VDM包透传至主控单元,最后,采用PD芯片透传的VDM包,升级主控程序。这样,本发明实施例通过设置Type-C母座,实现了不拆壳升级主控程序,方便产品后期维护升级,并且,通过在主控单元和Type-C母座之间设置PD芯片,从而很大程度上克服了主控程序升级过程中的静电问题。
继续参考图3,图3为本发明实施例提供的一种主控程序升级方法的流程图。上述主控程序存储于主控单元中。该主控程序升级方法,包括以下步骤:
步骤301,响应于供应商定义的消息VDM包以使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口。
在本实施例中,在供应商定义的消息VDM包以使PD芯片进入透传模式的情况下,主控程序升级方法的执行主体(例如图1所示的主控程序升级系统)可以将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口。其中,第一数据传输接口为透传模式下的数据传输接口。
步骤302,响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口。
在本实施例中,在上述VDM包以使主控单元进入升级模式的情况下,上述执行主体可以将PD芯片与主控单元之间的通信接口配置成第二数据传输接口。其中,第二数据传输接口为升级模式下的数据传输接口。
步骤303,响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将该VDM包透传至主控单元。
在本实施例中,在接收到Type-C母座通过第一数据传输接口传输的上述VDM包的情况下,上述执行主体可以采用第二数据传输接口,将该VDM包透传至主控单元。
步骤304,采用PD芯片透传的上述VDM包,升级主控程序。
在本实施例中,上述执行主体可以采用PD芯片透传的上述VDM包,升级主控程序。
在本实施例的一些可选的实现的方式中,在主控程序升级完成的情况下,上述执行主体可以控制PD芯片退出透传模式,将PD芯片与Type-C母座之间的通信接口恢复为非透传模式下的数据传输接口,以及控制主控单元退出升级模式,将PD芯片与主控单元之间的通信接口恢复为非升级模式下的数据传输接口。
在本实施例的一些可选的实现的方式中,在非透传模式下,PD芯片与Type-C母座之间通过功率输出协议通讯线CC通信;和/或
主控单元为单片机MCU,在非升级模式下,主控单元与PD芯片采用内部集成电路I2C通信。
在本实施例的一些可选的实现的方式中,第一数据传输接口和第二数据传输接口均为串行全双工接口。
在本实施例的一些可选的实现的方式中,在主控单元通信连接的PD芯片的数量大于或等于2的情况下,上述执行主体还可以执行如下步骤:
首先,在上述VDM包以使主控单元进入升级模式的情况下,断开主控单元与各个目标PD芯片的通信连接,其中,上述目标PD芯片为:主控单元通信连接的各个PD芯片中,除该VDM包流经的PD芯片之外的其他PD芯片。
然后,在主控程序升级完成的情况下,建立主控单元与目标PD芯片的通信连接。
需要说明的是,除上面所记载的内容外,本发明的实施例还可以包括与图2对应的实施例相同或类似的特征、效果,在此不再赘述。
本发明的上述实施例提供的方法中,主控程序存储于主控单元中。在此基础上,可以在VDM包用于使PD芯片进入透传模式的情况下,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口,之后,在VDM包以使主控单元进入升级模式的情况下,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口,随后,在接收到Type-C母座通过第一数据传输接口传输的VDM包的情况下,采用第二数据传输接口,将该VDM包透传至主控单元,最后,采用PD芯片透传的VDM包,升级主控程序。这样,本发明实施例通过设置Type-C母座,实现了不拆壳升级主控程序,方便产品后期维护升级,并且,通过在主控单元和Type-C母座之间设置PD芯片,从而很大程度上克服了主控程序升级过程中的静电问题。
图4为本发明另一实施例提供的一种主控程序升级方法的流程图。该流程图需要依赖于诸如图1中的主控程序升级系统101而实现。这里,以主控程序1011为MCU为例,对本实施例作如下说明:
正常使用时,MCU可以控制Type-C接口的PD芯片,从而控制每个Type-C接口的功率输出。PD芯片与Type-C接口可以直接通过CC和D+/D-连接。MCU与PD芯片通讯方式为I2C或者串口通讯。升级时,程序通过PD芯片的CC将数据传送给PD芯片,PD芯片将数据透传到MCU,从而实现MCU在线升级功能。
硬件主要包括PD芯片(以CCG3PA为例)、MCU芯片和Type-C母座。PD芯片与Type-C母座通过CC连接(CC用于PD通讯),MCU与PD芯片通过I2C接口连接(MCU控制PD功率调整,休眠等)。
软件分为PC软件(上位机),嵌入式软件(下位机,即待升级设备、上述主控程序升级系统)。上位机负责将升级固件进行拆包配置成VDM消息包,通过USB转CC工具,将数据传送给待升级设备。下位机主要包括PD芯片程序和MCU程序。
其执行流程包括如下步骤:
PD芯片收到VDM消息包后,将自己(PD芯片)配置成透传模式,将与MCU通讯接口配置成串口,PD芯片与Type-C接口直接CC连接。MCU程序也一样,将通讯线配置成串口,升级后,MCU和PD芯片退出升级模式/透传模式,进入正常模式(也即非升级模式/非透传模式)。
本发明的上述实施例提供的方法,相比于现有的未预留升级接口或不适合预留升级接口的方案,本实施例可以通过USB-Type-C接口来升级单片机,从而实现了不拆壳升级单片机程序,适合应用于需要用PD和MCU的产品,如PowerBank、PowerHouse、Multi-PortCharger等。在产品调试或产品由于单片机软件bug问题而导致返维修时,方便产品后期维护升级。并且,不需要更换特殊功能的PD芯片,采用cypress、southchip芯片即可实现本方案,不需要增加额外成本。此外,相比于现有的将MCU的升级线直接接到Type-C母座的SBU1/SBU2(A8/B8)接口上的方案,无需增加硬件器件,克服了其不符合PD和Type-C规范的问题,并且,克服了其MCU升级管脚直接暴露在频繁使用的Type-C母座而导致的静电问题,降低了其击穿MCU的升级管脚、损坏器件的概率,避免了由于网络占用而产生的兼容性问题。
进一步参考图5,图5为本发明实施例提供的一种主控程序升级装置的结构示意图。作为对上述各图所示方法的实现,本发明提供了一种主控程序升级装置的一个实施例,该装置实施例与图3所示的方法实施例相对应,除下面所记载的特征外,该装置实施例还可以包括与图3所示的方法实施例相同或相应的特征,以及产生与图3所示的方法实施例相同或相应的效果。该装置具体可以应用于各种电子设备中。
如图5所示,本实施例的主控程序升级装置500中的主控程序存储于主控单元中。该装置500包括:第一配置单元501、第二配置单元502、透传单元503和升级单元504。其中,第一配置单元501,被配置成响应于供应商定义的消息VDM包用于使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口;第二配置单元502,被配置成响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口;透传单元503,被配置成响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将该VDM包透传至主控单元;升级单元504,被配置成采用PD芯片透传的上述VDM包,升级主控程序。
在本实施例中,主控程序升级装置500的第一配置单元501可以响应于供应商定义的消息VDM包用于使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口。
在本实施例中,第二配置单元502可以响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口。
在本实施例中,上述透传单元503可以响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将该VDM包透传至主控单元。
在本实施例中,上述升级单元504可以采用PD芯片透传的上述VDM包,升级主控程序。
在本实施例的一些可选的实现方式中,该装置500还包括:
控制单元,被配置成响应于主控程序升级完成,控制PD芯片退出透传模式,将PD芯片与Type-C母座之间的通信接口恢复为非透传模式下的数据传输接口,以及控制主控单元退出升级模式,将PD芯片与主控单元之间的通信接口恢复为非升级模式下的数据传输接口。
在本实施例的一些可选的实现方式中,在非透传模式下,PD芯片与Type-C母座之间通过功率输出协议通讯线CC通信;和/或
主控单元为单片机MCU,在非升级模式下,主控单元与PD芯片采用内部集成电路I2C通信。
在本实施例的一些可选的实现方式中,第一数据传输接口和第二数据传输接口均为串行全双工接口。
在本实施例的一些可选的实现方式中,在主控单元通信连接的PD芯片的数量大于或等于2的情况下,该装置500还包括:
连接断开单元,被配置成响应于上述VDM包以使主控单元进入升级模式,断开主控单元与各个目标PD芯片的通信连接,其中,上述目标PD芯片为:主控单元通信连接的各个PD芯片中,除该VDM包流经的PD芯片之外的其他PD芯片;
连接建立单元,被配置成响应于主控程序升级完成,建立主控单元与目标PD芯片的通信连接。
本发明的上述实施例提供的装置500,通过第一配置单元501响应于供应商定义的消息VDM包用于使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口,之后,第二配置单元502响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口,随后,透传单元503响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将该VDM包透传至主控单元,最后,升级单元504采用PD芯片透传的上述VDM包,升级主控程序。这样,本发明实施例通过设置Type-C母座,实现了不拆壳升级主控程序,方便产品后期维护升级,并且,通过在主控单元和Type-C母座之间设置PD芯片,从而很大程度上克服了主控程序升级过程中的静电问题。
图6为本发明实施例提供的一种电子设备的结构示意图。图6所示的电子设备600包括:至少一个处理器601、存储器602和至少一个网络接口604。电子设备600中的各个组件通过总线系统603耦合在一起。可理解,总线系统603用于实现这些组件之间的连接通信。总线系统603除包括数据总线之外,还包括电源总线、控制总线和状态信号总线。但是为了清楚说明起见,在图6中将各种总线都标为总线系统603。
可以理解,本发明实施例中的存储器602可以是易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(Read-Only Memory,ROM)、可编程只读存储器(Programmable ROM,PROM)、可擦除可编程只读存储器(Erasable PROM,EPROM)、电可擦除可编程只读存储器(Electrically EPROM,EEPROM)或闪存。易失性存储器可以是随机存取存储器(Random Access Memory,RAM),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的RAM可用,例如静态随机存取存储器(Static RAM,SRAM)、动态随机存取存储器(Dynamic RAM,DRAM)、同步动态随机存取存储器(Synchronous DRAM,SDRAM)、双倍数据速率同步动态随机存取存储器(Double Data RateSDRAM,DDRSDRAM)、增强型同步动态随机存取存储器(Enhanced SDRAM,ESDRAM)、同步连接动态随机存取存储器(Synch link DRAM,SLDRAM)和直接内存总线随机存取存储器(DirectRambus RAM,DRRAM)。本文描述的存储器602旨在包括但不限于这些和任意其它适合类型的存储器。
在一些实施方式中,存储器602存储了如下的元素,可执行单元或者数据结构,或者他们的子集,或者他们的扩展集:操作系统6021和应用程序6022。
其中,操作系统6021,包含各种系统程序,例如框架层、核心库层、驱动层等,用于实现各种基础业务以及处理基于硬件的任务。应用程序6022,包含各种应用程序,例如媒体播放器(Media Player)、浏览器(Browser)等,用于实现各种应用业务。实现本发明实施例方法的程序可以包含在应用程序6022中。
在本发明实施例中,通过调用存储器602存储的程序或指令,具体的,可以是应用程序6022中存储的程序或指令,处理器601用于执行各方法实施例所提供的方法步骤,例如包括:
响应于供应商定义的消息VDM包用于使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口;响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口;响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将该VDM包透传至主控单元;采用PD芯片透传的上述VDM包,升级主控程序。
上述本发明实施例揭示的方法可以应用于处理器601中,或者由处理器601实现。处理器601可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器601中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器601可以是通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(FieldProgrammable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本发明实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件单元组合执行完成。软件单元可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器602,处理器601读取存储器602中的信息,结合其硬件完成上述方法的步骤。
可以理解的是,本文描述的这些实施例可以用硬件、软件、固件、中间件、微码或其组合来实现。对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ApplicationSpecific Integrated Circuits,ASIC)、数字信号处理器(Digital Signal Processing,DSP)、数字信号处理设备(DSPDevice,DSPD)、可编程逻辑设备(Programmable LogicDevice,PLD)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、通用处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。
对于软件实现,可通过执行本文所述功能的单元来实现本文所述的技术。软件代码可存储在存储器中并通过处理器执行。存储器可以在处理器中或在处理器外部实现。
本实施例提供的电子设备可以是如图6中所示的电子设备,可执行如图2-3中主控程序升级方法的所有步骤,进而实现图2-3所示主控程序升级方法的技术效果,具体请参照图2-3相关描述,为简洁描述,在此不作赘述。
本发明实施例还提供了一种存储介质(计算机可读存储介质)。这里的存储介质存储有一个或者多个程序。其中,存储介质可以包括易失性存储器,例如随机存取存储器;存储器也可以包括非易失性存储器,例如只读存储器、快闪存储器、硬盘或固态硬盘;存储器还可以包括上述种类的存储器的组合。
当存储介质中一个或者多个程序可被一个或者多个处理器执行,以实现上述在主控程序升级设备侧执行的主控程序升级方法。
所述处理器用于执行存储器中存储的主控程序升级程序,以实现以下在主控程序升级设备侧执行的主控程序升级方法的步骤:响应于供应商定义的消息VDM包以使PD芯片进入透传模式,将PD芯片配置成透传模式,以及将PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,第一数据传输接口为透传模式下的数据传输接口;响应于上述VDM包以使主控单元进入升级模式,将PD芯片与主控单元之间的通信接口配置成第二数据传输接口,其中,第二数据传输接口为升级模式下的数据传输接口;响应于接收到Type-C母座通过第一数据传输接口传输的上述VDM包,采用第二数据传输接口,将该VDM包透传至主控单元;采用PD芯片透传的上述VDM包,升级主控程序。
专业人员应该还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种主控程序升级系统,其特征在于,所述系统包括:用于存储所述主控程序的主控单元、功率输出PD芯片和Type-C母座,其中:
所述PD芯片,被配置成:响应于供应商定义的消息VDM包以使所述PD芯片进入透传模式,将所述PD芯片配置成所述透传模式,以及将所述PD芯片与所述Type-C母座之间的通信接口配置成第一数据传输接口,其中,所述第一数据传输接口为所述透传模式下的数据传输接口;
所述主控单元,被配置成:响应于所述VDM包以使所述主控单元进入升级模式,将所述PD芯片与所述主控单元之间的通信接口配置成第二数据传输接口,其中,所述第二数据传输接口为所述升级模式下的数据传输接口;
所述PD芯片,还被配置成:响应于接收到所述Type-C母座通过所述第一数据传输接口传输的所述VDM包,采用所述第二数据传输接口,将所述VDM包透传至所述主控单元;
所述主控单元,还被配置成:采用所述PD芯片透传的所述VDM包,升级所述主控程序。
2.根据权利要求1所述的系统,其特征在于:
所述PD芯片,还被配置成:响应于所述主控程序升级完成,退出所述透传模式,将所述PD芯片与所述Type-C母座之间的通信接口恢复为非透传模式下的数据传输接口;
所述主控单元,还被配置成:响应于所述主控程序升级完成,退出所述升级模式,将所述PD芯片与所述主控单元之间的通信接口恢复为非升级模式下的数据传输接口。
3.根据权利要求2所述的系统,其特征在于:
在所述非透传模式下,所述PD芯片与所述Type-C母座之间通过功率输出协议通讯线CC通信;和/或,
所述主控单元为单片机MCU,在所述非升级模式下,所述主控单元与所述PD芯片采用内部集成电路I2C通信。
4.根据权利要求1-3任一项所述的系统,其特征在于,所述主控单元,还被配置成:
响应于所述VDM包以使所述主控单元进入升级模式,断开与各个目标PD芯片的通信连接,其中,所述目标PD芯片为:所述主控单元通信连接的各个PD芯片中,除所述VDM包流经的PD芯片之外的其他PD芯片;
响应于所述主控程序升级完成,建立与所述各个目标PD芯片的通信连接。
5.一种主控程序升级方法,其特征在于,所述主控程序存储于主控单元中,所述方法包括:
响应于供应商定义的消息VDM包以使PD芯片进入透传模式,将所述PD芯片配置成所述透传模式,以及将所述PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,所述第一数据传输接口为所述透传模式下的数据传输接口;
响应于所述VDM包以使所述主控单元进入升级模式,将所述PD芯片与所述主控单元之间的通信接口配置成第二数据传输接口,其中,所述第二数据传输接口为所述升级模式下的数据传输接口;
响应于接收到所述Type-C母座通过所述第一数据传输接口传输的所述VDM包,采用所述第二数据传输接口,将所述VDM包透传至所述主控单元;
采用所述PD芯片透传的所述VDM包,升级所述主控程序。
6.根据权利要求5所述的方法,其特征在于,所述方法还包括:
响应于所述主控程序升级完成,控制所述PD芯片退出所述透传模式,将所述PD芯片与所述Type-C母座之间的通信接口恢复为非透传模式下的数据传输接口,以及控制所述主控单元退出所述升级模式,将所述PD芯片与所述主控单元之间的通信接口恢复为非升级模式下的数据传输接口。
7.根据权利要求6所述的方法,其特征在于,在所述非透传模式下,所述PD芯片与所述Type-C母座之间通过功率输出协议通讯线CC通信;和/或
所述主控单元为单片机MCU,在所述非升级模式下,所述主控单元与所述PD芯片采用内部集成电路I2C通信。
8.根据权利要求5-7任一项所述的方法,其特征在于,所述方法还包括:
响应于所述VDM包以使所述主控单元进入升级模式,断开所述主控单元与各个目标PD芯片的通信连接,其中,所述目标PD芯片为:所述主控单元通信连接的各个PD芯片中,除所述VDM包流经的PD芯片之外的其他PD芯片;
响应于所述主控程序升级完成,建立所述主控单元与所述目标PD芯片的通信连接。
9.一种主控程序升级装置,其特征在于,所述主控程序存储于主控单元中,所述装置包括:
第一配置单元,被配置成响应于供应商定义的消息VDM包以使PD芯片进入透传模式,将所述PD芯片配置成所述透传模式,以及将所述PD芯片与Type-C母座之间的通信接口配置成第一数据传输接口,其中,所述第一数据传输接口为所述透传模式下的数据传输接口;
第二配置单元,被配置成响应于所述VDM包以使所述主控单元进入升级模式,将所述PD芯片与所述主控单元之间的通信接口配置成第二数据传输接口,其中,所述第二数据传输接口为所述升级模式下的数据传输接口;
透传单元,被配置成响应于接收到所述Type-C母座通过所述第一数据传输接口传输的所述VDM包,采用所述第二数据传输接口,将所述VDM包透传至所述主控单元;
升级单元,被配置成采用所述PD芯片透传的所述VDM包,升级所述主控程序。
10.一种电子设备,其特征在于,包括:处理器和存储器,所述处理器用于执行所述存储器中存储的主控程序升级程序,以实现权利要求5~8中任一项所述的主控程序升级方法。
CN202110739892.7A 2021-06-30 2021-06-30 主控程序升级方法、装置、系统和电子设备 Active CN113326057B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110739892.7A CN113326057B (zh) 2021-06-30 2021-06-30 主控程序升级方法、装置、系统和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110739892.7A CN113326057B (zh) 2021-06-30 2021-06-30 主控程序升级方法、装置、系统和电子设备

Publications (2)

Publication Number Publication Date
CN113326057A CN113326057A (zh) 2021-08-31
CN113326057B true CN113326057B (zh) 2023-04-14

Family

ID=77425290

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110739892.7A Active CN113326057B (zh) 2021-06-30 2021-06-30 主控程序升级方法、装置、系统和电子设备

Country Status (1)

Country Link
CN (1) CN113326057B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114826491A (zh) * 2021-11-17 2022-07-29 珠海艾派克微电子有限公司 一种芯片、可更换物品、图像形成设备和数据传输方法
CN114094663B (zh) * 2021-11-18 2024-05-07 伏达半导体(合肥)股份有限公司 电源芯片、电子设备及电源芯片控制方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160306616A1 (en) * 2015-04-20 2016-10-20 Microsoft Technology Licensing, Llc Firmware update by usb cc
CN204759403U (zh) * 2015-07-29 2015-11-11 山东神戎电子股份有限公司 一种基于数据透传实现设备内部模块升级的系统
US10503683B2 (en) * 2015-11-20 2019-12-10 Parade Technologies, Ltd. Service redirect over USB Type-C
CN108475227B (zh) * 2016-03-31 2020-07-21 华为技术有限公司 测试功能组件及数据调试方法
TWI587124B (zh) * 2016-06-03 2017-06-11 台達電子工業股份有限公司 USB Type-C轉接模組及其啟動方法
CN107171146A (zh) * 2017-06-06 2017-09-15 深圳市泰衡诺科技有限公司 接口装置及其信号传输方法
CN109656608A (zh) * 2019-01-08 2019-04-19 深圳市网心科技有限公司 一种mcu固件升级方法及其相关设备
US11604741B2 (en) * 2019-02-15 2023-03-14 Intel Corporation Method for dynamically provisioning virtualized functions in a USB device by means of a virtual USB hub
CN112241277A (zh) * 2019-07-19 2021-01-19 瑞昱半导体股份有限公司 Ic固件更新方法
CN210605683U (zh) * 2019-12-02 2020-05-22 无锡景明电子科技有限公司 一种单片机程序在线升级工具
CN111352645B (zh) * 2020-03-31 2023-08-22 广州昂宝电子有限公司 用于usb-pd充电器的固件更新方法和装置

Also Published As

Publication number Publication date
CN113326057A (zh) 2021-08-31

Similar Documents

Publication Publication Date Title
CN113326057B (zh) 主控程序升级方法、装置、系统和电子设备
TWI733752B (zh) 用於旁波帶通訊之系統及方法、以及實體非暫時性計算機可讀媒體
CN103559053B (zh) 一种板卡系统及通信接口卡fpga在线升级方法
WO2015051647A1 (zh) 一种固件的升级方法和系统、上位机和光模块
US20050170699A1 (en) USB OTG adapter module for debugging USB OTG devices
CN204331708U (zh) 一种便携式设备和一种主机系统
CN114691509B (zh) 基于鸿蒙系统利用蓝牙通讯进行hdc调试的方法
CN108108174A (zh) 光模块及其固件升级的方法
CN110908682A (zh) 一种车辆控制器的固件升级方法、系统、车辆和存储介质
CN114201360B (zh) 一种aer功能管理方法、装置、服务器和存储介质
US9092334B2 (en) Method for shortening enumeration of tightly coupled USB device
JP2014165780A (ja) マイクロプログラムを更新可能な光トランシーバ
CN109918328A (zh) 一种USB Type C接口低成本实现结构及实现方法
CN215769721U (zh) 一种数据处理单元板卡
CN111221765A (zh) 一种防止i2c总线地址冲突的通信方法及通信系统
CN108153626B (zh) 一种usb、串口复用与安全隔离系统
CN105159272B (zh) 一种汽车诊断功能切换方法及装置
CN117667535A (zh) 基于soc系统的调试方法、装置、芯片及交通设备
CN110493646A (zh) 通过外部设备进行电视升级的方法、装置、电视及系统
CN114880266B (zh) 故障处理的方法、装置、计算机设备和存储介质
WO2023116052A1 (zh) 阻抗匹配的适配器、阻抗匹配系统及方法
CN110765065A (zh) 片上系统
CN113886297B (zh) 一种基于dma的spi并发通讯se装置及方法
US20240037056A1 (en) Information processing apparatus, information processing system, connection control method, and non-transitory computer readable medium storing connection control program
CN116300780A (zh) 零部件配置方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant