CN215769721U - 一种数据处理单元板卡 - Google Patents
一种数据处理单元板卡 Download PDFInfo
- Publication number
- CN215769721U CN215769721U CN202123367023.0U CN202123367023U CN215769721U CN 215769721 U CN215769721 U CN 215769721U CN 202123367023 U CN202123367023 U CN 202123367023U CN 215769721 U CN215769721 U CN 215769721U
- Authority
- CN
- China
- Prior art keywords
- processing unit
- data processing
- network
- data
- transceiver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Power Sources (AREA)
Abstract
本实用新型提供一种数据处理单元板卡,该板卡包括:网络处理器、以太网收发器、光纤接口和PCIE接口;其中,网络处理器分别与以太网收发器和PCIE接口电连接;光纤接口与以太网收发器电连接;数据处理单元板卡通过PCIE接口以可插拔的方式连接到服务器主板上;光纤接口用于接收光纤传输的网络数据,并将网络数据传输至以太网收发器;以太网收发器用于对接收的网络数据进行网络链路层转换,得到转换数据,并将转换数据传输至网络处理器;网络处理器用于对转换数据进行定制化处理,得到处理数据,并将处理数据通过PCIE接口的金手指传输至服务器主板上的主CPU。本实用新型减轻了服务器主CPU的负载,提高了灵活性和适用范围。
Description
技术领域
本实用新型涉及处理器技术领域,尤其涉及一种数据处理单元板卡。
背景技术
数据处理单元DPU是 Data Processing Unit的简称,是最新发展起来的专用处理器的一个大类,是继CPU(Central Processing Unit,中央处理器)和GPU(GraphicsProcessing Unit,图形处理器)之后,数据中心场景中的第三颗重要的算力芯片,为高带宽、低延迟、数据密集的计算场景提供计算引擎。
DPU可以作为CPU的卸载引擎,释放CPU的算力到上层应用。以网络协议处理为例,要线速处理10G的网络需要的大约4个Xeon CPU的核,也就是说,单是做网络数据包处理,就可以占去一个8核高端CPU的一半的算力。如果考虑40G、100G的高速网络,性能的开销就更加难以承受了。Amazon把这些开销都称之为“Datacenter Tax”——即还未运行业务程序,先接入网络数据就要占去的计算资源。若能将数据中心开销(例如为虚机提供远程资源,加密解密,故障跟踪,安全策略等服务程序)全部从CPU卸载到DPU上,将给上层应用释放30%的原本用于支付“Tax” 的算力。
此外,DPU将成为新的数据网关,将安全隐私提升到一个新的高度。在网络环境下,网络接口是理想的隐私的边界。然而,加密、解密的算法开销都很大,例如国密标准的非对称加密算法SM2、哈希算法SM3和对称分组密码算法SM4。如果用CPU来处理上述加解密算法,就只能做少部分数据量的加密。在未来,随着区块链承载的业务的逐渐成熟,运行共识算法POW、验签等工作也将会消耗掉大量的CPU算力。而这些都可以通过将其固化在DPU中来实现,甚至DPU将成为一个可信根。
DPU将成为算法加速的沙盒,成为最灵活的加速器载体。近期已经有大型芯片厂商推出专用的DPU SOC(System On Chip,片上系统)芯片,比如英伟达(NVIDIA)会推出一款新型处理器 DPU,BlueField-2 DPU,经过优化的BlueField-2 DPU可从CPU上卸载关键的网络、存储和安全任务,使企业能够将其IT基础设施转变为最先进的数据中心。此类数据中心可实现加速、具有完全可编程性,并具有“零信任”安全功能,防止数据泄露和网络攻击。Marvell也会推出OCTEON 和 ARMADA系列的DPU,着重于网络数据的转发和监控方面。
然而,上述芯片厂商推出的DPU SOC芯片集成度较高,但是正因为将各个部件全部集成到同一个芯片上,使得上述SOC的DPU实现方式存在灵活性相对较差的问题。因为SOC芯片上的各个部件均已固定且不可更换,而不同应用场景对其中各部件的性能需求不同(例如部分应用场景对CPU的性能要求较高),因此固定的DPU SOC芯片只能满足部分应用场景的需求,适用范围窄。此外,部分应用场景可能需要扩展更多外围部件以满足业务需求,而固定的DPU SOC芯片由于无法额外集成其他外围部件,使其难以满足上述业务需求。
实用新型内容
本实用新型提供一种数据处理单元板卡,用以解决现有技术中推出的DPU SOC芯片灵活性较差、适用范围窄的缺陷。
本实用新型提供一种数据处理单元板卡,包括:
网络处理器、以太网收发器、光纤接口和PCIE接口;
其中,所述网络处理器分别与所述以太网收发器和所述PCIE接口电连接;所述光纤接口与所述以太网收发器电连接;所述数据处理单元板卡通过所述PCIE接口以可插拔的方式连接到服务器主板上;
所述光纤接口用于接收光纤传输的网络数据,并将所述网络数据传输至所述以太网收发器;所述以太网收发器用于对接收的所述网络数据进行网络链路层转换,得到转换数据,并将所述转换数据传输至所述网络处理器;所述网络处理器用于对所述转换数据进行定制化处理,得到处理数据,并将所述处理数据通过所述PCIE接口的金手指传输至所述服务器主板上的主CPU。
根据本实用新型提供的一种数据处理单元板卡,所述网络处理器通过4通道的Serdes接口与所述以太网收发器连接;
所述网络处理器通过PCIE X8传输总线与所述PCIE接口进行数据传输。
根据本实用新型提供的一种数据处理单元板卡,所述光纤接口通过4通道的Serdes接口与所述以太网收发器连接。
根据本实用新型提供的一种数据处理单元板卡,所述数据处理单元板卡由所述服务器主板通过所述PCIE接口供电。
根据本实用新型提供的一种数据处理单元板卡,还包括电压调节器;所述电压调节器与所述PCIE接口电连接;
所述电压调节器用于根据所述数据处理单元板卡上各部件的运行电压对所述服务器主板提供的电源电压进行调节。
根据本实用新型提供的一种数据处理单元板卡,还包括复杂可编程逻辑器件;
所述复杂可编程逻辑器件用于控制所述数据处理单元板卡上各芯片的上电顺序。
根据本实用新型提供的一种数据处理单元板卡,还包括12V接插件;所述12V接插件用于提供备用电源。
根据本实用新型提供的一种数据处理单元板卡,还包括电口和远程管理网络收发器;
所述电口与所述远程管理网络收发器电连接,所述远程管理网络收发器为物理层收发器,所述远程管理网络收发器与所述网络处理器电连接;
所述电口用于接收通过网络发送的远程管理指令,并将所述远程管理指令发送至所述远程管理网络收发器;
所述远程管理网络收发器用于将接收的所述远程管理指令发送至所述网络处理器,以供所述网络处理器执行所述远程管理指令以对所述数据处理单元板卡进行管理操作。
根据本实用新型提供的一种数据处理单元板卡,还包括内存单元、存储单元和闪存单元;
其中,所述数据处理单元板卡的操作系统镜像存储于所述存储单元中,所述网络处理器的引导加载程序存储于所述闪存单元中。
根据本实用新型提供的一种数据处理单元板卡,所述网络处理器为QorIQLayerScape LX2160A处理器;所述以太网收发器为88X5113收发器。
本实用新型实施例提供的数据处理单元板卡,通过部署网络处理器、以太网收发器、光纤接口和PCIE接口,其中,网络处理器分别与以太网收发器和PCIE接口电连接,光纤接口与以太网收发器电连接,数据处理单元板卡通过PCIE接口以可插拔的方式连接到服务器主板上,从而将网络数据的处理流程从服务器主CPU上卸载,提高了网络数据处理效率,减轻了服务器主CPU的负载,从而节约了服务器主CPU的算力。此外,该数据处理单元板卡上的各个部件可以根据实际应用场景的业务需求灵活替换,也可以根据实际应用场景的业务需求额外增添外围设备,大大提高了数据处理单元板卡的灵活性和适用范围。
附图说明
为了更清楚地说明本实用新型或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本实用新型提供的数据处理单元板卡的结构示意图。
附图标记:
110:网络处理器; | 120:以太网收发器; | 130:光纤接口; |
140:PCIE接口; | 150:电压调节器; | 160:复杂可编程逻辑器件; |
170:12V接插件; | 180:电口; | 190:远程管理网络收发器; |
200:内存单元; | 210:存储单元; | 220:闪存单元; |
230:Console Header; | 240:JTAG Header。 |
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,下面将结合本实用新型中的附图,对本实用新型中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
DPU可以作为CPU的卸载引擎,释放CPU的算力到上层应用,且还将成为新的数据网关,将安全隐私提升到一个新的高度,因此得到了业界的广泛关注。近期已经有大型芯片厂商推出专用的DPU SOC(System On Chip,片上系统)芯片,比如英伟达(NVIDIA)会推出一款新型处理器 DPU,BlueField-2 DPU,经过优化的BlueField-2 DPU可从CPU上卸载关键的网络、存储和安全任务,使企业能够将其IT基础设施转变为最先进的数据中心。此类数据中心可实现加速、具有完全可编程性,并具有“零信任”安全功能,防止数据泄露和网络攻击。Marvell也会推出OCTEON 和 ARMADA系列的DPU,着重于网络数据的转发和监控方面。
然而,上述芯片厂商推出的DPU SOC芯片集成度较高,但是正因为将各个部件全部集成到同一个芯片上,使得上述SOC的DPU实现方式存在灵活性相对较差的问题。因为SOC芯片上的各个部件均已固定且不可更换,而不同应用场景对其中各部件的性能需求不同(例如部分应用场景对CPU的性能要求较高),因此固定的DPU SOC芯片只能满足部分应用场景的需求,适用范围窄。此外,部分应用场景可能需要扩展更多外围部件以满足业务需求,而固定的DPU SOC芯片由于无法额外集成其他外围部件,使其难以满足上述业务需求。
对此,本实用新型实施例提出了一种数据处理单元板卡,以解决现有技术中推出的DPU SOC芯片灵活性较差、适用范围窄的缺陷,在减轻服务器主CPU负载的同时提高板卡自身的灵活性,从而适应更广泛的应用场景。
图1为本实用新型实施例提供的数据处理单元板卡的结构示意图,如图1所示,该数据处理单元板卡包括:
网络处理器110、以太网收发器120、光纤接口130和PCIE接口140;
其中,所述网络处理器110分别与所述以太网收发器120和所述PCIE接口140电连接;所述光纤接口130与所述以太网收发器120电连接;所述数据处理单元板卡通过所述PCIE接口140以可插拔的方式连接到服务器主板上;
所述光纤接口130用于接收光纤传输的网络数据,并将所述网络数据传输至所述以太网收发器120;所述以太网收发器120用于对接收的所述网络数据进行网络链路层转换,得到转换数据,并将所述转换数据传输至所述网络处理器110;所述网络处理器110用于对所述转换数据进行定制化处理,得到处理数据,并将所述处理数据通过所述PCIE接口140的金手指传输至所述服务器主板上的主CPU。
具体地,本实用新型实施例基于现有的ARM(Advanced RISC Machine)架构的多核CPU以及相关的网络PHY(Physical Layer Transceiver,物理层收发器)芯片构建数据处理单元板卡以实现DPU的功能。此种实现方案可以基于不同的应用采用不同性能的CPU和网络PHY芯片,具有很大的灵活性,可以适用于各种不同的应用场景,满足不同的业务需求,有效扩大了数据处理单元板卡的适用范围。此外,数据处理单元板卡内使用的CPU芯片和网络PHY芯片都可以采用当前已经上市且技术成熟的芯片方案,使得本实用新型实施例提供的数据处理单元板卡具有技术成熟度高、质量可靠的特性。
具体而言,数据处理单元板卡包括:网络处理器110、以太网收发器120、光纤接口130和PCIE(PCI-Express,Peripheral Component Interconnect Express)接口140。网络处理器110可以为ARM架构的多核CPU,具体选用何种CPU芯片,可以根据实际应用场景的业务需求进行选择。以太网收发器120为网络PHY芯片,同样地,具体选用何种网络PHY芯片,也可以根据实际应用场景的业务需求进行选择。光纤接口可以由4个25GbE或者10GbE的光口采用1x4的SFP(Small Form-factor Pluggable)形式组成。
其中,如图1所述,网络处理器110分别与以太网收发器120和PCIE接口140电连接;光纤接口130与以太网收发器120电连接;数据处理单元板卡通过PCIE接口140以可插拔的方式连接到服务器主板上。
将该数据处理单元板卡插到服务器主板上的PCIE插槽后,该数据处理单元板卡可以将网络数据的处理操作从服务器的主CPU上卸载,大大节约服务器主CPU的算力。此处,将光纤接入到数据处理单元板卡的光纤接口130后,光纤接口130可以接收光纤传输的网络数据,并将上述网络数据传输至以太网收发器120。以太网收发器120接收到上述网络数据后,可以对上述网络数据进行网络链路层转换,得到转换数据,并将上述转换数据传输至网络处理器110进行数据处理。
网络处理器110接收到上述转换数据后,可以对上述转换数据进行定制化处理,得到处理数据。此处,网络处理器110可以对转换数据里做优化或加速等处理,也可以根据用户需求做定制化处理。例如,在通常情况下,网络数据一般需要经过网络7层协议才能到达服务器CPU,此种网络数据传输方式相较于其他方式更安全更完整,但是网络传输速率慢。若实际应用场景的业务需求希望网络数据的响应速度更快,则可以对网络处理器110中的处理逻辑进行定制化处理,使其对网络标准协议层进行定制化,使得网络处理器110可以根据用户需求执行相应的数据处理流程,满足实际业务需要。网络处理器执行完定制化数据处理流程后,得到处理数据,并将上述处理数据通过上述PCIE接口140的金手指传输至服务器主板上的主CPU,以供主CPU执行后续处理。通过上述方式,该数据处理单元板卡负责网络数据的处理流程,提高了网络数据处理效率,减轻了服务器主CPU的负载,从而节约了服务器主CPU的算力。
由于数据处理单元板卡上各个部件之间通过电连接的方式相互连接,并共同部署在该数据处理单元板卡上,使得该数据处理单元板卡上的各个部件可以根据实际应用场景的业务需求灵活替换,也可以根据实际应用场景的业务需求额外增添外围设备。例如,本数据处理单元板卡中各的部件可以根据客户需求进行定制,包括网络处理器可以选用符合需求的CPU,以及光纤接口、flash存储等外围部件都可以可以灵活扩展,比如当实际应用场景的业务对运算力要求较高时,可以外扩FPGA(Field Programmable Gate Array)芯片。其中,当需要替换当前数据处理单元板卡上的部分部件时,仅需要改动该替换部件与其他部件间的电路连接关系,而其他未替换部件则可以不用改动,类似地,当扩展新的部件时,也无需改动其他部件,大大提高了数据处理单元板卡的灵活性。
本实用新型实施例提供的数据处理单元板卡,通过部署网络处理器、以太网收发器、光纤接口和PCIE接口,其中,网络处理器分别与以太网收发器和PCIE接口电连接,光纤接口与以太网收发器电连接,数据处理单元板卡通过PCIE接口以可插拔的方式连接到服务器主板上,从而将网络数据的处理流程从服务器主CPU上卸载,提高了网络数据处理效率,减轻了服务器主CPU的负载,从而节约了服务器主CPU的算力。此外,该数据处理单元板卡上的各个部件可以根据实际应用场景的业务需求灵活替换,也可以根据实际应用场景的业务需求额外增添外围设备,大大提高了数据处理单元板卡的灵活性和适用范围。
基于上述实施例,所述网络处理器通过4通道的Serdes接口与所述以太网收发器连接;
所述网络处理器通过PCIE X8传输总线与所述PCIE接口进行数据传输。
具体地,如图1所示,网络处理器110通过4通道的Serdes接口与以太网收发器120连接;网络处理器110通过PCIE X8传输总线与PCIE接口140进行数据传输。其中,Serdes是一种主流的时分多路复用、点对点的串行通信技术,即在发送端多路低速并行信号被转换成高速串行信号,经过传输媒体(光缆或铜线),最后在接收端高速串行信号重新转换成低速并行信号。这种点对点的串行通信技术充分利用传输媒体的信道容量,减少了所需的传输信道和器件引脚数目,提升了信号的传输速度,从而大大降低了通信成本。
基于上述任一实施例,所述光纤接口通过4通道的Serdes接口与所述以太网收发器连接。
具体地,如图1所示,光纤接口130通过Serdes 4 lanes与以太网收发器120相连接。
基于上述任一实施例,所述数据处理单元板卡由所述服务器主板通过所述PCIE接口供电。
具体地,数据处理单元板卡上的各个芯片由服务器主板供电。具体而言,当数据处理单元板卡插到服务器主板上之后,服务器主板可以通过PCIE插槽经由数据处理单元板卡的PCIE接口140向数据处理单元板卡上的各个芯片供电,所供电源的电压可以为12V。
基于上述任一实施例,数据处理单元板卡上还包括电压调节器;所述电压调节器与所述PCIE接口电连接;
所述电压调节器用于根据所述数据处理单元板卡上各部件的运行电压对所述服务器主板提供的电源电压进行调节。
具体地,如图1所示,数据处理单元板卡上还部署有电压调节器150(VoltageRegulator,VR),且该电压调节器150与PCIE接口140电连接。其中,考虑到数据处理单元板卡上的各个芯片所需的运行电压不同,而服务器主板只能供应固定的12V电压,若直接对各个芯片进行供电,会造成芯片损坏。因此,可以在数据处理单元板卡上设置电压调节器150,用于对服务器主板提供的电源电压进行调节,使得可以对各个芯片提供合适的供电电压。
基于上述任一实施例,数据处理单元板卡还包括复杂可编程逻辑器件;
所述复杂可编程逻辑器件用于控制所述数据处理单元板卡上各芯片的上电顺序。
具体地,如图1所示,数据处理单元板卡上还包括复杂可编程逻辑器件160(Complex Programmable Logic Device,CPLD)。该复杂可编程逻辑器件用于控制数据处理单元板卡上各芯片的上电顺序。此处,数据处理单元板卡上各芯片的上电顺序跟选用的各芯片的型号相关,可以根据数据处理单元板卡上实际选用的芯片型号进行设定,本实用新型实施例对此不作具体限定。
基于上述任一实施例,还包括12V接插件;所述12V接插件用于提供备用电源。
具体地,如图1所示,数据处理单元板卡上还可以设置一个12V接插件170,以提供备用电源。
基于上述任一实施例,数据处理单元板卡上还包括电口和远程管理网络收发器;
所述电口与所述远程管理网络收发器电连接,所述远程管理网络收发器为物理层收发器,所述远程管理网络收发器与所述网络处理器电连接;
所述电口用于接收通过网络发送的远程管理指令,并将所述远程管理指令发送至所述远程管理网络收发器;
所述远程管理网络收发器用于将接收的所述远程管理指令发送至所述网络处理器,以供所述网络处理器执行所述远程管理指令以对所述数据处理单元板卡进行管理操作。
具体地,如图1所示,数据处理单元板卡上还可以设置电口180和远程管理网络收发器190。其中,电口180可以为千兆电口,远程管理网络收发器190可以为网络PHY芯片。远程管理网络收发器190可以采用88e1512收发器。88e1512千兆以太网(GbE)收发器是包含单个千兆以太网收发器的物理层设备。该收发器实现了1000Base-T、100Base-TX和10Base-T标准的以太网物理层部分。该收发器支持RGMII到铜缆/光纤/SGMII,具有自动媒体检测、RGMII到铜缆、RGMII到SGMII/光纤和SGMII到铜缆。该设备还将MDI接口终端电阻集成到PHY中。这种电阻集成简化了电路板布局,并通过减少外部元件的数量来降低电路板成本。此处,RGMII(Reduced Gigabit Media Independent Interface)是Reduced GMII(吉比特介质独立接口),SGMII(Serial Gigabit Media Independent Interface)是串行吉比特媒体独立接口。
电口180与远程管理网络收发器190电连接,例如可以通过1000Base-T与远程管理网络收发器190相连;远程管理网络收发器190与网络处理器110相连,例如可以通过RGMII接口与网络处理器110相连。
电口180用于接收管理人员通过网络发送的远程管理指令,并将上述远程管理指令发送至远程管理网络收发器190。其中,远程管理指令用于对数据处理单元板卡进行远程管理。例如,可以通过网络发送开机、关机、重启或查看CPU温度等远程管理指令,以实现针对数据处理单元板卡的远程开机、远程关机、远程重启或远程查看CPU温度等功能。远程管理网络收发器190收到上述远程管理指令后,可以将上述远程管理指令发送至网络处理器110,以供网络处理器110执行上述远程管理指令从而实现对数据处理单元板卡的远程管理操作。
基于上述任一实施例,数据处理单元板卡还包括内存单元、存储单元和闪存单元;
其中,所述数据处理单元板卡的操作系统镜像存储于所述存储单元中,所述网络处理器的引导加载程序存储于所述闪存单元中。
具体地,如图1所示,数据处理单元板卡作为一个小型独立的计算机,可以设置内存单元200、存储单元210和闪存单元220。其中,内存单元200可以为DDR4内存,具体可以为64bit+8bit 2.9GT/s的ECC(Error Correcting Code)内存条,具有2个SO-DIMM内存槽。存储单元210可以为8bit的SDHC(Secure Digital High Capacity,高容量SD存储卡),具体可以为128G的eMMC (Embedded Multi Media Card)。闪存单元220可以为spi nor flash芯片,其大小可以为32MB,闪存单元220可以通过SPI(Serial Peripheral Interface,串行外设接口)与网络处理器110传输数据。
其中,数据处理单元板卡的操作系统镜像(OS Image)可以存储在存储单元210中,网络处理器的引导加载程序(uboot)存储在闪存单元220中。
基于上述任一实施例,所述网络处理器为QorIQ LayerScape LX2160A处理器;所述以太网收发器为88X5113收发器。
具体地,数据处理单元板卡中的网络处理器110可以采用QorIQ LayerScapeLX2160A网络处理器。该处理器于2018年发布,具有16个Cortex-A72内核,16个以太网接口,最高支持100GbE。QorIQ LayerScape LX2160A结合了低功耗的FinFET(Fin Field-EffectTransistor,鳍式场效应晶体管)工艺技术,以及针对L2/3包处理、安全卸载、耐用的流量管理和服务质量优化的数据通路加速。这款16核64位的ARM处理器非常适合5G数据包处理、网络功能虚拟化(Network Functions Virtualization,NFV)、白盒交换、高处理工业计算机、机器学习和智能网络接口卡等应用。此外,高度集成带来了显着的性能优势,例如100GbE、硬件L2交换、具有100Gbps解压/压缩和50Gbps SEC的DPAA2,以及多个PCIe Gen3.0和SATA控制器。对于边缘计算,该处理器具有强大的数据包卸载功能和以太网控制器,可提供出色的计算性能。该处理器可以进行高端、高速通信,并使用低速外围设备(例如传感器),并具有处理所有接收到的信息并对其进行处理的计算能力。
以太网收发器120可以采用88X5113收发器。88X5113收发器是一个高度集成的以太网收发器,支持25GbE、10GbE的全双工传输,支持多种传输介质,包括光纤、线缆、背板,也支持4个25GbE到单口100GbE的转换,另外也支持Gear box(40G转成25G)、retimer等模式。
此外,在数据处理单元板卡上还可以设置内部插件Console Header230和JTAGHeader240,以供研发人员对数据单元板卡进行内部调试用。需要说明的是,上述两个内部插件仅为内部调试用,因此在数据处理单元板卡准备量产时可以将其去除。
以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性的劳动的情况下,即可以理解并实施。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到各实施方式可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件。基于这样的理解,上述技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如ROM/RAM、磁碟、光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行各个实施例或者实施例的某些部分所述的方法。
最后应说明的是:以上实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的精神和范围。
Claims (10)
1.一种数据处理单元板卡,其特征在于,包括:
网络处理器、以太网收发器、光纤接口和PCIE接口;
其中,所述网络处理器分别与所述以太网收发器和所述PCIE接口电连接;所述光纤接口与所述以太网收发器电连接;所述数据处理单元板卡通过所述PCIE接口以可插拔的方式连接到服务器主板上;
所述光纤接口用于接收光纤传输的网络数据,并将所述网络数据传输至所述以太网收发器;所述以太网收发器用于对接收的所述网络数据进行网络链路层转换,得到转换数据,并将所述转换数据传输至所述网络处理器;所述网络处理器用于对所述转换数据进行处理,得到处理数据,并将所述处理数据通过所述PCIE接口的金手指传输至所述服务器主板上的主CPU。
2.根据权利要求1所述的数据处理单元板卡,其特征在于,所述网络处理器通过4通道的Serdes接口与所述以太网收发器连接;
所述网络处理器通过PCIE X8传输总线与所述PCIE接口进行数据传输。
3.根据权利要求1所述的数据处理单元板卡,其特征在于,所述光纤接口通过4通道的Serdes接口与所述以太网收发器连接。
4.根据权利要求1所述的数据处理单元板卡,其特征在于,所述数据处理单元板卡由所述服务器主板通过所述PCIE接口供电。
5.根据权利要求4所述的数据处理单元板卡,其特征在于,还包括电压调节器;所述电压调节器与所述PCIE接口电连接;
所述电压调节器用于根据所述数据处理单元板卡上各部件的运行电压对所述服务器主板提供的电源电压进行调节。
6.根据权利要求5所述的数据处理单元板卡,其特征在于,还包括复杂可编程逻辑器件;
所述复杂可编程逻辑器件用于控制所述数据处理单元板卡上各芯片的上电顺序。
7.根据权利要求4所述的数据处理单元板卡,其特征在于,还包括12V接插件;所述12V接插件用于提供备用电源。
8.根据权利要求1所述的数据处理单元板卡,其特征在于,还包括电口和远程管理网络收发器;
所述电口与所述远程管理网络收发器电连接,所述远程管理网络收发器为物理层收发器,所述远程管理网络收发器与所述网络处理器电连接;
所述电口用于接收通过网络发送的远程管理指令,并将所述远程管理指令发送至所述远程管理网络收发器;
所述远程管理网络收发器用于将接收的所述远程管理指令发送至所述网络处理器,以供所述网络处理器执行所述远程管理指令以对所述数据处理单元板卡进行管理操作。
9.根据权利要求1至8任一项所述的数据处理单元板卡,其特征在于,还包括内存单元、存储单元和闪存单元;
其中,所述数据处理单元板卡的操作系统镜像存储于所述存储单元中,所述网络处理器的引导加载程序存储于所述闪存单元中。
10.根据权利要求1至8任一项所述的数据处理单元板卡,其特征在于,所述网络处理器为QorIQLayerScape LX2160A处理器;所述以太网收发器为88X5113收发器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202123367023.0U CN215769721U (zh) | 2021-12-30 | 2021-12-30 | 一种数据处理单元板卡 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202123367023.0U CN215769721U (zh) | 2021-12-30 | 2021-12-30 | 一种数据处理单元板卡 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN215769721U true CN215769721U (zh) | 2022-02-08 |
Family
ID=80095603
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202123367023.0U Active CN215769721U (zh) | 2021-12-30 | 2021-12-30 | 一种数据处理单元板卡 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN215769721U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115766172A (zh) * | 2022-11-09 | 2023-03-07 | 中科驭数(北京)科技有限公司 | 基于dpu和国密的报文转发方法、装置、设备及介质 |
WO2023216688A1 (zh) * | 2022-05-10 | 2023-11-16 | 华为云计算技术有限公司 | 一种硬件管理卡及相关产品 |
-
2021
- 2021-12-30 CN CN202123367023.0U patent/CN215769721U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023216688A1 (zh) * | 2022-05-10 | 2023-11-16 | 华为云计算技术有限公司 | 一种硬件管理卡及相关产品 |
CN115766172A (zh) * | 2022-11-09 | 2023-03-07 | 中科驭数(北京)科技有限公司 | 基于dpu和国密的报文转发方法、装置、设备及介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN215769721U (zh) | 一种数据处理单元板卡 | |
US20200142752A1 (en) | Physical partitioning of computing resources for server virtualization | |
US8069293B1 (en) | Flexible server network connection upgrade systems and methods | |
CN109445905B (zh) | 虚拟机数据通信方法和系统以及虚拟机配置方法和装置 | |
US10515043B2 (en) | Smart interface card control method and apparatus through a virtualized management interface | |
US9696777B2 (en) | Computer port control | |
US20140059160A1 (en) | Systems and methods for sharing devices in a virtualization environment | |
US12061370B2 (en) | Management interface handler to expedite module boot time in pluggable optical modules | |
US20220075747A1 (en) | Support for multiple hot pluggable devices via emulated switch | |
US11003607B2 (en) | NVMF storage to NIC card coupling over a dedicated bus | |
WO2024146157A1 (zh) | 服务器系统和网卡集成设备 | |
US20200057735A1 (en) | HyperConverged NVMF Storage-NIC Card | |
CN109257955B (zh) | 操作硬盘的方法和硬盘管理器 | |
WO2024183416A1 (zh) | 带外以太网接口交换装置、多节点服务器系统及服务器设备 | |
US20230098298A1 (en) | Scalable secure speed negotiation for time-sensitive networking devices | |
CN205510100U (zh) | 一种以太网交换机 | |
US8954623B2 (en) | Universal Serial Bus devices supporting super speed and non-super speed connections for communication with a host device and methods using the same | |
US11809352B2 (en) | Flexible, high-bandwidth link management between system and subsystem baseboard management controllers | |
US11886356B2 (en) | Local instantiation of remote peripheral devices | |
CN217157280U (zh) | 提供远程管理和扩展网络处理能力的数据处理单元 | |
CN114385531A (zh) | 基于龙芯处理器的vpx单板计算机 | |
WO2023160691A1 (zh) | 一种基于连接器的端口管理方法及相关设备 | |
CN115659421B (zh) | 计算机平台的多架构专用卡兼容平台 | |
WO2024066857A1 (zh) | 一种电子设备、处理器、数据传输方法及装置 | |
CN214799500U (zh) | 一种网络适配器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |