CN113190172A - 一种基于闪存的大容量数据采集存储方法 - Google Patents
一种基于闪存的大容量数据采集存储方法 Download PDFInfo
- Publication number
- CN113190172A CN113190172A CN202110359773.9A CN202110359773A CN113190172A CN 113190172 A CN113190172 A CN 113190172A CN 202110359773 A CN202110359773 A CN 202110359773A CN 113190172 A CN113190172 A CN 113190172A
- Authority
- CN
- China
- Prior art keywords
- data
- flash memory
- data acquisition
- storage
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 title claims abstract description 39
- 238000000034 method Methods 0.000 title claims abstract description 12
- 238000013500 data storage Methods 0.000 claims description 16
- 238000006243 chemical reaction Methods 0.000 claims description 7
- 238000012360 testing method Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
- G06F3/0619—Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
- G06F12/0238—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
- G06F12/0246—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Computer Security & Cryptography (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
本发明公开了一种基于闪存的大容量数据采集存储方法,应用于连接有上位机的数据采集存储系统,应用于连接有上位机的数据采集存储系统,多个铁电存储器组成闪存阵列,将采集的数据依次存入可编程逻辑控制器,以铁电存储器的每个字节标识闪存的每个块的状态,并在铁电存储器中指定地址用于记录闪存中当前已记录块的块数,每次上电开始采集数据之后从所述指定地址寄存器调入块地址信息作为本次写入的首地址开始存储,并将采集的数据通过依次写入到闪存。本发明实现了大容量数据的长时间连续不间断采集存储,并且在系统断电重新上电之后,系统以先前的存储地址为起始地址重新开始存储,对先前的存储数据没有影响,保证了数据的完整性。
Description
技术领域
本发明涉及数据存储技术领域,尤其涉及一种基于闪存的大容量数据采集存储方法。
背景技术
随着国家军事、工业、农业的快速发展,在各种试验和应用中需要测试的对象越来越多,经常需要对几十路信号进行采集存储,同时对采集时间要求也越来越长,有时需要系统连续工作30天以上。
发明内容
本发明的目的就在于为了解决上述问题而提供一种基于闪存的大容量数据采集存储方法,应用于连接有上位机的数据采集存储系统,所述数据采集存储系统包括数据采集模块、数据存储模块、可编程逻辑控制器与接口芯片,数据采集模块、模数转换芯片、数据存储模块、接口芯片分别与可编程逻辑控制器相连,上位机上安装有数据测试软件,其特征在于,多个铁电存储器组成闪存阵列,将采集的数据依次存入可编程逻辑控制器,以铁电存储器的每个字节标识闪存的每个块的状态,并在铁电存储器中指定地址用于记录闪存中当前已记录块的块数,每次上电开始采集数据之后从所述指定地址寄存器调入块地址信息作为本次写入的首地址开始存储,并将采集的数据通过依次写入到闪存。
本发明的有益效果在于:本发明实现了大容量数据的长时间连续不间断采集存储,并且在系统断电重新上电之后,系统以先前的存储地址为起始地址重新开始存储,对先前的存储数据没有影响,保证了数据的完整性。
附图说明
图1是本发明的系统图;
图2是数据存储模块的原理图;
图3是数据存储模块的结构示意图。
图中:101-数据采集模块;102-数据存储模块;103-上位机;201-模数转换芯片;202-双排插座;203-可编程逻辑控制器;204-接口芯片;205-铁电存储器;301—双排插针;302—存储器芯片。
具体实施方式
下面结合附图对本发明作进一步说明:
如附图1所示,本发明一种基于闪存的大容量数据采集存储方法,应用于连接有上位机的数据采集存储系统,所述数据采集存储系统包括数据采集模块、数据存储模块、可编程逻辑控制器与接口芯片,数据采集模块、模数转换芯片、数据存储模块、接口芯片分别与可编程逻辑控制器相连,上位机上安装有数据测试软件,多个铁电存储器组成闪存阵列,将采集的数据依次存入可编程逻辑控制器,以铁电存储器的每个字节标识闪存的每个块的状态,并在铁电存储器中指定地址用于记录闪存中当前已记录块的块数,每次上电开始采集数据之后从所述指定地址寄存器调入块地址信息作为本次写入的首地址开始存储,并将采集的数据通过依次写入到闪存。
具体的,所述数据存储模块为存储器芯片FM25V20。
具体的,所述接口芯片为FT245芯片。
具体的,所述模数转换芯片AD7928。
具体的,所述数据存储模块由四片MT29F128G08AJAAA存储器芯片组成。
系统与上位机之间通过FT245接口芯片进行通信,采用USB通信协议进行通信,实现系统指令的发出以及存储数据的读取。AD7928为模数转换芯片,采样进度为12位。可编程逻辑控制器采用FPGA控制芯片,型号为EP1C3T144I7,用于控制其他芯片,实现数据的采集和存储,以及指令的发出和数据的读取。FM25V20为铁电存储器。数据存储模块由4片(正反面各两片)MT29F128G08AJAAA(302)组成,通过双排插针(301)和双排插座(202)与数据采集模块进行连接。测试软件利用Labview编写,具有发送命令、接收数据和数据处理的功能。
本发明的工作原理:系统上电之后,首先对FLASH进行自检,并将自检信息写入到铁电存储器中,铁电存储器的每1字节代表FLASH的每1个块的状态,4片FLASH共占用32768字节,其中“0”表示可用,“1”表示不可用,一旦某个块信息被写入“1”,之后格式化或自检将不能再被写入“0”。在铁电存储器中定义2个字节的专用地址用于存储已用块个数信息,能够防止任何情况下发生数据覆盖存储或存储错误问题。当对新的一个块写入数据时,在该地址信息寄存器中同步修改已用块个数,每次系统重新上电开始采集时自动从该地址寄存器调入块地址信息作为本次写入的首地址。EP1C3T144I7(203)通过AD7928(201)对测试数据进行采集,并将采集的数据通过依次写入到FLASH(302)。测试软件对系统发出不同的指令,用于实现系统数据的读取。
本发明实现了大容量数据的长时间连续不间断采集存储,并且在系统断电重新上电之后,系统以先前的存储地址为起始地址重新开始存储,对先前的存储数据没有影响,保证了数据的完整性。本发明系统数据存储总量为128GBytes,连续工作时间达30天以上。
本发明的技术方案不限于上述具体实施例的限制,凡是根据本发明的技术方案做出的技术变形,均落入本发明的保护范围之内。
Claims (5)
1.一种基于闪存的大容量数据采集存储方法,应用于连接有上位机的数据采集存储系统,所述数据采集存储系统包括数据采集模块、数据存储模块、可编程逻辑控制器与接口芯片,数据采集模块、模数转换芯片、数据存储模块、接口芯片分别与可编程逻辑控制器相连,上位机上安装有数据测试软件,其特征在于,多个铁电存储器组成闪存阵列,将采集的数据依次存入可编程逻辑控制器,以铁电存储器的每个字节标识闪存的每个块的状态,并在铁电存储器中指定地址用于记录闪存中当前已记录块的块数,每次上电开始采集数据之后从所述指定地址寄存器调入块地址信息作为本次写入的首地址开始存储,并将采集的数据通过依次写入到闪存。
2.根据权利要求1所述一种基于闪存的大容量数据采集存储方法,其特征在于,所述数据存储模块为存储器芯片FM25V20。
3.根据权利要求1所述一种基于闪存的大容量数据采集存储方法,其特征在于,所述接口芯片为FT245芯片。
4.根据权利要求1所述一种基于闪存的大容量数据采集存储方法,其特征在于,所述模数转换芯片AD7928。
5.根据权利要求1所述一种基于闪存的大容量数据采集存储方法,其特征在于,所述数据存储模块由四片MT29F128G08AJAAA存储器芯片组成。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110359773.9A CN113190172A (zh) | 2021-04-02 | 2021-04-02 | 一种基于闪存的大容量数据采集存储方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110359773.9A CN113190172A (zh) | 2021-04-02 | 2021-04-02 | 一种基于闪存的大容量数据采集存储方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113190172A true CN113190172A (zh) | 2021-07-30 |
Family
ID=76974688
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110359773.9A Pending CN113190172A (zh) | 2021-04-02 | 2021-04-02 | 一种基于闪存的大容量数据采集存储方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113190172A (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103605309A (zh) * | 2013-11-25 | 2014-02-26 | 北京航空航天大学 | 一种四通道大容量波形存储系统及其构建方法 |
CN203643598U (zh) * | 2013-11-05 | 2014-06-11 | 成都金本华科技股份有限公司 | 雷达数据记录设备 |
CN104898989A (zh) * | 2015-06-04 | 2015-09-09 | 宁波市江东精诚自动化设备有限公司 | 一种大容量数据存储设备、方法及装置 |
CN108563591A (zh) * | 2018-03-14 | 2018-09-21 | 上海卫星工程研究所 | 数据采集闪存读写方法及系统 |
CN111220181A (zh) * | 2020-03-18 | 2020-06-02 | 中国工程物理研究院电子工程研究所 | 一种多通道惯性导航试验系统 |
-
2021
- 2021-04-02 CN CN202110359773.9A patent/CN113190172A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN203643598U (zh) * | 2013-11-05 | 2014-06-11 | 成都金本华科技股份有限公司 | 雷达数据记录设备 |
CN103605309A (zh) * | 2013-11-25 | 2014-02-26 | 北京航空航天大学 | 一种四通道大容量波形存储系统及其构建方法 |
CN104898989A (zh) * | 2015-06-04 | 2015-09-09 | 宁波市江东精诚自动化设备有限公司 | 一种大容量数据存储设备、方法及装置 |
CN108563591A (zh) * | 2018-03-14 | 2018-09-21 | 上海卫星工程研究所 | 数据采集闪存读写方法及系统 |
CN111220181A (zh) * | 2020-03-18 | 2020-06-02 | 中国工程物理研究院电子工程研究所 | 一种多通道惯性导航试验系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20110035538A1 (en) | Nonvolatile memory system using data interleaving scheme | |
CN101740102B (zh) | 一种多通道闪存芯片阵列结构及其写入和读出方法 | |
CN106951587A (zh) | Fpga调试系统及方法 | |
KR20190041331A (ko) | 스토리지 장치, 컴퓨팅 시스템, 그리고 그것의 디버깅 방법 | |
KR20110095935A (ko) | 메모리 시스템 제어기 | |
KR20090057412A (ko) | 플래시 메모리 제어 인터페이스 | |
CN107111456A (zh) | 用于生成与主机命令相关联的提示信息的系统和方法 | |
KR20090074751A (ko) | 플래시 메모리 제어 인터페이스 | |
US20120198292A1 (en) | Test apparatus and test method | |
CN105528299B (zh) | 读取命令排程方法以及使用该方法的装置 | |
US20130339638A1 (en) | Status polling of memory devices using an independent status bus | |
US20120278544A1 (en) | Flash memory controller | |
CN109061446A (zh) | 一种单端口传输芯片的测试方法及系统 | |
CN114116527A (zh) | 基于可编程融合芯片的NVMe SSD存储方法及系统 | |
CN102622191A (zh) | 一种高速海量存储板 | |
CN111399782A (zh) | 一种动态测试设备高可靠性触发及数据采集存储方法 | |
CN207008602U (zh) | 一种基于NandFlash存储器多通道的存储阵列控制装置 | |
CN114281265B (zh) | 一种存储介质失效的处理方法、装置和固态硬盘 | |
CN114911662A (zh) | 设置于固态硬盘主控芯片内的坏块扫描电路及扫描方法 | |
CN113190172A (zh) | 一种基于闪存的大容量数据采集存储方法 | |
CN105868145A (zh) | 一种多高速接口的高速串行总线存储装置 | |
CN205983448U (zh) | 用于固态硬盘的控制芯片及固态硬盘 | |
WO2015085414A1 (en) | System and method of operation for high capacity solid-state drive | |
RU194203U1 (ru) | Устройство тестирования микросхем NAND-памяти на основе ПЛИС | |
CN1321374C (zh) | 测试具有通用串行总线接口的存储装置的方法及存储装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20210730 |