CN113168817B - 可修复的goa驱动系统、goa电路的驱动方法、显示面板 - Google Patents

可修复的goa驱动系统、goa电路的驱动方法、显示面板 Download PDF

Info

Publication number
CN113168817B
CN113168817B CN201880097626.5A CN201880097626A CN113168817B CN 113168817 B CN113168817 B CN 113168817B CN 201880097626 A CN201880097626 A CN 201880097626A CN 113168817 B CN113168817 B CN 113168817B
Authority
CN
China
Prior art keywords
goa
circuit
unit
signal
repair
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201880097626.5A
Other languages
English (en)
Other versions
CN113168817A (zh
Inventor
管曦萌
赵继刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Royole Technologies Co Ltd
Original Assignee
Shenzhen Royole Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Royole Technologies Co Ltd filed Critical Shenzhen Royole Technologies Co Ltd
Publication of CN113168817A publication Critical patent/CN113168817A/zh
Application granted granted Critical
Publication of CN113168817B publication Critical patent/CN113168817B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种可修复的GOA驱动系统、GOA电路(10)的驱动方法、显示面板,可极大提升带有GOA的背板电路的可修理性、及屏幕量产的良率。显示面板包括显示区域(101)及设置在显示区域(101)的像素电路(40),包括GOA电路(10)、修复电路(20)及驱动IC(30);GOA电路(10)与驱动IC(30)的驱动信号输出端连接;修复电路(20)设置在驱动IC(30)与像素电路(40)之间、用于在GOA电路(10)中的至少一个GOA单元(11)异常时,代替异常的GOA单元(11)输出驱动信号至对应的像素电路(40)。

Description

可修复的GOA驱动系统、GOA电路的驱动方法、显示面板
技术领域
本发明涉及显示面板的技术领域,更具体地说,涉及一种可修复的GOA驱动系统、GOA电路的驱动方法、显示面板。
背景技术
显示面板的良率对面板制造成本具有决定意义。当工艺出现缺陷或者存在随机误差时,显示面板上的电路可能出现故障,导致面板不良。如果在生产过程中存在检测和修复缺陷的方法,则显示面板的出厂良率可以得到显著提升。在传统显示面板技术里,当行线(gate line)驱动信号由面板外部的集成电路提供(一般称为gate driver IC)时,由短路、断路引起的行线缺陷可以通过相对简单的方式进行修理。
具体的,可以在面板上预置备用修理线并接到驱动IC备用引脚;当驱动IC和AA区(显示区)之间的行线出现故障时,将行线与驱动IC的原有连接切断,将行线连接到备用修理线,重新配置驱动IC,将驱动脉冲导入对应的备用引脚和修理线。
随着面板技术演进,分辨率增加和对窄边框的需求提高,上述传统的行线驱动IC被直接制作在面板上的GOA电路取代。GOA电路的引入使得传统的修理方式难以起到作用,这是因为:出现缺陷的位置发生了转移,缺陷不仅仅出现在连线上,也出现在GOA电路内部;出现缺陷的性质发生了转移,缺陷不仅仅是金属连线的短路或者断路,还有可能来自组成GOA电路的薄膜晶体管(TFT)失效。且现有的GOA的工作原理决定了缺陷一旦发生,会在电学信号上进行传播,具体为:当某一级GOA发生不良时,由它驱动的后级也会失效,接着后级的后级也会失效。因此,GOA一旦发生不良,整个屏幕几乎一定会报废。
以上变化导致显示面板电路的修理难度极大增加,因此,虽然GOA技术为面板带来了诸多优点,但是它对面板的良率也形成了新的挑战。
发明内容
本发明要解决的技术问题在于,针对基于GOA技术的显示面板的良率对缺陷的敏感性,提供一种可修复的GOA驱动系统、GOA电路的驱动方法、显示面板。
本发明解决其技术问题所采用的技术方案是:一种易于修复的GOA驱动系统,用于显示面板,所述显示面板包括显示区域以及设置在显示区域内的像素电路,包括:GOA电路、修复电路、以及驱动IC;
所述GOA电路与所述驱动IC的驱动信号输出端连接;
所述修复电路设置在所述驱动IC与所述像素电路之间,所述修复电路用于在所述GOA电路中的至少一个GOA单元异常时,代替异常的GOA单元输出驱动信号至对应的所述修复电路。
本发明还提供了一种修复的GOA电路的驱动方法,应用于前述的可修复的GOA驱动系统,包括以下步骤:
比较输入的地址信号及存储的异常的GOA单元的地址;
当输入的地址信号与异常的GOA单元的地址不一致时:
通过所述地址信号并选通对应的GOA单元;
当输入的地址信号与异常的GOA单元的地址一致时:
抑制所述地址信号并通过修复线发送驱动信号至异常的GOA单元所对应的像素电路。
本发明还提供了一种显示面板,包括前述的可修复的GOA驱动系统。
本发明在显示面板中,设置该可修复的GOA驱动系统,通过采用包括多级相互独立的GOA单元的GOA电路结构,级与级之间在电学设计上相互独立,摆脱前后级依赖关系,前级不良不会导致后级不良;单级的GOA单元故障可以在背板完成后的电学检测中发现和修理,且修理过程简单、可操作性强,对驱动IC提出的额外要求简单、可实现性强;可以极大提升带有GOA的背板电路的可修理性,并提升屏幕量产的良率。
附图说明
下面将结合附图及实施例对本发明作进一步说明,附图中:
图1是本发明提供的可修复的GOA驱动系统的结构示意图;
图2是本发明提供的可修复的GOA驱动系统中修复电路与GOA电路的实施例一的电路示意图;
图3是本发明提供的可修复的GOA驱动系统中修复电路与GOA电路的实施例二的电路示意图;
图4是图2的修复示意图;
图5是图3的修复示意图;
图6是本发明提供的可修复的GOA驱动系统实施例一的电路原理图;
图7是本发明提供的可修复的GOA驱动系统实施例二的电路原理图;
图8是为本发明实施例提供的驱动IC中的修复逻辑模块的原理框图;
图9是本发明提供的可修复的GOA驱动系统中的驱动IC的电路原理图;
图10是本发明提供的可修复的GOA驱动系统中的驱动IC、面板信号时序图;
图11至图14是本发明提供的修复电路围绕整个显示面板的几种位置示意图;
图15是本发明实施例提供的修复的GOA电路的驱动方法的流程示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参考图1,为本发明提供的一种可修复的GOA驱动系统的结构示意图。该可修复的GOA驱动系统可以应用于显示面板中,具体的,可以应用于带GOA的背板电路中。
具体的,该可修复的GOA驱动系统可用于显示面板,其中,显示面板包括显示区域101以及设置在显示区域101内的像素电路40。
如图1和图2所示,该可修复的GOA驱动系统可以包括:GOA电路10、修复电路20、以及驱动IC(30)。其中,GOA电路10与驱动IC(30)连接,具体为GOA电路10的地址总线12与驱动IC(30)的驱动信号输出端连接;修复电路20设置在驱动IC(30)与像素电路40之间,该修复电路20用于在GOA电路10异常中的至少一个GOA单元11异常时,代替异常的GOA单元输出驱动信号至对应的像素电路40。这里,对应的像素电路指的是与异常的GOA单元对应的像素电路。
本发明实施例所提供的GOA电路10为基于互补极性晶体管的、支持随机寻址的GOA电路,其中,该GOA电路10中的每一级GOA单元11之间在电学设计上相互独立,不存储依赖关系,在某一级出现的不良不会导致后级不良。
进一步地,如图2和图3所示,本发明实施例的GOA电路10包括多级相互独立的GOA单元11,每一级GOA单元11的信号输入线均与GOA电路10的地址总线12连接,GOA电路10的第j级GOA单元11对应控制显示区域101内像素电路40的第j级水平扫描线41;即第j级GOA单元11的信号输出线111与像素电路40中的第j级水平扫描线41连接,j为大于或等于1的任意整数。各GOA单元通过地址总线12由驱动IC(30)独立驱动。
本发明实施例中,修复电路20位于每一个GOA单元11的信号输出线111与像素电路40之间,与驱动IC(30)的修复信号输出端连接,当GOA电路10中的第j级GOA单元11异常时,断开第j级GOA单元11,使第j级GOA单元11没有信号输出,并启动修复电路20,由驱动IC(30)将驱动信号通过修复电路20传送至与该级异常GOA单元11对应设置的水平扫描线41。例如,假设出现不良的为GOA电路10中的第j级GOA单元11,则第j级GOA单元11的输出被修复电路20替代,同时显示面板的像素电路40中的第j级水平扫描线41上所接收到的扫描脉冲直接由修复电路20发送,第j级水平扫描线41正常扫描。
如图2和图3所示,本发明实施例中,修复电路20包括至少一根修复线21,在本发明的一个实施例中,如图3所示,每一根修复线21设置在每一级GOA单元11的信号输出线111和与该级GOA单元11对应设置的水平扫描线41之间。其中,图中Addr为GOA单元11的地址输入端,OUT为GOA单元11的输出端。图2和图3中仅示出了3根修复线21,在实际应用过程中,可以根据产品设计需求进行增加或减少修复线21的数量,不限于图示的数量。需要说明的是,实际使用时,修复线21越多,可接受的故障级数越多,潜在的良率提升越大,但占用边框面积也越大,所以在进行产品设计时可根据产品的设计需求综合考虑修复线21的数量。
进一步地,如图3和图4所示,每一根修复线21设有第一接口211,每一根水平扫描线41设有第二接口411。
当每一级GOA单元11正常工作时,第一接口211与第二接口411之间没有连接,即第一接口211和第二接口411不连通;当GOA电路10中的第j级GOA单元11异常时,通过下文描述的修复操作将第j级GOA单元11的信号输出线111与第j级水平扫描线41断开,将修复线21中未被占用的任意一根的第一接口211与第j级水平扫描线41的第二接口411连通。
如图2所示,当修复电路20位于GOA电路10的左侧(即设置在显示面板的边缘与GOA电路10之间)时,在每一根水平扫描线41上还设有第三接口412和第四接口413。其中,在产品生产制作过程中、到达背板检测步骤以前,第一接口211和第二接口411均为不连接状态;第三接口412和第四接口413也同样为不连接状态。在产品进行背板检测时,查找到出现故障的GOA单元11。
如图4和图5所示,设修复电路20的修复线21包括三根修复线,分别为21a、21b和21c。当在背板检测阶段检测出第j级GOA单元11输出出现故障,假设修复电路20中的修复线21里第1根(如图4和图5的21a)没有被占用,那么在修复阶段,将第j级的输出线切断(即切断第j级GOA单元的信号输出线111与第j级水平扫描线41的连接),同时将第1根修复线(21a)的第一接口211与第j级水平扫描线41的第二接口411连通、以及将第j级水平扫描线41的第三接口412和第四接口413连通,完成修复。
所以,当GOA电路10的每一级GOA单元11正常工作时,驱动IC(30)输出地址信号至GOA电路10中的地址总线12,以选通与该地址信号对应的GOA单元11,驱动该GOA单元11输出驱动信号至与该GOA单元11对应设置的水平扫描线41。被选通的GOA单元11正常输出驱动信号至与其对应设置的水平扫描线41,通过该水平扫描线41将驱动信号并传输至像素电路40中与该GOA单元11所对应的行,完成扫描。
当GOA电路10中的第j级GOA单元11异常时,由于在修复阶段,已经将第j级GOA单元11的输出端切断,并将第j级水平扫描线41与修复电路20中任意一根未被占用的修复线21连通,所以,此时驱动IC(30)输出冗余地址信号,使第j级GOA单元11无输出信号,而与此同时,驱动IC(30)向修复电路20输出驱动信号,通过修复电路20中未被占用的修复线21将驱动信号传送给第j级水平扫描线41,通过第j级水平扫描线41将驱动信号传输至像素电路40中与第j级GOA单元11所对应的行。
具体的,如图4和图5所示,由于在修复阶段已经将第1根修复线(21a)的第一接口211和第j级水平扫描线41的第二接口411连通(图4还要将第三接口412和第四接口413连通),同时将第j级GOA单元11的信号输出线111与第j级水平扫描线41切断,所以,在后续的驱动过程中,驱动IC(30)可以在到达第j级GOA单元11工作的时刻在地址输入端(Addr)用冗余地址替代正常地址,使第j级GOA单元11的输出端(OUT)无输出信号,通过向第1根修复线(21a)发送驱动信号,由第1根修复线(21a)将驱动信号发送至第j级水平扫描线41,并传输至像素电路40中与第j级GOA单元11所对应的行,完成扫描。本发明实施例中,可以通过激光修理机切断第j级GOA单元11的信号输出线111。
其中,图6和图7为驱动IC(30)与修复电路20、GOA电路10的电路连接示意图。
为了配合修复,本发明提供了一种新的内置于驱动IC(30)的修复逻辑模块301,具体的,参考图8,为本发明实施例提供的修复逻辑模块301的原理框图。
如图8所示,本发明实施例提供的驱动IC(30)内的修复逻辑模块301包括:地址发生器31、多路选择器32、存储单元33、比较单元34、脉冲产生单元35、以及选择电路36。
地址发生器31的输出端分别连接多路选择器32的第一输入端和比较单元34的第一输入端,多路选择器32的第二输入端接入冗余地址,多路选择器32的输出端连接GOA电路10的地址总线12的输入端;比较单元34的第二输入端与存储单元33连接,比较单元34的输出端分别连接选择电路36的输入端和脉冲产生单元35的输入端,脉冲产生单元35的输出端连接像素电路40,选择电路36的输出端连接多路选择器32的第三输入端。
可选的,如图9所示,本发明实施例中,存储单元33包括第一寄存器331,比较单元34包括与第一寄存器331对应设置的数字比较器341,脉冲产生单元35包括与数字比较器341对应设置的脉冲发生器351。
选择电路36包括但不限于或门。可以理解地,当修复电路20中只设置一根修复线21时,可以将选择电路36省去。
数字比较器341的第一输入端均与地址发生器31的输出端连接,数字比较器341的第二输入端分别与对应设置的第一寄存器331连接,数字比较器341的输出端分别连接选择电路36的输入端和对应设置的脉冲发生器351的输入端,脉冲发生器351的输出端连接像素电路40中对应设置的修复线21。
这里,需要说明的是,当修复电路20中的修复线21有多根时,可以对应修复线21设置多个第一寄存器331,每一个第一寄存器331存储一个异常的地址,同样地,数字比较器341和脉冲发生器351也对应修复线21均设置多个。如图9所示,假设修复电路20中的修复线21有三根,则可设置三个第一寄存器331,分别为第一寄存器A、第一寄存器B和第一寄存器C,其中,第一寄存器A、第一寄存器B和第一寄存器C在系统启动时从与驱动IC(30)配合工作的非易失性存储器中读取在屏幕修复阶段预先存储的异常的地址A、异常的地址B和异常的地址C。数字比较器A、数字比较器B和数字比较器C分别与第一寄存器A、第一寄存器B和第一寄存器C对应设置,脉冲发生器A、脉冲发生器B和脉冲发生器C分别与数字比较器A、数字比较器B和数字比较器C对应设置。
其中,异常的地址A、异常的地址B和异常的地址C是在检测阶段检测到并预先存储在与驱动IC(30)配合工作的非易失性存储器中的。非易失性存储器包括但不限于FLASH或者ROM。
以其中一条支路为例进行说明(以第一寄存器A、数字比较器A、脉冲发生器A为例)对驱动IC(30)的驱动过程进行说明:
首先,为异常的GOA单元所对应的行扫描线分配一个预留的冗余地址,该冗余地址不对应任何的GOA单元的地址。地址发生器31以预设周期输出地址信号,该地址信号分别发送给多路选择器32的第一输入端和数字比较器A的第一输入端,数字比较器A将第一输入端接收的地址信号与第二输入端所接收的异常地址A进行比较,如果当前地址与异常地址A不相同,则数字比较器A输出第一控制信号,如果当前地址与异常地址A相同,则数字比较器A输出第二控制信号。本发明实施例中,第一控制信号以“0”表示,第二控制信号以“1”表示。
数字比较器A的输出结果决定了多路选择器32的输出。如果数字比较器A输出第一控制信号(即数字比较器A的输出端输出为0),该第一控制信号通过选择电路36发送至多路选择器32的第三输入端,则多路选择器32允许当前地址通过,即将从其第一输入端所接收的地址信号发送至GOA电路10的地址总线12中,以选通与该当前地址对应的GOA单元11。如果数字比较器A输出第二控制信号(即数字比较器A的输出端输出为1),则当前地址对应的GOA单元11为异常GOA单元11,该第二控制信号通过选择电路36发送至多路选择器32的第三输入端,多路选择器32输出的是第二输入端所接入的冗余地址(图9中的0x0000所示),并将该冗余地址发送至GOA电路10的地址总线12。由于预置的冗余地址不对应GOA电路10中的任何GOA单元11,故不会引起任何GOA单元11发出驱动信号。
进一步地,数字比较器A的输出端输出的第一控制信号或第二控制信号还同时发送给脉冲发生器A,因此,如果数字比较器A的输出端输出为0,则脉冲发生器A不触发,没有驱动信号进入第1根修复线(21a);如果数字比较器A的输出端输出为1,即当前地址对应的GOA单元11异常,则脉冲发生器A输出一个驱动信号至第1根修复线(21a),通过第1根修复线(21a)将该驱动信号发送给与该异常的GOA对应设置的水平扫描线41。即在此模式下,损坏的GOA单元所对应的行扫描线的脉冲信号直接由修复逻辑模块产生,而不会再经过任何的GOA单元。
需要说明的是,以上仅以其中一条支路进行说明,可以理解地,其他支路的工作过程与前述支路的相同,当有多路支路进行修复驱动时,可以通过选择电路36进行选择输出至多路选择器32。
综上,本发明驱动IC(30)可以实现的效果为:如果当前要扫描的行对应的GOA单元11是正常的,则驱动IC(30)将输出正常的地址信号,驱动当前行的GOA发出正常的驱动信号;如果当前要扫描的行对应的GOA单元11是异常的,则驱动IC(30)将输出一个冗余地址来抑制当前行对应的GOA单元11输出信号,同时向备用的修复线21发送驱动信号。如前述,由于异常的GOA单元11对应的行的水平扫描线41在修复阶段已经被重新连接到备用的修复线21上,所以,驱动IC(30)输出的驱动信号可以通过备用的修复线21进入像素电路40中对应的行,替代异常GOA单元11的输出。
进一步地,如图9所示,本发明实施例的驱动IC(30)还可以包括:
连接在多路选择器32的输出端与GOA电路10的地址总线12的输入端之间、用于对多路选择器32输出的地址信号进行去毛刺处理的第二寄存器37。
进一步地,本发明实施例的驱动IC(30)还包括:电压转换单元和输出缓冲单元。具体的,电压转换单元的输入端与脉冲产生单元35的输出端连接,电压转换单元的输出端连接输出缓冲单元的输入端,输出缓冲单元的输出端连接像素电路40。其中,电压转换单元和输出缓冲单元可以作为驱动IC(30)的标准组件,可以在进行IC设计时根据实际需要添加到脉冲产生单元35的输出端,本发明图9中未对电压转换单元和输出缓冲单元进行图示。
可选的,本发明实施例中,驱动IC(30)还可以包括:冗余存储器,冗余存储用于存储至少一个冗余地址;其中,冗余存储器中所存储的冗余地址不对应GOA电路10中的任何一级GOA单元11。当然,可以理解地,本发明实施例的冗余地址可以通过组合逻辑动态产生,不一定需要占用存储器空间。
如图10所示,为本发明实施例的可修复的GOA驱动系统的驱动IC(30)、面板信号时序图。
由图10中可以看出,出现异常的第j级GOA单元11的输出被备用的第1根修复线(21a)上的驱动信号代替,显示面板的第j级水平扫描线41接收从第1根修复线(21a)发送的驱动信号,显示面板的第j行实现正常扫描。
可以理解地,修复逻辑模块301也可不必集成于驱动IC(30)内,而是作为一个单独的硬件设于GOA电路10附近。
本发明还提供了一种显示面板,该显示面板包括前述的可修复的GOA驱动系统。
如图11所示,该显示面板包括:面板基板100、设置在面板基板100上的显示区域101、设置在面板基板100上的一个GOA电路10、一个修复电路20、以及与GOA电路10和修复电路20连接的驱动IC(30)。
其中,显示区域101位于面板基板100的中部位置,显示区域101外围与面板基板100的边缘之间的区域形成边框区域;GOA电路10设置在边框区域内;修复电路20设置在边框区域内、且设置在GOA电路10与显示区域101之间。或者,如图12所示,GOA电路10设置在修复电路20与显示区域101之间。
如图13所示,该显示面板包括:面板基板100、设置在面板基板100上的显示区域101、设置在面板基板100上的两个GOA电路10、两个修复电路20、以及与GOA电路10和修复电路20连接驱动IC(30)。
其中,显示区域101位于面板基板100的中部位置,显示区域101外围与面板基板100的边缘之间的区域形成边框区域;两个修复电路20分别设置在显示区域101相对两侧的边框区域内,两个GOA电路10分别设置在修复电路20与显示区域101之间。
或者,如图14所示,两个GOA电路10分别设置在显示区域101相对两侧的边框区域内,两个修复电路20分别设置在GOA电路10与显示区域101之间。
如图15所示,本发明实施例还提供了一种修复的GOA电路的驱动方法,该驱动方法可以应用于前述的可修复的GOA驱动系统。
具体的,该修复的GOA电路的驱动方法包括以下步骤:
比较输入的地址信号及存储的异常的GOA单元的地址;
当输入的地址信号与异常的GOA单元的地址不一致时:
通过所述地址信号并选通对应的GOA单元;
当输入的地址信号与异常的GOA单元的地址一致时:
抑制所述地址信号并通过修复线发送驱动信号至异常的GOA单元所对应的像素电路。
进一步地,本发明实施例的修复的GOA电路的驱动方法还包括:
当输入的地址信号与异常的GOA单元的地址一致时:记录异常的GOA单元的地址,并将异常的GOA单元的地址存储在与驱动IC配合工作的非易失性存储器中。
进一步地,本发明实施例中,抑制所述地址信号并通过修复线发送驱动信号至异常的GOA单元所对应的像素电路具体包括:
输入冗余地址信号并通过所述冗余地址信号抑制所述地址信号。
输出驱动信号至修复线,通过所述修复线发送所述驱动信号至异常的GOA单元所对应的像素电路。
进一步地,本发明实施例中,输出冗余地址信号并通过冗余地址信号抑制地址信号,输出驱动信号至修复线,通过该修复线发送驱动信号至异常的GOA单元所对应的像素电路具体包括:
将异常的GOA单元的信号输出线和与该异常的GOA单元对应设置的水平扫描线断开,并将修复线中的未被占用的任意一根和与异常的GOA单元对应设置的水平扫描线的连接状态由断路状态调整为连通状态,将所选修复线标记为已占用。
本发明实施例中,该修复的GOA电路的驱动方法所采用的修复的GOA电路包括驱动IC。可选的,该驱动IC包括修复逻辑模块,该修复逻辑模块包括:地址发生器、比较单元、脉冲产生单元和多路选择器。该俄GOA电路的驱动方法可以包括以下步骤:
地址发生器以预设周期输出地址信号。
比较单元接收该地址信号,并将该地址信号与存储的异常的GOA单元的地址进行比较,根据比较结果输出比较信号。
脉冲产生单元接收该比较信号,根据该比较信号调整自身的工作状态。
多路选择器接收比较信号,并根据比较信号选择输出地址信号或者冗余地址信号。
进一步地,本发明实施例中,比较信号可以包括第一控制信号或者第二控制信号。
具体的,若地址信号与异常的GOA单元的地址不相同,则比较单元输出第一控制信号;若地址信号与异常的GOA单元的地址相同,则比较单元输出第二控制信号。
进一步地,若比较单元输出第一控制信号,脉冲产生单元接收该第一控制信号,并根据该第一控制信号执行不输出操作;若比较单元输出第二控制信号,脉冲产生单元接收该第二控制信号,并根据该第二控制信号产生脉冲扫描信号,其中,脉冲扫描信号为前述的驱动信号。
本发明实施例中,若比较单元输出第一控制信号,多路选择器接收第二控制信号,并根据第二控制信号输出冗余地址信号,通过该冗余地址信号抑制异常的GOA单元输出信号。
本发明在显示面板中,设置可修复的GOA驱动系统,通过采用包括多级相互独立的GOA单元的GOA电路结构,实现级与级之间在电学设计上的相互独立,摆脱前后级依赖关系,前级不良不会导致后级不良;单级的GOA单元故障可以在背板完成后的电学检测中发现和修理,且修理过程简单、可操作性强,对驱动IC提出的额外要求简单、可实现性强;可以极大提升带有GOA的背板电路的可修理性,并提升屏幕量产的良率。
以上实施例只为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本发明的内容并据此实施,并不能限制本发明的保护范围。凡跟本发明权利要求范围所做的均等变化与修饰,均应属于本发明权利要求的涵盖范围。
应当理解的是,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,而所有这些改进和变换都应属于本发明所附权利要求的保护范围。

Claims (23)

1.一种可修复的GOA驱动系统,用于显示面板,所述显示面板包括显示区域以及设置在显示区域内的像素电路,其特征在于,包括:GOA电路、修复电路、以及驱动IC;
所述GOA电路与所述驱动IC的驱动信号输出端连接;
所述修复电路设置在所述驱动IC与所述像素电路之间,所述修复电路用于在所述GOA电路中的至少一个GOA单元异常时,代替异常的GOA单元输出驱动信号至对应的像素电路;
所述驱动IC包括修复逻辑模块,所述修复逻辑模块包括:地址发生器、多路选择器、存储单元、比较单元、脉冲产生单元;
所述地址发生器的输出端分别连接所述多路选择器的第一输入端和所述比较单元的第一输入端,所述多路选择器的第二输入端接入冗余地址,所述多路选择器的输出端连接所述GOA电路;
所述比较单元的第二输入端与所述存储单元连接,所述比较单元的输出端分别连接所述多路选择器的第三输入端和所述脉冲产生单元的输入端,所述脉冲产生单元的输出端连接所述像素电路中对应设置的修复线。
2.根据权利要求1所述的可修复的GOA驱动系统,其特征在于,所述GOA电路的各GOA单元相互独立,各GOA单元通过地址总线由驱动IC独立驱动。
3.根据权利要求2所述的可修复的GOA驱动系统,其特征在于,所述GOA电路的第j级GOA单元对应控制显示区域内像素电路的第j级水平扫描线,j为大于或等于1的任意整数。
4.根据权利要求3所述的可修复的GOA驱动系统,其特征在于,所述修复电路设置在每一个所述GOA单元的信号输出线与所述像素电路之间,当所述GOA电路中的第j级GOA单元异常时,断开所述第j级GOA单元,并通过所述修复电路代替断开的GOA单元输出。
5.根据权利要求4所述的可修复的GOA驱动系统,其特征在于,所述修复电路包括至少一根修复线,每一根所述修复线设置在每一级所述GOA单元的信号输出线和与该级GOA单元对应设置的水平扫描线之间。
6.根据权利要求5所述的可修复的GOA驱动系统,其特征在于,每一根所述修复线设有第一接口,每一根所述水平扫描线设有第二接口;
其中,当所述GOA单元正常工作时,所述第一接口与所述第二接口断开;
当所述GOA电路中的第j级GOA单元异常时,所述第j级GOA单元的信号输出线与所述第j级水平扫描线断开,所述修复线中的其中一根的第一接口与所述第j级水平扫描线的第二接口连通。
7.根据权利要求5所述的可修复的GOA驱动系统,其特征在于,当所述GOA电路的GOA单元正常工作时,所述驱动IC输出地址信号至所述GOA电路,以驱动与所述地址信号对应的GOA单元输出驱动信号至与该GOA单元对应设置的水平扫描线。
8.根据权利要求6所述的可修复的GOA驱动系统,其特征在于,当所述GOA电路中的第j级GOA单元异常时,所述驱动IC输出冗余地址信号,抑制所述第j级GOA单元输出信号,并向所述修复电路输出驱动信号,通过所述修复电路将所述驱动信号传送给所述第j级水平扫描线。
9.根据权利要求1所述的可修复的GOA驱动系统,其特征在于,所述修复逻辑模块还包括:选择电路;
所述选择电路的输入端连接所述比较单元的输出端,所述选择电路的输出端连接所述多路选择器的第三输入端。
10.根据权利要求1所述的可修复的GOA驱动系统,其特征在于,所述存储单元包括第一寄存器,所述比较单元包括与所述第一寄存器对应设置的数字比较器,所述脉冲产生单元包括与所述数字比较器对应设置的脉冲发生器;
所述数字比较器的第一输入端与所述地址发生器的输出端连接,所述数字比较器的第二输入端与对应设置的第一寄存器连接,所述数字比较器的输出端分别连接所述多路选择器的第三输入端和对应设置的脉冲发生器的输入端,所述脉冲发生器的输出端连接所述像素电路中对应设置的修复线。
11.根据权利要求1所述的可修复的GOA驱动系统,其特征在于,所述驱动IC还包括:
连接在所述多路选择器的输出端与所述GOA电路之间、用于对所述多路选择器输出的地址信号进行去毛刺处理的第二寄存器。
12.根据权利要求1所述的可修复的GOA驱动系统,其特征在于,所述驱动IC还包括:电压转换单元和输出缓冲单元;
所述电压转换单元的输入端与所述脉冲产生单元的输出端连接,所述电压转换单元的输出端连接所述输出缓冲单元的输入端,所述输出缓冲单元的输出端连接所述像素电路中对应设置的修复线。
13.根据权利要求1所述的可修复的GOA驱动系统,其特征在于,所述驱动IC内还预置有至少一个冗余地址;
所述至少一个冗余地址不对应所述GOA电路中的任何一个GOA单元。
14.一种可修复的GOA电路的驱动方法,其特征在于,包括以下步骤:
比较输入的地址信号及存储的异常的GOA单元的地址;
当输入的地址信号与异常的GOA单元的地址不一致时:
通过所述地址信号并选通对应的GOA单元;
当输入的地址信号与异常的GOA单元的地址一致时:
抑制所述地址信号并通过修复线发送驱动信号至异常的GOA单元所对应的像素电路;
所述可修复的GOA电路包括驱动IC,所述驱动IC包括修复逻辑模块,所述修复逻辑模块包括:地址发生器、比较单元、脉冲产生单元和多路选择器;
所述地址发生器以预设周期输出地址信号;
所述比较单元接收所述地址信号,并将所述地址信号与所述存储的异常的GOA单元的地址进行比较,并根据比较结果输出比较信号;
所述脉冲产生单元接收所述比较信号,根据所述比较信号调整自身的工作状态;
所述多路选择器接收所述比较信号,并根据所述比较信号选择输出所述地址信号或者冗余地址信号。
15.根据权利要求14所述的可修复的GOA电路的驱动方法,其特征在于,当输入的地址信号与异常的GOA单元的地址一致时:
记录异常的GOA单元的地址,并将异常的GOA单元的地址存储在与驱动IC配合工作的非易失性存储器中。
16.根据权利要求15所述的可修复的GOA电路的驱动方法,其特征在于,所述抑制所述地址信号并通过修复线发送驱动信号至异常的GOA单元所对应的像素电路具体包括:
输入冗余地址信号并通过所述冗余地址信号抑制所述地址信号;
输出驱动信号至修复线,通过所述修复线发送所述驱动信号至异常的GOA单元所对应的像素电路。
17.根据权利要求16所述的可修复的GOA电路的驱动方法,其特征在于,输入冗余地址信号并通过所述冗余地址信号抑制所述地址信号,输出驱动信号至修复线,通过所述修复线发送所述驱动信号至异常的GOA单元所对应的像素电路具体包括:
将所述异常的GOA单元的信号输出线和与该异常的GOA单元对应设置的水平扫描线断开;
将所述修复线中的未被占用的任意一根和与所述异常的GOA单元对应设置的水平扫描线的连接状态由断路状态调整为连通状态,并将所选修复线标记为已占用。
18.根据权利要求14所述的可修复的GOA电路的驱动方法,其特征在于,所述比较信号包括第一控制信号或第二控制信号;
若所述地址信号与所述异常的GOA单元的地址不相同,则所述比较单元输出第一控制信号;
若所述地址信号与所述异常的GOA单元的地址相同,则所述比较单元输出第二控制信号。
19.根据权利要求18所述的可修复的GOA电路的驱动方法,其特征在于,若所述比较单元输出第一控制信号,所述脉冲产生单元接收所述第一控制信号,并根据所述第一控制信号执行不输出操作;
若所述比较单元输出第二控制信号,所述脉冲产生单元接收所述第二控制信号,并根据所述第二控制信号产生脉冲扫描信号;所述脉冲扫描信号为所述驱动信号。
20.根据权利要求18所述的可修复的GOA电路的驱动方法,其特征在于,若所述比较单元输出第一控制信号,所述多路选择器接收所述第一控制信号,并根据所述第一控制信号输出当前地址信号;
若所述比较单元输出第二控制信号,所述多路选择器接收所述第二控制信号,并根据所述第二控制信号输出冗余地址信号,通过所述冗余地址信号抑制所述异常的GOA单元输出信号。
21.一种显示面板,其特征在于,包括权利要求1-13任一项所述的可修复的GOA驱动系统。
22.根据权利要求21所述的显示面板,其特征在于,包括面板基板、设置在所述面板基板上的显示区域、设置在所述面板基板上的一个GOA电路、一个修复电路、以及与所述GOA电路和所述修复电路连接的驱动IC;
所述显示区域位于所述面板基板的中部位置,所述显示区域外围与所述面板基板的边缘之间的区域形成边框区域;
所述GOA电路设置在所述边框区域内;
所述修复电路设置在边框区域内、且设置在所述GOA电路与所述显示区域之间;或者,所述GOA电路设置在所述修复电路与所述显示区域之间。
23.根据权利要求21所述的显示面板,其特征在于,包括面板基板、设置在所述面板基板上的显示区域、设置在所述面板基板上的两个GOA电路、两个修复电路、以及与所述两个GOA电路和所述修复电路连接的驱动IC;
所述显示区域位于所述面板基板的中部位置,所述显示区域外围与所述面板基板的边缘之间的区域形成边框区域;
两个所述修复电路分别设置在所述显示区域相对两侧的边框区域内,两个所述GOA电路分别设置在所述修复电路与所述显示区域之间;
或者,两个所述GOA电路分别设置在所述显示区域相对两侧的边框区域内,两个所述修复电路分别设置在所述GOA电路与所述显示区域之间。
CN201880097626.5A 2018-12-13 2018-12-13 可修复的goa驱动系统、goa电路的驱动方法、显示面板 Active CN113168817B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2018/120869 WO2020118612A1 (zh) 2018-12-13 2018-12-13 可修复的goa驱动系统、goa电路的驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN113168817A CN113168817A (zh) 2021-07-23
CN113168817B true CN113168817B (zh) 2022-08-16

Family

ID=71076196

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201880097626.5A Active CN113168817B (zh) 2018-12-13 2018-12-13 可修复的goa驱动系统、goa电路的驱动方法、显示面板

Country Status (3)

Country Link
US (1) US11436973B2 (zh)
CN (1) CN113168817B (zh)
WO (1) WO2020118612A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210086314A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 표시 장치와 이를 이용한 멀티 스크린 표시 장치
CN113625495B (zh) * 2021-07-29 2023-05-30 深圳市华星光电半导体显示技术有限公司 阵列基板及显示面板
US11694631B2 (en) * 2021-09-03 2023-07-04 Lg Display Co., Ltd. Gate driving circuit having a repair circuit and display device including the same
CN113870770B (zh) * 2021-09-26 2022-10-28 合肥京东方瑞晟科技有限公司 驱动芯片、显示面板及显示装置
CN114242001B (zh) * 2021-12-16 2023-01-20 惠州视维新技术有限公司 Goa电路工作状态调节方法、装置、存储介质及电子设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1602512A (zh) * 2001-12-14 2005-03-30 皇家飞利浦电子股份有限公司 液晶显示驱动器中的可编程的行选择
CN101004492A (zh) * 2007-01-25 2007-07-25 友达光电股份有限公司 显示面板及数据线修补装置与方法
CN101295489A (zh) * 2003-07-24 2008-10-29 精工爱普生株式会社 驱动电光学装置的驱动器及驱动方法
CN104409065A (zh) * 2014-12-18 2015-03-11 京东方科技集团股份有限公司 移位寄存器及其修复方法、栅极驱动电路和显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080033730A (ko) * 2006-10-13 2008-04-17 삼성전자주식회사 액정표시장치
CN108665860B (zh) * 2017-03-30 2019-11-08 京东方科技集团股份有限公司 一种goa单元及其驱动方法、goa驱动电路、显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1602512A (zh) * 2001-12-14 2005-03-30 皇家飞利浦电子股份有限公司 液晶显示驱动器中的可编程的行选择
CN101295489A (zh) * 2003-07-24 2008-10-29 精工爱普生株式会社 驱动电光学装置的驱动器及驱动方法
CN101004492A (zh) * 2007-01-25 2007-07-25 友达光电股份有限公司 显示面板及数据线修补装置与方法
CN104409065A (zh) * 2014-12-18 2015-03-11 京东方科技集团股份有限公司 移位寄存器及其修复方法、栅极驱动电路和显示装置

Also Published As

Publication number Publication date
US11436973B2 (en) 2022-09-06
WO2020118612A1 (zh) 2020-06-18
US20220059019A1 (en) 2022-02-24
CN113168817A (zh) 2021-07-23

Similar Documents

Publication Publication Date Title
CN113168817B (zh) 可修复的goa驱动系统、goa电路的驱动方法、显示面板
KR950000275B1 (ko) 반도체 메모리 장치의 컬럼 리던던시
US8570821B2 (en) Semiconductor memory device and method for repairing the same
JPH10339861A (ja) フォールトトレラントアーキテクチャ
US20120275248A1 (en) Semiconductor apparatus
US8878709B2 (en) Semiconductor integrated circuit and liquid crystal drive circuit
US20060077733A1 (en) Memory structure with repairing function and repairing method thereof
US7362629B2 (en) Redundant circuit for semiconductor memory device
US20050243636A1 (en) Electronic memory apparatus, and method for deactivating redundant bit lines or word lines
EP0702373B1 (en) Redundant address memory and test method therefor
US8059477B2 (en) Redundancy circuit of semiconductor memory
US7979755B2 (en) Semiconductor integrated circuit device for display controller
US7068553B2 (en) Row redundancy circuit
US20060044897A1 (en) Semiconductor memory having testable redundant memory cells
US20040125669A1 (en) Flash memory device capable of repairing a word line
US20020004923A1 (en) Integrated circuit
KR100871691B1 (ko) 병렬 비트 테스트 방법 및 그 방법을 사용하는 반도체메모리 장치
US11587641B2 (en) Fuse fault repair circuit
US20080068905A1 (en) Reparable semiconductor memory device
JP5038788B2 (ja) 半導体装置
KR100555574B1 (ko) 결함 어드레스 프로그래밍 회로 및 이를 구비하는 반도체메모리 장치.
US8873319B2 (en) Address output circuit and semiconductor memory device
US11880607B2 (en) Memory with fuse pins shared by multiple-type repairs
JPH11326422A (ja) 表示装置用駆動回路
US20040208068A1 (en) Row redundancy circuit and repair method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant