CN113097182B - 半导体封装结构 - Google Patents

半导体封装结构 Download PDF

Info

Publication number
CN113097182B
CN113097182B CN202010017505.4A CN202010017505A CN113097182B CN 113097182 B CN113097182 B CN 113097182B CN 202010017505 A CN202010017505 A CN 202010017505A CN 113097182 B CN113097182 B CN 113097182B
Authority
CN
China
Prior art keywords
doped region
type doped
type
electrostatic protection
dummy
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010017505.4A
Other languages
English (en)
Other versions
CN113097182A (zh
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202010017505.4A priority Critical patent/CN113097182B/zh
Publication of CN113097182A publication Critical patent/CN113097182A/zh
Application granted granted Critical
Publication of CN113097182B publication Critical patent/CN113097182B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/60Protection against electrostatic charges or discharges, e.g. Faraday shields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

一种半导体封装结构,包括:半导体芯片,所述半导体芯片中具有静电保护电路,所述半导体芯片上具有若干正常焊盘和伪焊盘,所述伪焊盘与静电保护电路连接;塑封所述半导体芯片的塑封层,所述塑封层中封装有若干正常引脚和若干虚置引脚,所述正常引脚与所述正常焊盘连接,所述虚置引脚与所述伪焊盘连接。当对半导体芯片进行引脚阵列封装时,通过设置伪焊盘和第一互连结构,使得伪焊盘可以与静电保护电路(静电保护器件)连接,当虚置引脚与所述伪焊盘连接时,虚置引脚上积累的静电通过伪焊盘传输到静电保护电路释放,从而防止虚置引脚静电集聚带来的对半导体芯片(DRAM)的静电损害。

Description

半导体封装结构
技术领域
本发明涉及集成电路领域,尤其涉及一种静电保护电路。
背景技术
动态随机存取存储器(Dynamic Random Access Memory,DRAM)是计算机中常用的半导体存储器件,由许多重复的存储单元组成。每个存储单元通常包括电容器和晶体管,晶体管的栅极与字线相连、漏极与位线相连、源极与电容器相连,字线上的电压信号能够控制晶体管的打开或关闭,进而通过位线读取存储在电容器中的数据信息,或者通过位线将数据信息写入到电容器中进行存储。
现有的动态随机存取存储器(DRAM)在进行制作时,通常采用球状引脚栅格阵列(BGA,Ball Grid Array)的方式进行封装,但是这种封装方式通常会带来静电损害问题。
发明内容
本发明所要解决的技术问题怎样防止BGA封装的DRAM静电损害的问题。
本发明提供了一种半导体封装结构,包括:
半导体芯片,所述半导体芯片中具有静电保护电路,所述半导体芯片上具有若干正常焊盘和伪焊盘,所述伪焊盘与静电保护电路连接;
塑封所述半导体芯片的塑封层,所述塑封层中封装有若干正常引脚和若干虚置引脚,所述正常引脚与所述正常焊盘连接,所述虚置引脚与所述伪焊盘连接。
可选的,所述半导体芯片包括半导体衬底和位于半导体衬底上的介质层,所述静电保护电路包括若干静电保护器件和与将若干静电保护器件连接的第一互连结构,所述若干静电保护器件位于半导体衬底中或者位于半导体衬底中以及介质层中,所述第一互连结构位于介质层中,所述第一互连结构与静电保护器件连接。
可选的,所述半导体芯片中具有集成电路,所述集成电路包括若干半导体器件和将若干半导体器件连接的第二互连结构,所述若干半导体器件位于半导体衬底中或者位于半导体衬底中以及介质层中,所述第二互连结构位于介质层中。
可选的,所述介质层包括若干层中间介质层和位于最顶层中间介质层上的顶层介质层,所述若干正常焊盘和伪焊盘位于顶层介质层中,所述伪焊盘与第一互连结构连接,所述正常焊盘与第二互连结构连接。
可选的,所述半导体衬底为P型半导体衬底,所述半导体芯片中还具有电源端和接地端。
可选的,所述静电保护器件包括位于P型半导体衬底内分立的第一N型阱区、第二N型阱区和第三N型阱区,所述第一N型阱区内具有第一N型掺杂区和位于第一N型掺杂区两侧的第一P型掺杂区和第二P型掺杂区,所述第一N型掺杂区、第一P型掺杂区和第二P型掺杂区通过部分第一互连结构与伪焊盘连接,所述第二N型阱区内具有第二N型掺杂区和第二P型掺杂区,所述第二N型掺杂区和第二P型掺杂区通过部分第一互连结构与电源端连接,所述第三N型阱区内具有第三N型掺杂区和第三P型掺杂区,所述第三N型掺杂区和第三P型掺杂区通过部分第一互连结构与接地端连接。
可选的,所述静电保护器件包括位于P型半导体衬底内的N型深阱,位于N型深阱中的第一P型阱区,位于第一P型阱区两侧的P型半导体衬底内的第二P型阱区和第三P型阱区,所述第一P型阱区内具有第一P型掺杂区和位于第一P型掺杂区两侧的第一N型掺杂区和第二N型掺杂区,所述第一P型掺杂区、第一N型掺杂区和第二N型掺杂区通过部分第一互连结构与伪焊盘连接,所述第二P型阱区内具有第三N型掺杂区和第二P型掺杂区,所述第三N型掺杂区和第二P型掺杂区通过部分第一互连结构与电源端连接,所述第三P型阱区内具有第四N型掺杂区和第三P型掺杂区,所述第四N型掺杂区和第三P型掺杂区通过部分第一互连结构与接地端连接。
可选的,所述正常引脚和虚置引脚为焊球。
可选的,所述半导体芯片为DRAM芯片。
可选的,所述虚置引脚通过金属线与所述伪焊盘连接。
可选的,所述塑封层包括塑封基板。
与现有技术相比,本发明技术方案具有以下优点:
本发明的半导体封装结构,包括:半导体芯片,所述半导体芯片中具有静电保护电路,所述半导体芯片上具有若干正常焊盘和伪焊盘,所述伪焊盘与静电保护电路连接;塑封所述半导体芯片的塑封层,所述塑封层中封装有若干正常引脚和若干虚置引脚,所述正常引脚与所述正常焊盘连接,所述虚置引脚与所述伪焊盘连接。当对半导体芯片进行引脚阵列封装时,通过设置伪焊盘和第一互连结构,使得伪焊盘可以与静电保护电路(静电保护器件)连接,当虚置引脚与所述伪焊盘连接时,虚置引脚上积累的静电通过伪焊盘传输到静电保护电路释放,从而防止虚置引脚静电集聚带来的对半导体芯片(DRAM)的静电损害。
进一步,所述静电保护电路包括若干静电保护器件和与将若干静电保护器件连接的第一互连结构,所述静电保护器件包括位于P型半导体衬底内分立的第一N型阱区、第二N型阱区和第三N型阱区,所述第一N型阱区内具有第一N型掺杂区和位于第一N型掺杂区两侧的第一P型掺杂区和第二P型掺杂区,所述第一N型掺杂区、第一P型掺杂区和第二P型掺杂区通过部分第一互连结构与伪焊盘连接,所述第二N型阱区内具有第二N型掺杂区和第二P型掺杂区,所述第二N型掺杂区和第二P型掺杂区通过部分第一互连结构与电源端连接,所述第三N型阱区内具有第三N型掺杂区和第三P型掺杂区,所述第三N型掺杂区和第三P型掺杂区通过部分第一互连结构与接地端连接,通过前述特定的电路结构和电路连接方式,从而将虚置引脚上集聚的静电能快速和有效的释放。
进一步,所述静电保护电路包括若干静电保护器件和与将若干静电保护器件连接的第一互连结构,所述静电保护器件包括位于P型半导体衬底内的N型深阱,位于N型深阱中的第一P型阱区,位于第一P型阱区两侧的P型半导体衬底内的第二P型阱区和第三P型阱区,所述第一P型阱区内具有第一P型掺杂区和位于第一P型掺杂区两侧的第一N型掺杂区和第二N型掺杂区,所述第一P型掺杂区、第一N型掺杂区和第二N型掺杂区通过部分第一互连结构与伪焊盘连接,所述第二P型阱区内具有第三N型掺杂区和第二P型掺杂区,所述第三N型掺杂区和第二P型掺杂区通过部分第一互连结构与电源端连接,所述第三P型阱区内具有第四N型掺杂区和第三P型掺杂区,所述第四N型掺杂区和第三P型掺杂区通过部分第一互连结构与接地端连接,通过前述特定的电路结构和电路连接方式,从而将虚置引脚上集聚的静电能快速和有效的释放。
附图说明
图1-2为本发明实施例半导体封装结构的结构示意图;
图3-4为本发明实施例静电保护电路的结构示意图。
具体实施方式
如背景技术所言,采用球状引脚栅格阵列(BGA,Ball Grid Array)的方式进行封装的DRAM通常会带来静电损害问题。
研究发现,现有采用球状引脚栅格阵列(BGA,Ball Grid Array)的方式对DRAM进行封装的具体过程包括:在半导体衬底上形成DRAM存储器对应的集成电路以及形成与集成电路连接的若干焊盘;形成与所述若干焊盘连接的若干引脚,所述引脚可以为焊球;形成塑封所述集成电路的塑封层,所述塑封层暴露出引脚的部分表面。在进行封装时为了保证封装结构的应力均匀,在形成与焊盘连接的正常引脚时,还需要根据需要形成若干浮空的虚置引脚(虚置引脚不与形成的集成电路和焊盘以及外部的电路连接)。进一步研究发现,由于虚置引脚完全处于浮空状态,不存在静电泄放通路,所以当这些虚置引脚遭遇到静电释放时,通常会造成DRAM产品的静电损害问题(比如虚置引脚遭遇到静电释放时,会导致用于隔离的介质层被击穿,正常引脚之间容易发生短路等问题)。
为此,本发明提供了一种半导体封装结构,包括:半导体芯片,所述半导体芯片中具有静电保护电路,所述半导体芯片上具有若干正常焊盘和伪焊盘,所述伪焊盘与静电保护电路连接;塑封所述半导体芯片的塑封层,所述塑封层中封装有若干正常引脚和若干虚置引脚,所述正常引脚与所述正常焊盘连接,所述虚置引脚与所述伪焊盘连接。当对半导体芯片进行引脚阵列封装时,通过设置伪焊盘和第一互连结构,使得伪焊盘可以与静电保护电路(静电保护器件)连接,当虚置引脚与所述伪焊盘连接时,虚置引脚上积累的静电通过伪焊盘传输到静电保护电路释放,从而防止虚置引脚静电集聚带来的对半导体芯片(DRAM)的静电损害。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。在详述本发明实施例时,为便于说明,示意图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本发明的保护范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
参考图1和图2,图2为图1沿切割线AB方向的剖面结构示意图,所述半导体封装结构包括:
半导体芯片110(参考图2),所述半导体芯片110中具有静电保护电路(包括201和221,参考图2),所述半导体芯片110上具有若干正常焊盘103和伪焊盘104,所述伪焊盘104与静电保护电路(包括201和221)连接;
塑封所述半导体芯片110的塑封层107(参考图1或图2),所述塑封层107中封装有若干正常引脚105和若干虚置引脚106,所述正常引脚105与所述正常焊盘103连接,所述虚置引脚106与所述伪焊盘104连接。
所述半导体芯片110通过半导体集成制作工艺形成,本实施例中,所述半导体芯片110为形成在晶圆上的DRAM存储器。在其他实施例中,所述半导体芯片可以为其他功能或作用的芯片,比如NAND存储器芯片或者传感器芯片等。
所述半导体芯片110包括半导体衬底101和位于半导体衬底101上的介质层102,所述静电保护电路包括若干静电保护器件201和与将若干静电保护器件201连接的第一互连结构221,所述若干静电保护器件201位于半导体衬底101中,所述第一互连结构221位于介质层102中,所述第一互连结构221与静电保护器件201连接。
所述半导体衬底101的材料可以为硅(Si)、锗(Ge)、或硅锗(GeSi)、碳化硅(SiC);也可以是绝缘体上硅(SOI),绝缘体上锗(GOI);或者还可以为其它的材料,例如砷化镓等Ⅲ-Ⅴ族化合物。所述半导体衬底中根据需要掺杂一定的杂质离子,所述杂质离子可以为N型杂质离子(比如磷离子、砷离子或锑离子一种或几种)或P型杂质离子(比如硼离子、镓离子或铟离子一种或几种)。本实施例中所述半导体衬底101为硅衬底,且所述半导体衬底中掺杂有P型杂质离子(或者所述半导体衬底为P型半导体衬底)。
所述半导体芯片中具有集成电路,所述集成电路形成在所述半导体衬底101上,所述集成电路包括若干半导体器件202和将若干半导体器件202连接的第二互连结构222,所述若干半导体器件202位于半导体衬底100中或者位于半导体衬底101中以及介质层102中,所述第二互连结构222位于介质层102中。本实施例中,所述集成电路为DRAM存储器对应的集成电路,所述半导体器件202包括位于半导体衬底101中的若干沟槽式晶体管和位于介质层102中的若干电容器,所述沟槽式晶体管包括位于半导体衬底101中的漏区和分别位于漏区两侧的两个源区,所述漏区和量测的源区通过字线沟槽隔开,所述字线沟槽中形成有沟槽式晶体管的栅极(或者DRAM存储器的字线)。所述电容器可以为双面电容器,所述电容器通过部分第二互连结构222与沟槽式晶体管的源区连接,所述半导体器件还包括位于介质层102中的位线,所述位线通过部分第二互连结构222与沟槽式晶体管的漏区连接。所述第二互连结构222包括金属线,与金属线连接的导电插塞,或者大马士革互连结构。
在其他实施例中,所述集成电路可以为NAND存储器或者传感器(比如图像传感器,压力传感器)等对应的集成电路,所述半导体器件可以为NAND存储器,传感器或者晶体管等。
所述介质层102可以包括若干层中间介质层和位于最顶层中间介质层上的顶层介质层,所述若干正常焊盘103和伪焊盘104位于顶层介质层中,所述伪焊盘104与第一互连结构221连接,所述正常焊盘103与第二互连结构202连接,所述正常焊盘102为与集成电路连接的焊盘,作为集成电路与外部电路进行电连接的节点。通过设置伪焊盘104和第一互连结构221,使得伪焊盘104可以与静电保护电路(静电保护器件)连接,当虚置引脚106与所述伪焊盘104连接时,虚置引脚106上积累的静电通过伪焊盘104传输到静电保护电路释放,从而防止虚置引脚106静电集聚带来的DRAM存储器(或者集成电路)静电损害,并且这种特定的封装结构设计较为简单,容易制作。
在半导体集成制作工艺中,当在顶层介质层中形成正常焊盘103和伪焊盘104后,还需要对集成电路进行封装,以对集成电路进行密封、防潮、防腐,并将正常焊盘103引出,在一具体的实施例中,在顶层介质层上形成塑封层(或者钝化层)107,在所述塑封层107中形成若干正常引脚105和若干虚置引脚106,所述正常引脚105与所述正常焊盘103连接,所述虚置引脚106与所述伪焊盘104连接。形成正常引脚105的目的是将正常焊盘103引出,通过正常引脚105可以将半导体芯片110与其他的集成电路或芯片连接,形成所述虚置引脚106的目的是使得封装结构的应力均匀且外观较佳。
在一实施例中,所述正常引脚105通过位于塑封层107中的金属线、凸下金属层、再布线层或者金属柱中的一种或几种与所述正常焊盘103连接,所述虚置引脚106通过位于塑封层107中的金属线、凸下金属层、再布线层或者金属柱中的一种或几种与所述伪焊盘104连接。
在一实施例中,所述正常引脚105和虚置引脚106为焊球,所述焊球的材料为焊锡,所述焊球可以通过印刷和回流工艺形成。所述塑封层107的材料可以为氮化硅或树脂。在其他实施例中,所述塑封层107可以为塑封基板。
所述半导体芯片中还具有电源端和接地端,所述电源端用于连接电源电压VDD,所述接地端用于连接地端VSS。
所述静电保护电路的作用就是将从虚置引脚106传输到伪焊盘104上的静电释放掉。
参考图3,图3为一实施例中静电保护电路的结构示意图,结合参考图2和图3,所述静电保护电路包括若干静电保护器件201和与将若干静电保护器件201连接的第一互连结构221,所述静电保护器件201包括位于P型半导体衬底101内分立的第一N型阱区202、第二N型阱区203和第三N型阱区204,所述第一N型阱区202内具有第一N型掺杂区205和位于第一N型掺杂区205两侧的第一P型掺杂区206和第二P型掺杂区207,所述第一N型掺杂区205、第一P型掺杂区206和第二P型掺杂区207通过部分第一互连结构211与伪焊盘104连接,所述伪焊盘104与虚置引脚106连接,所述第二N型阱区203内具有第二N型掺杂区209和第二P型掺杂区210,所述第二N型掺杂区209和第二P型掺杂区210通过部分第一互连结构221与电源端VDD连接,所述第三N型阱区204内具有第三N型掺杂区211和第三P型掺杂区212,所述第三N型掺杂区211和第三P型掺杂区212通过部分第一互连结构221与接地端VSS连接。前述静电保护电路在静电保护时的寄生电路如图3所示,包括四种放电模式,第一种模式,当虚置引脚106相对于接地端VSS产生正的静电脉冲时,经由寄生三极管Q4,寄生三极管Q5,电阻R4和电阻R6泄放静电;第二种模式,当虚置引脚106相对于接地端VSS产生负的静电脉冲时,经寄生三极管Q5,寄生三极管Q6,电阻R5和电阻R7泄放静电;第三种模式,当虚置引脚106相对于电源端VDD产生正的静电脉冲时,经寄生三极管Q1,寄生三极管Q2,电阻R1和电阻R3泄放静电;第四种模式,当虚置引脚106相对于电源端VDD产生负的静电脉冲时,经寄生三极管Q2,寄生三极管Q3,电阻R2和电阻R4泄放静电,通过前述特定的电路结构和电路连接方式,从而将虚置引脚上集聚的静电能快速和有效的释放。
参考图4,图4为一实施例中静电保护电路的结构示意图,结合参考图2和图4,所述静电保护电路包括若干静电保护器件201和与将若干静电保护器件201连接的第一互连结构221,所述静电保护器件201包括位于P型半导体衬底101内的N型深阱200,位于N型深阱200中的第一P型阱区202,位于第一P型阱区202两侧的P型半导体衬底101内的第二P型阱区203和第三P型阱区204,所述第一P型阱区202内具有第一P型掺杂区205和位于第一P型掺杂区205两侧的第一N型掺杂区206和第二N型掺杂区207,所述第一P型掺杂区205、第一N型掺杂区206和第二N型掺杂区207通过部分第一互连结构221与伪焊盘104连接,所述伪焊盘104与虚置引脚106连接,所述第二P型阱区203内具有第三N型掺杂区210和第二P型掺杂区109,所述第三N型掺杂区210和第二P型掺杂区209通过部分第一互连结构221与电源端VDD连接,所述第三P型阱区204内具有第四N型掺杂区212和第三P型掺杂区211,所述第四N型掺杂区212和第三P型掺杂区211通过部分第一互连结构221与接地端VSS连接。前述静电保护电路在静电保护时的寄生电路如图4所示,包括四种放电模式,第一种模式,当虚置引脚106相对于接地端VSS产生正的静电脉冲时,经由寄生三极管Q4,寄生三极管Q5,电阻R4和电阻R6泄放静电;第二种模式,当虚置引脚106相对于接地端VSS产生负的静电脉冲时,经寄生三极管Q5,寄生三极管Q6,电阻R5和电阻R7泄放静电;第三种模式,当虚置引脚106相对于电源端VDD产生正的静电脉冲时,经寄生三极管Q1,寄生三极管Q2,电阻R1和电阻R3泄放静电;第四种模式,当虚置引脚106相对于电源端VDD产生负的静电脉冲时,经寄生三极管Q2,寄生三极管Q3,电阻R2和电阻R4泄放静电,通过前述特定的电路结构和电路连接方式,从而将虚置引脚上集聚的静电能快速和有效的释放。
本发明虽然已以较佳实施例公开如上,但其并不是用来限定本发明,任何本领域技术人员在不脱离本发明的精神和范围内,都可以利用上述揭示的方法和技术内容对本发明技术方案做出可能的变动和修改,因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。

Claims (10)

1.一种半导体封装结构,其特征在于,包括:
半导体芯片,所述半导体芯片中具有静电保护电路,所述半导体芯片上具有若干正常焊盘和伪焊盘,所述伪焊盘与静电保护电路连接;
塑封所述半导体芯片的塑封层,所述塑封层中封装有若干正常引脚和若干虚置引脚,所述正常引脚与所述正常焊盘连接,所述虚置引脚与所述伪焊盘连接;
所述半导体芯片包括半导体衬底和位于半导体衬底上的介质层,所述静电保护电路包括若干静电保护器件和与将若干静电保护器件连接的第一互连结构,所述若干静电保护器件位于半导体衬底中或者位于半导体衬底中以及介质层中,所述第一互连结构位于介质层中,所述第一互连结构与静电保护器件连接;所述伪焊盘与第一互连结构连接。
2.如权利要求1所述的半导体封装结构,其特征在于,所述半导体芯片中具有集成电路,所述集成电路包括若干半导体器件和将若干半导体器件连接的第二互连结构,所述若干半导体器件位于半导体衬底中或者位于半导体衬底中以及介质层中,所述第二互连结构位于介质层中。
3.如权利要求2所述的半导体封装结构,其特征在于,所述介质层包括若干层中间介质层和位于最顶层中间介质层上的顶层介质层,所述若干正常焊盘和伪焊盘位于顶层介质层中,所述正常焊盘与第二互连结构连接。
4.如权利要求1所述的半导体封装结构,其特征在于,所述半导体衬底为P型半导体衬底,所述半导体芯片中还具有电源端和接地端。
5.如权利要求4所述的半导体封装结构,其特征在于,所述静电保护器件包括位于P型半导体衬底内分立的第一N型阱区、第二N型阱区和第三N型阱区,所述第一N型阱区内具有第一N型掺杂区和位于第一N型掺杂区两侧的第一P型掺杂区和第二P型掺杂区,所述第一N型掺杂区、第一P型掺杂区和第二P型掺杂区通过部分第一互连结构与伪焊盘连接,所述第二N型阱区内具有第二N型掺杂区和第二P型掺杂区,所述第二N型掺杂区和第二P型掺杂区通过部分第一互连结构与电源端连接,所述第三N型阱区内具有第三N型掺杂区和第三P型掺杂区,所述第三N型掺杂区和第三P型掺杂区通过部分第一互连结构与接地端连接。
6.如权利要求4所述的半导体封装结构,其特征在于,所述静电保护器件包括位于P型半导体衬底内的N型深阱,位于N型深阱中的第一P型阱区,位于第一P型阱区两侧的P型半导体衬底内的第二P型阱区和第三P型阱区,所述第一P型阱区内具有第一P型掺杂区和位于第一P型掺杂区两侧的第一N型掺杂区和第二N型掺杂区,所述第一P型掺杂区、第一N型掺杂区和第二N型掺杂区通过部分第一互连结构与伪焊盘连接,所述第二P型阱区内具有第三N型掺杂区和第二P型掺杂区,所述第三N型掺杂区和第二P型掺杂区通过部分第一互连结构与电源端连接,所述第三P型阱区内具有第四N型掺杂区和第三P型掺杂区,所述第四N型掺杂区和第三P型掺杂区通过部分第一互连结构与接地端连接。
7.如权利要求1所述的半导体封装结构,其特征在于,所述正常引脚和虚置引脚为焊球。
8.如权利要求1所述的半导体封装结构,其特征在于,所述半导体芯片为DRAM芯片。
9.如权利要求1所述的半导体封装结构,其特征在于,所述虚置引脚通过金属线与所述伪焊盘连接。
10.如权利要求1所述的半导体封装结构,其特征在于,所述塑封层包括塑封基板。
CN202010017505.4A 2020-01-08 2020-01-08 半导体封装结构 Active CN113097182B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010017505.4A CN113097182B (zh) 2020-01-08 2020-01-08 半导体封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010017505.4A CN113097182B (zh) 2020-01-08 2020-01-08 半导体封装结构

Publications (2)

Publication Number Publication Date
CN113097182A CN113097182A (zh) 2021-07-09
CN113097182B true CN113097182B (zh) 2022-04-12

Family

ID=76663399

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010017505.4A Active CN113097182B (zh) 2020-01-08 2020-01-08 半导体封装结构

Country Status (1)

Country Link
CN (1) CN113097182B (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6521952B1 (en) * 2001-10-22 2003-02-18 United Microelectronics Corp. Method of forming a silicon controlled rectifier devices in SOI CMOS process for on-chip ESD protection
TWI259573B (en) * 2002-04-22 2006-08-01 Ind Tech Res Inst High efficiency substrate-triggered ESD protection component
KR20060106105A (ko) * 2005-04-06 2006-10-12 삼성전자주식회사 패드 아래에 형성된 esd 회로를 구비하는 반도체 장치및 그 제조 방법
JP5131814B2 (ja) * 2007-02-27 2013-01-30 ルネサスエレクトロニクス株式会社 半導体装置
US7795987B2 (en) * 2007-06-16 2010-09-14 Alpha & Omega Semiconductor, Ltd. Methods of achieving linear capacitance in symmetrical and asymmetrical EMI filters with TVS
CN104269396A (zh) * 2014-09-26 2015-01-07 武汉新芯集成电路制造有限公司 寄生晶闸管以及静电保护电路
US10741548B2 (en) * 2015-04-13 2020-08-11 Infineon Technologies Ag Protection devices with trigger devices and methods of formation thereof

Also Published As

Publication number Publication date
CN113097182A (zh) 2021-07-09

Similar Documents

Publication Publication Date Title
US8164113B2 (en) Electrostatic discharge structure for 3-dimensional integrated circuit through-silicon via device
US11955408B2 (en) Integrated circuit semiconductor device including through silicon via
US10147729B2 (en) Structures, devices and methods for memory devices
US5218222A (en) Output ESD protection circuit
US20190296006A1 (en) Semiconductor integrated circuit
US20150137388A1 (en) Semiconductor devices
US8860096B2 (en) Semiconductor devices including SRAM cell and methods for fabricating the same
US5336908A (en) Input EDS protection circuit
US11742281B2 (en) Apparatuses and methods for protecting transistor in a memory circuit
JP2007180578A (ja) 多チップモジュール用esd回路を含む集積回路及びその方法
KR101016463B1 (ko) 반도체 집적 회로
US5251168A (en) Boundary cells for improving retention time in memory devices
US6479883B1 (en) Electrostatic discharge protection circuit
CN113097182B (zh) 半导体封装结构
US6943396B2 (en) Electro-static discharge protection circuit and method for making the same
US20210074638A1 (en) Semiconductor device and method of manufacturing the same
EP0329100B1 (en) Semiconductor device comprising a logic circuit and a memory
US7084449B2 (en) Microelectronic element having trench capacitors with different capacitance values
US10943899B2 (en) Semiconductor device
US20230298970A1 (en) Semiconductor package structure and method for forming the same
CN221010623U (zh) 半导体装置
KR100609528B1 (ko) 정전기방전 보호장치
KR20060106105A (ko) 패드 아래에 형성된 esd 회로를 구비하는 반도체 장치및 그 제조 방법
CN118116890A (zh) 具有贯穿件结构的半导体装置
KR20100080171A (ko) Sram 소자 및 그 제조 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant