CN112969040A - 实现视频矩阵的方法和装置、电子设备、存储介质 - Google Patents

实现视频矩阵的方法和装置、电子设备、存储介质 Download PDF

Info

Publication number
CN112969040A
CN112969040A CN202110170295.7A CN202110170295A CN112969040A CN 112969040 A CN112969040 A CN 112969040A CN 202110170295 A CN202110170295 A CN 202110170295A CN 112969040 A CN112969040 A CN 112969040A
Authority
CN
China
Prior art keywords
video data
input video
output
buffers
buffering
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110170295.7A
Other languages
English (en)
Inventor
刘江
刘伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Macrosilicon Technology Co ltd
Original Assignee
Hefei Macrosilicon Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Macrosilicon Technology Co ltd filed Critical Hefei Macrosilicon Technology Co ltd
Priority to CN202110170295.7A priority Critical patent/CN112969040A/zh
Publication of CN112969040A publication Critical patent/CN112969040A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/268Signal distribution or switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/432Content retrieval operation from a local storage medium, e.g. hard-disk

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Databases & Information Systems (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本公开提供了一种实现视频矩阵的方法和装置、电子设备、计算机可读存储介质,实现视频矩阵的方法包括:对于M个输出支路中的每一个输出支路,从N个输入视频数据中选择一个所述输入视频数据;其中,M为大于或等于1的整数,N为大于或等于1的整数;将选择的输入视频数据缓存到A个缓存器中;其中,A为大于或等于2的整数;将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据。本公开实施例在实现视频矩阵的过程中实现了无缝切换。

Description

实现视频矩阵的方法和装置、电子设备、存储介质
技术领域
本公开实施例涉及视频处理技术领域,特别涉及实现视频矩阵的方法和装置、电子设备、计算机可读存储介质。
背景技术
实现视频矩阵的过程是指通过阵列切换的方法将N个视频数据任意输出至M个监控设备的过程。目前实现视频矩阵过程中进行输出视频数据的切换时,由于不同视频数据的时序和内容的变化导致切换时间长,显示花屏等问题。
公开内容
本公开实施例提供一种实现视频矩阵的方法和装置、电子设备、计算机可读存储介质。
第一方面,本公开实施例提供一种实现视频矩阵的方法,包括:
对于M个输出支路中的每一个输出支路,从N个输入视频数据中选择一个所述输入视频数据;其中,M为大于或等于1的整数,N为大于或等于1的整数;
将选择的输入视频数据缓存到A个缓存器中;其中,A为大于或等于2的整数;
将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据。
在一些示例性实施例中,该方法还包括:
对于M个所述输出支路中的每一个所述输出支路,在将选择的输入视频数据从源输入视频数据切换为目标输入视频数据的情况下,停止将所述源输入视频数据缓存到A个所述缓存器中,将所述目标输入视频数据缓存到A个所述缓存器中;
继续将A个所述缓存器中缓存的所述源输入视频数据输出作为所述输出支路的输出视频数据;
在A个所述缓存器中缓存所述目标输入视频数据的至少一帧视频数据的情况下,切换为将A个所述缓存器中缓存的所述目标输入视频数据输出作为所述输出支路的输出视频数据。
在一些示例性实施例中,所述从N个输入视频数据中选择一个所述输入视频数据后,在所述将选择的输入视频数据缓存到A个缓存器中之前,该方法还包括:对选择的输入视频数据进行缩放处理;
相应的,所述将选择的输入视频数据缓存到A个缓存器中包括:将缩放处理后的输入视频数据缓存到A个所述缓存器中。
在一些示例性实施例中,所述将选择的输入视频数据缓存到A个缓存器中后,在所述将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据之前,该方法还包括:
对A个所述缓存器中缓存的输入视频数据进行视频格式的转换;
相应的,所述将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据包括:将视频格式转换后的输入视频数据输出作为所述输出支路的输出视频数据。
在一些示例性实施例中,所述将选择的输入视频数据缓存到A个缓存器中包括:
按照预定顺序将选择的输入视频数据缓存到A个所述缓存器中;
或者,采用逐级缓存的方式将选择的输入视频数据缓存到A个所述缓存器中。
在一些示例性实施例中,所述将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据包括:
按照预定顺序将A个所述缓存器中缓存的输入视频数据输出作为所述输出支路的输出视频数据;
或者,采用逐级输出的方式将A个所述缓存器中缓存的输入视频数据输出作为所述输出支路的输出视频数据。
第二方面,本公开实施例提供一种实现视频矩阵的装置,包括:M个输出支路;其中,M为大于或等于1的整数;每一个所述输出支路包括:
选择器,用于从N个输入视频数据中选择一个所述输入视频数据;其中,N为大于或等于1的整数;
A个缓存器,用于缓存选择的输入视频数据;
输出模块,用于将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据;其中,A为大于或等于2的整数。
在一些示例性实施例中,A个所述缓存器还用于:
对于M个所述输出支路中的每一个所述输出支路,在将选择的输入视频数据从源输入视频数据切换为目标输入视频数据的情况下,停止将所述源输入视频数据缓存到A个所述缓存器中,将所述目标输入视频数据缓存到A个所述缓存器中;
所述输出模块还用于:
继续将A个所述缓存器中缓存的所述源输入视频数据输出作为所述输出支路的输出视频数据;
在A个所述缓存器中缓存所述目标输入视频数据的至少一帧视频数据的情况下,切换为将A个所述缓存器中缓存的所述目标输入视频数据输出作为所述输出支路的输出视频数据。
第三方面,本公开实施例提供一种电子设备,包括:
至少一个处理器;
存储器,存储器上存储有至少一个程序,当所述至少一个程序被所述至少一个处理器执行,使得所述至少一个处理器实现上述任意一种实现视频矩阵的方法。
第四方面,本公开实施例提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,所述程序被处理器执行时实现上述任意一种实现视频矩阵的方法。
本公开实施例提供的实现视频矩阵的方法,采用A个缓存器来缓存输入视频数据,保证了在输出视频数据过程中A个缓存器中还缓存有输入视频数据,从而在后续切换过程中避免了由于不同视频数据的时序和内容的变化导致的切换时间长,显示花屏等问题,也就在实现视频矩阵的过程中实现了无缝切换。
附图说明
附图用来提供对本公开实施例的进一步理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开,并不构成对本公开的限制。通过参考附图对详细示例性实施例进行描述,在附图中:
图1为本公开一个实施例提供的实现视频矩阵的方法的流程图;
图2为本公开另一个实施例提供的实现视频矩阵的装置的组成框图;
图3为本公开另一个实施例提供的电子设备的组成框图;
图4为本公开另一个实施例提供的计算机可读存储介质的组成框图。
具体实施方式
为使本领域的技术人员更好地理解本公开的技术方案,下面结合附图对本公开提供的实现视频矩阵的方法和装置、电子设备、计算机可读存储介质进行详细描述。
在下文中将参考附图更充分地描述示例实施例,但是所述示例实施例可以以不同形式来体现且不应当被解释为限于本文阐述的实施例。反之,提供这些实施例的目的在于使本公开透彻和完整,并将使本领域技术人员充分理解本公开的范围。
在不冲突的情况下,本公开各实施例及实施例中的各特征可相互组合。
如本文所使用的,术语“和/或”包括至少一个相关列举条目的任何和所有组合。
本文所使用的术语仅用于描述特定实施例,且不意欲限制本公开。如本文所使用的,单数形式“一个”和“该”也意欲包括复数形式,除非上下文另外清楚指出。还将理解的是,当本说明书中使用术语“包括”和/或“由……制成”时,指定存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或添加至少一个其它特征、整体、步骤、操作、元件、组件和/或其群组。
除非另外限定,否则本文所用的所有术语(包括技术和科学术语)的含义与本领域普通技术人员通常理解的含义相同。还将理解,诸如那些在常用字典中限定的那些术语应当被解释为具有与其在相关技术以及本公开的背景下的含义一致的含义,且将不解释为具有理想化或过度形式上的含义,除非本文明确如此限定。
图1为本公开一个实施例提供的实现视频矩阵的方法的流程图。
第一方面,参照图1,本公开一个实施例提供一种实现视频矩阵的方法,包括:
步骤100、对于M个输出支路中的每一个输出支路,从N个输入视频数据中选择一个所述输入视频数据;其中,M为大于或等于1的整数,N为大于或等于1的整数。
在一些示例性实施例中,M为大于或等于1,且小于或等于N的整数。
步骤101、将选择的输入视频数据缓存到A个缓存器中;其中,A为大于或等于2的整数。
在一些示例性实施例中,可以采用多种方式将选择的输入视频数据缓存到A个缓存器中。
例如,可以按照预定顺序将选择的输入视频数据缓存到A个缓存器中,如A个缓存器为缓存器1,缓存器2,……,缓存器A,那么先将选择的输入视频数据缓存到缓存器1,待缓存器1缓存满时,将选择的输入视频数据缓存到缓存器2;……;待缓存器(A-1)缓存满时,将选择的输入视频数据缓存到缓存器A;待缓存器A缓存满时,将选择的输入视频数据缓存到缓存器1,这时缓存器1中缓存的视频数据被替换为最新的视频数据;如此重复。
又如,可以采用逐级缓存的方式将选择的输入视频数据缓存到A个缓存器中,如A个缓存器为缓存器1,缓存器2,……,缓存器A,那么先将选择的输入视频数据缓存到缓存器1,待缓存器1缓存满时,将缓存器1中缓存的输入视频数据缓存到缓存器2,……,待缓存器(A-1)缓存满时,将缓存器(A-1)中缓存的输入视频数据缓存到缓存器A,将缓存器(A-2)中缓存的输入视频缓存到缓存器(A-1),……,将缓存器1中缓存的输入视频数据缓存到缓存器2。
步骤102、将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据。
在一些示例性实施例中,可以采用多种方式将A个缓存器中缓存的输入视频数据输出作为输出支路的输出视频数据。
例如,在按照预定顺序将选择的输入视频数据缓存到A个缓存器中的情况下,按照预定顺序将A个缓存器中缓存的输入视频数据输出作为输出支路的输出视频数据,如缓存器A缓存满时,将缓存器1中缓存的输入视频数据输出作为输出支路的输出视频数据,待缓存器1中缓存的输入视频数据完全输出时,将缓存器2中缓存的输入视频数据输出作为输出支路的输出视频数据;……;待缓存器(A-1)中缓存的输入视频数据完全输出时,将缓存器A中缓存的输入视频数据输出作为输出支路的输出视频数据;待缓存器A中缓存的输入视频数据完全输出时,将缓存器1中缓存的输入视频数据输出作为输出支路的输出视频数据;如此重复。
又如,在采用逐级缓存的方式将选择的输入视频数据缓存到A个缓存器中的情况下,采用逐级输出的方式将A个缓存器中缓存的输入视频数据输出作为输出支路的输出视频数据,如缓存器A缓存满时,将缓存器A中缓存的输入视频数据输出作为输出支路的输出视频数据。由于采用逐级缓存逐级输出的方式,缓存器A中缓存的输入视频数据输出后会有新的视频数据缓存到缓存器A中,因此,只需要持续输出缓存器A中缓存的输入视频数据即可。
在一些示例性实施例中,该方法还包括:
对于M个所述输出支路中的每一个所述输出支路,在将选择的输入视频数据从源输入视频数据切换为目标输入视频数据的情况下,停止将所述源输入视频数据缓存到A个所述缓存器中,将所述目标输入视频数据缓存到A个所述缓存器中;
继续将A个所述缓存器中缓存的所述源输入视频数据输出作为所述输出支路的输出视频数据;
在A个所述缓存器中缓存所述目标输入视频数据的至少一帧视频数据的情况下,切换为将A个所述缓存器中缓存的所述目标输入视频数据输出作为所述输出支路的输出视频数据。
在一些示例性实施例中,从N个输入视频数据中选择一个所述输入视频数据后,在将选择的输入视频数据缓存到A个缓存器中之前,该方法还包括:对选择的输入视频数据进行缩放处理;
相应的,将选择的输入视频数据缓存到A个缓存器中包括:将缩放处理后的输入视频数据缓存到A个缓存器中。
在一些示例性实施例中,缩放处理可以是分辨率转换。
在一些示例性实施例中,将选择的输入视频数据缓存到A个缓存器中后,在将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据之前,该方法还包括:
对A个缓存器中缓存的输入视频数据进行视频格式的转换;
相应的,将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据包括:将视频格式转换后的输入视频数据输出作为输出支路的输出视频数据。
本公开实施例提供的实现视频矩阵的方法,采用A个缓存器来缓存输入视频数据,保证了在输出视频数据过程中A个缓存器中还缓存有输入视频数据,从而在后续切换过程中避免了由于不同视频数据的时序和内容的变化导致的切换时间长,显示花屏等问题,也就在实现视频矩阵的过程中实现了无缝切换。
图2为本公开另一个实施例提供的实现视频矩阵的装置的组成框图。
第二方面,参照图2,本公开另一个实施例提供一种实现视频矩阵的装置,包括:M个输出支路;其中,M为大于或等于1的整数;每一个所述输出支路包括:
选择器,用于从N个输入视频数据中选择一个所述输入视频数据;其中,N为大于或等于1的整数;
A个缓存器,用于缓存选择的输入视频数据;
输出模块,用于将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据;其中,A为大于或等于2的整数。
在一些示例性实施例中,A个所述缓存器还用于:
对于M个所述输出支路中的每一个所述输出支路,在将选择的输入视频数据从源输入视频数据切换为目标输入视频数据的情况下,停止将所述源输入视频数据缓存到A个所述缓存器中,将所述目标输入视频数据缓存到A个所述缓存器中;
所述输出模块还用于:
继续将A个所述缓存器中缓存的所述源输入视频数据输出作为所述输出支路的输出视频数据;
在A个所述缓存器中缓存所述目标输入视频数据的至少一帧视频数据的情况下,切换为将A个所述缓存器中缓存的所述目标输入视频数据输出作为所述输出支路的输出视频数据。
在一些示例性实施例中,视频矩阵装置还包括:N个分离器,每一个分离器用于:
将输入视频数据复制成M份,将M份复制的输入视频数据发送给M个选择器。
在一些示例性实施例中,分离器将M份复制的输入视频数据发送给M个选择器时,向每一个选择器发送1份复制的输入视频数据。
在一些示例性实施例中,所述输出支路还包括:缩放模块,用于对选择的输入视频数据进行缩放处理;
相应的,A个缓存器具体用于:将缩放处理后的输入视频数据缓存到A个所述缓存器中。
在一些示例性实施例中,输出模块还用于:
对A个所述缓存器中缓存的输入视频数据进行视频格式的转换;
将视频格式转换后的输入视频数据输出作为所述输出支路的输出视频数据。
在一些示例性实施例中,A个缓存器具体用于:
按照预定顺序将选择的输入视频数据缓存到A个所述缓存器中;
或者,采用逐级缓存的方式将选择的输入视频数据缓存到A个所述缓存器中。
在一些示例性实施例中,输出模块具体用于:
按照预定顺序将A个所述缓存器中缓存的输入视频数据输出作为所述输出支路的输出视频数据;
或者,采用逐级输出的方式将A个所述缓存器中缓存的输入视频数据输出作为所述输出支路的输出视频数据。
本公开实施例的视频矩阵装置的具体实现过程与前述实施例视频矩阵方法的具体实现过程相同,这里不再赘述。
第三方面,参照图3,本公开另一个实施例提供一种电子设备,包括:
至少一个处理器301;
存储器302,存储器上存储有至少一个程序,当至少一个程序被至少一个处理器执行,使得至少一个处理器实现上述任意一项的实现视频矩阵的方法。
在一些示例性实施例中,电子设备还包括:
一个或多个I/O接口303,连接在处理器与存储器之间,配置为实现处理器与存储器的信息交互。
其中,处理器301为具有数据处理能力的器件,其包括但不限于中央处理器(CPU)等;存储器302为具有数据存储能力的器件,其包括但不限于随机存取存储器(RAM,更具体如SDRAM、DDR等)、只读存储器(ROM)、带电可擦可编程只读存储器(EEPROM)、闪存(FLASH);I/O接口(读写接口)303连接在处理器301与存储器302间,能实现处理器301与存储器302的信息交互,其包括但不限于数据总线(Bus)等。
在一些实施例中,处理器301、存储器302和I/O接口303通过总线504相互连接,进而与计算设备的其它组件连接。
第四方面,参照图4,本公开另一个实施例提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,程序被处理器执行时实现上述任意一种实现视频矩阵的方法。
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、系统、装置中的功能模块/单元可以被实施为软件、固件、硬件及其适当的组合。在硬件实施方式中,在以上描述中提及的功能模块/单元之间的划分不一定对应于物理组件的划分;例如,一个物理组件可以具有多个功能,或者一个功能或步骤可以由若干物理组件合作执行。某些物理组件或所有物理组件可以被实施为由处理器,如中央处理器、数字信号处理器或微处理器执行的软件,或者被实施为硬件,或者被实施为集成电路,如专用集成电路。这样的软件可以分布在计算机可读介质上,计算机可读介质可以包括计算机存储介质(或非暂时性介质)和通信介质(或暂时性介质)。如本领域普通技术人员公知的,术语计算机存储介质包括在用于存储信息(诸如计算机可读指令、数据结构、程序模块或其它数据)的任何方法或技术中实施的易失性和非易失性、可移除和不可移除介质。计算机存储介质包括但不限于RAM、ROM、EEPROM、闪存或其它存储器技术、CD-ROM、数字多功能盘(DVD)或其它光盘存储、磁盒、磁带、磁盘存储或其它磁存储器、或者可以用于存储期望的信息并且可以被计算机访问的任何其它的介质。此外,本领域普通技术人员公知的是,通信介质通常包含计算机可读指令、数据结构、程序模块或者诸如载波或其它传输机制之类的调制数据信号中的其它数据,并且可包括任何信息递送介质。
本文已经公开了示例实施例,并且虽然采用了具体术语,但它们仅用于并仅应当被解释为一般说明性含义,并且不用于限制的目的。在一些实例中,对本领域技术人员显而易见的是,除非另外明确指出,否则可单独使用与特定实施例相结合描述的特征、特性和/或元素,或可与其它实施例相结合描述的特征、特性和/或元件组合使用。因此,本领域技术人员将理解,在不脱离由所附的权利要求阐明的本公开的范围的情况下,可进行各种形式和细节上的改变。

Claims (10)

1.一种实现视频矩阵的方法,包括:
对于M个输出支路中的每一个输出支路,从N个输入视频数据中选择一个所述输入视频数据;其中,M为大于或等于1的整数,N为大于或等于1的整数;
将选择的输入视频数据缓存到A个缓存器中;其中,A为大于或等于2的整数;
将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据。
2.根据权利要求1所述的实现视频矩阵的方法,该方法还包括:
对于M个所述输出支路中的每一个所述输出支路,在将选择的输入视频数据从源输入视频数据切换为目标输入视频数据的情况下,停止将所述源输入视频数据缓存到A个所述缓存器中,将所述目标输入视频数据缓存到A个所述缓存器中;
继续将A个所述缓存器中缓存的所述源输入视频数据输出作为所述输出支路的输出视频数据;
在A个所述缓存器中缓存所述目标输入视频数据的至少一帧视频数据的情况下,切换为将A个所述缓存器中缓存的所述目标输入视频数据输出作为所述输出支路的输出视频数据。
3.根据权利要求1所述的实现视频矩阵的方法,所述从N个输入视频数据中选择一个所述输入视频数据后,在所述将选择的输入视频数据缓存到A个缓存器中之前,该方法还包括:对选择的输入视频数据进行缩放处理;
相应的,所述将选择的输入视频数据缓存到A个缓存器中包括:将缩放处理后的输入视频数据缓存到A个所述缓存器中。
4.根据权利要求1所述的实现视频矩阵的方法,所述将选择的输入视频数据缓存到A个缓存器中后,在所述将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据之前,该方法还包括:
对A个所述缓存器中缓存的输入视频数据进行视频格式的转换;
相应的,所述将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据包括:将视频格式转换后的输入视频数据输出作为所述输出支路的输出视频数据。
5.根据权利要求1-4任一项所述的实现视频矩阵的方法,其中,所述将选择的输入视频数据缓存到A个缓存器中包括:
按照预定顺序将选择的输入视频数据缓存到A个所述缓存器中;
或者,采用逐级缓存的方式将选择的输入视频数据缓存到A个所述缓存器中。
6.根据权利要求1-4任一项所述的实现视频矩阵的方法,其中,所述将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据包括:
按照预定顺序将A个所述缓存器中缓存的输入视频数据输出作为所述输出支路的输出视频数据;
或者,采用逐级输出的方式将A个所述缓存器中缓存的输入视频数据输出作为所述输出支路的输出视频数据。
7.一种实现视频矩阵的装置,包括:M个输出支路;其中,M为大于或等于1的整数;每一个所述输出支路包括:
选择器,用于从N个输入视频数据中选择一个所述输入视频数据;其中,N为大于或等于1的整数;
A个缓存器,用于缓存选择的输入视频数据;
输出模块,用于将A个所述缓存器中缓存的所述输入视频数据输出作为所述输出支路的输出视频数据;其中,A为大于或等于2的整数。
8.根据权利要求7所述的实现视频矩阵的装置,A个所述缓存器还用于:
对于M个所述输出支路中的每一个所述输出支路,在将选择的输入视频数据从源输入视频数据切换为目标输入视频数据的情况下,停止将所述源输入视频数据缓存到A个所述缓存器中,将所述目标输入视频数据缓存到A个所述缓存器中;
所述输出模块还用于:
继续将A个所述缓存器中缓存的所述源输入视频数据输出作为所述输出支路的输出视频数据;
在A个所述缓存器中缓存所述目标输入视频数据的至少一帧视频数据的情况下,切换为将A个所述缓存器中缓存的所述目标输入视频数据输出作为所述输出支路的输出视频数据。
9.一种电子设备,包括:
至少一个处理器;
存储器,所述存储器上存储有至少一个程序,当所述至少一个程序被所述至少一个处理器执行,使得所述至少一个处理器实现根据权利要求1-6任意一项所述的实现视频矩阵的方法。
10.一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述程序被处理器执行时实现根据权利要求1-6任意一项所述的实现视频矩阵的方法。
CN202110170295.7A 2021-02-03 2021-02-03 实现视频矩阵的方法和装置、电子设备、存储介质 Pending CN112969040A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110170295.7A CN112969040A (zh) 2021-02-03 2021-02-03 实现视频矩阵的方法和装置、电子设备、存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110170295.7A CN112969040A (zh) 2021-02-03 2021-02-03 实现视频矩阵的方法和装置、电子设备、存储介质

Publications (1)

Publication Number Publication Date
CN112969040A true CN112969040A (zh) 2021-06-15

Family

ID=76275287

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110170295.7A Pending CN112969040A (zh) 2021-02-03 2021-02-03 实现视频矩阵的方法和装置、电子设备、存储介质

Country Status (1)

Country Link
CN (1) CN112969040A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007235690A (ja) * 2006-03-02 2007-09-13 Sony Corp 再生装置、再生方法および再生プログラム
US20110298814A1 (en) * 2010-06-07 2011-12-08 Apple Inc. Switching video streams for a display without a visible interruption
CN104702860A (zh) * 2015-03-19 2015-06-10 深圳市载德光电技术开发有限公司 基于fpga的视频图像切换系统
CN110769165A (zh) * 2018-07-25 2020-02-07 浙江宇视科技有限公司 视频轮切显示方法及装置
CN111935507A (zh) * 2020-08-19 2020-11-13 上海连尚网络科技有限公司 视频切换方法和设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007235690A (ja) * 2006-03-02 2007-09-13 Sony Corp 再生装置、再生方法および再生プログラム
US20110298814A1 (en) * 2010-06-07 2011-12-08 Apple Inc. Switching video streams for a display without a visible interruption
CN104702860A (zh) * 2015-03-19 2015-06-10 深圳市载德光电技术开发有限公司 基于fpga的视频图像切换系统
CN110769165A (zh) * 2018-07-25 2020-02-07 浙江宇视科技有限公司 视频轮切显示方法及装置
CN111935507A (zh) * 2020-08-19 2020-11-13 上海连尚网络科技有限公司 视频切换方法和设备

Similar Documents

Publication Publication Date Title
CN106339061B (zh) 一种移动终端及其运行应用程序的方法
CN110737536B (zh) 一种基于共享内存的消息存储方法和消息读取方法
US10044370B1 (en) Lossless binary compression in a memory constrained environment
CN110109868B (zh) 用于索引文件的方法、装置和计算机程序产品
US20150178222A1 (en) Asynchronous swap mechanism and page eviction from memory
US8347052B2 (en) Initializing of a memory area
CN102654827A (zh) 一种先进先出缓冲器及缓存数据的方法
WO2019222958A1 (en) System and method for flash storage management using multiple open page stripes
CN111309245B (zh) 一种分层存储写入方法和装置、读取方法和装置及系统
CN111566614B (zh) 位宽匹配电路、数据写入装置、数据读出装置和电子设备
US8156294B2 (en) Apparatus and method for controlling storage buffers
US10103747B1 (en) Lossless binary compression in a memory constrained environment
CN112969040A (zh) 实现视频矩阵的方法和装置、电子设备、存储介质
US8190814B2 (en) Memory access apparatus and display using the same
US10489350B2 (en) Data compression with inline compression metadata
CN105373449A (zh) 分布式存储元数据的修复方法、装置及系统
CN111984198A (zh) 消息队列实现方法、装置及电子设备
US11366613B2 (en) Method and apparatus for writing data
US8494253B2 (en) Three-dimensional (3D) image processing method and system
US10976957B2 (en) Reducing multi-stream data write collision in solid-state data storage devices
US11677902B2 (en) Data processing method and related product
CN111385600B (zh) 视频处理方法、装置及系统、视频处理器以及存储介质
CN115516771A (zh) 内联解压缩
CN110245121A (zh) 文件管理方法、系统以及电子设备
CN117119128B (zh) 一种视频矩阵无缝切换的控制方法和视频矩阵系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 230088 north, 9th floor, B1 building, animation base, 800 Wangjiang West Road, high tech Zone, Hefei City, Anhui Province

Applicant after: Hongjing Microelectronics Technology Co.,Ltd.

Address before: 230088 north, 9th floor, B1 building, animation base, 800 Wangjiang West Road, high tech Zone, Hefei City, Anhui Province

Applicant before: HEFEI MACROSILICON TECHNOLOGY CO.,LTD.

RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20210615