CN112817647A - 清空cmos的方法及计算机设备 - Google Patents

清空cmos的方法及计算机设备 Download PDF

Info

Publication number
CN112817647A
CN112817647A CN202110215178.8A CN202110215178A CN112817647A CN 112817647 A CN112817647 A CN 112817647A CN 202110215178 A CN202110215178 A CN 202110215178A CN 112817647 A CN112817647 A CN 112817647A
Authority
CN
China
Prior art keywords
control device
cmos
cpu
connection
computer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110215178.8A
Other languages
English (en)
Inventor
郭仁杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou DPTech Technologies Co Ltd
Original Assignee
Hangzhou DPTech Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou DPTech Technologies Co Ltd filed Critical Hangzhou DPTech Technologies Co Ltd
Priority to CN202110215178.8A priority Critical patent/CN112817647A/zh
Publication of CN112817647A publication Critical patent/CN112817647A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本说明书提供一种清空CMOS的方法及计算机设备,所述方法包括:在计算机设备的操作系统启动过程中,通过在CPU正常对指定硬件集合完成初始化的情况下,向控制装置发送信号;在控制装置一段时间内未收到CPU发送的信号的情况下,将向CMOS的重置接口发送信号,使得CMOS清空数据。通过上述方法,实现了在计算机设备未成功初始化硬件的情况下,实现了自动清空CMOS,解决了相关技术中清空CMOS不够便利的缺陷。

Description

清空CMOS的方法及计算机设备
技术领域
本说明书涉及计算机应用技术领域,尤其涉及一种清空CMOS的方法及计算机设备。
背景技术
计算机设备在启动操作系统过程中,中央处理器(Central Processing Unit,CPU)首先需要运行启动引导程序,如基本输入输出系统(Basic Input Output System,BIOS)程序,完成对指定硬件集合的初始化。其中,指定硬件集合是指由在启动操作系统过程中需要初始化的硬件的集合,例如可以包括内存、电源等。完成对指定硬件集合初始化所需要的硬件配置参数往往是存储在互补金属氧化物半导体(Complementary Metal OxideSemiconductor,CMOS)中的。
在实际应用中,有些情况可能导致指定硬件集合所需要的硬件配置参数发生变化(例如内存被更换、CPU被更换、BIOS程序升级等),这些情况下,为了确保操作系统正常启动,需要将CMOS中存储的全部硬件配置参数清除,以触发向CMOS重新写入变化后的硬件配置参数。
然而,相关技术中清空CMOS中数据的方法依赖人工,不够便利。
发明内容
为克服相关技术中存在的清空CMOS方法不够便利的问题,本说明书提供了一种清空CMOS的方法及一种计算机设备。
根据本说明书实施例的第一方面,提供一种清空CMOS的方法,应用于计算机设备,所述计算机设备包括:CPU、控制装置、CMOS与指定硬件集合,指定硬件集合是,在启动操作系统过程中需要初始化的硬件的集合;所述CPU和所述控制装置之间具有第一连接,所述CMOS的重置接口和所述控制装置之间具有第二连接;所述方法包括:
所述CPU在所述计算机设备的电源启动后,运行操作系统的启动引导程序,以对所述指定硬件集合进行初始化;在完成对所述指定硬件集合初始化的情况下,通过所述第一连接发送信号;
所述控制装置若确定在所述计算机设备的电源启动后的预设时长内未通过所述第一连接接收到信号,则通过所述第二连接发送信号;
所述CMOS在通过所述重置接口接收到信号的情况下,清空数据完成重置。
根据本说明书实施例的第二方面,提供一种计算机设备,包括:CPU、控制装置、CMOS与指定硬件集合,指定硬件集合是,在启动操作系统过程中需要初始化的硬件的集合;所述CPU和所述控制装置之间具有第一连接,所述CMOS的重置接口和所述控制装置之间具有第二连接;
所述CPU,在所述计算机设备的电源启动后,运行操作系统的启动引导程序,以对所述指定硬件集合进行初始化;在完成对所述指定硬件集合初始化的情况下,通过所述第一连接发送信号;
所述控制装置,若在所述计算机设备的电源启动后的预设时长内未通过所述第一连接接收到信号,则通过所述第二连接发送信号;
所述CMOS,在通过所述重置接口接收到信号的情况下,清空数据完成重置。
本说明书一个或多个实施例中,在计算机设备的操作系统启动过程中,通过在CPU正常对指定硬件集合完成初始化的情况下,向控制装置发送信号;在控制装置一段时间内未收到CPU发送的信号的情况下,将向CMOS的重置接口发送信号,使得CMOS清空数据。通过上述方法,实现了在计算机设备未成功初始化硬件的情况下,实现了自动清空CMOS,解决了相关技术中清空CMOS不够便利的缺陷。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本说明书。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本说明书的实施例,并与说明书一起用于解释本说明书的原理。
图1A是本说明书示出的现有技术中的主板电池的示意图。
图1B是本说明书示出的现有技术中的主板CMOS短接口的说明示意图。
图2是本说明书根据一示例性实施例示出的一种清空CMOS的方法的流程图。
图3是本说明书根据一示例性实施例示出的一种连接方法示意图。
具体实施方式
计算机设备的操作系统在启动过程中,CPU首先要运行启动引导程序,如BIOS程序,以实现对指定硬件集合进行初始化,在CPU运行BIOS程序的过程中,需要从CMOS中,获取计算机设备的硬件配置参数。其中,指定硬件集合是指在启动操作系统过程中需要初始化的硬件的集合,例如可以包括内存、电源等。在更换计算机设备的某些硬件(比如内存条被更换,CPU被更换),或者BIOS程序升级的情况下,CPU再次启动,CMOS中存储的配置信息由于没有及时更新,将会和实际的配置信息不一致,这时,CPU将无法正常启动,因此需要修改CMOS中的硬件配置参数。
而在计算机设备关机状态下,无法直接对CMOS中的某些参数进行修改,只能通过清空CMOS中所有数据的方式,触发CPU重启,并根据BIOS程序向CMOS中写入各项参数。CMOS是一种随机存取存储器(Random Access Memory,RAM),为了防止CMOS中的数据在关机后丢失,如图1A所示,通常需要为CMOS分配一个单独供电的电池;同时,如图1B所示,主板上一般设置了开关跳线(标注有“CLEAR CMOS”或“CLR CMOS”),默认关闭。相关技术中,清空CMOS的方式一般是通过以下两种方式:取出主板上为CMOS供电的电池,等待一段时间后再将电池安装回主板;或者主板上在有如图1B所示的开关跳线时,将原本连接于1和2针脚的跳线帽放在2和3针脚上,等待一段时间后再将跳线帽重新连接到1和2针脚上。
通过分析可知,上述两种清空CMOS的方式均需人工打开机箱盖进行操作,较为麻烦;且这种人工操作的方式还要求操作人员具备一定的计算机知识,如果操作不当,比如未戴静电手环或者拆卸不当,将会损坏计算机设备。因此,考虑到指定硬件集合初始化不成功的情况大部分是由CMOS中数据和实际的硬件配置参数不一致导致的,因此,本申请提出了一种清空CMOS的方法和一种计算机设备,可以在指定硬件集合初始化不成功的情况下,自动清空CMOS完成重置。
本说明书一个或多个实施例中,考虑到在指定硬件集合初始化失败的情况下,计算机设备无法正常工作,CPU无法控制CMOS清空,因此增加了控制装置,在计算机设备的操作系统启动过程中,通过在CPU正常对指定硬件集合完成初始化的情况下,向控制装置发送信号;在控制装置一段时间内未收到CPU发送的信号的情况下,将向CMOS的重置接口发送信号,使得CMOS清空数据。通过上述方法,实现了在计算机设备未成功初始化硬件的情况下,实现了自动清空CMOS,解决了相关技术中清空CMOS不够便利的缺陷。
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本说明书相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本说明书的一些方面相一致的装置和方法的例子。
在本说明书使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本说明书。在本说明书和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。还应当理解,本文中使用的术语“和/或”是指并包含一个或多个相关联的列出项目的任何或所有可能组合。
应当理解,尽管在本说明书可能采用术语第一、第二、第三等来描述各种信息,但这些信息不应限于这些术语。这些术语仅用来将同一类型的信息彼此区分开。例如,在不脱离本说明书范围的情况下,第一信息也可以被称为第二信息,类似地,第二信息也可以被称为第一信息。取决于语境,如在此所使用的词语“如果”可以被解释成为“在……时”或“当……时”或“响应于确定”。
接下来对本说明书实施例进行详细说明。
本说明书的一个或多个实施例中,提出了一种清空CMOS的方法,应用于计算机设备,该计算机设备至少包括:CPU、控制装置、CMOS与指定硬件集合,指定硬件集合是,在启动操作系统过程中需要初始化的硬件的集合;所述CPU和所述控制装置之间具有第一连接,所述CMOS的重置接口和所述控制装置之间具有第二连接。
计算机设备可以是普通的台式计算机、笔记本计算机,也可以是服务器等,本说明书不限制计算机设备的种类。计算机设备除了上述列举的硬件外,还可能包括多种其他硬件。控制装置不属于指定硬件集合,控制装置的运行与CPU的指定硬件集合初始化过程相互独立。控制装置是可以执行一定逻辑的器件,可以是主板上的复杂可编程逻辑器件(Complex Programming Logic Device,CPLD),也可以是基板管理控制器(BaseboardManagement Controller,BMC)。CMOS的重置接口为CMOS本身支持的可以根据接收到的信号重置数据的接口。
如图2所示,图2是本说明书根据一示例性实施例示出的一种清空CMOS的方法的流程图,包括以下步骤:
步骤101,所述CPU在所述计算机设备的电源启动后,运行操作系统的启动引导程序,以对所述指定硬件集合进行初始化;在完成对所述指定硬件集合初始化的情况下,通过所述第一连接发送信号。
计算机设备的电源启动指的是计算机设备开始工作,比如用户按下计算机设备的开机键。操作系统的启动引导程序可以是BIOS程序。如上所述,第一连接为CPU和控制装置之间的连接,通过第一连接发送信号,即在完成对所述指定硬件集合初始化的情况下,向控制装置发送信号,通知控制装置指定硬件集合已经初始化完成,可以在超过启动后经过预设时长后,不通知CMOS清空数据。其中信号可以是高电平或低电平,也可以是其他信号,本申请在此不做限定。具体的连接关系如图3所示。
此外,在完成对所述指定硬件集合初始化的情况下,通过所述第一连接发送信号的实现方式可以是:在操作系统启动后,运行指定程序,控制CPU通过第一连接发送信号,这种情况下,控制装置等待的预设时长也应该相应的延长。也可以是:预先向所述BIOS程序中写入信号发送逻辑,用于在所述CPU完成对指定硬件集合初始化后,通过所述第一连接发送信号。计算机未正常启动的原因可能有多种,后一种方法防止在其他问题导致的计算机未正常启动的情况下清空CMOS的发生。
步骤102,所述控制装置若确定在所述计算机设备的电源启动后的预设时长内未通过所述第一连接接收到信号,则通过所述第二连接发送信号。
若所述控制装置在所述计算机设备的电源启动后的预设时长内,通过所述第一连接接收到信号,则不通过所述第二连接发送信号。由于控制装置与指定硬件集合初始化的过程相互独立,控制装置的正常运行与对指定硬件集合初始化无关,因此,在CPU由于对指定硬件集合初始化失败而导致操作系统启动失败,CPU无法运行其他进程的情况下,控制装置仍然可以控制CMOS清空数据。
其中,考虑到控制装置需要与对指定硬件集合初始化过程相互独立,控制装置可以为独立于计算机设备主板的控制装置;由于该控制装置独立于计算机设备的主板,为了实现第一连接与第二连接,所述控制装置的通过一个通用输入输出(General-purposeinput/output,GPIO)接口和所述CPU的一个GPIO接口相连,所述控制装置的另一GPIO接口与所述CMOS相连。在上述情况下,控制装置可以是单片机。此外,在计算机设备为服务器的情况下,考虑到服务器一般都带有BMC,控制装置可以是BMC(对系统硬件进行管理和控制的装置),这样,无需在计算机设备中增加其他硬件就可以实现自动清空CMOS。
所述控制装置还可以为主板上的CPLD。CPLD的运行和指定硬件集合初始化的过程无关,因此可以作为控制装置,由于CPLD在主板上,所述CPLD和所述CPU通过LPC总线相连,所述CPLD和所述CMOS通过LPC总线相连;也可以是CPLD的一个GPIO接口和CPU的一个GPIO接口相连,CPLD的另一个GPIO接口和CMOS相连。这样,不用在计算机设备上新增加装置,就可以实现对指定硬件集合的初始化。
在控制装置为CPLD的基础上,所述CPLD内的控制逻辑用于实现控制计数器的功能;所述控制计数器的功能包括:在所述计算机设备的电源启动后,开始计数;在通过所述第一连接接收到信号后,停止计数;在计数溢出的情况下,通过所述第二连接发送信号。控制计数器开始计数的时刻,到计数溢出的这段时间就是预设时长,预设时长需要根据实际情况设置。在听过所述第一连接接收到信号后停止计数,是通过控制计数器的使能寄存器实现的。
步骤103,所述CMOS在通过所述重置接口接收到信号的情况下,清空数据完成重置。
在CMOS清空后,会自动触发CPU的重启,CPU重启后,会根据BIOS程序向CMOS中写入与实际配置相符的参数。
此外,本说明书一个或多个实施例还提供了一种计算机设备,可以自动清空CMOS。该计算机设备包括:中央处理器CPU、控制装置、互补金属氧化物半导体CMOS与指定硬件集合,指定硬件集合是,在启动操作系统过程中需要初始化的硬件的集合;所述CPU和所述控制装置之间具有第一连接,所述CMOS的重置接口和所述控制装置之间具有第二连接。
所述CPU,在所述计算机设备的电源启动后,运行操作系统的启动引导程序,以对所述指定硬件集合进行初始化;在完成对所述指定硬件集合初始化的情况下,通过所述第一连接发送信号。
所述控制装置,若在所述计算机设备的电源启动后的预设时长内未通过所述第一连接接收到信号,则通过所述第二连接发送信号。
所述CMOS,在通过所述重置接口接收到信号的情况下,清空数据完成重置。
其中,所述控制装置,可以为独立于计算机设备主板的控制装置;在上述情况下,所述控制装置的一个GPIO接口和所述CPU的一个GPIO接口相连,所述控制装置的另一GPIO接口与所述CMOS相连。在控制装置为独立于计算机设备主板的控制装置的情况下,所述计算机设备可以为服务器,所述控制装置可以为BMC;此外,所述控制装置还可以为单片机。
所述控制装置,还可以为主板上的CPLD;在控制装置所述CPLD和所述CPU通过总线相连,所述CPLD和所述CMOS通过总线相连。在控制装置为CPLD的情况下,预先向CPLD写入控制计时器的功能;所述控制计数器的功能包括:在所述计算机设备的电源启动后,开始计数;在通过所述第一连接接收到信号后,停止计数;在计数溢出的情况下,通过所述第二连接发送信号。
此外,还可以预先向BIOS程序中写入信号发送逻辑,用于在所述CPU完成对指定硬件集合初始化后,通过所述第一连接发送第一信号。
上述计算机设备中各个模块的功能和作用的实现过程具体详见上述清空CMOS的方法中对应步骤的实现过程,在此不再赘述。
上述对本说明书特定实施例进行了描述。其它实施例在所附权利要求书的范围内。在一些情况下,在权利要求书中记载的动作或步骤可以按照不同于实施例中的顺序来执行并且仍然可以实现期望的结果。另外,在附图中描绘的过程不一定要求示出的特定顺序或者连续顺序才能实现期望的结果。在某些实施方式中,多任务处理和并行处理也是可以的或者可能是有利的。
本领域技术人员在考虑说明书及实践这里申请的发明后,将容易想到本说明书的其它实施方案。本说明书旨在涵盖本说明书的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本说明书的一般性原理并包括本说明书未申请的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本说明书的真正范围和精神由下面的权利要求指出。
应当理解的是,本说明书并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本说明书的范围仅由所附的权利要求来限制。
以上所述仅为本说明书的较佳实施例而已,并不用以限制本说明书,凡在本说明书的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本说明书保护的范围之内。

Claims (10)

1.一种计算机设备,其特征在于,包括:中央处理器CPU、控制装置、互补金属氧化物半导体CMOS与指定硬件集合,指定硬件集合是,在启动操作系统过程中需要初始化的硬件的集合;所述CPU和所述控制装置之间具有第一连接,所述CMOS的重置接口和所述控制装置之间具有第二连接;
所述CPU,在所述计算机设备的电源启动后,运行操作系统的启动引导程序,以对所述指定硬件集合进行初始化;在完成对所述指定硬件集合初始化的情况下,通过所述第一连接发送信号;
所述控制装置,若在所述计算机设备的电源启动后的预设时长内未通过所述第一连接接收到信号,则通过所述第二连接发送信号;
所述CMOS,在通过所述重置接口接收到信号的情况下,清空数据完成重置。
2.如权利要求1所述计算机设备,其特征在于,所述控制装置,为独立于计算机设备主板的控制装置;所述控制装置的一个通用输入输出GPIO接口和所述CPU的一个GPIO接口相连,所述控制装置的另一GPIO接口与所述CMOS相连。
3.如权利要求2所述计算机设备,其特征在于,所述计算机设备为服务器,所述控制装置为基板管理控制器BMC。
4.如权利要求2所述计算机设备,其特征在于,所述控制装置为单片机。
5.如权利要求1所述计算机设备,其特征在于,所述控制装置,为主板上的复杂可编程逻辑器件CPLD;所述CPLD和所述CPU通过总线相连,所述CPLD和所述CMOS通过总线相连。
6.如权利要求5所述计算机设备,其特征在于,所述CPLD内的控制逻辑用于实现控制计数器的功能;
所述控制计数器的功能包括:
在所述计算机设备的电源启动后,开始计数;
在通过所述第一连接接收到信号后,停止计数;
在计数溢出的情况下,通过所述第二连接发送信号。
7.如权利要求1所述计算机设备,其特征在于,预先向BIOS程序中写入信号发送逻辑,用于在所述CPU完成对指定硬件集合初始化后,通过所述第一连接发送信号。
8.一种清空CMOS的方法,其特征在于,应用于计算机设备,所述计算机设备包括:CPU、控制装置、CMOS与指定硬件集合,指定硬件集合是,在启动操作系统过程中需要初始化的硬件的集合;所述CPU和所述控制装置之间具有第一连接,所述CMOS的重置接口和所述控制装置之间具有第二连接;所述方法包括:
所述CPU在所述计算机设备的电源启动后,运行操作系统的启动引导程序,以对所述指定硬件集合进行初始化;在完成对所述指定硬件集合初始化的情况下,通过所述第一连接发送信号;
所述控制装置若确定在所述计算机设备的电源启动后的预设时长内未通过所述第一连接接收到信号,则通过所述第二连接发送信号;
所述CMOS在通过所述重置接口接收到信号的情况下,清空数据完成重置。
9.如权利要求8所述方法,其特征在于,所述控制装置为独立于计算机设备主板的控制装置;所述控制装置的一个通过通用输入输出GPIO接口和所述CPU的一个GPIO接口相连,所述控制装置的另一GPIO接口与所述CMOS相连。
10.如权利要求8所述方法,其特征在于,所述控制装置,为主板上的复杂可编程逻辑器件CPLD;所述CPLD和所述CPU通过总线相连,所述CPLD和所述CMOS通过总线相连。
CN202110215178.8A 2021-02-25 2021-02-25 清空cmos的方法及计算机设备 Pending CN112817647A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110215178.8A CN112817647A (zh) 2021-02-25 2021-02-25 清空cmos的方法及计算机设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110215178.8A CN112817647A (zh) 2021-02-25 2021-02-25 清空cmos的方法及计算机设备

Publications (1)

Publication Number Publication Date
CN112817647A true CN112817647A (zh) 2021-05-18

Family

ID=75863897

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110215178.8A Pending CN112817647A (zh) 2021-02-25 2021-02-25 清空cmos的方法及计算机设备

Country Status (1)

Country Link
CN (1) CN112817647A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI231916B (en) * 2002-06-04 2005-05-01 Micro Star Int Co Ltd Data clearing circuit for CMOS of motherboard
CN2735426Y (zh) * 2004-07-15 2005-10-19 联想(北京)有限公司 可清除cmos设置的实时时钟供电电路
CN101038563A (zh) * 2006-03-17 2007-09-19 联想(北京)有限公司 一种通过网络远程自动恢复cmos数据的方法和装置
CN102221864A (zh) * 2010-04-15 2011-10-19 研祥智能科技股份有限公司 计算机及其计算机开机启动管理系统和方法
CN102375517A (zh) * 2010-08-19 2012-03-14 鸿富锦精密工业(深圳)有限公司 清空cmos数据的系统及方法
CN104536551A (zh) * 2014-11-18 2015-04-22 合肥联宝信息技术有限公司 一种清除cmos信息的方法及装置
CN109375956A (zh) * 2018-11-01 2019-02-22 郑州云海信息技术有限公司 一种重启操作系统的方法、逻辑设备以及控制设备

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI231916B (en) * 2002-06-04 2005-05-01 Micro Star Int Co Ltd Data clearing circuit for CMOS of motherboard
CN2735426Y (zh) * 2004-07-15 2005-10-19 联想(北京)有限公司 可清除cmos设置的实时时钟供电电路
CN101038563A (zh) * 2006-03-17 2007-09-19 联想(北京)有限公司 一种通过网络远程自动恢复cmos数据的方法和装置
CN102221864A (zh) * 2010-04-15 2011-10-19 研祥智能科技股份有限公司 计算机及其计算机开机启动管理系统和方法
CN102375517A (zh) * 2010-08-19 2012-03-14 鸿富锦精密工业(深圳)有限公司 清空cmos数据的系统及方法
CN104536551A (zh) * 2014-11-18 2015-04-22 合肥联宝信息技术有限公司 一种清除cmos信息的方法及装置
CN109375956A (zh) * 2018-11-01 2019-02-22 郑州云海信息技术有限公司 一种重启操作系统的方法、逻辑设备以及控制设备

Similar Documents

Publication Publication Date Title
CN107122321B (zh) 硬件修复方法、硬件修复系统以及计算机可读取存储装置
US7430662B2 (en) Techniques for initializing a device on an expansion card
CN101814035B (zh) 允许快速平台重启的方法和系统
US5951686A (en) Method and system for reboot recovery
US20080288767A1 (en) Computer system
CN105917306B (zh) 用于配置系统固件配置数据的系统和方法
JP2007516535A (ja) システム構成の遠隔修正のための方法および装置
US10896087B2 (en) System for configurable error handling
US7984219B2 (en) Enhanced CPU RASUM feature in ISS servers
US10831467B2 (en) Techniques of updating host device firmware via service processor
US7194614B2 (en) Boot swap method for multiple processor computer systems
US10387260B2 (en) Reboot system and reboot method
US8990366B2 (en) Method and apparatus for remote modification of system configuration
US6725396B2 (en) Identifying field replaceable units responsible for faults detected with processor timeouts utilizing IPL boot progress indicator status
CN110083491A (zh) 一种bios初始化方法、装置、设备及存储介质
TWI764454B (zh) 韌體損壞恢復技術
CN112084064B (zh) 主从bios切换方法、板卡及设备
US10198270B2 (en) Dynamic hardware configuration via firmware interface at computing device boot
CN111708652A (zh) 一种故障修复方法及装置
CN112817647A (zh) 清空cmos的方法及计算机设备
CN113821265B (zh) 操作系统控制方法、装置、计算机主板和可读存储介质
US11314582B2 (en) Systems and methods for dynamically resolving hardware failures in an information handling system
US20070016761A1 (en) Method, apparatus, and computer program product for implementing enhanced system behavior control
CN112667544A (zh) 一种控制主板插槽使能的方法、装置、系统及介质
WO2022199622A1 (zh) 一种电子设备的启动程序的运行方法和电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20210518

RJ01 Rejection of invention patent application after publication