CN112787482B - 暂态增强电路与使用该暂态增强电路的恒定导通时间转换器 - Google Patents

暂态增强电路与使用该暂态增强电路的恒定导通时间转换器 Download PDF

Info

Publication number
CN112787482B
CN112787482B CN201911071936.2A CN201911071936A CN112787482B CN 112787482 B CN112787482 B CN 112787482B CN 201911071936 A CN201911071936 A CN 201911071936A CN 112787482 B CN112787482 B CN 112787482B
Authority
CN
China
Prior art keywords
sample
output
circuit
coupled
hold circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911071936.2A
Other languages
English (en)
Other versions
CN112787482A (zh
Inventor
张耀仁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Elite Semiconductor Memory Technology Inc
Original Assignee
Elite Semiconductor Memory Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Elite Semiconductor Memory Technology Inc filed Critical Elite Semiconductor Memory Technology Inc
Priority to CN201911071936.2A priority Critical patent/CN112787482B/zh
Publication of CN112787482A publication Critical patent/CN112787482A/zh
Application granted granted Critical
Publication of CN112787482B publication Critical patent/CN112787482B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本发明关于一种用于恒定导通时间转换器的该暂态增强电路。该恒定导通时间转换器包括误差放大器和比较器。该暂态增强电路包括第一采样并保持电路和零电流检测电路。该第一采样并保持电路具有输入端和输出端。该第一采样并保持电路的输入端耦接该误差放大器的输出端,该第一采样并保持电路的输出端耦接该比较器的第一输入端。该零电流检测电路耦接到该第一采样并保持电路,并且被布置用于当检测到流过该恒定导通时间转换器的负载的电流为零时,输出控制信号。本发明提供一种使用该暂态增强电路的恒定导通时间转换器。

Description

暂态增强电路与使用该暂态增强电路的恒定导通时间转换器
技术领域
本发明涉及一种用于恒定导通时间转换器的电子电路,更具体地,尤其涉及一种能够增强恒定导通时间转换器的负载暂态的电子电路。
背景技术
该降压转换器(buck converter)是直流转直流的功率转换器,其将电压从其输入(电源)降压到其输出(负载)。无论其控制模式如何,如图1所示,该降压转换器由三个组件组成:一个脉冲调变器,它将输入电压的脉冲序列产生为高电平,而接地电压产生为低电平信号;一LC滤波器,用于平均脉冲调变器输出的脉冲序列;和一回路补偿电路,通常通过一误差放大器比较其输出电压和一内部参考电压来产生控制信号VC。该脉冲调变器将输入电压VIN作为脉冲序列前馈。该LC滤波器将该脉冲序列从该调制器转换为适当的输出电压。
在图1中,该LC滤波器平均VSW的高/低密度,从而产生大致通过调节的该输出电压VOUT。在电压模式(VM)或电流模式(CM)中使用脉冲宽度调制(PWM)控制时,此密度称为PWM的工作周期。输入电压VIN和该输出电压VOUT之间的关系可以粗略地用下式来描述:DxVIN=VOUT(1),其中D是PWM的工作周期。
另外,为了使该降压转换器运作,必须将开关频率FSW保持在远高于其LC滤波器的截止频率点FLC的位置。否则,脉冲序列不会很好地平均,这会导致该输出电压VOUT的波形产生的巨大的纹波。
在图1的系统中,当负载电流IOUT值改变时(在图3的负载块中),会产生该输出电压VOUT的扰动,这通常称为负载暂态。如图2所示,当IOUT增加时,VOUT将暂时下降然后再回升。另一方面,当IOUT减小时,VOUT将暂时上升然后再下降。
发明内容
如上所述,当恒定导通时间转换器连接到轻负载时,负载电流很小,这不能有效地释放存储在LC滤波器中的能量。因此,该输出电压VOUT将略微升高。稍微升高的VOUT将会反馈到恒定导通时间转换器的回路补偿电路的误差放大器。如果反馈电压高于参考电压,则误差放大器的输出电压将下降,使得该输出电压VOUT下降回其原始电平。由于该输出电压VOUT恢复所需的“额外”时间,当恒定导通时间转换器的负载从非常低到高时,这种扰动特别影响负载暂态。
因此,本发明的目的是提供一种暂态增强电路和恒定导通时间转换器,其使得当恒定导通时间转换器的负载从非常低增加至高的情况下增加时可以增强负载的暂态。
为了实现上述目的,根据本发明的一个方面,提出了一种用于恒定导通时间转换器的暂态增强电路,所述恒定导通时间转换器包括误差放大器和比较器,所述暂态增强电路包括:第一采样并保持电路,具有输入端和输出端,其中所述第一采样并保持电路的输入端耦接所述误差放大器的输出端,所述第一采样并保持电路的输出端耦接到所述比较器的第一输入端;以及零电流检测电路,耦接到所述第一采样并保持电路,其中所述零电流检测电路用来于检测到流过耦接至所述恒定导通时间转换器的负载电流为零时,输出控制信号。
在根据上述实施例的所述暂态增强电路中,所述暂态增强电路还包括第二采样并保持电路,具有输入端和输出端,其中所述第二采样并保持电路的输入端耦接所述第一采样并保持电路的输出端,所述第二采样并保持电路的输出端连接到所述比较器的第一输入端;以及箝位电路,具有第一端和第二端,其中所述箝位电路的第一端耦接所述第二采样并保持电路的输出端,所述箝位电路的第二端耦接地,其中所述零电流检测电路耦接到所述第二采样并保持电路。
在根据上述任一实施例的所述暂态增强电路中,所述第一采样并保持电路包括第一开关,连接在所述第一采样并保持电路的输入端和输出端之间;以及第一电容器,耦接在所述第一采样并保持电路的输出端和地之间,其中在每个工作循环期间,所述第一开关因响应所述控制信号而被打开。
在根据上述任一实施例的所述暂态增强电路中,所述第一采样并保持电路被设置为因响应所述控制信号而保持从所述误差放大器输出的误差电压的采样电压电平。
在根据上述任一实施例的所述暂态增强电路中,所述第二采样并保持电路包括第二开关,耦接在所述第二采样并保持电路的输入端和输出端之间;以及第二电容器,耦接在所述第二采样并保持电路的输出端和地之间,其中在每个工作循环期间,所述第二开关因响应所述控制信号而被打开。
在根据上述任一实施例的所述暂态增强电路中,所述第二采样并保持电路被设置为保持从所述误差放大器输出的误差电压的采样电压电平,然后所述箝位电路因响应于所述控制信号而箝位所述采样电压电平。
在根据上述任一实施例的所述暂态增强电路中,所述暂态增强电路还包括具有第一输入端、第二输入端及输出端的微分器,其中所述微分器的第二输入端耦接到所述第二采样并保持电路的输出端,所述微分器的输出端耦接到所述比较器的第一输入端。
在根据上述任一实施例的所述暂态增强电路中,箝位电路包括多个二极管串联耦接在所述箝位电路的第一端和所述箝位电路的第二端之间。
在根据上述任一实施例的所述暂态增强电路中,所述暂态增强电路还包括补偿电路,耦接在所述第一采样并保持电路的输出端与地之间。
在根据上述任一实施例的所述暂态增强电路中,补偿电路包括电阻器;以及电容器,其中所述电阻器和所述电容器串联耦接在所述第一采样并保持电路的输出端和地之间。
为了实现上述目的,根据本发明的另一方面,提出了一种恒定导通时间(COT)转换器,包括:误差放大器,具有所述第一输入端,所述第二输入端和输出端,其中所述第二输入端耦接参考电压;比较器,具有第一输入端,第二输入端及输出端;降压转换器,具有输入端和输出端,其中所述降压转换器的输出端耦接所述误差放大器的第一输入端、所述比较器的第二输入端以及负载;一个恒定导通时间控制器,耦接所述降压转换器的输入端和所述比较器的输出端之间;暂态增强电路,包括:第一采样并保持电路,具有输入端和输出端,其中所述第一采样并保持电路的输入端耦接所述误差放大器的输出端且所述第一采样并保持电路的输出端耦接到所述比较器的第一输入端;以及零电流检测电路,耦接到所述第一采样并保持电路,其中所述零电流检测电路用来于检测到流过耦接至所述恒定导通时间转换器的负载电流为零时,输出控制信号。
在根据上述实施例的所述COT转换器中,所述COT转换器还包括:第二采样并保持电路,具有输入端和输出端,其中所述第二采样并保持电路的输入端耦接所述第一采样并保持电路的输出端,所述第二采样并保持电路的输出端耦接到所述比较器的所述第一输入端;以及箝位电路,耦接在所述第二采样并保持电路的输出端和地之间,其中所述零电流检测电路耦接到所述第二采样并保持电路。
在根据上述任一实施例的所述COT转换器中,所述第一采样并保持电路包括第一开关,连接在所述第一采样并保持电路的输入端和输出端之间;以及第一电容器,耦接在所述第一采样并保持电路的输出端和地之间,其中在每个工作循环期间,所述第一开关因响应所述控制信号而被打开。
在根据上述任一实施例的方法中,所述第一采样并保持电路被设置为因响应所述控制信号而保持从所述误差放大器输出的误差电压的采样电压电平。
在根据上述任一实施例的所述COT转换器中,所述第二采样并保持电路包括第二开关,耦接在所述第二采样并保持电路的输入端和输出端之间;以及第二电容器,耦接在所述第二采样并保持电路的输出端和地之间,其中在每个工作循环期间,所述第二开关因响应所述控制信号而被打开。
在根据上述任一实施例的所述COT转换器中,所述第二采样并保持电路被设置为保持从所述误差放大器输出的误差电压的采样电压电平,然后所述箝位电路因响应于所述控制信号而箝位所述采样电压电平。
在根据上述任一实施例的所述COT转换器中,箝位电路包括多个二极管串联耦接在所述箝位电路的第一端和所述箝位电路的第二端之间。
在根据上述任一实施例的所述COT转换器中,所述COT转换器还包括补偿电路,耦接在所述第一采样并保持电路的输出端与地之间。
在根据上述任一实施例的所述COT转换器中,补偿电路包括电阻器;以及电容器,其中所述电阻器和所述电容器串联耦接在所述第一采样并保持电路的输出端和地之间。
在根据上述任一实施例的所述COT转换器中,所述COT转换器还包括具有第一输入端、第二输入端及输出端的微分器,其中所述微分器的第二输入端耦接到所述第二采样并保持电路的输出端,所述微分器的输出端耦接到所述比较器的第一输入端。
利用这种设置,所述暂态增强电路和使用所述暂态增强电路的COT转换器可以在工作周期期间当负载低时采样并保持由所述误差放大器输出的电压电平,亦即,当负载增加时防止所述COT转换器的输出电压下降,以避免增加负载暂态。
附图说明
通过参考以下较佳实施例的详细描述和图式,可以最好地理解本发明采用的用于实现上述和其他目的的结构和技术手段,其中
图1是传统该降压转换器的电路结构的方块图;
图2是关于图1该降压转换器的负载电流和输出电压的暂态图;
图3是本发明的实施例的恒定导通时间(COT)转换器1的方块图;
图4是本发明实施例的该暂态增强电路的方块图;
图5是本发明实施例的该暂态增强电路的方块图;
图6是本发明另一实施例的该暂态增强电路的方块图;
图7是本发明另一实施例的该暂态增强电路的方块图;
图8是本发明又一实施例的该暂态增强电路的方块图;
图9是本发明又一实施例的该暂态增强电路的方块图;
图10是本发明又一实施例的该暂态增强电路的方块图。
附图标记
10 暂态增强电路
11 第一采样并保持电路
112 第一开关
114 第一电容器
12 零电流检测电路
13 第二采样并保持电路
132 第二开关
134 第二电容器
14 箝位电路
15 微分器
16 补偿电路
162 电阻器
164 电容器
20 降压转换器
30 COT控制器
40 误差放大器
50 比较器
IOUT 负载电流
S_C1、S_C2、VC 控制信号
VIN 输入电压
VREF 参考电压
VOUT 输出电压
VSW 脉冲序列电压
具体实施方式
以下配合附图及本发明的较佳实施例,进一步阐述本发明为达成预定发明目的所采取的技术手段。
在以下针对本发明具体实施例的描述和相关图式中公开了本发明的各方面。在不脱离本发明的精神或范围的情况下,可以设计出替换实施例。另外,将不详细描述本发明的示例性实施例的公知组件,或者将省略这些组件,以免模糊本发明的相关细节。此外,为了便于理解描述,下面讨论了几个术语。
如本文所使用的,词语“示例性”意味着“用作示例,实例或说明”。本文描述的实施例不是限制性的,而仅是示例性的。应该理解的是,所描述的实施例不必被解释为比其他实施例更较佳或更具优势。此外,术语“本发明的实施例”、“实施例”或“发明”不要求本发明的所有实施例都包括所讨论的特征、优点或操作模式。
此外,本文描述的许多实施例是根据要由例如计算器设备的组件来执行的动作序列描述的。本领域技术人员应可理解这里描述的各种动作序列可以由特定电路(例如专用集成电路(ASIC))和/或由至少一个处理器执行的程序指令来执行。另外,本文描述的动作序列可以完全在任何形式的非暂时性计算器可读存储媒体内实现,使得动作序列的执行使能至少一个处理器来执行本文描述的功能。此外,这里描述的动作序列可以以硬件和软件的组合来体现。因此,本发明的各个方面可以以多种不同的形式体现,所有这些形式都被认为是在所要求保护的主题的范围内。另外,对于本文描述的每个实施例,任何这样的实施例的对应形式可以在本文中被描述为例如“被配置为”执行所描述的动作的计算器。
现在将通过本发明的一些较佳实施例并参考图式来描述本发明。
图3示出了根据本发明实施例的恒定导通时间(COT)转换器1的方块图。该COT转换器1包括一暂态增强电路10,一降压转换器20,一COT控制器30,一误差放大器40和一比较器50。该比较器50具有一第一输入端、一第二输入端以及一输出端。该COT控制器30耦接到该降压转换器20。该降压转换器20耦接到一负载和该误差放大器40以及该比较器50的第二输入端。该误差放大器40耦接到该暂态增强电路10。该暂态增强电路10耦接到该比较器50的第一输入端。该比较器50的输出端耦接到该COT控制器30。
该COT控制器30经由该第一控制信号S_C1控制该降压转换器20。该降压转换器20耦接到该误差放大器40,以便为该COT转换器1提供反馈路径,其中该降压转换器20的一输出电压VOUT(即降压电压)被馈送到该误差放大器40并与一参考电压VREF进行比较,该参考电压VREF系为精确的内部参考目标电压。比较的结果从该误差放大器40输出,然后通过该暂态增强电路10和该比较器50反馈到该COT控制器30。然后,该COT控制器30因响应该反馈而产生该第一控制信号S_C1。
详细地,该误差放大器40具有一第一输入端,一第二输入端和一输出端。该第二输入端耦接到该参考电压VREF。该第一输入端耦接到该降压转换器20,以便通过一电阻分压器接收该输出电压VOUT或该输出电压VOUT的分压。这并非为本发明的限制条件。使用者应该能够根据实际的需求选择任一种电路设计。然后该误差放大器40比较该反馈电压和该参考电压VREF,并相应地通过输出端将电压电平输出到该暂态增强电路10。当该反馈电压高于该参考电压VREF时,输出电压电平将减小。
参照图4,其示出了根据本发明实施例的该暂态增强电路的方块图。在该实施例中,该暂态增强电路10包括一第一采样并保持电路11和一零电流检测电路12。该第一采样并保持电路11具有一输入端和一输出端。该第一采样并保持电路11的输入端耦接该误差放大器40的输出端,该第一采样并保持电路11的输出端耦接该比较器50的第一输入端。该零电流检测电路12还耦接到该第一采样并保持电路11。该零电流检测电路12用来于检测到流过负载的电流为零时,亦即耦接到该COT转换器1的负载极低或不存在时,将该第二控制信号S_C2输出到该第一采样并保持电路11。当该第一采样并保持电路11接收该第二控制信号S_C2时,该第一采样并保持电路11将采样并保持从该误差放大器40输出的电压电平,并且将所保持的电压向前馈送到该比较器50的第一输入端。这样,当耦接到该COT转换器1的负载低时,反馈电压会增加,并且从该误差放大器40输出的电压会减小,该第一采样并保持电路11可以在该误差放大器40进一步下降之前将从该误差放大器40输出的电压电平保持在相对高的位置,然后在下一个工作周期期间保持电压前馈的结果,如果发生负载瞬变,即耦接到该COT转换器1的负载变高,则负载暂态周期将缩短,因为负载暂态的低点是相对高于在先前的工作周期期间没有该第一采样并保持电路11时发生的低点。换句话说,该输出电压VOUT将花费更少的时间来升高,从而增强负载的暂态。
参照图5,其示出了根据本发明实施例的该暂态增强电路的方块图。在该实施例中,该第一采样并保持电路11包括一第一开关112和一第一电容器114。该第一开关112耦接在该第一采样并保持电路11的输入端和输出端之间。该第一电容器114耦接在该第一采样并保持电路11的输出端与地之间。该第一开关112还耦接到该零电流检测电路12。当该第一开关112接收该第二控制信号S_C2时,该第一开关112打开。在阅读以上段落之后,本领域技术人员应该容易理解该实施例的操作。为简洁起见,此处将不再赘述。
参照图6,其示出了根据本发明另一实施例的该暂态增强电路的方块图。在一个实施例中,该暂态增强电路10更包括一第二采样并保持电路13和一箝位电路14。该第二采样并保持电路13具有一输入端和一输出端。该第二采样并保持电路13的输入端耦接到该第一采样并保持电路11的输出端,该第二采样并保持电路13的输出端耦接到该比较器50的第一输入端。该第二采样并保持电路13还耦接到该零电流检测电路12。该第二采样并保持电路13的操作与该第一采样并保持电路11的操作基本相同。当该第二采样并保持电路13从该零电流检测电路12接收该第二控制信号S_C2时,该第二采样并保持电路13将采样并保持从该第一采样并保持电路11输出的电压,以在电压继续下降之前将电压保持在相对高的电平。然后将保持的电压电平前馈到该比较器50的第一输入端。箝位电路14具有一第一端以及一第二端,分别耦接在该第二采样并保持电路13的输出端与地之间。
箝位电路14用于将该比较器50的输入电压保持在一定电平,以防止该比较器50进入饱和状态。然而,由于从箝位电路14汲入的微小电流,该第一采样并保持电路11保持的电压电平将略微下降。该第二采样并保持电路13可通过提供一第二电压保持机制来减轻这种影响,这将进一步增强负载的暂态。
参照图7,其示出了根据本发明另一实施例的该暂态增强电路的方块图。在该实施例中,该第二采样并保持电路13包括一第二开关132和一第二电容器134。该第二开关132耦接在该第二采样并保持电路13的输入端和输出端之间。该第二电容器134耦接在该第二采样并保持电路13的输出端与地之间。该第二开关132还耦接到该零电流检测电路12。当该第二开关132接收该第二控制信号S_C2时,该第二开关132打开。在阅读以上段落之后,本领域技术人员应该容易理解该实施例的操作。为简洁起见,此处将不再赘述。
在图5或图6的实施例中,该箝位电路14可以通过串联耦接多个二极管或者通过将多个NMOS串联耦接(其中每个NMOS的漏极和栅极连接)于该箝位电路14的第一端与第二端之间来实现。
参照图8,其示出了根据本发明又一实施例的该暂态增强电路的方块图。在该实施例中,该暂态增强电路10还包括一微分器15。微分器15具有一第一输入端,一第二输入端和一输出端。微分器15的第一输入端耦接该降压转换器20的输出端,该微分器15的第二输入端耦接该第二采样并保持电路13的输出端,该微分器15的输出端耦接该比较器50的第一输入端。该微分器15用来于该第二采样并保持电路13的输出电压馈入该比较器50的第一输入端之前,进一步增加来该第二采样并保持电路13的输出电压的“纹波”,以便提供更明显的信号。
参照图9,其示出了根据本发明又一实施例的该暂态增强电路的方块图。在该实施例中,该暂态增强电路10还包括一补偿电路16。补偿电路16耦接在该第一采样并保持电路11的输出端与地之间。由于根据本发明的该COT转换器1具有反馈路径,所以如果不仔细设计,该COT转换器1可能会发生振荡。该补偿电路16系设置成向该COT转换器1提供相位补偿,以防止该COT转换器1产生振荡。
在一个较佳实施例中,如图10所示,该补偿电路16可包括串联耦接在该第一采样并保持电路11的输出端与地之间的一电阻器162和一电容器164。然而,该电阻器162和该电容器164的耦接顺序并非本发明的限制条件。在不脱离本发明的精神的情况下,本领域技术人员可以互换地使用任一种设计。
通过本发明的一些较佳实施例的描述,并且应该理解,较佳实施例仅是说明性的,并不旨在以任何方式限制本发明,并且可以在没有所描述的实施例的情况下进行改变和修改。在不背离本发明的范围和精神的前提下,其旨在仅受所附权利要求的限制。
以上所述仅是本发明的较佳实施例而已,并非对本发明做任何形式上的限制,虽然本发明已以较佳实施例公开如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案的范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (18)

1.一种用于恒定导通时间转换器的暂态增强电路,所述恒定导通时间转换器包括误差放大器和比较器,其特征在于,所述暂态增强电路包括:
第一采样并保持电路,具有输入端和输出端,其中所述第一采样并保持电路的输入端耦接所述误差放大器的输出端,所述第一采样并保持电路的输出端耦接到所述比较器的第一输入端;以及
零电流检测电路,耦接到所述第一采样并保持电路,其中所述零电流检测电路用来于检测到流过耦接至所述恒定导通时间转换器的负载电流为零时,输出控制信号,
其中所述第一采样并保持电路被设置为因响应所述控制信号而保持从所述误差放大器输出的误差电压的采样电压电平;
其中所述暂态增强电路还包括:
第二采样并保持电路,具有输入端和输出端,其中所述第二采样并保持电路的输入端耦接所述第一采样并保持电路的输出端,所述第二采样并保持电路的输出端连接到所述比较器的第一输入端;以及
箝位电路,具有第一端和第二端,其中所述箝位电路的第一端耦接所述第二采样并保持电路的输出端,所述箝位电路的第二端耦接地,
其中所述零电流检测电路耦接到所述第二采样并保持电路。
2.根据权利要求1所述的暂态增强电路,其特征在于,还包括:
补偿电路,耦接在所述第一采样并保持电路的输出端与地之间。
3.根据权利要求2所述的暂态增强电路,其特征在于,所述补偿电路包括:
电阻器;以及
电容器,
其中所述电阻器和所述电容器串联耦接在所述第一采样并保持电路的输出端和地之间。
4.根据权利要求1所述的暂态增强电路,其特征在于,所述第二采样并保持电路包括:
第二开关,耦接在所述第二采样并保持电路的输入端和输出端之间;以及
第二电容器,耦接在所述第二采样并保持电路的输出端和地之间,
其中在每个工作循环期间,所述第二开关因响应所述控制信号而被打开。
5.根据权利要求1所述的暂态增强电路,其特征在于,所述第二采样并保持电路被设置为保持从所述误差放大器输出的误差电压的采样电压电平,然后所述箝位电路因响应于所述控制信号而箝位所述采样电压电平。
6.根据权利要求1所述的暂态增强电路,其特征在于,进一步包括:
具有输入端及输出端的微分器,其中所述微分器的输入端耦接到所述第二采样并保持电路的输出端,所述微分器的输出端耦接到所述比较器的第一输入端。
7.根据权利要求1所述的暂态增强电路,其特征在于,所述箝位电路包括:
多个二极管串联耦接在所述箝位电路的第一端和所述箝位电路的第二端之间。
8.根据权利要求1所述的暂态增强电路,其特征在于,所述第一采样并保持电路包括:
第一开关,连接在所述第一采样并保持电路的输入端和输出端之间;以及
第一电容器,耦接在所述第一采样并保持电路的输出端和地之间,
其中在每个工作循环期间,所述第一开关因响应所述控制信号而被打开。
9.根据权利要求1所述的暂态增强电路,其特征在于,在所述第一采样并保持电路因响应所述控制信号而保持从所述误差放大器输出的误差电压的采样电压电平时,所述第一采样并保持电路进一步将所保持的电压向前馈送到所述比较器的第一输入端。
10.一种恒定导通时间转换器,其特征在于,包括:
误差放大器,具有第一输入端,第二输入端和输出端,其中所述第二输入端耦接参考电压;
比较器,具有第一输入端,第二输入端及输出端;
降压转换器,具有输入端和输出端,其中所述降压转换器的输出端耦接所述误差放大器的第一输入端、所述比较器的第二输入端以及负载;
恒定导通时间控制器,耦接所述降压转换器的输入端和所述比较器的输出端之间;
暂态增强电路,包括:
第一采样并保持电路,具有输入端和输出端,其中所述第一采样并保持电路的输入端耦接所述误差放大器的输出端且所述第一采样并保持电路的输出端耦接到所述比较器的第一输入端;以及
零电流检测电路,耦接到所述第一采样并保持电路,
其中所述零电流检测电路用来于检测到流过耦接至所述恒定导通时间转换器的负载电流为零时,输出控制信号,
其中所述第一采样并保持电路被配置为因响应所述控制信号而保持从所述误差放大器输出的误差电压的采样电压电平;
其中所述恒定导通时间转换器还包括:
第二采样并保持电路,具有输入端和输出端,其中所述第二采样并保持电路的输入端耦接所述第一采样并保持电路的输出端,所述第二采样并保持电路的输出端耦接到所述比较器的所述第一输入端;以及
箝位电路,耦接在所述第二采样并保持电路的输出端和地之间,
其中所述零电流检测电路耦接到所述第二采样并保持电路。
11.根据权利要求10所述的恒定导通时间转换器,其特征在于,所述箝位电路包括:
多个串联耦接的二极管。
12.根据权利要求11所述的恒定导通时间转换器,其特征在于,还包括:
具有输入端和输出端的微分器,其中所述微分器的输入端耦接到所述第二采样并保持电路的输出端,且所述微分器的输出端耦接到所述比较器的第一输入端。
13.根据权利要求10所述的恒定导通时间转换器,其特征在于,还包括:
补偿电路,耦接在所述第一采样并保持电路的输出端和地之间。
14.根据权利要求13所述的恒定导通时间转换器,其特征在于,所述补偿电路包括:
电阻器;以及
电容器,
其中所述电阻器和所述电容器串联耦接在所述第一采样并保持电路的输出端和地之间。
15.根据权利要求10所述的恒定导通时间转换器,其特征在于,所述第二采样并保持电路包括:
第二开关,耦接在所述第二采样并保持电路的输入端和输出端之间;以及
第二电容器,耦接在所述第二采样并保持电路的输出端和地之间,
其中在每个工作循环期间,所述第二开关因响应所述控制信号而被打开。
16.根据权利要求10所述的恒定导通时间转换器,其特征在于,所述第二采样并保持电路被设置来保持从所述误差放大器输出的误差电压的采样电压电平,然后所述箝位电路因响应于所述控制信号而箝位所述采样电压电平。
17.根据权利要求10所述的恒定导通时间转换器,其特征在于,所述第一采样并保持电路包括:
第一开关,连接在所述第一采样并保持电路的输入端和输出端之间;以及
第一电容器,耦接在所述第一采样并保持电路的输出端和地之间,
其中在每个工作循环期间,所述第一开关因响应控制信号而被打开。
18.根据权利要求10所述的恒定导通时间转换器,其特征在于,在所述第一采样并保持电路因响应所述控制信号而保持从所述误差放大器输出的误差电压的采样电压电平时,所述第一采样并保持电路进一步将所保持的电压向前馈送到所述比较器的第一输入端。
CN201911071936.2A 2019-11-05 2019-11-05 暂态增强电路与使用该暂态增强电路的恒定导通时间转换器 Active CN112787482B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911071936.2A CN112787482B (zh) 2019-11-05 2019-11-05 暂态增强电路与使用该暂态增强电路的恒定导通时间转换器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911071936.2A CN112787482B (zh) 2019-11-05 2019-11-05 暂态增强电路与使用该暂态增强电路的恒定导通时间转换器

Publications (2)

Publication Number Publication Date
CN112787482A CN112787482A (zh) 2021-05-11
CN112787482B true CN112787482B (zh) 2022-11-01

Family

ID=75747351

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911071936.2A Active CN112787482B (zh) 2019-11-05 2019-11-05 暂态增强电路与使用该暂态增强电路的恒定导通时间转换器

Country Status (1)

Country Link
CN (1) CN112787482B (zh)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103648222B (zh) * 2013-12-24 2015-07-15 杭州士兰微电子股份有限公司 非隔离实地带pfc的led驱动电路及其控制器
US9093910B1 (en) * 2014-02-14 2015-07-28 Maxim Integrated Products, Inc. Predictive sampling for primary side sensing in isolated flyback converters
CN104065266B (zh) * 2014-07-11 2017-12-15 成都芯源系统有限公司 用于电压转换器的控制电路
CN204376704U (zh) * 2014-07-11 2015-06-03 成都芯源系统有限公司 用于电压转换器的控制电路
CN104486891B (zh) * 2014-12-30 2018-02-27 杭州士兰微电子股份有限公司 Led驱动电路及恒定电流驱动器
US9584017B1 (en) * 2015-09-04 2017-02-28 Power Integrations, Inc. Input and output overvoltage protection in a power converter
CN105305785B (zh) * 2015-12-08 2017-11-21 成都芯源系统有限公司 直流变换器及其控制电路和方法
CN107659151B (zh) * 2017-04-24 2023-07-07 深圳市华芯邦科技有限公司 无需外部采样电阻的Buck负载电流检测电路及方法
US10291124B2 (en) * 2017-07-06 2019-05-14 Active-Semi (BVI) Inc. Spread spectrum control apparatus and method

Also Published As

Publication number Publication date
CN112787482A (zh) 2021-05-11

Similar Documents

Publication Publication Date Title
US8253407B2 (en) Voltage mode switching regulator and control circuit and method therefor
US9722482B2 (en) Digital pulse skipping modulation for buck converter with auto-transition to pulse frequency modulation (PFM)
US9735680B2 (en) Constant on-time pulse width control-based scheme including capabilities of fast transient response and adaptively adjusting on-time pulse width
US8085022B2 (en) Switching regulator and control circuit thereof, and method for determining on-time in switching regulator
US9548658B2 (en) Control circuit, switching power supply and control method
US7193871B2 (en) DC-DC converter circuit
US9660534B2 (en) Control circuit for multiphase switching converter to reduce overshoot and associated control method
CN104836427B (zh) 开关调节器控制电路以及开关调节器
US8344711B2 (en) Power supply device, control circuit and method for controlling power supply device
US10320291B2 (en) Control circuit and device with edge comparison for switching circuit
US9800157B2 (en) Switching regulator
JP5636386B2 (ja) スイッチング電源装置およびその制御回路
CN112689947A (zh) 四开关、单电感器、非反相的降压-升压转换器的控制
US9450488B2 (en) Control circuit for maintaining output signal of switching regulator in a sleep mode and method for regulating electrical signal
TWI591949B (zh) 具有漣波調變定導通時間之切換式電源供應器及其控制電路與控制方法
CN114825938A (zh) 升压变换器
KR102560435B1 (ko) 스위칭 레귤레이터
US20170133919A1 (en) Dual-phase dc-dc converter with phase lock-up and the method thereof
US20240039384A1 (en) Current detection circuit and controller for switching converter circuit
TWI470908B (zh) 控制電路、時間計算單元及控制電路操作方法
US7428465B2 (en) Testing control methods for use in current management systems for digital logic devices
US10153695B2 (en) Feedback scheme for non-isolated power supply
US10797597B1 (en) Transient enhancing circuit and constant-on-time converter using the same
US9081403B1 (en) Optimal compensating ramp generator for fixed frequency current mode DC-DC converters
US9401650B2 (en) Power supply apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant