CN112738526B - 一种缓提型多重解码器及其解码方法 - Google Patents

一种缓提型多重解码器及其解码方法 Download PDF

Info

Publication number
CN112738526B
CN112738526B CN202011543495.4A CN202011543495A CN112738526B CN 112738526 B CN112738526 B CN 112738526B CN 202011543495 A CN202011543495 A CN 202011543495A CN 112738526 B CN112738526 B CN 112738526B
Authority
CN
China
Prior art keywords
data
processing end
decoded
encoded
primary
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011543495.4A
Other languages
English (en)
Other versions
CN112738526A (zh
Inventor
胡砚成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Guanghu Technology Co ltd
Original Assignee
Shenzhen Guanghu Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Guanghu Technology Co ltd filed Critical Shenzhen Guanghu Technology Co ltd
Priority to CN202011543495.4A priority Critical patent/CN112738526B/zh
Publication of CN112738526A publication Critical patent/CN112738526A/zh
Application granted granted Critical
Publication of CN112738526B publication Critical patent/CN112738526B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/44Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/172Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a picture, frame or field
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Abstract

本发明公开了一种缓提型多重解码器及其解码方法,属于多重解码器技术领域,包括HDMI输入接口、一次划分单元、互联网数据库、主处理单元、二次划分单元、副处理单元、三次划分单元、主处理端HDMI输出接口和副处理端HDMI输出接口,多个所述HDMI输入接口均连接有一次划分单元,所述一次划分单元连接有互联网数据库,所述互联网数据库包括主处理端MFC类库和副处理端MFC类库。实现了一次输入,多次缓提,将解码数据输入时间和解码时间以及解码数据输出时间设置为独立部分,降低解码器的运行负担;实现多重解码和多重编码,能够根据需要设置解码或编码的层数,解码操作的灵活性高,操作难度降低。

Description

一种缓提型多重解码器及其解码方法
技术领域
本发明涉及多重解码器技术领域,特别涉及一种缓提型多重解码器及其解码方法。
背景技术
译码器是电子技术中的一种多输入多输出的组合逻辑电路,负责将二进制代码翻译为特定的对象(如逻辑电平等),功能与编码器相反。译码器一般分为通用译码器和数字显示译码器两大类。数字电路中,译码器(如n线-2n线BCD译码器)可以担任多输入多输出逻辑门的角色,能将已编码的输入转换成已编码的输出,这里输入和输出的编码是不同的。输入使能信号必须接在译码器上使其正常工作,否则输出将会是一个无效的码字。
专利号为CN202010748055.6的专利公开了一种IP流HDMI媒体编解码器,包括编码器和解码器;编码器包括编码处理模块、HDMI输入接口、HDMI接收模块、第一网络接口模块、第一RJ45接口及第一储存模块;解码器包括解码处理模块、HDMI输出接口、音频数模转化器、音频输出接口、第二网络接口模块、第二RJ45接口及第二储存模块。本发明的编码器和解码器通过标准IP网络以低比特率传输或录制质量优异的1080p视频,实现以网线为传输介质传输超清音视频信号,传输距离可达120m,大大延伸了音视频信号的传输距离,且最大限度降低带宽占用量。
专利号为CN202010748425.6的专利公开了一种IP流媒体的4K编解码器,包括HDMI输入端与HDMI输出端,所述HDMI输入端经HDMI处理模块连接编码模块,所述编码模块连接HDMI输入端,所述编码模块经串行通信处理模块连接解码模块,所述解码模块连接HDMI输出端。本发明将编码模块与解码模块集成于一体,将通过HDMI输入端的流媒体数据发送至编码模块处理后,通过串行通信处理模块及串行通信端口发送至解码模块,再通过HDMI输出端输出流媒体数据,实现流媒体服务器与客户机一体化,既能够成为流媒体的发出者,也能够成为流媒体的接收者,增加设备功能,减少编码器与解码器单独设置的额外成本,同时满足现有媒体发展的趋势,更有利于媒体个性化等需求,增加网络媒体的多样化。
但是,现有的编码器均是在将编译数据输入后自动进行二次操作,进行解码或者编码,在短时间内向编码器输入大量待处理数据会导致编码器任务量大,负担重,且待处理的数据累计极易丢失,同时,现有的编译均为单层编译,在一次编译后获得的编译数据需要人工将其再次传输至编码器中,操作复杂且操作难度大。
发明内容
本发明的目的在于提供一种缓提型多重解码器及其解码方法,实现了一次输入,多次缓提,将解码数据输入时间和解码时间以及解码数据输出时间设置为独立部分,降低解码器的运行负担;在初次编码的基础上将数据再次分类为待解码数据和待编码数据,并分配至对应类库中,以此往复操作,实现多重解码和多重编码,能够根据需要设置解码或编码的层数,解码操作的灵活性高,操作难度降低,以解决上述背景技术中提出的问题。
为实现上述目的,本发明提供如下技术方案:包括HDMI输入接口、一次划分单元、互联网数据库、主处理单元、二次划分单元、副处理单元、三次划分单元、主处理端HDMI输出接口和副处理端HDMI输出接口,多个所述HDMI输入接口均连接有一次划分单元,所述一次划分单元连接有互联网数据库,所述互联网数据库包括主处理端MFC类库和副处理端MFC类库,所述主处理端MFC类库单向连接有主处理单元,所述主处理单元连接有二次划分单元,二次划分单元连接有主处理端HDMI输出接口,所述二次划分单元连接有主处理端MFC类库和副处理端MFC类库,所述副处理端MFC类库连接有副处理单元,所述副处理单元连接有三次划分单元,所述三次划分单元单向连接有副处理端HDMI输出接口;
所述HDMI输入接口共有多个,多个HDMI输入接口分别接收各个输入端输入的图像数据;
所述一次划分单元被配置成接收HDMI输入接口输入的数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据。
进一步地,所述互联网数据库通过云服务器接入互联网的网络中。
进一步地,所述主处理单元为解码处理模块,副处理单元为编码处理模块,一次划分单元将待编码数据发送至副处理端MFC类库,将待解码数据发送至主处理端MFC类库;副处理端MFC类库为基于互联网网络的微软基础类库,用于存储待编码数据,并依据网络端输入的提取指令,将待编码数据传输至副处理单元;主处理端MFC类库为基于互联网网络的微软基础类库,接收并存储来自二次划分单元和一次划分单元发送的待解码数据,依据网络端输入的提取指令,将解码数据传输至主处理单元。
进一步地,所述二次划分单元接收经过初次解码后的数据,并在初次解码的基础上将该类数据分类为待编码数据和待解码数据,其中待编码数据传输至副处理端MFC类库,待解码数据回输至主处理端MFC类库中;三次划分单元接收经过初次编码后的数据,并在初次编码的基础上将该类数据分类为待编码数据和输出数据,其中待编码数据传输至副处理端MFC类库,输出数据通过副处理端HDMI输出接口直接输出。
进一步地,所述主处理端HDMI输出接口直接输出至少经过一次解码的待解码数据,副处理端HDMI输出接口直接输出至少经过一次编码的待编码数据。
进一步地,所述主处理单元为编码处理模块,副处理单元为解码处理模块,一次划分单元将待解码数据发送至副处理端MFC类库,将待编码数据发送至主处理端MFC类库;副处理端MFC类库为基于互联网网络的微软基础类库,用于存储待解码数据,并依据网络端输入的提取指令,将待解码数据传输至副处理单元;主处理端MFC类库为基于互联网网络的微软基础类库,接收并存储来自二次划分单元和一次划分单元发送的待编码数据,依据网络端输入的提取指令,将编码数据传输至主处理单元。
进一步地,所述二次划分单元接收经过初次编码后的数据,并在初次编码的基础上将该类数据分类为待解码数据和待编码数据,其中待解码数据传输至副处理端MFC类库,待编码数据回输至主处理端MFC类库中;三次划分单元接收经过初次解码后的数据,并在初次解码的基础上将该类数据分类为待解码数据和输出数据,其中待解码数据传输至副处理端MFC类库,输出数据通过副处理端HDMI输出接口直接输出。
进一步地,所述主处理端HDMI输出接口直接输出至少经过一次编码的待编码数据,副处理端HDMI输出接口直接输出至少经过一次解码的待解码数据。
进一步地,所述主处理端MFC类库和主处理单元之间、主处理单元和二次划分单元之间、副处理单元和副处理端MFC类库之间、副处理单元和三次划分单元之间均通过RJ45接口相互连接。
根据本发明的另一方面,公开一种缓提型多重解码器的解码方法,包括以下步骤:
S101:数据输入,通过输入待处理数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据;
S102:数据存储,待编码数据和待解码数据分别进入两个不同的数据类库;
S103:数据提取,在互联网远程控制端提取数据类库中的待编码数据或待解码数据;
S104:数据重解,待解码数据经过解码模块处理后再次分类,需要重解的多层数据回输至数据类库中,直至数据为单层数据后从HDMI输出接口输出;
S105:数据重编,待编码数据经过编码模块处理后再次分类,需要多层编码的数据回输至数据类库中,直至数据达到所需层数后从HDMI输出接口输出。
与现有技术相比,本发明的有益效果是:
1、本发明提出的一种缓提型多重解码器及其解码方法,通过一次划分单元将该类数据分类为待解码数据和待编码数据,其中待解码数据传输至MFC类库中进行存储,在需要二次操作进行解码或者编码时,再通过互联网端口向解码器输送提取数据的指令,将数据从MFC类库提出进行二次操作,这个过程实现了一次输入,多次缓提,将解码数据输入时间和解码时间以及解码数据输出时间设置为独立部分,降低解码器的运行负担。
2、本发明提出的一种缓提型多重解码器及其解码方法,在初次编码的基础上将数据再次分类为待解码数据和待编码数据,并分配至对应类库中,以此往复操作,实现多重解码和多重编码,能够根据需要设置解码或编码的层数,相比传统的解码器,解码操作的灵活性高,操作难度降低。
附图说明
图1为本发明的缓提型多重解码器的整体结构图;
图2为本发明的缓提型多重解码器的外观图;
图3为本发明的缓提型多重解码器的结构框图;
图4为本发明的缓提型多重解码器的互联网数据库连接图;
图5为本发明实施例一中的缓提型多重解码器的解码处理模块连接图;
图6为本发明实施例一中的缓提型多重解码器的编码处理模块连接图;
图7为本发明实施例二中的缓提型多重解码器的解码处理模块连接图;
图8为本发明实施例二中的缓提型多重解码器的编码处理模块连接图;
图9为本发明的缓提型多重解码器的解码方法流程图。
图中:1、HDMI输入接口;2、一次划分单元;3、互联网数据库;31、主处理端MFC类库;32、副处理端MFC类库;4、主处理单元;5、二次划分单元;6、副处理单元;7、三次划分单元;8、主处理端HDMI输出接口;9、副处理端HDMI输出接口。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例
请参阅图1至图4,一种缓提型多重解码器,包括HDMI输入接口1、一次划分单元2、互联网数据库3、主处理单元4、二次划分单元5、副处理单元6、三次划分单元7、主处理端HDMI输出接口8和副处理端HDMI输出接口9,多个HDMI输入接口1均连接有一次划分单元2,一次划分单元2连接有互联网数据库3,互联网数据库3通过云服务器接入互联网的网络中,互联网数据库3包括主处理端MFC类库31和副处理端MFC类库32,主处理端MFC类库31和主处理单元4之间、主处理单元4和二次划分单元5之间、副处理单元6和副处理端MFC类库32之间、副处理单元6和三次划分单元7之间均通过RJ45接口相互连接,主处理端MFC类库31单向连接有主处理单元4,主处理单元4连接有二次划分单元5,二次划分单元5连接有主处理端HDMI输出接口8,二次划分单元5连接有主处理端MFC类库31和副处理端MFC类库32,副处理端MFC类库32连接有副处理单元6,副处理单元6连接有三次划分单元7,三次划分单元7单向连接有副处理端HDMI输出接口9;主处理单元4和二次划分单元5之间设置有检测单元,检测单元用于检测经过一次解码或编码后的数据层数,并将该数据与未经过一次解码或编码前的数据层数相互比较,若两者之间的层数并未改变,则编码或解码失败,编码或解码失败后重新进行解码或编码;HDMI输入接口1共有多个,多个HDMI输入接口1分别接收各个输入端输入的图像数据;一次划分单元2被配置成接收HDMI输入接口1输入的数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据。
请参阅图5至图6,主处理单元4为解码处理模块,副处理单元6为编码处理模块,一次划分单元2将待编码数据发送至副处理端MFC类库32,将待解码数据发送至主处理端MFC类库31;副处理端MFC类库32为基于互联网网络的微软基础类库,用于存储待编码数据,并依据网络端输入的提取指令,将待编码数据传输至副处理单元6;主处理端MFC类库31为基于互联网网络的微软基础类库,接收并存储来自二次划分单元5和一次划分单元2发送的待解码数据,依据网络端输入的提取指令,将解码数据传输至主处理单元4;解码处理模块或编码处理模块均连接有第一RS232收发器,第一RS232收发器通过第一红外发射头连接向外界传输信号,第一RS232收发器连接有第一红外接收头,并通过第一红外接收头收集外界信号,解码处理模块或编码处理模块均连接有第二RS232收发器,第二RS232收发器连接有第二RS232接口。
二次划分单元5接收经过初次解码后的数据,并在初次解码的基础上将该类数据分类为待编码数据和待解码数据,其中待编码数据传输至副处理端MFC类库32,待解码数据回输至主处理端MFC类库31中;三次划分单元7接收经过初次编码后的数据,并在初次编码的基础上将该类数据分类为待编码数据和输出数据,其中待编码数据传输至副处理端MFC类库32,输出数据通过副处理端HDMI输出接口9直接输出,主处理端HDMI输出接口8直接输出至少经过一次解码的待解码数据,副处理端HDMI输出接口9直接输出至少经过一次编码的待编码数据。
请参阅图9,为了更好的展现缓提型多重解码器的解码流程,本实施例现提出一种缓提型多重解码器的解码方法,包括以下步骤:
S101:数据输入,通过输入待处理数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据;
S102:数据存储,待编码数据和待解码数据分别进入两个不同的数据类库;
S103:数据提取,在互联网远程控制端提取数据类库中的待编码数据或待解码数据;
S104:数据重解,待解码数据经过解码模块处理后再次分类,需要重解的多层数据回输至数据类库中,直至数据为单层数据后从HDMI输出接口输出;
S105:数据重编,待编码数据经过编码模块处理后再次分类,需要多层编码的数据回输至数据类库中,直至数据达到所需层数后从副处理端HDMI输出。
实施例
请参阅图1至图4,一种缓提型多重解码器,包括HDMI输入接口1、一次划分单元2、互联网数据库3、主处理单元4、二次划分单元5、副处理单元6、三次划分单元7、主处理端HDMI输出接口8和副处理端HDMI输出接口9,多个HDMI输入接口1均连接有一次划分单元2,一次划分单元2连接有互联网数据库3,互联网数据库3通过云服务器接入互联网的网络中,互联网数据库3包括主处理端MFC类库31和副处理端MFC类库32,主处理端MFC类库31和主处理单元4之间、主处理单元4和二次划分单元5之间、副处理单元6和副处理端MFC类库32之间、副处理单元6和三次划分单元7之间均通过RJ45接口相互连接,主处理端MFC类库31单向连接有主处理单元4,所述主处理单元4连接有二次划分单元5,二次划分单元5连接有主处理端HDMI输出接口8,二次划分单元5连接有主处理端MFC类库31和副处理端MFC类库32,副处理端MFC类库32连接有副处理单元6,副处理单元6连接有三次划分单元7,三次划分单元7单向连接有副处理端HDMI输出接口9,主处理单元4和二次划分单元5之间设置有检测单元,检测单元用于检测经过一次解码或编码后的数据层数,并将该数据与未经过一次解码或编码前的数据层数相互比较,若两者之间的层数并未改变,则编码或解码失败,编码或解码失败后重新进行解码或编码;HDMI输入接口1共有多个,多个HDMI输入接口1分别接收各个输入端输入的图像数据;一次划分单元2被配置成接收HDMI输入接口1输入的数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据。
请参阅图7至图8,主处理单元4为编码处理模块,副处理单元6为解码处理模块,一次划分单元2将待解码数据发送至副处理端MFC类库32,将待编码数据发送至主处理端MFC类库31;副处理端MFC类库32为基于互联网网络的微软基础类库,用于存储待解码数据,并依据网络端输入的提取指令,将待解码数据传输至副处理单元6;主处理端MFC类库31为基于互联网网络的微软基础类库,接收并存储来自二次划分单元5和一次划分单元2发送的待编码数据,依据网络端输入的提取指令,将编码数据传输至主处理单元4,解码处理模块或编码处理模块均连接有第一RS232收发器,第一RS232收发器通过第一红外发射头连接向外界传输信号,第一RS232收发器连接有第一红外接收头,并通过第一红外接收头收集外界信号,解码处理模块或编码处理模块均连接有第二RS232收发器,第二RS232收发器连接有第二RS232接口。
二次划分单元5接收经过初次编码后的数据,并在初次编码的基础上将该类数据分类为待解码数据和待编码数据,其中待解码数据传输至副处理端MFC类库32,待编码数据回输至主处理端MFC类库31中;三次划分单元7接收经过初次解码后的数据,并在初次解码的基础上将该类数据分类为待解码数据和输出数据,其中待解码数据传输至副处理端MFC类库32,输出数据通过副处理端HDMI输出接口9直接输出。
主处理端HDMI输出接口8直接输出至少经过一次编码的待编码数据,副处理端HDMI输出接口9直接输出至少经过一次解码的待解码数据。
请参阅图9,为了更好的展现缓提型多重解码器的解码流程,本实施例现提出一种缓提型多重解码器的解码方法,包括以下步骤:
S101:数据输入,通过输入待处理数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据;
S102:数据存储,待编码数据和待解码数据分别进入两个不同的数据类库;
S103:数据提取,在互联网远程控制端提取数据类库中的待编码数据或待解码数据;
S104:数据重解,待解码数据经过解码模块处理后再次分类,需要重解的多层数据回输至数据类库中,直至数据为单层数据后从HDMI输出接口输出;
S105:数据重编,待编码数据经过编码模块处理后再次分类,需要多层编码的数据回输至数据类库中,直至数据达到所需层数后从主处理端HDMI输出。
综上所述:本发明提出的一种缓提型多重解码器及其解码方法,通过一次划分单元2将该类数据分类为待解码数据和待编码数据,其中待解码数据传输至MFC类库中进行存储,在需要二次操作进行解码或者编码时,再通过互联网端口向解码器输送提取数据的指令,将数据从MFC类库提出进行二次操作,这个过程实现了一次输入,多次缓提,将解码数据输入时间和解码时间以及解码数据输出时间设置为独立部分,降低解码器的运行负担;在初次编码的基础上将数据再次分类为待解码数据和待编码数据,并分配至对应类库中,以此往复操作,实现多重解码和多重编码,能够根据需要设置解码或编码的层数,相比传统的解码器,解码操作的灵活性高,操作难度降低。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明披露的技术范围内,根据本发明的技术方案及其发明构思加以等同替换或改变,都应涵盖在本发明的保护范围之内。

Claims (10)

1.一种缓提型多重解码器,其特征在于,包括HDMI输入接口(1)、一次划分单元(2)、互联网数据库(3)、主处理单元(4)、二次划分单元(5)、副处理单元(6)、三次划分单元(7)、主处理端HDMI输出接口(8)和副处理端HDMI输出接口(9),多个所述HDMI输入接口(1)均连接有一次划分单元(2),所述一次划分单元(2)连接有互联网数据库(3),所述互联网数据库(3)包括主处理端MFC类库(31)和副处理端MFC类库(32),所述主处理端MFC类库(31)单向连接有主处理单元(4),所述主处理单元(4)连接有二次划分单元(5),二次划分单元(5)连接有主处理端HDMI输出接口(8),所述二次划分单元(5)连接有主处理端MFC类库(31)和副处理端MFC类库(32),所述副处理端MFC类库(32)连接有副处理单元(6),所述副处理单元(6)连接有三次划分单元(7),所述三次划分单元(7)单向连接有副处理端HDMI输出接口(9);
所述HDMI输入接口(1)共有多个,多个HDMI输入接口(1)分别接收各个输入端输入的图像数据;
所述一次划分单元(2)被配置成接收HDMI输入接口(1)输入的数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据;
所述主处理单元(4)为解码处理模块,副处理单元(6)为编码处理模块,一次划分单元(2)将待编码数据发送至副处理端MFC类库(32),将待解码数据发送至主处理端MFC类库(31);副处理端MFC类库(32)为基于互联网网络的微软基础类库,用于存储待编码数据,并依据网络端输入的提取指令,将待编码数据传输至副处理单元(6);主处理端MFC类库(31)为基于互联网网络的微软基础类库,接收并存储来自二次划分单元(5)和一次划分单元(2)发送的待解码数据,依据网络端输入的提取指令,将解码数据传输至主处理单元(4)。
2.如权利要求1所述的一种缓提型多重解码器,其特征在于,所述互联网数据库(3)通过云服务器接入互联网的网络中。
3.如权利要求2所述的一种缓提型多重解码器,其特征在于,所述二次划分单元(5)接收经过初次解码后的数据,并在初次解码的基础上将该类数据分类为待编码数据和待解码数据,其中待编码数据传输至副处理端MFC类库(32),待解码数据回输至主处理端MFC类库(31)中;三次划分单元(7)接收经过初次编码后的数据,并在初次编码的基础上将该类数据分类为待编码数据和输出数据,其中待编码数据传输至副处理端MFC类库(32),输出数据通过副处理端HDMI输出接口(9)直接输出。
4.如权利要求1所述的一种缓提型多重解码器,其特征在于,所述主处理端HDMI输出接口(8)直接输出至少经过一次解码的待解码数据,副处理端HDMI输出接口(9)直接输出至少经过一次编码的待编码数据。
5.一种缓提型多重解码器,其特征在于,包括HDMI输入接口(1)、一次划分单元(2)、互联网数据库(3)、主处理单元(4)、二次划分单元(5)、副处理单元(6)、三次划分单元(7)、主处理端HDMI输出接口(8)和副处理端HDMI输出接口(9),多个所述HDMI输入接口(1)均连接有一次划分单元(2),所述一次划分单元(2)连接有互联网数据库(3),所述互联网数据库(3)包括主处理端MFC类库(31)和副处理端MFC类库(32),所述主处理端MFC类库(31)单向连接有主处理单元(4),所述主处理单元(4)连接有二次划分单元(5),二次划分单元(5)连接有主处理端HDMI输出接口(8),所述二次划分单元(5)连接有主处理端MFC类库(31)和副处理端MFC类库(32),所述副处理端MFC类库(32)连接有副处理单元(6),所述副处理单元(6)连接有三次划分单元(7),所述三次划分单元(7)单向连接有副处理端HDMI输出接口(9);
所述HDMI输入接口(1)共有多个,多个HDMI输入接口(1)分别接收各个输入端输入的图像数据;
所述一次划分单元(2)被配置成接收HDMI输入接口(1)输入的数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据;
所述主处理单元(4)为编码处理模块,副处理单元(6)为解码处理模块,一次划分单元(2)将待解码数据发送至副处理端MFC类库(32),将待编码数据发送至主处理端MFC类库(31);副处理端MFC类库(32)为基于互联网网络的微软基础类库,用于存储待解码数据,并依据网络端输入的提取指令,将待解码数据传输至副处理单元(6);主处理端MFC类库(31)为基于互联网网络的微软基础类库,接收并存储来自二次划分单元(5)和一次划分单元(2)发送的待编码数据,依据网络端输入的提取指令,将编码数据传输至主处理单元(4)。
6.如权利要求5所述的一种缓提型多重解码器,其特征在于,所述二次划分单元(5)接收经过初次编码后的数据,并在初次编码的基础上将该类数据分类为待解码数据和待编码数据,其中待解码数据传输至副处理端MFC类库(32),待编码数据回输至主处理端MFC类库(31)中;三次划分单元(7)接收经过初次解码后的数据,并在初次解码的基础上将该类数据分类为待解码数据和输出数据,其中待解码数据传输至副处理端MFC类库(32),输出数据通过副处理端HDMI输出接口(9)直接输出。
7.如权利要求5所述的一种缓提型多重解码器,其特征在于,所述主处理端HDMI输出接口(8)直接输出至少经过一次编码的待编码数据,副处理端HDMI输出接口(9)直接输出至少经过一次解码的待解码数据。
8.如权利要求1所述的一种缓提型多重解码器,其特征在于,所述主处理端MFC类库(31)和主处理单元(4)之间、主处理单元(4)和二次划分单元(5)之间、副处理单元(6)和副处理端MFC类库(32)之间、副处理单元(6)和三次划分单元(7)之间均通过RJ45接口相互连接。
9.一种如权利要求1所述的缓提型多重解码器的解码方法,其特征在于,包括以下步骤:
S101:数据输入,通过输入待处理数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据;
S102:数据存储,待编码数据和待解码数据分别进入两个不同的数据类库;
S103:数据提取,在互联网远程控制端提取数据类库中的待编码数据或待解码数据;
S104:数据重解,待解码数据经过解码模块处理后再次分类,需要重解的多层数据回输至数据类库中,直至数据为单层数据后从主处理端HDMI输出;
S105:数据重编,待编码数据经过编码模块处理后再次分类,需要多层编码的数据回输至数据类库中,直至数据达到所需层数后从副处理端HDMI输出。
10.一种如权利要求5所述的缓提型多重解码器的解码方法,其特征在于,包括以下步骤:
S101:数据输入,通过输入待处理数据,并将图像数据的连续帧交替地分类为待编码数据和待解码数据;
S102:数据存储,待编码数据和待解码数据分别进入两个不同的数据类库;
S103:数据提取,在互联网远程控制端提取数据类库中的待编码数据或待解码数据;
S104:数据重解,待解码数据经过解码模块处理后再次分类,需要重解的多层数据回输至数据类库中,直至数据为单层数据后从副处理端HDMI输出;
S105:数据重编,待编码数据经过编码模块处理后再次分类,需要多层编码的数据回输至数据类库中,直至数据达到所需层数后从主处理端HDMI输出。
CN202011543495.4A 2020-12-24 2020-12-24 一种缓提型多重解码器及其解码方法 Active CN112738526B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011543495.4A CN112738526B (zh) 2020-12-24 2020-12-24 一种缓提型多重解码器及其解码方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011543495.4A CN112738526B (zh) 2020-12-24 2020-12-24 一种缓提型多重解码器及其解码方法

Publications (2)

Publication Number Publication Date
CN112738526A CN112738526A (zh) 2021-04-30
CN112738526B true CN112738526B (zh) 2023-11-03

Family

ID=75604854

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011543495.4A Active CN112738526B (zh) 2020-12-24 2020-12-24 一种缓提型多重解码器及其解码方法

Country Status (1)

Country Link
CN (1) CN112738526B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1859579A (zh) * 2005-05-04 2006-11-08 三星电子株式会社 传输多媒体数据流的设备和方法
CN109688408A (zh) * 2017-10-19 2019-04-26 三星电子株式会社 多重编解码器编码器及多重编解码器编码系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8494082B2 (en) * 2008-05-06 2013-07-23 Electronics And Telecommunications Research Institute Apparatus for transmitting layered data

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1859579A (zh) * 2005-05-04 2006-11-08 三星电子株式会社 传输多媒体数据流的设备和方法
CN109688408A (zh) * 2017-10-19 2019-04-26 三星电子株式会社 多重编解码器编码器及多重编解码器编码系统

Also Published As

Publication number Publication date
CN112738526A (zh) 2021-04-30

Similar Documents

Publication Publication Date Title
US5485211A (en) Multiple encoder output buffer apparatus for differential coding of video information
CN101283566B (zh) 用于vc-1的rtp净荷格式
US7983499B2 (en) Method and apparatus to prioritize video information during coding and decoding
CN1976429B (zh) 基于pc和高清视频信号采集卡的视频传输系统及方法
EP1040668A2 (en) Scalable video coding system
CN1893430A (zh) 具有格式与协议转换的内容整合方法
CN1893431A (zh) 具有格式与协议转换的内容整合平台
CN102802024A (zh) 在服务器端实现的转码方法以及转码系统
CN102215381A (zh) 一种对数字视频监控系统进行整合的整合装置及方法
CN104244025A (zh) 集群转码系统及其方法
CN112738526B (zh) 一种缓提型多重解码器及其解码方法
CN205647835U (zh) 一种云环境下的视频转码系统
CN101189876A (zh) 用信号发送可缩放视频编码中的比特流排序
US20010055341A1 (en) Communication system with MPEG-4 remote access terminal
CN111787358A (zh) 一种ip流hdmi媒体编解码器
Chaddha et al. A frame-work for live multicast of video streams over the Internet
CN1639982A (zh) 副比特流与主比特流的复用
CN212660275U (zh) 一种ip流hdmi媒体编解码器
CN104427377A (zh) 多类型业务的点对点光端机
CN113038126B (zh) 基于帧预测神经网络的多描述视频编码方法和解码方法
CN104365096A (zh) 执行图像数据的压缩的方法及装置
CN203206388U (zh) 一种用于视频会议的多点控制单元
CN101729890A (zh) 一种光纤自愈环网视频编码器
CN207638799U (zh) 视频编码器
CN215773352U (zh) 一种支持去隔行处理的编码器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant