CN112685147A - 中断响应方法、装置及可读存储介质 - Google Patents

中断响应方法、装置及可读存储介质 Download PDF

Info

Publication number
CN112685147A
CN112685147A CN201910995582.4A CN201910995582A CN112685147A CN 112685147 A CN112685147 A CN 112685147A CN 201910995582 A CN201910995582 A CN 201910995582A CN 112685147 A CN112685147 A CN 112685147A
Authority
CN
China
Prior art keywords
interrupt
cpu
function
module
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910995582.4A
Other languages
English (en)
Inventor
苏梦岩
袁俊卿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Loongson Technology Corp Ltd
Original Assignee
Loongson Technology Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Loongson Technology Corp Ltd filed Critical Loongson Technology Corp Ltd
Priority to CN201910995582.4A priority Critical patent/CN112685147A/zh
Publication of CN112685147A publication Critical patent/CN112685147A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

本发明实施例提供了一种中断响应方法、装置及可读存储介质。本发明实施例中断响应方法,通过开启中央处理器CPU的状态寄存器的中断使能,配置中断入口地址并开启所述CPU的功能模块的中断使能,这样在CPU的功能模块发生中断后,发生中断的功能模块就会向CPU上报自己的中断状态,CPU就能够确定哪个功能模块发生了中断,即可以确定目标功能模块发生了中断,可以立即跳转到中断入口地址调用与目标功能模块对应的中断处理函数以响应目标功能模块产生的中断。从而可以实现对目标功能模块产生的中断的快速响应。

Description

中断响应方法、装置及可读存储介质
技术领域
本发明涉及计算机技术领域,特别是涉及一种中断响应方法、装置及可读存储介质。
背景技术
现有计算机系统中,中央处理器(CPU,Central Processing Unit)作为系统控制中心,需要对系统中多个功能模块进行管理,功能模块包括串口模块、控制器局域网络(CAN,Controller Area Network)模块等。例如,当CPU正常执行某个应用程序时,如果串口模块收到数据,CPU就会被打断,产生中断,此种情况下理论上需要CPU暂停正在执行的应用程序,立即去响应中断。
目前,在MIPS平台的boot程序中对中断响应的实现方法为:将中断查询函数和应用程序主函数封装成一个循环函数。boot程序启动后,CPU执行循环函数中的应用程序主函数,然后执行中断查询函数检查每个功能模块的中断状态寄存器是否置位,如果某个功能模块的中断状态寄存器置位,则执行该功能模块对应的中断服务程序,中断服务程序处理完成后返回执行应用程序主函数,应用程序主函数执行完成后再执行中断查询函数检查每个功能模块的中断状态寄存器是否置位,如此往复循环。
因此,MIPS平台boot程序中采用对中断状态寄存器进行循环遍历的方法对中断进行响应,虽然能够完成中断响应功能,但是中断不能及时响应而且进行过多无用的查询会使循环函数效率降低。
发明内容
鉴于上述问题,提出了本发明实施例以便提供一种克服上述问题或者至少部分地解决上述问题的一种中断响应方法、装置及可读存储介质。
本发明的第一方面,提供了一种中断响应方法,包括:
开启中央处理器CPU的状态寄存器的中断使能;
配置中断入口地址并开启所述CPU的每个功能模块的中断使能;
当接收到所述每个功能模块中的目标功能模块发送的中断状态时,跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数;
其中,所述中断状态为所述目标功能模块接收到中断的触发信号时向所述CPU发送的信息。
本发明的第二方面,提供了一种中断响应装置,包括:
开启模块,用于开启中央处理器CPU的状态寄存器的中断使能;
配置模块,用于配置中断入口地址并开启所述CPU的每个功能模块的中断使能;
处理模块,用于当接收到所述每个功能模块中的目标功能模块发送的中断状态时,跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数;
其中,所述中断状态为所述目标功能模块接收到中断的触发信号时向所述CPU发送的信息。
本发明的第三方面,提供了一种计算机可读存储介质,所述计算机可读存储介质上存储计算机程序,所述计算机程序被处理器执行时实现如上任一所述的中断响应方法的步骤。
本发明的第四方面,提供了一种中断响应装置,包括处理器、存储器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现如上述任一项所述的中断响应方法的步骤。
本发明实施例包括以下优点:
本发明实施例中断响应方法、装置及可读存储介质,无需等到应用程序主函数执行完成后再执行中断查询函数检查查询每个功能模块是否发生了中断,而是通过开启中央处理器CPU的状态寄存器的中断使能,配置中断入口地址并开启所述CPU的功能模块的中断使能,这样在CPU的功能模块发生中断后,发生中断的功能模块就会向CPU上报自己的中断状态,CPU就能够确定哪个功能模块发生了中断,即可以确定目标功能模块发生了中断,可以立即跳转到中断入口地址调用与目标功能模块对应的中断处理函数以响应目标功能模块产生的中断。从而可以实现对目标功能模块产生的中断的快速响应。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其它目的、特征和优点能够更明显易懂,以下特举本发明的具体实施方式。
附图说明
通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本发明的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:
图1为本发明实施例提供的一种中断响应方法的步骤流程图;
图2是本发明实施例提供的另一种中断响应方法的步骤流程图;
图3为本发明实施例提供的一种中断响应装置的结构示意图;
图4为本发明实施例所提供的另一种中断响应装置的结构示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
应当理解,此处所描述的具体实施例仅用以解释本发明,仅仅是本发明一部分实施例,而不是全部的实施例,并不用于限定本发明。
参照图1,图1为本发明实施例提供的一种中断响应方法的步骤流程图,本实施例提供的中断响应方法适用于无内部互锁流水级的微处理器(MIPS,Microprocessorwithout interlocked piped stages)平台的boot程序启动后,CPU能够对CPU的功能模块发生中断进行及时响应的情况,本实施例提供的中断响应方法由中断响应装置执行,中断响应装置可以部署于计算机系统中,中断响应方法可以包括以下步骤:
S110、开启CPU的状态寄存器的中断使能。
开启CPU的状态(status)寄存器的中断使能,可以通过将MIPS架构CPU的状态寄存器的BEV位置为1,以开启CPU的状态寄存器的中断使能。开启CPU中状态寄存器的中断使能为开启CPU的功能模块的中断使能的前置准备步骤,用于当任意一功能模块的中断状态寄存器被置位时,CPU的状态寄存器能够随之更改自身指定控制位(BEV位之外的其他位)的状态。
S120、配置中断入口地址并开启CPU的功能模块的中断使能。
需要说明的是,中断入口地址可以配置在只读存储器(ROM,Read-Only Memory)中,CPU的功能模块包括串口模块、CAN模块等功能模块,在中断发生前,先配置一个中断入口地址并开启所述CPU的功能模块的中断使能(配置的这个中断入口地址为不同功能模块的中断入口地址),如果中断发生,可以直接跳转到中断入口地址调用中断处理函数响应中断。其中,CPU的每个功能模块的中断使能可以通过配置每个功能模块的寄存器中的中断使能位的值实现。
需要说明的是,有的功能模块具有单独的中断使能寄存器,可以通过配置中断使能寄存器的中断使能位控制功能模块的中断使能,例如将中断使能位置为1,使功能模块开启中断使能。对于没有单独的中断使能寄存器的功能模块,可以通过配置控制寄存器的中断使能位控制没有单独的中断使能寄存器的功能模块的中断使能。本发明实施例中对开启每个功能模块的中断使能的方式不进行限制。功能模块的中断使能开启后,功能模块才能接收到中断的触发信号。例如,串口模块的中断使能开启,串口模块才能接收到数据。
S130、当接收到每个功能模块中目标功能模块发送的中断状态时,跳转到中断入口地址调用与目标功能模块对应的中断处理函数。
其中,目标功能模块用于在接收到中断的触发信号时向CPU发送自身的中断状态,从而可以向CPU请求资源,利用CPU分配的资源执行目标功能模块的功能。中断状态为目标功能模块接收到中断的触发信号时向CPU发送的信息。当目标功能模块接收到中断的触发信号时,也即中断到来,CPU就会跳转到中断入口地址调用与目标功能模块对应的中断处理函数以响应目标功能模块产生的中断。例如,串口模块正常情况下不接收数据,如果CPU在执行一个应用程序时,串口模块接收到一个数据,串口模块就会把自己收到数据的状态也即自己的中断状态发送给CPU,CPU根据串口模块上报的中断状态,可以确定串口模块发生了中断,需要跳转到中断入口地址调用与串口模块对应的中断处理函数以响应串口模块发生的中断,并利用CPU分配的资源收发数据。
需要说明的是,由于现有技术中需要等到应用程序主函数执行完成后再执行中断查询函数,进而遍历检查每个功能模块的中断状态寄存器是否置位来判断某个功能模块是否发生了中断,而且需要CPU一次又一次的检查(循环检查)每个功能模块是否发生了中断,因此中断不能及时响应而且进行过多无用的查询会使循环函数效率降低。例如,CPU需要查询10个功能模块中有没有目标功能模块,如果前9个功能模块都没有发生中断,只有第10个功能模块发生了中断,CPU需要查询前9个功能模块后才能查询到第10个功能模块,因此造成CPU不能及时响应中断,并且,前9个功能模块没有发生中断,CPU也要查询前9个功能模块,这样就造成了许多无用的查询从而使查询效率降低。或者,例如这10个功能模块都没有发生中断,CPU也要去执行查询,因此造成了许多无用的查询。
需要说明的是,任意一个功能模块的中断状态寄存器置位,都可以使S110中的CPU的状态寄存器中指定控制位置位,而CPU的状态寄存器中指定控制位置位后,CPU获知存在功能模块发生了中断,但并不能确定是哪个功能模块发生了中断。因此,本实施例中通过在配置中断入口地址并开启CPU的每个功能模块的中断使能,在接收到所述每个功能模块中的目标功能模块发送的中断状态时,跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数,从而使CPU无需查询每个功能模块是否发生了中断。
而本实施例提供的中断响应方法,无需等到应用程序主函数执行完成后再执行中断查询函数查询每个功能模块是否发生了中断,而是通过开启CPU的状态寄存器的中断使能,配置中断入口地址并开启所述CPU的功能模块的中断使能,这样在应用程序的主函数执行过程中,CPU的功能模块发生中断后,发生中断的功能模块就会向CPU上报自己的中断状态,CPU就能够暂停正在执行的应用程序主函数,进而确定哪个功能模块发生了中断,即可以确定目标功能模块发生了中断,可以立即跳转到中断入口地址调用与目标功能模块对应的中断处理函数以响应目标功能模块产生的中断。从而可以实现对目标功能模块产生的中断的快速响应。
图2是本发明实施例提供的另一种中断响应方法的步骤流程图,如图2所示,该方法可以包括:
S201、开启CPU的状态寄存器的中断使能。
S202、配置中断入口地址并开启CPU的每个功能模块的中断使能。
S203、清除CPU的状态寄存器的中断状态。
可以通过将CPU的状态寄存器的EXL位清零来清除CPU的状态寄存器的中断状态。清除CPU的状态寄存器的中断状态可以避免CPU一直处在中断状态。
S204、调用压栈函数。
压栈函数用于申请一块栈空间,并将CPU的每个寄存器的值压栈至栈空间中。寄存器至少包括状态寄存器和子程序的返回地址寄存器;所述子程序用于表征所述CPU可执行的任意一应用程序中的任意一步骤。其中,可以在内存中申请一块栈空间。
其中,CPU的每个寄存器包括CPU的通用寄存器和CPU的控制寄存器。通用寄存器可以包括用来保存子程序的返回地址的子程序的返回地址寄存器,返回地址寄存器即(ra,return address)寄存器、用来存放子程序返回的值的寄存器、用来保存临时变量的寄存器等。控制寄存器可以包括状态寄存器、原因(cause)寄存器等,状态寄存器用于配置CPU的工作状态,将CPU的状态寄存器的值(CPU响应中断时的状态)压栈保存后,保证CPU能回到原来的状态(即中断产生时的状态)。原因寄存器用于保存中断类型,方便CPU查询中断类型,从而找出发生中断的功能模块。中断类型例如有外部中断、内部中断等。
其中,上述子程序是指CPU可执行的任意一应用程序中的某个步骤。例如,CPU正常执行某个应用程序时,如果CPU收到一个串口模块发送的中断状态,如果此时CPU正在执行应用程序的第2个步骤(子程序),则可以先将第2个步骤的返回地址存放在ra寄存器,等CPU处理完中断后,可以从ra寄存器取出第2个步骤的返回地址,并接着执行第2个步骤之后的步骤。
S205、在调用压栈函数后,将子程序的返回地址寄存器的值修改为出栈函数地址。
S206、当接收到每个功能模块中的目标功能模块发送的中断状态时,跳转到中断入口地址调用与目标功能模块对应的中断处理函数。
其中,跳转到中断入口地址调用与目标功能模块对应的中断处理函数可以通过如下步骤实现:
将CPU的功能模块中发生中断的功能模块确定为目标功能模块;跳转到中断入口地址调用与目标功能模块对应的中断处理函数。
可选的,将CPU的功能模块中发生中断的功能模块确定为目标功能模块可以通过如下两种方式实现:
一种方式为:根据CPU的原因寄存器的值,确定中断所属的中断类型;根据中断类型,从CPU的功能模块中确定属于中断类型的功能模块;根据属于中断类型的功能模块分别对应的中断状态寄存器的值确定目标功能模块。
需要说明的是,CPU首先根据CPU的原因寄存器的值,确定中断所属的中断类型,根据中断类型,从CPU的功能模块中确定属于中断类型的功能模块,从而缩小了CPU确定目标功能模块的范围,使CPU能够更快的确定出目标功能模块。例如,根据原因寄存器的值确定出发生的中断类型为外部中断、CPU只需从外部中断对应的功能模块中确定目标功能模块,不需要再查找内部中断及其他中断类型的功能模块。例如,CPU从外部中断对应的功能模块中确定串口模块对应的中断状态寄存器的值如果为1,则表示串口模块发生了中断,即可以确定串口模块为目标功能模块。串口模块对应的中断状态寄存器的值如果是0,则表示串口模块未发生中断。
另一种方式为:根据CPU的每个功能模块分别对应的中断状态寄存器的值确定目标功能模块。
该种方式也即查找CPU的所有功能模块分别对应的中断状态寄存器的值,如果确定某个功能模块对应的中断状态寄存器的值为1,则可以确定该功能模块为目标功能模块。其中,每个功能模块对应一个中断状态寄存器。
需要说明的是,上述两种方式都可以是在应用程序的主函数执行过程中,确定目标功能模块,无需如现有技术中需要等到应用程序的主函数执行完成后,才能执行中断查询函数检查每个功能模块的中断状态寄存器是否置位,从而实现对目标功能模块产生的中断的快速响应。
S207、从子程序返回地址寄存器中获取出栈函数地址,根据出栈函数地址调用出栈函数,出栈函数用于将栈空间中保存的CPU的每个寄存器的值出栈并赋值给对应的寄存器。
跳转到中断入口地址调用与目标功能模块对应的中断处理函数后,可以从子程序返回地址寄存器中获取出栈函数地址,根据出栈函数地址调用出栈函数,可以通过先入后出的方式将栈空间中保存的CPU的每个寄存器的值依次出栈并保存给对应的寄存器,以保证CPU响应中断后能够回到原来的执行的程序。例如,将子程序返回地址出栈后赋值给子程序返回地址寄存器,将CPU响应中断时的状态出栈后赋值CPU的状态寄存器,保证CPU能够回到响应中断前的工作状态。例如,CPU正在执行应用程序A时,当CPU接收到串口模块发送的中断状态时,跳转到中断入口地址调用与串口模块对应的中断处理函数后,调用出栈函数后就可以使CPU能够接着执行应用程序A。
需要说明的是,例如,CPU的寄存器例如包括状态寄存器、通用寄存器,则将出栈函数用于将栈空间中保存的CPU的状态寄存器的值出栈并赋值给状态寄存器,将栈空间中保存的CPU的通用寄存器的值出栈并赋值给通用寄存器。
S208、退出中断。
本实施例提供的中断响应方法,通过开启CPU的状态寄存器的中断使能,配置中断入口地址并开启CPU的功能模块的中断使能,这样在CPU的功能模块发生中断后,目标功能模块就会向CPU上报自己的中断状态,CPU就能够确定哪个功能模块发生了中断,可以立即跳转到中断入口地址调用与目标功能模块对应的中断处理函数以响应目标功能模块产生的中断,从而可以实现对目标功能模块产生的中断的快速响应。并且,通过根据原因寄存器的值确定出发生的中断类型为外部中断、CPU只需从外部中断对应的功能模块中确定目标功能模块,不需要再查找内部中断及其他中断类型的功能模块,从而保证能够更快的确定目标功能模块,进一步提高了中断响应的及时性。并且,将栈空间中保存的CPU的每个寄存器的值出栈并赋值给对应的寄存器保证CPU响应中断后,能够回到原来正在执行的应用程序。
参照图3,图3为本发明实施例提供的一种中断响应装置的结构示意图,本实施例提供的中断响应装置可以部署于计算机系统中,中断响应装置300包括以下模块:开启模块310、配置模块320和处理模块330。
开启模块310用于开启中央处理器CPU的状态寄存器的中断使能;
配置模块320用于配置中断入口地址并开启CPU的每个功能模块的中断使能;处理模块330用于当接收到每个功能模块中的目标功能模块发送的中断状态时,跳转到中断入口地址调用与目标功能模块对应的中断处理函数;
其中,中断状态为目标功能模块接收到中断的触发信号时向CPU发送的信息。
本实施例提供的中断响应装置,无需如现有技术中需要等到应用程序主函数执行完成后再执行中断查询函数遍历检查每个功能模块是否发生了中断,而是通过开启中央处理器CPU的状态寄存器的中断使能,配置中断入口地址并开启所述CPU的功能模块的中断使能,这样在CPU的功能模块发生中断后,发生中断的功能模块就会向CPU上报自己的中断状态,CPU就能够确定哪个功能模块发生了中断,即可以确定目标功能模块发生了中断,可以立即跳转到中断入口地址调用与目标功能模块对应的中断处理函数以响应目标功能模块产生的中断。从而可以实现对目标功能模块产生的中断的快速响应。
可选的,处理模块330还用于在跳转到中断入口地址调用与目标功能模块对应的中断处理函数之前,清除CPU的状态寄存器的中断状态。
可选的,处理模块330还用于在清除CPU的状态寄存器的中断状态之后,调用压栈函数,压栈函数用于申请一块栈空间,并将CPU的每个寄存器的值压栈至所述栈空间中;所述寄存器至少包括状态寄存器和子程序的返回地址寄存器;所述子程序用于表征所述CPU可执行的任意一应用程序中的任意一步骤;在调用所述压栈函数后,将子程序返回地址寄存器的值修改为出栈函数地址;在跳转到中断入口地址调用与目标功能模块对应的中断处理函数之后,从子程序返回地址寄存器中获取出栈函数地址,根据出栈函数地址调用出栈函数,出栈函数用于将栈空间中保存的CPU的每个寄存器的值出栈并赋值给对应的寄存器。
可选的,处理模块330具体用于将CPU的功能模块中发生中断的功能模块确定为目标功能模块;跳转到中断入口地址调用与目标功能模块对应的中断处理函数。
可选的,处理模块330具体用于根据CPU的原因寄存器的值,确定中断所属的中断类型;根据中断类型,从CPU的功能模块中确定属于中断类型的功能模块;根据属于中断类型的功能模块分别对应的中断状态寄存器的值确定目标功能模块。
可选的,处理模块330具体用于根据CPU的每个功能模块分别对应的中断状态寄存器的值确定目标功能模块。
另外,本发明实施例还提供一种中断响应装置,如图4所示,图4为本发明实施例所提供的另一种中断响应装置的结构示意图。该中断响应装置400包括处理器410,存储器420以及存储在存储器420上并可在处理器410上运行的计算机程序,该计算机程序被处理器410执行时实现上述实施例的中断响应方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
本发明实施例还提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,该计算机程序被处理器执行时实现上述的中断响应方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。其中,的计算机可读存储介质,可以为只读存储器(Read-Only Memory,简称ROM)、随机存取存储器(Random Access Memory,简称RAM)、磁碟或者光盘等。
本发明实施例还提供了一种计算机程序,该计算机程序可以存储在云端或本地的存储介质上。在该计算机程序被计算机或处理器运行时用于执行本发明实施例的中断响应方法的相应步骤,并且用于实现根据本发明实施例的中断响应装置中的相应模块。
对于装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (12)

1.一种中断响应方法,其特征在于,包括:
开启中央处理器CPU的状态寄存器的中断使能;
配置中断入口地址并开启所述CPU的每个功能模块的中断使能;
当接收到所述每个功能模块中的目标功能模块发送的中断状态时,跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数;
其中,所述中断状态为所述目标功能模块接收到中断的触发信号时向所述CPU发送的信息。
2.根据权利要求1所述的方法,其特征在于,在所述跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数之前,还包括:
清除所述CPU的状态寄存器的中断状态。
3.根据权利要求2所述的方法,其特征在于,在所述清除所述CPU的状态寄存器的中断状态之后,还包括:
调用压栈函数;其中,所述压栈函数用于申请一块栈空间,并将所述CPU的每个寄存器的值压栈至所述栈空间中;所述寄存器至少包括子程序的返回地址寄存器;所述子程序用于表征所述CPU可执行的任意一应用程序中的任意一步骤;
在调用所述压栈函数后,将所述子程序的返回地址寄存器的值修改为出栈函数地址;
在所述跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数之后,还包括:
从所述子程序的返回地址寄存器中获取所述出栈函数地址;
根据所述出栈函数地址调用出栈函数,所述出栈函数用于将所述栈空间中保存的CPU的每个寄存器的值出栈并赋值给对应的所述寄存器。
4.根据权利要求1至3中任一项所述的方法,其特征在于,所述跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数之前,还包括:
将所述CPU的每个功能模块中发生中断的功能模块确定为所述目标功能模块。
5.根据权利要求4所述的方法,其特征在于,所述寄存器还包括原因寄存器;所述将所述CPU的功能模块中发生所述中断的功能模块确定为所述目标功能模块,包括:
根据所述CPU的原因寄存器的值,确定所述中断所属的中断类型;
根据所述中断类型,从所述CPU的每个功能模块中确定属于所述中断类型的功能模块;
根据属于所述中断类型的功能模块分别对应的中断状态寄存器的值,确定所述目标功能模块。
6.根据权利要求4所述的方法,其特征在于,所述将所述CPU的功能模块中发生中断的功能模块确定为所述目标功能模块,包括:
根据所述CPU的每个功能模块分别对应的中断状态寄存器的值确定所述目标功能模块。
7.一种中断响应装置,其特征在于,所述装置包括:
开启模块,用于开启中央处理器CPU的状态寄存器的中断使能;
配置模块,用于配置中断入口地址并开启所述CPU的每个功能模块的中断使能;
处理模块,用于当接收到所述每个功能模块中的目标功能模块发送的中断状态时,跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数;
其中,所述中断状态为所述目标功能模块接收到中断的触发信号时向所述CPU发送的信息。
8.根据权利要求7所述的装置,其特征在于,所述处理模块,还用于在所述跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数之前,清除所述CPU的状态寄存器的中断状态。
9.根据权利要求8所述的装置,其特征在于,所述处理模块,还用于在所述清除所述CPU的状态寄存器的中断状态之后,调用压栈函数,所述压栈函数用于申请一块栈空间,并将所述CPU的每个寄存器的值压栈至所述栈空间中;所述寄存器至少包括子程序的返回地址寄存器;所述子程序用于表征所述CPU可执行的任意一应用程序中的任意一步骤;在调用所述压栈函数后,将子程序返回地址寄存器的值修改为出栈函数地址;在所述跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数之后,从所述子程序的返回地址寄存器中获取所述出栈函数地址;根据所述出栈函数地址调用出栈函数,所述出栈函数用于将所述栈空间中保存的CPU的每个寄存器的值出栈并赋值给对应的所述寄存器。
10.根据权利要求7至9中任一项所述的装置,其特征在于,所述处理模块,具体用于将所述CPU的功能模块中发生所述中断的功能模块确定为所述目标功能模块;跳转到所述中断入口地址调用与所述目标功能模块对应的中断处理函数。
11.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储计算机程序,所述计算机程序被处理器执行时实现如权利要求1至6中任一项所述的中断响应方法的步骤。
12.一种中断响应装置,其特征在于,包括处理器、存储器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现如权利要求1至6中任一项所述的中断响应方法的步骤。
CN201910995582.4A 2019-10-18 2019-10-18 中断响应方法、装置及可读存储介质 Pending CN112685147A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910995582.4A CN112685147A (zh) 2019-10-18 2019-10-18 中断响应方法、装置及可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910995582.4A CN112685147A (zh) 2019-10-18 2019-10-18 中断响应方法、装置及可读存储介质

Publications (1)

Publication Number Publication Date
CN112685147A true CN112685147A (zh) 2021-04-20

Family

ID=75445029

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910995582.4A Pending CN112685147A (zh) 2019-10-18 2019-10-18 中断响应方法、装置及可读存储介质

Country Status (1)

Country Link
CN (1) CN112685147A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115379597A (zh) * 2022-08-24 2022-11-22 浙江清芯微电子有限公司 一种基于risc-v的hplc&hrf双模通信芯片架构

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6341324B1 (en) * 1995-10-06 2002-01-22 Lsi Logic Corporation Exception processing in superscalar microprocessor
CN101739368A (zh) * 2008-11-07 2010-06-16 中兴通讯股份有限公司 一种中断加速装置和中断处理系统
CN103778009A (zh) * 2012-10-18 2014-05-07 深圳市中兴微电子技术有限公司 中断处理方法及装置
CN107451076A (zh) * 2016-05-30 2017-12-08 龙芯中科技术有限公司 基于VxWorks系统的串口中断处理方法和装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6341324B1 (en) * 1995-10-06 2002-01-22 Lsi Logic Corporation Exception processing in superscalar microprocessor
CN101739368A (zh) * 2008-11-07 2010-06-16 中兴通讯股份有限公司 一种中断加速装置和中断处理系统
CN103778009A (zh) * 2012-10-18 2014-05-07 深圳市中兴微电子技术有限公司 中断处理方法及装置
CN107451076A (zh) * 2016-05-30 2017-12-08 龙芯中科技术有限公司 基于VxWorks系统的串口中断处理方法和装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
(英)斯威特曼著,赵俊良 等译: "SoC FPGA 嵌入式设计和开发教程", vol. 1, 北京航空航天大学出版社, pages: 294 - 305 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115379597A (zh) * 2022-08-24 2022-11-22 浙江清芯微电子有限公司 一种基于risc-v的hplc&hrf双模通信芯片架构

Similar Documents

Publication Publication Date Title
US9501319B2 (en) Method and apparatus for scheduling blocking tasks
CN106331065B (zh) 一种用于具有服务容器的主机系统的代理应用以及系统
US20170047069A1 (en) Voice processing method and device
KR20170096103A (ko) 중앙 프로세싱 유닛(cpu)과 보조 프로세서 사이의 개선된 함수 콜백 메커니즘
CN106020905B (zh) 一种微控制器固件开发与更新的方法及系统
US20160313715A1 (en) Method, Device and Computer Program Product for Programming a Plurality of Control Units
CN103678364B (zh) 一种动态检测url重定向死循环的方法及装置
CN112685147A (zh) 中断响应方法、装置及可读存储介质
CN104702534A (zh) 一种实现多进程共享端口的数据处理的方法及装置
CN108595195B (zh) 一种应用程序更新方法、装置、终端和储存介质
CN109284137B (zh) 一种基于Hypervisor的QNX操作系统启动方法及装置
KR20190044098A (ko) 컨테이너를 액세스하는데 사용하기 위한 방법 및 디바이스
US20140137126A1 (en) Technique for Task Sequence Execution
CN108833532B (zh) 基于物联网的服务处理方法、装置和系统
CN111026526B (zh) 程序的定时器配置方法、装置、存储介质及终端设备
CN110543349B (zh) 一种应用启动加速方法、装置及计算机可读存储介质
CN110618794B (zh) 一种SSD固件访问NandFlash的方法和系统
JP2020009144A (ja) 情報処理装置、移動体、情報処理方法、およびプログラム
WO2017128589A1 (zh) 可运行文件生成方法、art虚拟机运行方法和装置
CN111352710B (zh) 进程管理方法及装置、计算设备、存储介质
CN109062702B (zh) 一种计算资源分配方法、相关装置及可读存储介质
CN111480144B (zh) 多核机动车计算机管理多个任务的方法
CN111897667A (zh) 一种基于事件驱动和lua协程的异步通信方法及装置
CN108023966B (zh) 通用网关接口请求处理方法、设备和存储介质
JP6339978B2 (ja) リソース割当管理装置およびリソース割当管理方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination