CN112685001A - 一种Booth乘法器及其运算方法 - Google Patents

一种Booth乘法器及其运算方法 Download PDF

Info

Publication number
CN112685001A
CN112685001A CN202011627419.1A CN202011627419A CN112685001A CN 112685001 A CN112685001 A CN 112685001A CN 202011627419 A CN202011627419 A CN 202011627419A CN 112685001 A CN112685001 A CN 112685001A
Authority
CN
China
Prior art keywords
negative
positive
partial product
partial
sign
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011627419.1A
Other languages
English (en)
Other versions
CN112685001B (zh
Inventor
尚德龙
李阳
刘婉婷
唐溪琴
乔树山
周玉梅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Institute Of Intelligent Technology Institute Of Microelectronics Chinese Academy Of Sciences
Original Assignee
Nanjing Institute Of Intelligent Technology Institute Of Microelectronics Chinese Academy Of Sciences
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Institute Of Intelligent Technology Institute Of Microelectronics Chinese Academy Of Sciences filed Critical Nanjing Institute Of Intelligent Technology Institute Of Microelectronics Chinese Academy Of Sciences
Priority to CN202011627419.1A priority Critical patent/CN112685001B/zh
Publication of CN112685001A publication Critical patent/CN112685001A/zh
Application granted granted Critical
Publication of CN112685001B publication Critical patent/CN112685001B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Complex Calculations (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

本发明涉及一种Booth乘法器及其运算方法,属于乘法器运算技术领域,Booth乘法器包括初步译码模块,用于对输入的乘数和被乘数进行初步译码,得到部分积,并对部分积进行正负标记,得到正负标志信号;修正译码模块,用于根据正负标志信号对部分积进行分类处理,并对部分积进行修正译码处理,得到修正部分积;4‑2压缩单元,用于对修正部分积进行两级4‑2压缩处理,得到压缩部分积;信号控制模块,用于根据正负标志信号,确定取补操作中所需“加1”的个数,并控制4‑2压缩单元和32位超前进位加法器执行相应的取补操作;32位超前进位加法器,用于对压缩部分积求和,和值为最终的乘积结果,可有效提升运算速度,增强Booth乘法器的性能,并显著降低功耗。

Description

一种Booth乘法器及其运算方法
技术领域
本发明涉及乘法器运算领域,特别是涉及一种Booth乘法器及其运算方法。
背景技术
乘法器是一种完成两个互不相关的模拟信号相乘作用的电子器件,它作为乘法、除法、乘方和开方等模拟运算的主要基本单元,广泛用于电子通信系统作为调制、解调、混频、鉴相和自动增益控制,另外还可用于滤波、波形形成和频率控制等场合,是一种用途广泛的功能电路。近年来,处理海量数据需要越来越多的乘法运算,基于Booth编码的乘法器是最常用的乘法器之一。在现有的Booth乘法器中,大多在高位部分积压缩的过程中仍需精确压缩,因此由于进位的问题,部分积的求和运算占主要资源和功耗,同时也限制了电路的关键路径,从而使得乘法运算速度减慢,性能降低,功耗升高。因此,当下亟需一种运算速度快、高性能、低功耗的新型的Booth乘法器。
发明内容
本发明的目的是提供一种Booth乘法器及其运算方法,解决现有的Booth 乘法器普遍存在的运算速度慢、性能低、功耗高的问题,有效增强Booth乘法器的性能,并显著降低功耗。
为实现上述目的,本发明提供了如下方案:
一种Booth乘法器,包括:
初步译码模块,连接数据输入设备,用于对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号;
修正译码模块,连接所述初步译码模块,用于根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积;
4-2压缩单元,连接所述修正译码模块,用于对所述修正部分积进行两级 4-2压缩处理,得到压缩部分积;
32位超前进位加法器,连接所述4-2压缩单元,用于计算所述压缩部分积的和值,所述和值为最终的乘积结果;
信号控制模块,分别连接所述修正译码模块、所述4-2压缩单元和所述32 位超前进位加法器,用于根据正负标志信号,确定取补操作中所需“加1”的个数,并向所述4-2压缩单元和所述32位超前进位加法器发送控制信号,控制所述4-2压缩单元和所述32位超前进位加法器执行相应的取补操作;所述取补操作包括按位取反操作和“加1”操作。
可选的,所述初步译码模块对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号,具体包括:
对16位乘数的低8位和高8位同时进行基于radix-4的Booth初步译码,输出8个初步32位部分积,定义低8位输出的部分积为I0~I3,高8位输出的部分积为I4~I7
设被乘数为a,则初次译码后得到的所述部分积有0,a,2a三种情况,对每个所述部分积进行正负标记,输出正负标志信号signn,n为0~7的整数,正负标志信号sign0~sign7与所述部分积I0~I7相对应;
当所述部分积是正数时,则所述初步译码模块输出所述部分积的原值,同时正负标志信号signn输出低电平“0”;
当所述部分积是负数时,则所述初步译码模块输出所述部分积的绝对值,同时正负标志信号signn输出高电平“1”。
可选的,所述修正译码模块根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积,具体包括:
当所述部分积I0~I7都为正时,则将所述部分积作为修正部分积直接输出给所述4-2压缩单元;
当所述部分积I0~I7都为负时,计算所述部分积I0~I7的绝对值的乘积,然后对乘积进行取补操作;
当所述部分积I1~I3中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部;
当所述部分积I4~I7中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部;
当所述部分积I4~I7全为负,I1~I3非全负时,则将I1~I3中的负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I1~I3中任意一个正部分积的尾部;I4~I7的处理根据 [X]+[Y]=[X+Y]原理,对I4~I7的和值进行取补操作,取补操作在压缩处理后进行,I4~I7依旧输出正值;
当所述部分积I0~I3全为负,I4~I7非全负时,则将I4~I7中的负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I4~I7中任意一个正部分积的尾部;I0~I3的处理根据 [X]+[Y]=[X+Y]原理,对I0~I3的和值进行取补操作,取补操作在压缩处理后进行,I0~I3依旧输出正值;
当所述部分积I1~I3为负,I0为正时,I1~I3取反输出,I0直接输出正值。
可选的,所述4-2压缩单元包括第一4-2压缩器和第二4-2压缩器,所述第一4-2压缩器分别与所述修正译码模块、所述第二4-2压缩器连接,所述第二4-2压缩器还与所述32位超前进位加法器连接;所述第一4-2压缩器用于对所述修正部分积进行第一级4-2压缩处理,所述第二4-2压缩器用于对第一级4-2压缩处理结果进行第二级4-2压缩处理。
可选的,所述Booth乘法器还包括数选器,所述数选器包括第一数选器和第二数选器;
所述第一4-2压缩器经所述第一数选器与所述修正译码模块相连接,所述第二数选器与所述32位超前进位加法器相连接,所述第一数选器和所述第二数选器还分别与所述信号控制模块相连接;
所述第一数选器用于从所述压缩部分积中进行数据选择,使被选择的所述压缩部分积进入所述第二4-2压缩器进行第二级4-2压缩处理;所述第二数选器用于从所述32位超前进位加法器的输出结果或者对所述输出结果进行取补操作后得到的数值中进行数据选择,将选择的数据作为最终的乘积结果;所述信号控制模块向所述第一数选器和所述第二数选器下发控制信号,控制所述第一数选器和所述第二数选器进行数据选择。
可选的,所述Booth乘法器还包括反相器,所述反相器包括第一反相器和第二反相器;所述第一反相器分别与所述第一4-2压缩器、所述第一数选器连接,所述第二反相器分别与所述32位超前进位加法器、所述第二数选器连接;所述第一反相器用于对所述压缩部分积进行按位取反,所述第二反相器用于对所述32位超前进位加法器的输出结果进行按位取反。
可选的,所述初步译码模块设置有2个,所述信号控制模块、所述32位超前进位加法器以及所述修正译码模块均仅有1个,所述第一4-2压缩器设置有2个,所述第二4-2压缩器设置有1个,所述第一数选器、所述第一反相器均设置有4个,所述第二数选器、所述第二反相器均设置有1个。
本发明还提出了一种Booth乘法器的运算方法,包括:
对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号;
根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积;
根据正负标志信号,确定取补操作中所需“加1”的个数,并执行相应的取补操作;所述取补操作包括按位取反操作和“加1”操作;
对所述修正部分积进行两级4-2压缩处理,得到压缩部分积;
计算所述压缩部分积的和值,所述和值为最终的乘积结果。
可选的,所述对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号,具体包括:
对16位乘数的低8位和高8位同时进行基于radix-4的Booth初步译码,输出8个初步32位部分积,定义低8位输出的部分积为I0~I3,高8位输出的部分积为,I4~I7
设被乘数为a,则初次译码后得到的所述部分积有0,a,2a三种情况,对每个所述部分积进行正负标记,输出正负标志信号signn,n为0~7的整数,正负标志信号sign0~sign7与所述部分积I0~I7相对应;
当所述部分积是正数时,则输出所述部分积的原值,同时正负标志信号 signn输出低电平“0”;
当所述部分积是负数时,则输出所述部分积的绝对值,同时正负标志信号 signn输出高电平“1”。
可选的,所述根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积,具体包括:
当所述部分积I0~I7都为正时,则将所述部分积作为修正部分积直接输出;
当所述部分积I0~I7都为负时,计算所述部分积I0~I7的绝对值的乘积,然后对乘积进行取补操作;
当所述部分积I1~I3中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部;
当所述部分积I4~I7中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部;
当所述部分积I4~I7全为负,I1~I3非全负时,则将I1~I3中的负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I1~I3中任意一个正部分积的尾部;I4~I7的处理根据 [X]+[Y]=[X+Y]原理,对I4~I7的和值进行取补操作,取补操作在压缩处理后进行,I4~I7依旧输出正值;
当所述部分积I0~I3全为负,I4~I7非全负时,则将I4~I7中的负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I4~I7中任意一个正部分积的尾部;I0~I3的处理根据 [X]+[Y]=[X+Y]原理,对I0~I3的和值进行取补操作,取补操作在压缩处理后进行,I0~I3依旧输出正值;
当所述部分积I1~I3为负,I0为正时,I1~I3取反输出,I0直接输出正值。
根据本发明提供的具体实施例,本发明公开了以下技术效果:
(1)本发明基于改进的Booth乘法器算法,提出了一种新的计算思路,将负部分积的求补操作分为取反和进位添位两个部分进行。当出现负的部分积时,不是直接取反加1,也不是像其他实现方法中依次将前一个部分积的取反“加1”中的“1”放到下一个部分积的末尾,而是在译码的同时就知道要添1 的个数,由于在初步译码阶段已经将所有部分积移位后进行了低位扩展,正部分积不需要取反,所以对负部分积进行取反之后的“加1”,可以直接添到移位后正部分积的末尾,也就是说,对于任何一个负部分积的“加1”操作,这个“1”的权值都为1。因此,只需要计算负部分积的个数,便可直接确定添位值为多少,相比于传统乘法器,这种方法大大减少了取反加1时用到的32 位超前进位加法器的数目,减少了电路面积,节约了功耗,还有效提升了运算速度。
(2)本发明提出的Booth乘法器,与传统的Booth乘法器相比,省去了负部分积求补运算所需的32位超前进位加法器,将“加1”操作变换到其他地方,如正部分积尾部和4-2压缩单元的进位输入信号等。并且,当负部分积数量较多时,根据[X1+X2+X3]=[X1]+[X2]+[X3]、[X]+[Y]=[X+Y]的原理减少了取补操作次数,一是表现在8个负部分积的情况,先计算乘积的绝对值,最后再求补,只需一次“加1”取补操作,而传统的Booth乘法器需要 8次取补操作,从而提升了运算速度;二是表现在当I4~I7都为负或I3~I0都为负时,先计算正部分积的和,D1、C1或D2、C2取补后作为第二4-2压缩器输入,从而将4次取补操作减少为2次,进一步简化了运算过程,提升了运算速度。即先计算结果正值,将取补操作放在后面,从而进一步使Booth乘法器的运算速度快、面积小、功耗低。
(3)本发明提出的改进算法核心思想,在于对于负部分积的巧妙处理,从而总体提升乘法器运算性能,将负部分积求补所需要的“取反”和“加1”操作非连续处理,将“加1”根据部分积不同的分类情况选择加在正部分积尾部、4-2压缩单元进位输入信号Cin端或4-2压缩单元输出的32位C信号的最低位,从而省掉了全加器,提升了运算速度,节省了电路面积。当负部分积数目较多时,采取先计算绝对值,再将结果求补的方法,从而减少了取补操作数目,减少了电路面积,降低了功耗,提高了运算速度。
(4)本发明的Booth乘法器的设计思路,源自通过改进部分积取补操作的方式,达到提高乘法器性能的目的,并没有对传统乘法器的整体结构进行太大的改动,仅在传统乘法器的结构基础上加入了一个信号控制模块,这个信号控制模块可根据部分积不同的分类情况来控制部分积的处理过程,从而更容易对传统乘法器进行改进,具有很强的适用性和推广性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例1提供的Booth乘法器具体结构示意图;
图2为本发明实施例1提供的Booth乘法器的运算方法的流程图。
附图标号:
1-初步译码模块,2-修正译码模块,3-第一4-2压缩器,4-第二4-2压缩器, 5-32位超前进位加法器,6-信号控制模块,7-第一数选器,8-第二数选器,9- 第一反相器,10-第二反相器,11-32位加法器。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的目的是提供一种Booth乘法器及其运算方法,解决现有的Booth 乘法器普遍存在的运算速度慢、性能低、功耗高的问题,有效提高了补码乘法运算速度,增强了Booth乘法器的性能,并显著降低了功耗。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
实施例1
图1为本实施例提供的Booth乘法器具体结构示意图,从图1中可直观看出,本实施例提出的Booth乘法器,主要包括初步译码模块1、修正译码模块 2、4-2压缩单元、32位超前进位加法器5以及信号控制模块6。
其中,初步译码模块1,连接数据输入设备,用于对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号;修正译码模块2,连接所述初步译码模块1,用于根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积;4-2压缩单元,连接所述修正译码模块2,用于对所述修正部分积进行两级4-2压缩处理,得到压缩部分积;32位超前进位加法器5,连接所述4-2压缩单元,用于计算所述压缩部分积的和值,所述和值为最终的乘积结果;信号控制模块6,分别连接所述修正译码模块2、所述4-2压缩单元和所述32位超前进位加法器5,用于根据正负标志信号,确定取补操作中所需“加1”的个数,并向所述4-2压缩单元和所述32位超前进位加法器5发送控制信号,控制所述4-2压缩单元和所述32位超前进位加法器5执行相应的取补操作;所述取补操作包括按位取反操作和“加1”操作。
并且,从图1中还可直观看出,所述4-2压缩单元包括第一4-2压缩器3 和第二4-2压缩器4,从而实现两级压缩处理的作用。其中,所述第一4-2压缩器3分别与所述修正译码模块2、所述第二4-2压缩器4连接,所述第二4-2 压缩器4还与所述32位超前进位加法器5连接;所述第一4-2压缩器3用于对所述修正部分积进行第一级4-2压缩处理,所述第二4-2压缩器4用于对第一级4-2压缩处理结果进行第二级4-2压缩处理。
所述Booth乘法器还包括数选器,所述数选器包括第一数选器7和第二数选器8。所述第一4-2压缩器3经所述第一数选器7与所述修正译码模块2相连接,所述第二数选器8与所述32位超前进位加法器5相连接,所述第一数选器7和所述第二数选器8还分别与所述信号控制模块6相连接;所述第一数选器7用于从所述压缩部分积中进行数据选择,使被选择的所述压缩部分积进入所述第二4-2压缩器4进行第二级4-2压缩处理;所述第二数选器8用于从所述32位超前进位加法器5的输出结果或者对所述输出结果进行取补操作后得到的数值中进行数据选择,将选择的数据作为最终的乘积结果;所述信号控制模块6向所述第一数选器7和所述第二数选器8下发控制信号,控制所述第一数选器7和所述第二数选器8进行数据选择。
此外,所述Booth乘法器还包括反相器,所述反相器包括第一反相器9和第二反相器10;所述第一反相器9分别与所述第一4-2压缩器3、所述第一数选器7连接,所述第二反相器10分别与所述32位超前进位加法器5、所述第二数选器8连接;所述第一反相器9用于对所述压缩部分积进行按位取反,所述第二反相器10用于对所述32位超前进位加法器5的输出结果进行按位取反。
此外,还需要说明的是,所述第二反相器10还与1个32位加法器11相连,所述第二反相器10通过所述32位加法器11,与所述第二数选器8相连。所述第二反相器10负责对所述32位超前进位加法器5的输出结果进行按位取反,所述32位加法器11负责进行“加1”操作,通过所述第二反相器10和所述32位加法器11的结合实现按位取反后再“加1”,即完整的取补操作,使得所述第二数选器8可以选择将所述32位超前进位加法器5直接输出结果的原值或者经所述第二反相器10、所述32位加法器11对原值进行取补操作后得到的数值作为最终的乘法运算结果。所述32位加法器11可以为任意类型的加法器,只要保证32位即可,优选32位超前进位加法器5。
图1中可直观看出,本实施例中,在单个的所述的Booth乘法器中,所述初步译码模块1设置有2个,所述信号控制模块6、所述32位超前进位加法器5以及所述修正译码模块2均仅有1个,所述第一4-2压缩器3设置有2个,所述第二4-2压缩器4设置有1个,所述第一数选器7、所述第一反相器9均设置有4个,所述第二数选器8、所述第二反相器10和所述32位加法器11 均设置有1个。
本实施例的Booth乘法器,通过改进部分积取补操作的方式,达到提高乘法器性能的目的,并没有对传统乘法器的整体结构进行太大的改动,仅在传统乘法器的结构基础上加入了一个信号控制模块6,这个信号控制模块6可根据部分积不同的分类情况来控制部分积的取补操作过程,从而更易对传统乘法器进行改进,具有很强的适用性和推广性。
本实施例还提出了一种Booth乘法器的运算方法,下面结合所述Booth乘法器的具体结构,对所述Booth乘法器的运算方法进行详细说明,具体包括以下步骤:
S1、对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号。
本实施例中,通过所述初步译码模块1对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号,具体包括:
对16位乘数的低8位和高8位同时进行基于radix-4的Booth初步译码,输出8个初步32位部分积,定义低8位输出的部分积为I0~I3,高8位输出的部分积为I4~I7
设被乘数为a,则初次译码后得到的所述部分积有0,a,2a三种情况,对每个所述部分积进行正负标记,输出正负标志信号signn,signn=1或0,n为 0~7的整数,当signn=1时,表示所述部分积为负,当signn=0时,表示所述部分积为正,正负标志信号sign0~sign7与所述部分积I0~I7相对应。
当所述部分积是正数时,则所述初步译码模块1输出所述部分积的原值,同时正负标志信号signn输出低电平“0”;当所述部分积是负数时,则所述初步译码模块1输出所述部分积的绝对值,同时正负标志信号signn输出高电平“1”。
从图1中可直观看出,本发明对传统的Booth乘法器的译码方式进行了改进,为了更好的解释原理,以下均以16*16的Booth乘法器为例,本实施例中,初步译码模块1设有2个,初步译码过程也分为两个,通过数据输入设备向所述Booth乘法器输入16位乘数B和16位被乘数A后,首先利用初步译码模块1对16位乘数B和16位被乘数A进行基于radix-4的Booth初步译码,初步译码时,将16位乘数B分为低8位0~7bit和高8位7~15bit,将低8位0~7bit 输入至一个初步译码模块1中,将高8位7~15bit输入至另一个初步译码模块 1中,并保持16位被乘数A不变,直接将16位被乘数A同时输入至两个初步译码模块1中,两个初步译码模块1的初步译码过程同时进行。
通过两个初步译码模块1的两次初步译码过程,以输出正确的部分积以及控制信号。对16位乘数的低8位和高8位同时进行基于radix-4的Booth初步译码后,输出了8个初步32位部分积,即输入低8位0~7bit的初步译码模块 1输出部分积I0~I3,输入高8位7~15bit的初步译码模块1输出部分积I4~I7, I0~I7这8个部分积都为正值。假设被乘数是a,初次译码得到的部分积则有 0,a,2a三种情况,同时对应每个部分积输出一个正负标志信号signn,用于下一次译码时对初始译码值进行修正。即在传统Booth译码表中如果部分积是正数,则初步译码输出原值,且正负标志信号signn输出低电平0,如果部分积是负数,则初步译码输出其绝对值,且正负标志信号signn输出高电平1。表1是传统Booth算法译码表,表2是本实施例Booth乘法器所用的部分积初步译码表,包含部分积和正负标志信号signn
表1传统Booth算法译码表
译码位 部分积 符号
000 0
001 被乘数
010 被乘数
011 2*被乘数
100 ~2*被乘数
101 ~被乘数
110 ~被乘数
111 ~0
表2本实施例Booth乘法器所用的部分积初步译码表
译码位 部分积 sign<sub>n</sub>
000 0 0
001 被乘数 0
010 被乘数 0
011 2*被乘数 0
100 2*被乘数 1
101 被乘数 1
110 被乘数 1
111 0 0
根据传统Booth算法:
16位乘法器乘积结果=I0+22I1+24I2+26I3+28I4+210I5+212I6+214I7,其中 I0~I3是低8位数据产生的部分积,I4~I7是高8位数据产生的部分积,均从低到高排列,根据上述16位乘法器乘积结果的表达式可知,除了I0,其他部分积(I1~I7)都要分别与2n相乘,n为2,4,6,8,12,14,在硬件实现上就是左移。
如果部分积为负,需要对初步译码得到的部分积取反加1。而补码运算有个公式:[X×2k]=[X]×2k,其中补码位X为正负都满足,k为2的指数。因此,根据该补码运算公式可知,在对部分积进行译码时,可以先移位再求补。
本实施例中,Booth乘法器在初步译码时根据每个部分积所处权重将部分积与2n相乘,即左移相应的位数,且每个部分积在高位扩展符号位,每一个部分积都扩展至32位。表3是本实施例8个部分积的初始译码示意图,其中省略号表示扩展的符号位a7,8个部分积都是32位。
表3本实施例8个部分积的初始译码示意图
Figure BDA0002875243600000131
S2、根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积。
具体的,对步骤S1中得到的部分积进行分类处理,根据步骤S1译码时得到的部分积正负标志信号sign0~sign7,判断部分积的正负情况,结合译码位,共同控制电路采取不同的计算方式。本实施例根据部分积的正负情况,将部分积分为了7种组合,请参见表4:
表4本实施例7种部分积组合情况
组合 部分积正负情况描述
1 I<sub>7</sub>~I<sub>0</sub>全为正
2 I<sub>7</sub>~I<sub>0</sub>全为负
3 I<sub>3</sub>~I<sub>1</sub>中至少一个为正
4 I<sub>7</sub>~I<sub>4</sub>中至少一个为正
5 I<sub>3</sub>~I<sub>1</sub>非全负,I<sub>7</sub>~I<sub>4</sub>全为负
6 I<sub>3</sub>~I<sub>0</sub>全为负,I<sub>7</sub>~I<sub>4</sub>非全负
7 I<sub>3</sub>~I<sub>1</sub>全为负,I<sub>0</sub>为正,I<sub>7</sub>~I<sub>4</sub>任意
需要说明的是,针对表4中部分积的递进顺序采用正向、逆向均可,意义相同,也就是说,“I3~I1”等同于“I1~I3”,“I7~I4”等同于“I4~I7”。
本步骤中,实际就是通过所述修正译码模块2根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积。从图1中可直观看出,两个初步译码模块1向修正译码模块2 输入部分积I0~I7,经过修正译码模块2的修正译码处理后,分别得到修正部分积I0'~I3'和I4'~I7',然后将I0'~I3'和I4'~I7'作为输入,分别传输至两个第一4-2压缩器3。
根据表4中的7种部分积组合情况,具体包括:
(1)当所述部分积I0~I7都为正时,则将所述部分积作为修正部分积直接输出给所述4-2压缩单元。
(2)当所述部分积I0~I7都为负时,计算所述部分积I0~I7的绝对值的乘积,然后对乘积进行取补操作。
利用的数学公式是:
(-I7)+(-I6)+(-I5)+(-I4)+(-I3)+(-I2)+(-I1)+(-I0)=-(I7+I6+I5+I4+I3+I2+I1+I0)。即先输出步骤S1得到的正的部分积,计算得到绝对值乘积结果,还需产生正负标志信号,标志这个结果不是最终输出结果。然后根据[X]+[Y]=[X+Y]的原理,即“先移位再求补”等于“先求补再移位”的原理,对8个部分积的和进行取补操作从而得出正确结果。
(3)当所述部分积I1~I3中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部。
如果I1~I3中至少有一个正部分积,在传统乘法器里,需要对每个负部分积取反并“加1”。而本实施例将取反所需要的“加1”进行合并,利用负部分积的个数即所需“加1”的个数,并将所需“加1”的个数转化为2bit二进制数的格式,并添加到任意一个正部分积的尾部。首先利用初次译码得到的正负标志位sign1~sign3计算一共有几个负部分积,每个部分积都进行取反,“加 1”的个数这里最多为3个,可以用2bit二进制数来表示。将这个2bit数放在正部分积的末尾完成取补操作。
如表5所示,表5中的pi表示被乘数的第i位,
Figure BDA0002875243600000151
表示被乘数的第i位被取反。其中,末尾低两位是可以进行“加1”的。假设I2为正,I0、I1、I3为负,一共有3个负部分积,就在I2的低2位添加2bit的“11”。这种对负部分积的处理方式有效省略了传统乘法器里的加法器。
表5部分积I1~I3中至少有一个为正时的取补示意
Figure BDA0002875243600000152
此外,还应说明的是,虽然表5中涉及到了“I0”,但第(3)、(5)种情况中并没有考虑“I0”的正负情况,而是仅考虑到了“I1~I3”,这是因为本发明将“加1”的个数添加到正部分积的尾部的方法,这些正部分积的最低两位一定是二进制00,因此可以直接进行替换,无需进行加法操作。请参见表3 和表5中的“I0”,假设I0为正,I1~I3为负这一种情况,是不能把补码操作需要的“1”直接添加在I0的尾部的,因为I0没有进行左移,所以它的最低2位不一定是二进制00,因此,不能直接把最低2bit的数据替换掉,因此,本实施例仅需要保证这个正部分积在I1~I3中即可,所以在第(3)、(5)种情况中无需考虑“I0”的正负情况,表5中仅需要考虑“I1~I3”中至少有一个为正的情况,而“I0”仅用以辅助说明。
(4)当所述部分积I4~I7中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部。
如果I4~I7中至少有一个正部分积,和上述第(3)种情况同理,先将负部分积按位取反,同时I4~I7中计算负部分积的个数,即可得知由于负部分积求补码一共需要添加几个“1”,合并添加在任意一个正部分积尾部。
如表6所示:假设I4、I7为正部分积,I5、I6为负部分积,负部分积的个数为2,将2转化为二进制数为“10”,则需要在正部分积I4或I7的尾部添加“10”,例如,表6在I4的低2位处添加“10”。二进制的“10”即表示十进制“2”。
表6部分积I4~I7中至少有一个为正时的取补示意
Figure BDA0002875243600000161
(5)当所述部分积I4~I7全为负,I1~I3非全负时,则将I1~I3中的负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I1~I3中任意一个正部分积的尾部;I4~I7的处理根据 [X]+[Y]=[X+Y]原理,对I4~I7的和值进行取补操作,取补操作在压缩处理后进行,I4~I7依旧输出正值。
如果I4~I7全为负,I1~I3非全负,此种情况下,则I1~I3按第(3)种情况产生,为了减少取补操作,I4~I7的处理根据[X]+[Y]=[X+Y]原理,取补操作在后面进行,故I4~I7依旧输出正值。需要注意的是,此时负部分积取补操作在压缩操作后进行。
(6)当所述部分积I0~I3全为负,I4~I7非全负时,则将I4~I7中的负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I4~I7中任意一个正部分积的尾部;I0~I3的处理根据 [X]+[Y]=[X+Y]原理,对I0~I3的和值进行取补操作,取补操作在压缩处理后进行,I0~I3依旧输出正值。
当I0~I3全为负,I4~I7非全负,此种情况下,与第(5)种情况的处理过程相似,I4~I7按照第(4)种情况产生,为了减少取补操作,I0~I3的处理根据[X]+[Y]=[X+Y]原理,取补操作放在后面进行,故I0~I3依旧输出正值。此时,负部分积取补操作在压缩处理后进行。
(7)当所述部分积I1~I3为负,I0为正时,I1~I3取反输出,I0直接输出正值。
S3、根据正负标志信号,确定取补操作中所需“加1”的个数,并执行相应的取补操作。
本实施例中,通过所述信号控制模块6根据正负标志信号,确定取补操作中所需“加1”的个数,并向所述4-2压缩单元和所述32位超前进位加法器5 发送控制信号,控制所述4-2压缩单元和所述32位超前进位加法器5执行相应的取补操作。此外,所述信号控制模块6向所述4-2压缩单元、所述32位超前进位加法器5以及所述数选器下发控制指令的控制信号,例如Cin1、Cin2、 Cin3、Cin4、C_1、C_2、C_3、Ctr_1、Ctr_2、Ctr_3、Ctr_4以及Ctr_5等控制信号,从而实现对4-2压缩单元、32位超前进位加法器5以及数选器的控制。
本实施例中,步骤S3实际是伴随着步骤S2~S5进行的,即在步骤S2~S5 中进行取补操作。所述取补操作包括对所述部分积进行按位取反和“加1”操作。
需要说明的是,取补操作的方式有很多种,但均是围绕按位取反和“加1”实现取补,而本实施例的优点在于,根据部分积的正负标志信号的情况即正部分积和负部分积的数量,在对负部分积进行按位取反的同时,根据负部分积的个数确定所需“加1”的个数,所需“加1”的个数等于负部分积的个数,然后将所需“加1”的个数这一数值转化为2bit二进制数的格式,将这一2bit数值添加到任意一个正部分积的尾部,即完成了取补操作。举例说明,在表6 中,I4、I7为正部分积,I5、I6为负部分积,由此可见,负部分积的个数为2,也就是说所需“加1”的个数为2,即需要2个“加1”操作,将2转化为2bit 二进制数为“10”,则需要在正部分积I4或I7的尾部直接添加“10”,从而避免了现有的乘法器需要对每个负部分积都进行按位取反和“加1”操作而造成的运算速度慢的问题,有效提升了运算速度,还降低了功耗,提升了乘法器性能。
还应注意的是,为了叙述更加简便易懂,上述采用“所述部分积”这一统称,也就是说,上述过程中的“所述部分积”是对所有部分积的一个泛指,并不是仅限于在初步译码时得到的部分积,还应包括修正部分积、压缩部分积等各个步骤中的部分积,只要涉及取补操作的“部分积”均应包括在内。
S4、对所述修正部分积进行两级4-2压缩处理,得到压缩部分积。
S4.1、利用第一4-2压缩器3对所述修正部分积进行第一级4-2压缩处理。
为了加速部分积求和运算,采用4-2压缩单元,8个部分积需要进行2级 4-2压缩处理。因此,本实施例中,4-2压缩单元包括两个第一4-2压缩器3 和一个第二4-2压缩器4。两个所述第一4-2压缩器3进行一级压缩处理,一个所述第二4-2压缩器4对一级压缩处理结果进行二级压缩处理。
从图1中可看出,将S2中得到的8个修正部分积4个一组进行4-2压缩处理,即修正部分积I0'~I3'为一组,I4'~I7'为一组。第一级的两个第一4-2 压缩器3的进位输入信号Cin1和Cin2的值需要根据不同的修正部分积情况进行赋值,由所述信号控制模块6进行赋值。其中,Cin1是对I0'~I3'进行压缩的4-2压缩器进位输入信号,Cin2是对I4'~I7'进行压缩的4-2压缩器进位输入信号。I0'~I3'进行压缩后输出C1和D1,I4'~I7'压缩后输出C2和D2。第一 4-2压缩器3的输入和输出关系:I0'+I1'+I2'+I3'=D1+2C1;I4'+I5'+I6'+I7'=D2+2C2。
S4.2、利用第二4-2压缩器4对S4.1中得到的2C1、D1、2C2、D2进行第二级4-2压缩处理。
第二级4-2压缩处理由第二4-2压缩器4进行,二级4-2压缩处理完成后得到D3、C3,即压缩部分积。第二4-2压缩器4的进位输入信号是Cin3。
需要说明的是,当部分积的情况是S2中的第(5)或(6)种情况时,二级4-2压缩处理后得到的D3、C3都是正值,所以需要取补后才能得出正确结果值。具体的,如果是第(5)种情况,需要对2C2、D2取补,如果是第(6) 种情况,需要对2C1、D1需要进行取补操作。这样的方法将原来的4次取补操作减少为2次,取补操作的“加1”可以安置在第二4-2压缩器4的进位输入信号和所述32位超前进位加法器5进位输入信号。这些操作都是根据所述信号控制模块6来控制,所述信号控制模块6向所述4-2压缩单元和所述32位超前进位加法器5发送控制信号,控制所述4-2压缩单元和所述32位超前进位加法器5执行相应的取补操作。
S5、计算所述压缩部分积的和值,所述和值为最终的乘积结果。
S5.1、经过两级4-2压缩处理后,8个部分积最后被压缩成D3、C3两个压缩部分积,将D3、2C3输入至所述32位超前进位加法器5中进行相加求和,除了8个部分积为全负的情况,在此步骤就可以直接得到乘法器结果,所述32 位超前进位加法器5计算的和值即为Booth乘法器最终的运算结果。所述32 位超前进位加法器5的进位输入信号是Cin4。应说明的是,进位输入信号Cin4 以及上述各个进位输入信号,都是由所述信号控制模块6以控制指令的方式下发的控制信号。此外,所述信号控制模块6还下发Cin1、Cin2、Cin3、Cin4、 C_1、C_2、C_3、Ctr_1、Ctr_2、Ctr_3、Ctr_4以及Ctr_5等控制信号,从而实现对4-2压缩单元、32位超前进位加法器5以及数选器的控制。
S5.2、当8个部分积都为负部分积时,对S4中得到的D3、C3两个压缩部分积进行按位取反和“加1”操作,即取补操作,得到最后正确的运算结果。通过所述第二反相器10对所述32位超前进位加法器5的输出结果即D3、C3 两个压缩部分积进行按位取反,通过所述32位加法器11执行“加1”操作,实现对所述32位超前进位加法器5输出结果的取补操作,得到最后正确的结果值。
对于上述步骤中,所述4-2压缩单元的Cin1、Cin2、Cin3以及所述32位超前进位加法器5的Cin4置为“1”还是“0”,是由所述部分积的正负情况决定的,实质是用来存放取补操作的“1”。由于所述第一4-2压缩器3和所述第二4-2压缩器4生成的C1、C2、C3在输入至下一模块前,需要乘以2,即左移1位。因此,上述步骤中取补操作所需要加的“1”可以加在C1、C2、C3 最低位,设C1、C2、C3的最低位控制信号分别是C_1、C_2和C_3。
在步骤S2中,需要对部分积进行取补操作的情况有:
(1)当I1~I3全为负部分积,I0为正部分积时,将I1~I3分别取反后,因3次取补操作还需要加3个“1”,分别加在C1、C2、C3的最低位,即C_1、 C_2、C_3均置1。
(2)当I4~I7全为负部分积,I1~I3为非全负部分积时,对I4~I7的绝对值进行一级4-2压缩处理后,C1、C3都是正值,所以在输入至第二4-2压缩器4前需要先对2C1、D1进行取补操作,取反后需要添加2个“1”,分别加在Cin3和Cin4上。
(3)当I0~I3为负部分积,I4~I7为非全负部分积时,对I0~I3的绝对值进行一级4-2压缩处理后,C2、D2都是正值,所以在输入至第二4-2压缩器4前需要先对2C2、D2进行取补操作,取反后同样需要添加2个“1”,分别加在Cin3和Cin4上。
需要注意的是,上述三种情况中,第(2)、(3)种情况不会同时出现,因此,可以复用Cin3和Cin4。
下面对于Cin1,Cin2,Cin3,Cin4以及C1、C2、C3的尾部的赋值,结合表格进行说明,请参见表7:
表7 Cin1,Cin2,Cin3,Cin4以及C1、C2、C3的尾部的赋值情况
I<sub>0</sub>~I<sub>7</sub>的正负情况 Cin1 Cin2 Cin3 Cin4 C_1 C_2 C_3
I<sub>1</sub>~I<sub>3</sub>都为负,I<sub>0</sub>为正 0 0 0 0 1 1 1
I<sub>0</sub>~I<sub>3</sub>为负,I<sub>4</sub>~I<sub>7</sub>中有正 0 0 1 1 0 0 0
I<sub>4</sub>~I<sub>7</sub>为负,I<sub>1</sub>~I<sub>3</sub>中有正 0 0 1 1 0 0 0
为了控制所述32位超前进位加法器5、第一4-2压缩器3以及第二4-2压缩器4的进位输入信号Cin1~Cin4,以及第一4-2压缩器3和第二4-2压缩器4 输出C1~C3信号的最低位,因此,本实施例中,引入了3个控制信号:pn_flag_1、 pn_flag_2以及low_flag_3。
当I3~I0都为负部分积时,pn_flag_1是高电平,反之则为低电平。
当I7~I4都为负部分积时,pn_flag_2是高电平,反之则为低电平。
当I0为正部分积,I3~I1都为负部分积时,low_flag_3为高电平,反之则为低电平。
通过公式表达则为:
pn_flag_1=sign0&sign1&sign2&sign3
pn_flag_2=sign4&sign5&sign6&sign7
Figure BDA0002875243600000211
根据这三个控制信号pn_flag_1、pn_flag_2以及low_flag_3,得出表7各个信号的表达式:
Cin1=Cin2=0
Figure BDA0002875243600000212
C_1=C_2=C_3=low_flag_3
其中,&表示“与”操作,
Figure BDA0002875243600000213
表示“异或”操作。
从图1中还可直观看出,Ctr_1、Ctr_2、Ctr_3、Ctr_4信号是第一数选器7 的控制信号,而Ctr_5是第二数选器8的控制信号,均有所述信号控制模块6 下发,数选器即为数据选择器。图1中,第一数选器7有四个,分别为MUX1、 MUX2、MUX3和MUX4,第二数选器8有一个,即MUX5。
所述信号控制模块6分别向第一数选器7即MUX1、MUX2、MUX3和 MUX4对应下发Ctr_1、Ctr_2、Ctr_3、Ctr_4的指令信号,控制所述第一数选器7进行数据选择,还向第二数选器8即MUX5下发Ctr_5的指令信号,控制所述第二数选器8进行数据选择。具体的,Ctr_1控制MUX1选择D1还是~D1 (D1的非)进入第二4-2压缩器4,Ctr_2控制MUX2选择C1还是~C1(C1的非)进入第二4-2压缩器4,Ctr_3控制MUX3选择D2还是~D2(D2的非) 进入第二4-2压缩器4,Ctr_4控制MUX4选择C2还是~C2(C2的非)进入第二4-2压缩器4,Ctr_5控制MUX5选择32位超前进位加法器5的输出还是输出结果的补码为最终的乘法运算结果。
需要说明的是,其中“的非”表示该数值是按位取反,并不包含“加1”操作。并且,反相器只能按位取反,取补中的“加1”是对Cin1,Cin2,Cin3, Cin4以及C1、C2、C3的赋值来执行,由所述信号控制模块6对上述信号进行赋值。
所述第一数选器7和所述第二数选器8的控制信号表达式为:
Figure BDA0002875243600000221
Figure BDA0002875243600000222
Ctr_5=pn_flag_1&pn_flag_2
当Ctr_1、Ctr_2、Ctr_3和Ctr_4均为0时,分别选择D1、C1、D2、C2 的原值。当Ctr_1、Ctr_2、Ctr_3和Ctr_4均为1时,分别选择
Figure BDA0002875243600000223
当Ctr_5为0时,选择32位超前进位加法器5的原值输出。当Ctr_5为1时,选择32位超前进位加法器5取补操作后结果进行输出,从而得到Booth乘法器的最终运算结果。
本实施例提出的改进算法核心思想,在于对于负部分积的巧妙处理,根据部分积的正负标志信号的情况,对负部分积进行按位取反,并将所需“加1”的个数这一数值转化为二进制数,将所述二进制数添加到任意一个正部分积的尾部。将负部分积求补所需要的“取反”和“加1”操作非连续处理,将“加 1”根据部分积不同的分类情况选择加在正部分积尾部、4-2压缩单元进位输入信号Cin端或4-2压缩单元输出的32位C信号的最低位,从而省掉了全加器,提升了运算速度,节省了电路面积,从而总体提升乘法器运算性能。当负部分积数目较多时,采取先计算绝对值,再将结果求补的方法,从而减少了取补操作数目,减少了电路面积,降低了功耗,提高了运算速度和性能。
本实施例提出的Booth乘法器,与传统的Booth乘法器相比,省去了负部分积求补运算所需的32位超前进位加法器5,将“加1”操作变换到其他地方,如正部分积尾部和4-2压缩单元的进位输入信号等。并且,当负部分积数量较多时,根据[X1+X2+X3]=[X1]+[X2]+[X3]即[X]+[Y]=[X+Y]的原理减少了取补操作次数,一是表现在8个负部分积的情况,先计算乘积的绝对值,最后再求补,只需一次“加1”取补操作,而传统的Booth乘法器需要8次取补操作,从而提升了运算速度;二是表现在当I4~I7都为负或I3~I0都为负时,先计算正部分积的和,D1、C1或D2、C2取补后作为第二4-2压缩器4输入,从而将4次取补操作减少为2次,进一步简化了运算过程,提升了运算速度。即先计算结果正值,将取补操作放在后面,从而进一步使Booth乘法器的运算速度快、面积小、功耗低。
本实施例提出的一种Booth乘法器及其运算方法,是一种新的乘法器计算方法,将负部分积的求补操作分为取反和进位添位两个部分进行。当出现负的部分积时,不是直接取反加1,也不是像其他实现方法中依次将前一个部分积的取反“加1”中的“1”放到下一个部分积的末尾,而是在译码的同时就知道要添1的个数,由于在初步译码阶段已经将所有部分积移位后进行了低位扩展,正部分积不需要取反,所以对负部分积进行取反之后的“加1”,可以直接添到移位后正部分积的末尾,也就是说,对于任何一个负部分积的“加1”操作,这个“1”的权值都为1。因此,只需要计算负部分积的个数,便可直接确定添位值为多少,相比于传统乘法器,这种方法大大减少了取反加1时用到的32位超前进位加法器5的数目,减少了电路面积,节约了功耗,还有效提升了运算速度。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的系统而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处。综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种Booth乘法器,其特征在于,包括:
初步译码模块,连接数据输入设备,用于对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号;
修正译码模块,连接所述初步译码模块,用于根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积;
4-2压缩单元,连接所述修正译码模块,用于对所述修正部分积进行两级4-2压缩处理,得到压缩部分积;
32位超前进位加法器,连接所述4-2压缩单元,用于计算所述压缩部分积的和值,所述和值为最终的乘积结果;
信号控制模块,分别连接所述修正译码模块、所述4-2压缩单元和所述32位超前进位加法器,用于根据正负标志信号,确定取补操作中所需“加1”的个数,并向所述4-2压缩单元和所述32位超前进位加法器发送控制信号,控制所述4-2压缩单元和所述32位超前进位加法器执行相应的取补操作;所述取补操作包括按位取反操作和“加1”操作。
2.根据权利要求1所述的Booth乘法器,其特征在于,所述初步译码模块对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号,具体包括:
对16位乘数的低8位和高8位同时进行基于radix-4的Booth初步译码,输出8个初步32位部分积,定义低8位输出的部分积为I0~I3,高8位输出的部分积为I4~I7
设被乘数为a,则初次译码后得到的所述部分积有0,a,2a三种情况,对每个所述部分积进行正负标记,输出正负标志信号signn,n为0~7的整数,正负标志信号sign0~sign7与部分积I0~I7相对应;
当所述部分积是正数时,则所述初步译码模块输出所述部分积的原值,同时正负标志信号signn输出低电平“0”;
当所述部分积是负数时,则所述初步译码模块输出所述部分积的绝对值,同时正负标志信号signn输出高电平“1”。
3.根据权利要求2所述的Booth乘法器,其特征在于,所述修正译码模块根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积,具体包括:
当所述部分积I0~I7都为正时,则将所述部分积作为修正部分积直接输出给所述4-2压缩单元;
当所述部分积I0~I7都为负时,计算所述部分积I0~I7的绝对值的乘积,然后对乘积进行取补操作;
当所述部分积I1~I3中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部;
当所述部分积I4~I7中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部;
当所述部分积I4~I7全为负,I1~I3非全负时,则将I1~I3中的负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I1~I3中任意一个正部分积的尾部;I4~I7的处理根据[X]+[Y]=[X+Y]原理,对I4~I7的和值进行取补操作,取补操作在压缩处理后进行,I4~I7依旧输出正值;
当所述部分积I0~I3全为负,I4~I7非全负时,则将I4~I7中的负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I4~I7中任意一个正部分积的尾部;I0~I3的处理根据[X]+[Y]=[X+Y]原理,对I0~I3的和值进行取补操作,取补操作在压缩处理后进行,I0~I3依旧输出正值;
当所述部分积I1~I3为负,I0为正时,I1~I3取反输出,I0直接输出正值。
4.根据权利要求1所述的Booth乘法器,其特征在于,所述4-2压缩单元包括第一4-2压缩器和第二4-2压缩器,所述第一4-2压缩器分别与所述修正译码模块、所述第二4-2压缩器连接,所述第二4-2压缩器还与所述32位超前进位加法器连接;所述第一4-2压缩器用于对所述修正部分积进行第一级4-2压缩处理,所述第二4-2压缩器用于对第一级4-2压缩处理结果进行第二级4-2压缩处理。
5.根据权利要求4所述的Booth乘法器,其特征在于,所述Booth乘法器还包括数选器,所述数选器包括第一数选器和第二数选器;
所述第一4-2压缩器经所述第一数选器与所述修正译码模块相连接,所述第二数选器与所述32位超前进位加法器相连接,所述第一数选器和所述第二数选器还分别与所述信号控制模块相连接;
所述第一数选器用于从所述压缩部分积中进行数据选择,使被选择的所述压缩部分积进入所述第二4-2压缩器进行第二级4-2压缩处理;所述第二数选器用于从所述32位超前进位加法器的输出结果或者对所述输出结果进行取补操作后得到的数值中进行数据选择,将选择的数据作为最终的乘积结果;所述信号控制模块向所述第一数选器和所述第二数选器下发控制信号,控制所述第一数选器和所述第二数选器进行数据选择。
6.根据权利要求5所述的Booth乘法器,其特征在于,所述Booth乘法器还包括反相器,所述反相器包括第一反相器和第二反相器;所述第一反相器分别与所述第一4-2压缩器、所述第一数选器连接,所述第二反相器分别与所述32位超前进位加法器、所述第二数选器连接;所述第一反相器用于对所述压缩部分积进行按位取反,所述第二反相器用于对所述32位超前进位加法器的输出结果进行按位取反。
7.根据权利要求6所述的Booth乘法器,其特征在于,所述初步译码模块设置有2个,所述信号控制模块、所述32位超前进位加法器以及所述修正译码模块均仅有1个,所述第一4-2压缩器设置有2个,所述第二4-2压缩器设置有1个,所述第一数选器、所述第一反相器均设置有4个,所述第二数选器、所述第二反相器均设置有1个。
8.一种Booth乘法器的运算方法,其特征在于,包括:
对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号;
根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积;
根据正负标志信号,确定取补操作中所需“加1”的个数,并执行相应的取补操作;所述取补操作包括按位取反操作和“加1”操作;
对所述修正部分积进行两级4-2压缩处理,得到压缩部分积;
计算所述压缩部分积的和值,所述和值为最终的乘积结果。
9.根据权利要求8所述的Booth乘法器的运算方法,其特征在于,所述对输入的乘数和被乘数进行初步译码,得到部分积,并对所述部分积进行正负标记,得到正负标志信号,具体包括:
对16位乘数的低8位和高8位同时进行基于radix-4的Booth初步译码,输出8个初步32位部分积,定义低8位输出的部分积为I0~I3,高8位输出的部分积为I4~I7
设被乘数为a,则初次译码后得到的所述部分积有0,a,2a三种情况,对每个所述部分积进行正负标记,输出正负标志信号signn,n为0~7的整数,正负标志信号sign0~sign7与部分积I0~I7相对应;
当所述部分积是正数时,则输出所述部分积的原值,同时正负标志信号signn输出低电平“0”;
当所述部分积是负数时,则输出所述部分积的绝对值,同时正负标志信号signn输出高电平“1”。
10.根据权利要求9所述的Booth乘法器的运算方法,其特征在于,所述根据正负标志信号对所述部分积进行分类处理,再根据分类结果,对所述部分积进行修正译码处理,得到修正部分积,具体包括:
当所述部分积I0~I7都为正时,则将所述部分积作为修正部分积直接输出;
当所述部分积I0~I7都为负时,计算所述部分积I0~I7的绝对值的乘积,然后对乘积进行取补操作;
当所述部分积I1~I3中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部;
当所述部分积I4~I7中至少有一个为正时,将负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到任意一个正部分积的尾部;
当所述部分积I4~I7全为负,I1~I3非全负时,则将I1~I3中的负部分积按位取反,同时利用正负标志信号sign1~sign3计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I1~I3中任意一个正部分积的尾部;I4~I7的处理根据[X]+[Y]=[X+Y]原理,对I4~I7的和值进行取补操作,取补操作在压缩处理后进行,I4~I7依旧输出正值;
当所述部分积I0~I3全为负,I4~I7非全负时,则将I4~I7中的负部分积按位取反,同时利用正负标志信号sign4~sign7计算负部分积的个数,负部分积的个数即为需要“加1”的个数,将需要“加1”的个数这一数值转化为二进制数,添加到I4~I7中任意一个正部分积的尾部;I0~I3的处理根据[X]+[Y]=[X+Y]原理,对I0~I3的和值进行取补操作,取补操作在压缩处理后进行,I0~I3依旧输出正值;
当所述部分积I1~I3为负,I0为正时,I1~I3取反输出,I0直接输出正值。
CN202011627419.1A 2020-12-30 2020-12-30 一种Booth乘法器及其运算方法 Active CN112685001B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011627419.1A CN112685001B (zh) 2020-12-30 2020-12-30 一种Booth乘法器及其运算方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011627419.1A CN112685001B (zh) 2020-12-30 2020-12-30 一种Booth乘法器及其运算方法

Publications (2)

Publication Number Publication Date
CN112685001A true CN112685001A (zh) 2021-04-20
CN112685001B CN112685001B (zh) 2023-07-18

Family

ID=75455772

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011627419.1A Active CN112685001B (zh) 2020-12-30 2020-12-30 一种Booth乘法器及其运算方法

Country Status (1)

Country Link
CN (1) CN112685001B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113032723A (zh) * 2021-05-25 2021-06-25 广东省新一代通信与网络创新研究院 一种矩阵乘法器的实现方法及矩阵乘法器装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070192398A1 (en) * 2006-02-15 2007-08-16 Shankar Krithivasan Booth multiplier with enhanced reduction tree circuitry
CN102722352A (zh) * 2012-05-21 2012-10-10 华南理工大学 一种Booth乘法器
CN106897046A (zh) * 2017-01-24 2017-06-27 青岛朗思信息科技有限公司 一种定点乘累加器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070192398A1 (en) * 2006-02-15 2007-08-16 Shankar Krithivasan Booth multiplier with enhanced reduction tree circuitry
CN102722352A (zh) * 2012-05-21 2012-10-10 华南理工大学 一种Booth乘法器
CN106897046A (zh) * 2017-01-24 2017-06-27 青岛朗思信息科技有限公司 一种定点乘累加器

Non-Patent Citations (6)

* Cited by examiner, † Cited by third party
Title
YANG LI: "Performance Improvement of Radix-4 Booth Multiplier on Negative Partial Products", 《IEEE》, pages 222 - 226 *
侯华敏,杨虹: "高性能乘加单元的设计", 微电子学, no. 05, pages 67 - 70 *
周昔平,高德远,樊晓桠: "逻辑平衡与高速数字电路", 计算机工程与应用, no. 21, pages 28 - 31 *
朱鑫标;施隆照;: "一种高压缩Wallace树的快速乘法器设计", 微电子学与计算机, no. 02, pages 52 - 55 *
李军强;李东生;李奕磊;周志增;: "32×32高速乘法器的设计与实现", 微电子学与计算机, no. 12, pages 29 - 32 *
詹文法,汪国林,杨羽,张珍: "32位快速乘法器的设计", 合肥工业大学学报(自然科学版), no. 09, pages 122 - 125 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113032723A (zh) * 2021-05-25 2021-06-25 广东省新一代通信与网络创新研究院 一种矩阵乘法器的实现方法及矩阵乘法器装置
CN113032723B (zh) * 2021-05-25 2021-08-10 广东省新一代通信与网络创新研究院 一种矩阵乘法器的实现方法及矩阵乘法器装置

Also Published As

Publication number Publication date
CN112685001B (zh) 2023-07-18

Similar Documents

Publication Publication Date Title
US20210349692A1 (en) Multiplier and multiplication method
KR100264961B1 (ko) 비트 길이가 다른 다중수를 지원하는 병렬 승산기
KR101603471B1 (ko) 디지털 신호 프로세서들에서의 신호 처리를 위한 시스템 및 방법
TWI763079B (zh) 用於浮點運算的乘法器、方法、積體電路晶片和計算裝置
CN112540743B (zh) 面向可重构处理器的有无符号乘累加器及方法
CN110413254B (zh) 数据处理器、方法、芯片及电子设备
KR960704266A (ko) 고속 이진 승산기용 개량된 웰레스-트리 가산기, 구조 및 방법
US6704762B1 (en) Multiplier and arithmetic unit for calculating sum of product
CN117111881A (zh) 支持多输入多格式的混合精度乘加运算器
CN112685001A (zh) 一种Booth乘法器及其运算方法
CN113010148B (zh) 一种适用于混合精度神经网络的定点乘加运算单元及方法
CN116661734B (zh) 支持多输入多格式的低精度乘加运算器
CN114327640A (zh) Simd乘法器及数字处理器
CN113608718A (zh) 一种实现素数域大整数模乘计算加速的方法
TW202319909A (zh) 用於將輸入集相乘之硬體電路及方法,以及非暫時性機器可讀儲存裝置
CN116205244B (zh) 一种数字信号处理结构
CN113268219B (zh) 一种带二进制补码转换的加法器电路
CN111897513A (zh) 一种基于反向极性技术的乘法器及其代码生成方法
CN114327361B (zh) 一种21比特浮点加法器
CN116991359B (zh) Booth乘法器、混合Booth乘法器及运算方法
WO2023078364A1 (zh) 矩阵乘法的运算方法及装置
CN110059817B (zh) 一种实现低资源消耗卷积器的方法
CN116151340B (zh) 并行随机计算神经网络系统及其硬件压缩方法、系统
US20240069865A1 (en) Fractional logarithmic number system adder
WO2021073511A1 (zh) 用于浮点运算的乘法器、方法、集成电路芯片和计算装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 5 / F, building 1, Qilin artificial intelligence Industrial Park, 266 Chuangyan Road, Jiangning District, Nanjing City, Jiangsu Province

Applicant after: Zhongke Nanjing Intelligent Technology Research Institute

Address before: 5 / F, building 1, Qilin artificial intelligence Industrial Park, 266 Chuangyan Road, Jiangning District, Nanjing City, Jiangsu Province

Applicant before: Nanjing Institute of intelligent technology, Institute of microelectronics, Chinese Academy of Sciences

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant