CN112667059A - 一种基于飞腾平台清除cmos芯片的方法和装置 - Google Patents

一种基于飞腾平台清除cmos芯片的方法和装置 Download PDF

Info

Publication number
CN112667059A
CN112667059A CN202011550476.4A CN202011550476A CN112667059A CN 112667059 A CN112667059 A CN 112667059A CN 202011550476 A CN202011550476 A CN 202011550476A CN 112667059 A CN112667059 A CN 112667059A
Authority
CN
China
Prior art keywords
value
memory
offset address
embedded controller
executing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011550476.4A
Other languages
English (en)
Other versions
CN112667059B (zh
Inventor
曾桂华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Baoxinchuang Information Technology Co ltd
Original Assignee
Shenzhen Baoxinchuang Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Baoxinchuang Technology Co Ltd filed Critical Shenzhen Baoxinchuang Technology Co Ltd
Priority to CN202011550476.4A priority Critical patent/CN112667059B/zh
Publication of CN112667059A publication Critical patent/CN112667059A/zh
Application granted granted Critical
Publication of CN112667059B publication Critical patent/CN112667059B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明涉及计算机领域,公开了一种基于飞腾平台清除CMOS芯片的方法和装置。方法包括:获取嵌入式控制器中存储器的偏移地址的值;当存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作,通过获取存储器的偏移地址的值来实现对飞腾平台CMOS芯片的清除,由此能够提高清除效率。

Description

一种基于飞腾平台清除CMOS芯片的方法和装置
技术领域
本发明涉及计算机领域,特别是涉及一种基于飞腾平台清除CMOS芯片的方法和装置。
背景技术
随着技术的进步与成熟,目前台式机基本输入输出系统已支持丰富的模块和功能。但当机器的基本输入输出系统设置错误,或者忘记设置的基本输入输出系统密码,或者当机器出现一些莫名的故障时,我们一般会将CMOS放电,清除CMOS信息后观察电脑是否恢复正常。在X86平台上,使用内置RTC,可以通过访问CMOS寄存器检测到是否有清除CMOS的动作,从而进行清除CMOS操作,其清除效率低下。
并且在飞腾平台上使用的外置RTC,由于没有多余的RAM空间,开机过程无法通过CMOS寄存器去获取是否进行了清除CMOS的动作。
发明内容
基于此,有必要针对上述技术问题,提供一种基于飞腾平台清除CMOS芯片的方法和装置,能够实现对飞腾平台的CMOS芯片进行清除的同时,提高清除效率。
第一方面,本发明实施例提供了一种基于飞腾平台清除CMOS芯片的方法,所述方法包括:
获取嵌入式控制器中存储器的偏移地址的值;
当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作。
在一些实施例中,所述当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作之后,所述方法还包括:
将所述嵌入式控制器中存储器的偏移地址的值写为预设值;
执行开机操作。
在一些实施例中,所述方法还包括:
当所述存储器的偏移地址的值为预设值时,则执行开机操作。
在一些实施例中,所述获取嵌入式控制器中存储器的偏移地址的值之前,所述方法还包括:
将所述嵌入式控制器中存储器初始化;
获取基本输入输出系统中存储器的预设位置;
基于所述预设位置的值确定是否为第一次刷写基本输入输出系统;
若是第一次刷写基本输入输出系统,则执行将所述嵌入式控制器中存储器的偏移地址的值写为预设值的步骤;
若不是第一次刷写基本输入输出系统,则执行获取嵌入式控制器中存储器的偏移地址的值的步骤。
在一些实施例中,所述基于所述预设位置的值确定是否为第一次刷写基本输入输出系统,包括:
基于所述预设位置确定是否读取到第一值;
若读取到第一值,则确定为第一次刷写基本输入输出系统;
若没有读取到第一值,则确定不是第一次刷写基本输入输出系统。
第二方面,本发明实施例还提供了一种基于飞腾平台清除CMOS芯片的装置,包括:
获取模块,用于获取嵌入式控制器中存储器的偏移地址的值;
清除模块,用于当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作。
在一些实施例中,所述装置还包括:
写入模块,用于将所述嵌入式控制器中存储器的偏移地址的值写为预设值;
执行模块,用于执行开机操作。
在一些实施例中,所述执行模块具体用于:
当所述存储器的偏移地址为预设值时,则执行开机操作。
第三方面,本发明实施例还提供了一种电子设备,包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行上述基于飞腾平台清除CMOS芯片的方法。
第四方面,本发明实施例还提供了一种非易失性计算机可读存储介质,所述计算机可读存储介质存储有计算机可执行指令,当所述计算机可执行指令被处理器所执行时,使所述处理器执行上述基于飞腾平台清除CMOS芯片的方法。
与现有技术相比,本发明的有益效果是:区别于现有技术的情况,本发明实施例中的基于飞腾平台清除CMOS芯片的方法和装置,通过获取嵌入式控制器中存储器的偏移地址的值,然后判断所述存储器的偏移地址的值是否为预设值,当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作,通过获取存储器的偏移地址的值来实现对飞腾平台CMOS芯片的清除,由此能够提高清除效率。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定,附图中具有相同参考数字标号的元件表示为类似的元件,除非有特别申明,附图中的图不构成比例限制。
图1是本发明一个实施例中电子设备的硬件结构示意图;
图2是本发明一个实施例中基于飞腾平台清除CMOS芯片的方法流程示意图;
图3是本发明一个实施例中判断是否为第一次刷写基本输入输出系统的流程示意图;
图4是本发明一个实施例中基于飞腾平台清除CMOS芯片的方法的详细流程图;
图5是本发明一个实施例中基于飞腾平台清除CMOS芯片的装置的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,如果不冲突,本发明实施例中的各个特征可以相互结合,均在本发明的保护范围之内。另外,虽然在装置示意图中进行了功能模块划分,在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于装置中的模块划分,或流程图中的顺序执行所示出或描述的步骤。再者,本发明所采用的“第一”、“第二”、“第三”等字样并不对数据和执行次序进行限定,仅是对功能和作用基本相同的相同项或相似项进行区分。
本发明实施例提供了一种电子设备,请参阅图1所示,图1为本发明实施例提供的一种电子设备的硬件结构图,其中,所述电子设备100可以是任何类型,具备运算功能的设备。
具体地,如图1所示,所述电子设备包括一个或者多个处理器102以及存储器104。图1中以一个处理器102为例。处理器102和存储器104可以通过总线或者其他方式连接,图1中以通过总线连接为例。
存储器104作为一种非易失性计算机可读存储介质,可用于存储非易失性软件程序、非易失性计算机可执行程序以及模块,如本发明实施例中的基于飞腾平台清除CMOS芯片的方法对应的程序、指令以及模块。处理器102通过运行存储在存储器104中的非易失性软件程序、指令以及模块,从而执行电子设备的各种功能应用以及数据处理,即实现下述实施例中的基于飞腾平台清除CMOS芯片的方法。
存储器104可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储根据基于飞腾平台清除CMOS芯片的装置使用所创建的数据等。此外,存储器104可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实施例中,存储器104可选包括相对于处理器102远程设置的存储器,这些远程存储器可以通过网络连接至基于飞腾平台清除CMOS芯片的装置。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
如图2所示,本发明实施例提供了一种基于飞腾平台清除CMOS芯片的方法,所述方法由电子设备执行,所述方法包括:
步骤202,获取嵌入式控制器中存储器的偏移地址的值。
在本发明实施例中,存储器的偏移地址例如可以为Ox3D,存储器的偏移地址的值可以为任意值,存储器为电池支持的随机存取存储器,即BRAM存储器,嵌入式控制器为EC。具体地,通过获取嵌入式控制器中存储器的偏移地址的值来确定是否执行清除CMOS芯片的操作。
步骤204,当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作。
在本发明实施例中,将预设值作为是否清除CMOS芯片的标志,预设值例如可以为0x5A。CMOS芯片例如可以为保存电子设备基本启动信息,例如时间、日期以及启动设置等的芯片。具体地,当获取到嵌入式控制器中存储器的偏移地址的值后,然后判断所述存储器的偏移地址的值是否为预设值,即将存储器的偏移地址的值和预设值0x5A进行比对,若所述存储器的偏移地址的值不为0x5A,则执行清除CMOS芯片的操作,即清除基本输入输出系统的存储器的信息。可以理解的是,在其他一些实施例中,预设值不限于0x5A,预设值也可以为其他的值。
在本发明实施例中,通过获取嵌入式控制器中存储器的偏移地址的值,然后判断所述存储器的偏移地址的值是否为预设值,当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作,通过获取存储器的偏移地址的值来实现对飞腾平台CMOS芯片的清除,由此能够提高清除效率。
在其他一些实施例中,所述当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作之后,所述方法还包括:将所述嵌入式控制器中存储器的偏移地址的值写为预设值;执行开机操作。
在本发明实施例中,当所述存储器的偏移地址Ox3D的值不为预设值0x5A,则执行清除CMOS芯片的操作,然后将嵌入式控制器中存储器的偏移地址Ox3D的值写为预设值0x5A,再继续执行开机操作。
在一些实施例中,所述方法还包括:当所述存储器的偏移地址的值为预设值时,则执行开机操作。
在本发明实施例中,当存储器的偏移地址Ox3D的值为预设值0x5A时,则正常开机。
在另外一些实施例中,如图3所示,所述获取嵌入式控制器中存储器的偏移地址的值之前,所述方法还包括:
步骤302,将所述嵌入式控制器中存储器初始化。
在本发明实施例中,通过代码实现嵌入式控制器中存储器初始化。具体地,在代码里写嵌入式控制的存储器LDN=10h,选择电池支持的随机存取存储器,然后在偏移地址62h,63h写电池支持的随机存取存储器基地址=0x7200,最后在偏移地址30h写1使能,从而实现初始化。
步骤304,获取基本输入输出系统中存储器的预设位置。
在本发明实施例中,预设位置可以理解为特定位置,特定位置例如可以为0xe00000地址,所述特定位置可以辨别是否第一次刷写基本输入输出系统。基本输入输出系统为BIOS系统,基本输入输出系统中存储器为ROM只读存储器。具体地,电子设备获取基本输入输出系统中存储器的预设位置。
步骤306,基于所述预设位置的值确定是否为第一次刷写基本输入输出系统。
在本发明实施例中,可以通过所述预设位置的值确定是否为第一次刷写基本输入输出系统。具体地,基于所述预设位置确定是否读取到第一值,若读取到第一值,则确定为第一次刷写基本输入输出系统,若没有读取到第一值,则确定不是第一次刷写基本输入输出系统。其中,第一值例如可以为0xFF。进一步地,通过读取预设位置0xe00000地址进行判断,如果读取到0xFF,则确定是第一次刷写基本输入输出系统,若读取到的不是0xFF,则确定不是第一次刷写基本输入输出系统。
步骤308,若是第一次刷写基本输入输出系统,则执行将所述嵌入式控制器中存储器的偏移地址的值写为预设值的步骤。
具体地,若是第一次刷写基本输入输出系统,,则执行将所述嵌入式控制器中存储器的偏移地址的值写为预设值的步骤,接着执行开机操作。
步骤310,若不是第一次刷写基本输入输出系统,则执行获取嵌入式控制器中存储器的偏移地址的值的步骤。
具体地,若不是第一次刷写基本输入输出系统,则执行步骤202。
便于理解本发明,下面对本发明进行具体说明,如图4所示,
开机。
S400,将所述嵌入式控制器中存储器初始化,转至S401;
S401,获取基本输入输出系统中存储器的预设位置,转至S402;
S402,基于所述预设位置的值确定是否为第一次刷写基本输入输出系统,若是第一次刷写基本输入输出系统,则转至S403,否则转至S404;
S403,将所述嵌入式控制器中存储器的偏移地址的值写为预设值,转至S405;
S404,获取嵌入式控制器中存储器的偏移地址的值,转至S406;
S405,开机操作;
S406,判断所述存储器的偏移地址的值是否为预设值,若是,则转至S405,否则转至S407;
S407,清除CMOS芯片,转至S403。
需要说明的是,在上述各个实施例中,上述各步骤之间并不必然存在一定的先后顺序,本领域普通技术人员,根据本发明实施例的描述可以理解,不同实施例中,上述各步骤可以有不同的执行顺序,亦即,可以并行执行,亦可以交换执行等等。
相应的,本发明实施例还提供了一种基于飞腾平台清除CMOS芯片的装置500,如图5所示,包括:
获取模块502,用于获取嵌入式控制器中存储器的偏移地址的值;
清除模块504,用于当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作。
在本发明实施例中,通过获取模块获取嵌入式控制器中存储器的偏移地址的值,然后当所述存储器的偏移地址的值不为预设值时,通过清除模块执行清除CMOS芯片的操作,通过获取存储器的偏移地址的值来实现对飞腾平台CMOS芯片的清除,由此能够提高清除效率。
可选的,在装置的其他实施例中,如图5所示,所述装置还包括:
写入模块506,用于将所述嵌入式控制器中存储器的偏移地址的值写为预设值;
执行模块508,用于执行开机操作。
可选的,在装置的其他实施例中,如图5所示,所述装置还包括:
初始化模块510,用于将所述嵌入式控制器中存储器初始化;
确定模块512,用于基于所述预设位置的值确定是否为第一次刷写基本输入输出系统。
可选的,在装置的其他实施例中,如图5所示,所述获取模块502具体用于:
获取基本输入输出系统中存储器的预设位置。
可选的,在装置的其他实施例中,如图5所示,所述执行模块508具体用于:
当所述存储器的偏移地址的值为预设值时,则执行开机操作。
若是第一次刷写基本输入输出系统,则执行将所述嵌入式控制器中存储器的偏移地址的值写为预设值的步骤;
若不是第一次刷写基本输入输出系统,则执行获取嵌入式控制器中存储器的偏移地址的值的步骤。
可选的,在装置的其他实施例中,如图5所示,所述确定模块512具体用于:
基于所述预设位置确定是否读取到第一值;
若读取到第一值,则确定为第一次刷写基本输入输出系统;
若没有读取到第一值,则确定不是第一次刷写基本输入输出系统。
需要说明的是,上述一种基于飞腾平台清除CMOS芯片的装置可执行本发明实施例提供的一种基于飞腾平台清除CMOS芯片的方法,具备执行方法相应的功能模块和有益效果,未在一种基于飞腾平台清除CMOS芯片的装置实施例中详尽描述的技术细节,可参考本发明实施例提供的一种基于飞腾平台清除CMOS芯片的方法。
本发明实施例还提供了一种非易失性计算机可读存储介质,所述计算机可读存储介质存储有计算机可执行指令,该计算机可执行指令被一个或者多个处理器执行时,可使得上述一个或者多个处理器可执行上述任意方法实施例中的一种基于飞腾平台清除CMOS芯片的方法。
以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
通过以上的实施方式的描述,本领域普通技术人员可以清楚地了解到各实施方式可借助软件加通用硬件平台的方式来实现,当然也可以通过硬件。本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程是可以通过计算机程序来指令相关的硬件来完成,所述的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,所述的存储介质可为磁碟、光盘、只读存储记忆体(Read-On ly Memory,ROM)或随机存储记忆体(Random Access Memory,RAM)等。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;在本发明的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,步骤可以以任意顺序实现,并存在如上所述的本发明的不同方面的许多其它变化,为了简明,它们没有在细节中提供;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (10)

1.一种基于飞腾平台清除CMOS芯片的方法,其特征在于,所述方法包括:
获取嵌入式控制器中存储器的偏移地址的值;
当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作。
2.根据权利要求1所述的方法,其特征在于,所述当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作之后,所述方法还包括:
将所述嵌入式控制器中存储器的偏移地址的值写为预设值;
执行开机操作。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括:
当所述存储器的偏移地址的值为预设值时,则执行开机操作。
4.根据权利要求1-3任一项所述的方法,其特征在于,所述获取嵌入式控制器中存储器的偏移地址的值之前,所述方法还包括:
将所述嵌入式控制器中存储器初始化;
获取基本输入输出系统中存储器的预设位置;
基于所述预设位置的值确定是否为第一次刷写基本输入输出系统;
若是第一次刷写基本输入输出系统,则执行将所述嵌入式控制器中存储器的偏移地址的值写为预设值的步骤;
若不是第一次刷写基本输入输出系统,则执行获取嵌入式控制器中存储器的偏移地址的值的步骤。
5.根据权利要求4所述的方法,其特征在于,所述基于所述预设位置的值确定是否为第一次刷写基本输入输出系统,包括:
基于所述预设位置确定是否读取到第一值;
若读取到第一值,则确定为第一次刷写基本输入输出系统;
若没有读取到第一值,则确定不是第一次刷写基本输入输出系统。
6.一种基于飞腾平台清除CMOS芯片的装置,其特征在于,包括:
获取模块,用于获取嵌入式控制器中存储器的偏移地址的值;
清除模块,用于当所述存储器的偏移地址的值不为预设值时,则执行清除CMOS芯片的操作。
7.根据权利要求6所述的装置,其特征在于,所述装置还包括:
写入模块,用于将所述嵌入式控制器中存储器的偏移地址的值写为预设值;
执行模块,用于执行开机操作。
8.根据权利要求7所述的装置,其特征在于,所述执行模块具体用于:
当所述存储器的偏移地址的值为预设值时,则执行开机操作。
9.一种电子设备,其特征在于,包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1-5任一项所述的方法。
10.一种非易失性计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机可执行指令,当所述计算机可执行指令被处理器所执行时,使所述处理器执行如权利要求1-5任一项所述的方法。
CN202011550476.4A 2020-12-24 2020-12-24 一种基于飞腾平台清除cmos芯片的方法和装置 Active CN112667059B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011550476.4A CN112667059B (zh) 2020-12-24 2020-12-24 一种基于飞腾平台清除cmos芯片的方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011550476.4A CN112667059B (zh) 2020-12-24 2020-12-24 一种基于飞腾平台清除cmos芯片的方法和装置

Publications (2)

Publication Number Publication Date
CN112667059A true CN112667059A (zh) 2021-04-16
CN112667059B CN112667059B (zh) 2023-04-14

Family

ID=75408424

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011550476.4A Active CN112667059B (zh) 2020-12-24 2020-12-24 一种基于飞腾平台清除cmos芯片的方法和装置

Country Status (1)

Country Link
CN (1) CN112667059B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100082956A1 (en) * 2008-09-26 2010-04-01 Asustek Computer Inc. Bios parameter erasing method and apparatus applied to computer system
US20120246384A1 (en) * 2011-03-21 2012-09-27 Winbond Electronics Corp. Flash memory and flash memory accessing method
CN104536551A (zh) * 2014-11-18 2015-04-22 合肥联宝信息技术有限公司 一种清除cmos信息的方法及装置
CN106200847A (zh) * 2016-08-03 2016-12-07 浪潮电子信息产业股份有限公司 一种ARM平台实现Clear CMOS功能的方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100082956A1 (en) * 2008-09-26 2010-04-01 Asustek Computer Inc. Bios parameter erasing method and apparatus applied to computer system
US20120246384A1 (en) * 2011-03-21 2012-09-27 Winbond Electronics Corp. Flash memory and flash memory accessing method
CN104536551A (zh) * 2014-11-18 2015-04-22 合肥联宝信息技术有限公司 一种清除cmos信息的方法及装置
CN106200847A (zh) * 2016-08-03 2016-12-07 浪潮电子信息产业股份有限公司 一种ARM平台实现Clear CMOS功能的方法

Also Published As

Publication number Publication date
CN112667059B (zh) 2023-04-14

Similar Documents

Publication Publication Date Title
CN106990958B (zh) 一种扩展组件、电子设备及启动方法
CN102646045B (zh) 多处理器系统及其并行启动方法
CN102135927B (zh) 一种基于nand flash的系统引导方法和装置
CN102799497A (zh) Nvram数据恢复系统及方法
CN101923473B (zh) 嵌入式电子装置及更新其固件的方法
CN102467440A (zh) 内存错误检测系统及方法
US7716464B2 (en) Method to have fault resilient booting
CN103186385A (zh) 能设定开机参数的电子装置及设定方法
US20120246384A1 (en) Flash memory and flash memory accessing method
CN104536847A (zh) 一种提高数据写入完整性的方法
CN109408122A (zh) 一种设备启动方法、电子设备和计算机存储介质
CN114691409A (zh) 内存故障处理方法及装置
CN104866388B (zh) 数据处理方法及装置
CN110377276B (zh) 源代码文件管理方法及设备
US10990292B2 (en) Flash memory controller, control method of flash memory controller and associated electronic device
CN112667059B (zh) 一种基于飞腾平台清除cmos芯片的方法和装置
CN113064646A (zh) 一种bios启动方法、系统及相关装置
CN111381905B (zh) 一种程序处理方法、装置及设备
CN103377132A (zh) 管理存储器空间的方法、存储器控制器与存储器储存装置
CN106293620B (zh) intel平台检测Flash Rom中参数的方法
CN112216333B (zh) 芯片测试方法及装置
CN114153507A (zh) 一种控制方法及装置、存储介质
CN104750617A (zh) 电子装置及其数据维护方法
CN113568581A (zh) 一种嵌入式设备的多应用资源回收方法及系统
CN113760623A (zh) 固态硬盘tcg协议功能测试方法、装置及计算机设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20231102

Address after: 518000, 4th Floor, No. 31, Xiacun Community, Gongming Street, Guangming District, Shenzhen City, Guangdong Province

Patentee after: Shenzhen Baoxinchuang Information Technology Co.,Ltd.

Address before: 518000 501-2, building a, wisdom Plaza, 4068 Qiaoxiang Road, Gaofa community, Shahe street, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen baoxinchuang Technology Co.,Ltd.