CN112634821B - 数据显示方法及装置、可读存储介质 - Google Patents

数据显示方法及装置、可读存储介质 Download PDF

Info

Publication number
CN112634821B
CN112634821B CN202011562777.9A CN202011562777A CN112634821B CN 112634821 B CN112634821 B CN 112634821B CN 202011562777 A CN202011562777 A CN 202011562777A CN 112634821 B CN112634821 B CN 112634821B
Authority
CN
China
Prior art keywords
data
display
data signal
unit
timer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011562777.9A
Other languages
English (en)
Other versions
CN112634821A (zh
Inventor
孙宾华
訾峰
邵继洋
高峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202011562777.9A priority Critical patent/CN112634821B/zh
Publication of CN112634821A publication Critical patent/CN112634821A/zh
Priority to US17/353,469 priority patent/US11587500B2/en
Application granted granted Critical
Publication of CN112634821B publication Critical patent/CN112634821B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/121Frame memory handling using a cache memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种基于ARM微控制器的数据显示方法及装置、可读存储介质。数据显示方法包括:接收显示图像的数据信号并存储数据信号;将存储的数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号的上升沿和下降沿均对多个数据信号组进行缓存;控制多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示。本申请基于ARM微控制器将数据信号扩展为多个数据信号组存储,并通过软件方式实现时钟信号在上升沿和下降沿均对多个数据信号组都进行缓存,多个数据信号组分别输出对应多个输出接口以控制显示单元显示,实现高速数据传输接口的效果,满足mini LED显示数据量需求。

Description

数据显示方法及装置、可读存储介质
技术领域
本申请涉及显示技术领域,特别是一种数据显示方法及装置、可读存储介质。
背景技术
当前mini LED正在如火如荼的发展,其应用主要分为直下式背光和RGB显示两个领域,鉴于其高动态对比、高分辨率、高亮度显示等技术优势,已成为显示行业的大势所趋。ARM微控制器由于其低功耗、低成本、高性能、操作灵活等优势,广泛受到应用青睐。
但是,ARM微控制器的SPI、USART等标准外设接口难以满足显示行业数据量需求,ARM微控制器的TLI等高速接口应用复杂、操作繁琐。
发明内容
本申请旨在至少解决现有技术中存在的技术问题之一。为此,本申请提供一种数据显示方法及装置、可读存储介质。
本申请提供一种基于ARM微控制器的数据显示方法,应用于mini LED显示装置。所述数据显示方法包括:接收显示图像的数据信号并存储所述数据信号;将存储的所述数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号的上升沿和下降沿均对所述多个数据信号组进行缓存;控制所述多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示。
在某些实施例中,所述数据显示方法还包括:获取片选信号;所述将存储的所述数据信号按预设顺序扩展为多个数据信号组并同步在所述时钟信号的上升沿和下降沿均对所述多个数据信号组进行缓存包括:当所述片选信号拉低,所述时钟信号以预设时钟时间输出信号时,控制所述多个数据信号组的所述数据信号在所述时钟信号的上升沿和下降沿均进行缓存。
在某些实施例中,所述多个输出接口与所述显示单元的多个显示区域对应,所述控制所述多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示包括:将所述多个数据信号组对应传输至所述多个显示区域。
在某些实施例中,所述控制所述多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示包括:启动所述时钟信号的定时器,并在所述定时器中装载初始值;判断所述定时器的计数值大于或等于二分之一的所述初始值后,输出缓存器中所述数据信号中一个字节的高四位;在所述定时器中断后,控制所述时钟信号电平翻转,重新装载所述定时器的所述初始值;判断所述定时器的计数值大于或等于二分之一的所述初始值后,输出所述缓存器中所述数据信号中所述一个字节的低四位;在所述定时器中断后,控制所述时钟信号电平翻转,重新装载所述定时器的所述初始值;若所述数据信号没有传输完毕,则重复上述数据输出过程,周期性地进行所述数据信号的传输过程;在所述数据信号传输完毕关闭所述时钟信号的定时器。
在某些实施例中,所述定时器的定时频率由所述初始值确定。
在某些实施例中,所述数据显示方法还包括:通过图像接口协议传输所述多个数据信号组以控制所述显示单元显示,所述图像接口协议包括控制数据协议和图像数据协议。
在某些实施例中,所述数据显示方法还包括:根据所述控制数据协议控制所述显示单元的分辨率、刷新率、显示亮度中的至少一个。
在某些实施例中,所述数据显示方法还包括:根据所述图像数据协议控制所述图像显示。
本申请还提供一种基于ARM微控制器的数据显示装置。所述数据显示装置包括:ARM系统单元及显示单元,其中,ARM系统单元包含数据接收单元、处理系统单元、数据缓存单元、数据存储单元及数据传输单元;所述处理系统单元用于:控制所述数据接收单元接收显示图像的数据信号并控制所述数据存储单元存储所述数据信号;控制所述数据缓存单元将存储的所述数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号的上升沿和下降沿均对所述多个数据信号组进行缓存;控制所述多个数据信号组分别输出至多个输出接口的以控制所述显示单元进行显示。
在某些实施例中,所述显示单元包括驱动单元和LED显示面板。
在某些实施例中,所述数据显示装置还包括显示装置接口,所述显示装置接口分别对应多个显示区域,所述多个显示区域用于根据对应的所述多个数据信号组显示所述图像。
在某些实施例中,所述数据显示装置还包括:现场调试单元和远程遥控单元,所述现场调试单元用于调试显示装置的配置;所述远程遥控单元用于通过无线方式功能切换、远程开关机。
本申请还提供一种计算机可读存储介质,包括存储器和处理器。所述存储器上存储有计算机程序,所述计算机程序被一个或多个处理器执行实现上述任一项实施方式的方法。
本申请的数据显示方法及装置、可读存储介质基于ARM微控制器将数据信号扩展为多个数据信号组存储,并通过软件方式实现时钟信号在上升沿和下降沿均对多个数据信号组都进行缓存,多个数据信号组分别输出对应多个输出接口以控制显示单元显示,实现高速数据传输接口的效果,满足mini LED显示数据量需求。
本申请的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
本申请的上述和/或附加的方面和优点从结合下面附图对实施方式的描述中将变得明显和容易理解,其中:
图1是本申请实施方式的数据显示方法的流程示意图;
图2是本申请实施方式的数据显示方法的场景示意图;
图3是本申请实施方式的数据显示方法的场景示意图;
图4是本申请实施方式的数据显示方法的场景示意图;
图5是本申请实施方式的数据显示方法的流程示意图;
图6是本申请实施方式的数据显示方法的场景示意图;
图7是本申请实施方式的数据显示方法的流程示意图;
图8是本申请实施方式的数据显示方法的流程示意图;
图9是本申请实施方式的数据显示方法的协议组成示意图;
图10是本申请实施方式的数据显示装置的结构示意图;
图11是本申请实施方式的数据显示方法的流程示意图;
图12是本申请实施方式的计算机可读存储介质的结构示意图。
具体实施方式
下面详细描述本申请的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本申请,而不能理解为对本申请的限制。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
当前mini LED正在如火如荼的发展,其应用主要分为直下式背光和RGB显示两个领域,鉴于其高动态对比、高分辨率、高亮度显示等技术优势,已成为显示行业的大势所趋。直下式背光间距稍微大,分区数量较少,驱动控制稍微简单,然而RGB显示其间距小、分辨率高的特性,对高速数据传输提高了要求,为满足系统驱动控制需求系统多为FGPA等方案,显然对于便携显示装置其成本高、功耗大,难以合乎需求。ARM微控制器由于其低功耗、低成本、高性能、操作灵活等优势的优势,广泛受到应用青睐,但是其SPI、USART等标准外设接口难以满足显示行业数据量需求,TLI等高速接口应用复杂、操作繁琐。
请参阅图1,有鉴于此,本申请提供了一种基于ARM微控制器的数据显示方法,应用于mini LED显示装置。数据显示方法包括:
S10:接收显示图像的数据信号并存储数据信号;
S20:将存储的数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号的上升沿和下降沿均对多个数据信号组进行缓存;
S30:控制多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示。
具体地,数据信号(SDA)指的是代表显示图像的数据信息的信号,其中图像的数据信息包括:图像的像素、亮度、色温等信息。时钟信号是计算机科学以及相关领域用语,时钟信号(CLK)通常被用于同步电路当中,扮演计时器的角色,保证相关的电子组件得以同步运作。时钟信号CLK映射在具有定时器的脉冲宽度调制(Pulse width modulation,PWM)输出复用功能的接口。
首先,ARM系统单元100中的数据接收单元10从现场调试单元60接收显示图像的数据信号(SDA)。然后,将存储的数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号(CLK)的上升沿和下降沿均对多个数据信号组进行缓存,同样的缓存时间,缓存的数据量提高两倍,极大地提高了数据缓存速率。其中,时钟信号(CLK)的上升沿指的是如图2所示的由低电平上升至高电平的过程,时钟信号(CLK)的下降沿指的是如图2所示的由高电平下降至低电平的过程。多个数据信号组可以为2个或2个以上,本申请实施例以4个数据信号组为例进行说明,4个数据信号组(或称为数据线)分别为:SDA0、SDA1、SDA2、SDA3。
具体地,然后,请结合图3,预设顺序指的是将SDAn中的数据信号按图3中的顺序扩展为n个数据信号组。本申请实施例中以4个数据信号组为例进行说明,如图4所示,分别为:SDA0、SDA1、SDA2、SDA3,SDA0、SDA1、SDA2、SDA3可以设置为对齐排列。多个数据信号组同步在时钟信号的上升沿和下降沿均进行缓存,有利于加速缓存,提高缓存效率。
请参阅图4,图4中的Dn-m.x表示数据存储单元20中数据信号SDA的上字节数据,其中,n为小于16的自然数,分别对应数据线SDA0、SDA1、SDA2、SDA3;m为数据线上字节数据量;x为字节数据中对应的bit位数,x为小于8的自然数。可以理解地,请参阅图4,由于SDA0、SDA1、SDA2、SDA3分别排为4行,按顺序排列,4行上存储的数据依次对齐,因此,可以将Dn-m.x中bit位数按垂直扫描方向依次取列数据重新组成DATA数据。如图4所示,Dn-m.x中的第1列4个数据(D0-0.0、D1-0.0、D2-0.0、D3-0.0)与第2列的4个数据(D0-0.1、D1-0.1、D2-0.1、D3-0.1)组成DATA0。Dn-m.x中的第3列4个数据(D0-0.2、D1-0.2、D2-0.2、D3-0.2)与第4列的4个数据(D0-0.3、D1-0.3、D2-0.3、D3-0.3)组成DATA1。Dn-m.x中的第5列4个数据(D0-0.4、D1-0.4、D2-0.4、D3-0.4)与第6列的4个数据(D0-0.5、D1-0.5、D2-0.5、D3-0.5)组成DATA2。Dn-m.x中的第7列4个数据(D0-0.6、D1-0.6、D2-0.6、D3-0.6)与第8列的4个数据(D0-0.7、D1-0.7、D2-0.7、D3-0.7)组成DATA3,以此类推,将数据信号SDA进行缓存。DATA数据(包括DATA0、DATA1、DATA2、DATA3…)即为缓存后的数据。
可以理解地,DATA为数据缓存单元中为满足ARM控制器PORT接口的数据操作而重新编码的缓存数据,其数量为m×4个字节。
多个输出接口指的是多个数据信号组SDAn(n为小于16的自然数)对应ARM微控制器的输出接口PORTx.n,其中x可为A、B、C、D等,n为小于16的自然数。具体地,本申请的数据显示方法通过编写的程序控制PORTx接口写入字节操作,实现多个数据信号SDAn(n为小于16的自然数)的输出,且数据信号SDAn(n为小于16的自然数)对应输出至接口PORTx.n(x为小于8的自然数,n为小于16的自然数)。
可以理解地,数据信号SDA对应ARM微控制器的输出PORTx,通过软件对PORTx接口写入字节操作实现数据信号输出,其中x可为A、B、C、D等,数据信号SDAn对应输出PORTx.n。也即是,PORTx接口
在某些实施例中,数据显示方法还包括获取片选信号CS,片选信号CS映射在普通硬件接口。
在某些实施例中,更详细地,将存储的数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号CLK的上升沿和下降沿均对多个数据信号组进行缓存(步骤S30)包括:当片选信号CS拉低,时钟信号CLK以预设时钟时间输出信号时,控制多个数据信号组SDAn的数据信号在时钟信号CLK的上升沿和下降沿均进行缓存,有利于加速缓存,提高缓存效率。
具体地,在具体的实施例中,片选信号CS拉低后可以使得显示单元进入数据接收状态。然后,启动时钟信号CLK中的时钟定时器CLK1,并在时钟定时器CLK1中装载初始值K,通过改变K的参数值可调整时钟信号CLK的时钟频率,可以调节时钟定时起的时钟时间。初始值K即为预设时钟时间。例如初始值K可以为1μs、2μs、3μs、4μs、5μs等数值,在此不作限制。初始值K可以根据用户需求的缓存速率对应设置不同的数值。可以理解地,当用户需求的缓存速率较快时,可以设置初始值K为5μs等较高的初始值,当用户需求的缓存速率较慢时,则可以设置初始值K为1μs等较低的初始值,在此不做限制。
当片选信号CS拉低,时钟信号CLK以预设时钟时间输出信号时,通过用户预先编写的程序控制多个数据信号组的数据信号在时钟信号CLK的上升沿和下降沿均进行缓存,能够加速缓存,提高缓存效率。
在某些实施例中,多个输出接口PORTx.n与显示单元的多个显示区域Block(n+1)对应,其中n为小于16的自然数。请参阅图5,控制多个数据信号组SDAn分别输出至多个输出接口PORTx.n的以控制显示单元进行显示(步骤S30)包括:
S31:将多个数据信号组SDAn对应传输至多个显示区域Block(n+1)。
可以理解地,如图6所示,多个输出接口PORTx.n为设置在ARM系统单元100上的多个输出接口。多个显示区域Block(n+1)指的是将显示单元的图像显示区域平均分为n+1个区域,其中n为小于16的自然数。多个输出接口PORTx.n与显示单元的多个显示区域Block(n+1)对应,使得图像数据可以同时从多个输出接口PORTx.n输出至显示单元,加速图像数据的传输速率。
具体地,将多个数据信号组SDAn对应传输至多个显示区域Block(n+1),以n为3为例(如图6所示),多个数据信号组SDAn分别为:SDA0、SDA1、SDA2、SDA3,则对应的多个显示区域Block(n+1)分别为:Block1、Block2、Block3、Block4,其中SDA0中的数据对应输出至Block1,SDA1对应输出至Block2,SDA2对应输出至Block3,SDA3对应输出至Block4。
更具体地,请参阅图7,在某些实施例中,步骤S30还包括:
S301:启动时钟信号CLK的定时器CLK1,并在定时器CLK1中装载初始值K;
S302:判断定时器CLK1的计数值大于或等于二分之一的初始值K后,输出缓存器中数据信号中一个字节的高四位;
S303:在定时器CLK1中断后,控制时钟信号CLK电平翻转,重新装载定时器CLK1的初始值K;
S304:判断定时器CLK1的计数值大于或等于二分之一的初始值K后,输出缓存器中数据信号中一个字节的低四位;
S305:在定时器CLK1中断后,控制时钟信号CLK电平翻转,重新装载定时器CLK1的初始值K;
S306:若数据信号SDA没有传输完毕,则重复上述数据输出过程,周期性地进行数据信号的传输过程;
S307:在数据信号SDA传输完毕关闭时钟信号CLK的定时器CLK1。
具体地,请结合图8,实际的应用过程为:ARM系统单元通过图像接口控制数据或图像数据传输启动后,片选信号CS拉低,使显示单元进入数据接收状态,启动时钟信号CLK的定时器CLK1,并在时钟定时器CLK1中装载初始值K,通过改变n的参数值可调整时钟信号CLK的频率,例如K可以为1μs,后通过判断定时器CLK1中的计数值大于或等于K/2后,输出缓冲器(buffer)中数据高四位。例如,当初始值K为1μs时,定时器CLK1中的计数值若为1000,则1000个计数值中可以有500个计数值代表第一个0.5μs时间传输的数据,该数据可以为对应时钟信号为高电平区域时的数据。也即是,ARM系统单元通过判断定时器CLK1中的计数值大于或等于K/2后,则输出缓冲器(buffer)中数据一个字节中的高四位,例如Data1、Data2、Data3、Data4(如图4所示)。
其余500个计数值代表其余0.5μs时间传输的数据,该数据可以为对应时钟信号为低电平区域时的数据。在定时器CLK1中断后翻转时钟信号CLK的电平,重新装载定时器初始值K,判断定时器CLK1的计数值大于或等于K/2后,输出缓冲器(buffer)数据一个字节中的低四位,例如Data5、Data6、Data7、Data8,这样,就完成了缓冲器(buffer)中一个字节的传输。然后,在定时器CLK1中断后再次翻转时钟信号CLK的电平,再次重新装载定时器初始值K。以此类推,在数据信号没有传输完毕时重复数据输出过程,周期性地传输缓冲器(buffer)中图像数据,即周期性地进行数据信号的传输过程。最后,在图像数据传输完毕后关闭时钟信号CLK的定时器CLK1,并拉高片选信号CS。
在某些实施例中,定时器的定时频率由初始值K确定。其中,定时频率T=1/K,可以理解地,初始值K为预设时钟时间,时间的倒数即为频率,因此定时器的定时频率可以由初始值K确定,例如,当K为1μs时,定时频率为1/1μs=1000000Hz=1MHz。
在某些实施例中,数据显示方法还包括:通过图像接口协议传输多个数据信号组以控制显示单元显示,图像接口协议包括控制数据协议和图像数据协议。具体地,请参阅图9,控制数据协议可以包括:地址、功能指令、指令参数、校验位。并根据控制数据协议控制显示单元的分辨率、刷新率、显示亮度等中的至少一个参数,以实现显示单元的功能配置。图像数据协议可以包括:地址、图像数据、校验位。显示单元可以根据图像数据协议控制图像显示。
请结合图10,本申请还提供一种基于ARM微控制器的数据显示装置1000。数据显示装置1000包括:ARM系统单元100及显示单元200。其中,ARM系统单元100包含数据接收单元10、数据存储单元20、数据缓存单元30及数据传输单元40和处理系统单元50。其中,数据缓存单元30可以是上述的缓存器。
步骤S10可以由数据接收单元10、数据存储单元20和处理系统单元20实现,步骤S20可以由数据缓存单元30和处理系统单元50实现,步骤S30可以由数据传输单元40和处理系统单元50实现。也即是,处理系统单元50用于:控制数据接收单元10接收显示图像的数据信号;控制数据存储单元20存储数据信号;控制数据缓存单元30将存储的数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号的上升沿和下降沿均对多个数据信号组进行缓存;控制数据传输单元40将多个数据信号组分别输出至多个输出接口的以控制显示单元200进行显示。在本申请实施例中,处理系统单元50即为ARM微控制器。
具体地,在实际的数据显示流程中,请参阅图11,数据显示装置1000通电后,ARM微控制器(处理系统单元50)对ARM系统单元100中自身系统时钟、硬件接口、功能模块等先进行初始化配置,ARM系统单元100完毕后对数据存储单元20数据重新编码并保存在数据缓存单元30中以满足图像接口传输需要,然后ARM系统单元100调取编码后的图像数据通过图像接口PORTx对显示单元200进行初始化,例如控制显示单元200的分辨率、刷新率、显示亮度等显示参数初始化,并启动ARM微控制器的帧率定时器,帧率定时器触发中断后ARM系统单元100开始向显示单元200传输图像数据,传输完毕后ARM系统单元进入等待状态,使得ARM系统单元100以固定频率周期性的传输图像数据。
显示单元200包括驱动单元210和LED显示面板220。驱动单元210用于驱动显示单元210开始接收数据信号(Data)并根据数据信号显示图像。LED显示面板用于显示图像。
在某些实施例中,数据显示装置1000还包括显示装置接口,显示装置接口分别对应多个显示区域(Block(n+1)),多个显示区域(Block(n+1))用于根据对应的多个数据信号组显示图像。
请再次参阅图10,数据显示装置1000还包括现场调试单元300和远程遥控单元400,现场调试单元300用于调试显示装置的配置,现场调试单元300可以为编程软件,通过编程软件中的程序调试显示装置的配置。远程遥控单元400用于通过无线方式控制ARM系统单元和显示单元的远程开关机及功能切换。
请参阅图12,本申请还提供一种计算机程序的非易失性计算机可读存储介质60,其上存储有计算机程序61。
计算机程序61被一个或多个处理器62执行的情况下,实现上述任意一种实施方式的数据显示方法的步骤。
例如,程序被处理器62执行的情况下,实现以下方法的步骤:
S10:接收显示图像的数据信号并存储数据信号;
S20:将存储的数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号的上升沿和下降沿均对多个数据信号组进行缓存;
S30:控制多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示。
计算机可读存储介质60可设置在处理器62或者数据源读取器内,此时,处理器62或者数据源读取器能够与云端服务器进行通讯来获取到相应的计算机程序61。
可以理解,计算机程序61包括计算机程序代码。计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。计算机可读存储介质可以包括:能够携带计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、以及软件分发介质等。
在本说明书的描述中,参考术语“一个实施方式”、“某些实施方式”、“示意性实施方式”、“示例”、“具体示例”、或“一些示例”等的描述意指结合所述实施方式或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施方式或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。
尽管已经示出和描述了本申请的实施方式,本领域的普通技术人员可以理解:在不脱离本申请的原理和宗旨的情况下可以对这些实施方式进行多种变化、修改、替换和变型,本申请的范围由权利要求及其等同物限定。

Claims (12)

1.一种基于ARM微控制器的数据显示方法,应用于mini LED显示装置,其特征在于,包括:
接收显示图像的数据信号并存储所述数据信号;
将存储的所述数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号的上升沿和下降沿均对所述多个数据信号组进行缓存;
控制所述多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示;所述控制所述多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示包括:启动所述时钟信号的定时器,并在所述定时器中装载初始值;判断所述定时器的计数值大于或等于二分之一的所述初始值后,输出缓存器中所述数据信号中一个字节的高四位;在所述定时器中断后,控制所述时钟信号电平翻转,重新装载所述定时器的所述初始值;判断所述定时器的计数值大于或等于二分之一的所述初始值后,输出所述缓存器中所述数据信号中所述一个字节的低四位;在所述定时器中断后,控制所述时钟信号电平翻转,重新装载所述定时器的所述初始值;若所述数据信号没有传输完毕,则重复上述数据输出过程,周期性地进行所述数据信号的传输过程;在所述数据信号传输完毕关闭所述时钟信号的定时器。
2.根据权利要求1所述的数据显示方法,其特征在于,所述数据显示方法还包括:获取片选信号;
所述将存储的所述数据信号按预设顺序扩展为多个数据信号组并同步在所述时钟信号的上升沿和下降沿均对所述多个数据信号组进行缓存包括:
当所述片选信号拉低,所述时钟信号以预设时钟时间输出信号时,控制所述多个数据信号组的所述数据信号在所述时钟信号的上升沿和下降沿均进行缓存。
3.根据权利要求1所述的数据显示方法,其特征在于,所述多个输出接口与所述显示单元的多个显示区域对应,所述控制所述多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示包括:
将所述多个数据信号组对应传输至所述多个显示区域。
4.根据权利要求1所述的数据显示方法,其特征在于,所述定时器的定时频率由所述初始值确定。
5.根据权利要求1所述的数据显示方法,其特征在于,所述数据显示方法还包括:
通过图像接口协议传输所述多个数据信号组以控制所述显示单元显示,所述图像接口协议包括控制数据协议和图像数据协议。
6.根据权利要求5所述的数据显示方法,其特征在于,所述数据显示方法还包括:
根据所述控制数据协议控制所述显示单元的分辨率、刷新率、显示亮度中的至少一个。
7.根据权利要求5所述的数据显示方法,其特征在于,所述数据显示方法还包括:
根据所述图像数据协议控制所述图像显示。
8.一种基于ARM微控制器的数据显示装置,其特征在于,所述数据显示装置包括:ARM系统单元及显示单元,其中,ARM系统单元包含数据接收单元、处理系统单元、数据缓存单元、数据存储单元及数据传输单元;所述处理系统单元用于:
控制所述数据接收单元接收显示图像的数据信号,并控制所述数据存储单元存储所述数据信号;
控制所述数据缓存单元将存储的所述数据信号按预设顺序扩展为多个数据信号组并同步在时钟信号的上升沿和下降沿均对所述多个数据信号组进行缓存;
控制所述多个数据信号组分别输出至多个输出接口的以控制所述显示单元进行显示;所述控制所述多个数据信号组分别输出至多个输出接口的以控制显示单元进行显示包括:启动所述时钟信号的定时器,并在所述定时器中装载初始值;判断所述定时器的计数值大于或等于二分之一的所述初始值后,输出缓存器中所述数据信号中一个字节的高四位;在所述定时器中断后,控制所述时钟信号电平翻转,重新装载所述定时器的所述初始值;判断所述定时器的计数值大于或等于二分之一的所述初始值后,输出所述缓存器中所述数据信号中所述一个字节的低四位;在所述定时器中断后,控制所述时钟信号电平翻转,重新装载所述定时器的所述初始值;若所述数据信号没有传输完毕,则重复上述数据输出过程,周期性地进行所述数据信号的传输过程;在所述数据信号传输完毕关闭所述时钟信号的定时器。
9.根据权利要求8所述的数据显示装置,其特征在于,所述显示单元包括驱动单元和LED显示面板。
10.根据权利要求8所述的数据显示装置,其特征在于,所述数据显示装置还包括显示装置接口,所述显示装置接口分别对应多个显示区域,所述多个显示区域用于根据对应的所述多个数据信号组显示所述图像。
11.根据权利要求8所述的数据显示装置,其特征在于,所述数据显示装置还包括:现场调试单元和远程遥控单元,所述现场调试单元用于调试显示装置的配置;所述远程遥控单元用于通过无线方式功能切换、远程开关机。
12.一种计算机可读存储介质,其特征在于,包括存储器和处理器,所述存储器上存储有计算机程序,所述计算机程序被一个或多个处理器执行实现1-7任一项的方法。
CN202011562777.9A 2020-12-25 2020-12-25 数据显示方法及装置、可读存储介质 Active CN112634821B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202011562777.9A CN112634821B (zh) 2020-12-25 2020-12-25 数据显示方法及装置、可读存储介质
US17/353,469 US11587500B2 (en) 2020-12-25 2021-06-21 Data display method and device, and readable storage medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011562777.9A CN112634821B (zh) 2020-12-25 2020-12-25 数据显示方法及装置、可读存储介质

Publications (2)

Publication Number Publication Date
CN112634821A CN112634821A (zh) 2021-04-09
CN112634821B true CN112634821B (zh) 2022-05-13

Family

ID=75324875

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011562777.9A Active CN112634821B (zh) 2020-12-25 2020-12-25 数据显示方法及装置、可读存储介质

Country Status (2)

Country Link
US (1) US11587500B2 (zh)
CN (1) CN112634821B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114286133A (zh) * 2021-12-28 2022-04-05 京东方科技集团股份有限公司 图像数据处理方法、装置及显示系统
CN117392944B (zh) * 2023-12-06 2024-03-15 杭州视芯科技股份有限公司 显示屏驱动电路、方法及装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101404135A (zh) * 2008-11-03 2009-04-08 北京巨数数字技术开发有限公司 一种提高刷新速率的方法、扫描控制装置及显示系统
CN202694758U (zh) * 2012-05-30 2013-01-23 华东师范大学 一种arm信号扩展显示装置
CN103310735A (zh) * 2013-06-27 2013-09-18 深圳市明微电子股份有限公司 一种支持灰度等级扩展的显示控制方法及系统
CN104505018A (zh) * 2014-12-12 2015-04-08 江苏开放大学 一种改进cpld设计的led显示屏异步显示控制系统
CN105301368A (zh) * 2015-09-25 2016-02-03 江苏绿扬电子仪器集团有限公司 一种基于arm的高速数据采集系统
CN108228493A (zh) * 2016-12-21 2018-06-29 深圳市海思半导体有限公司 闪存接口控制器及操作命令处理方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6279073B1 (en) * 1999-09-30 2001-08-21 Silicon Graphics, Inc. Configurable synchronizer for double data rate synchronous dynamic random access memory
TWI348678B (en) * 2006-08-07 2011-09-11 Himax Tech Inc Lcd with source driver and a data transmitting method thereof
KR101125504B1 (ko) * 2010-04-05 2012-03-21 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템
KR101998230B1 (ko) * 2012-05-14 2019-07-09 엘지디스플레이 주식회사 표시장치
CN103810963B (zh) * 2014-01-28 2017-01-25 北京京东方显示技术有限公司 一种显示装置画面显示质量调制方法及装置
CN205376122U (zh) * 2016-01-20 2016-07-06 宋永征 一种支持led显示屏信息与语音同步播放的硬件控制系统
KR102518295B1 (ko) * 2016-04-19 2023-04-04 엘지전자 주식회사 이동 단말기
KR102549786B1 (ko) * 2019-03-29 2023-06-30 삼성전자주식회사 디스플레이 장치 및 그 제어 방법
CN110136640A (zh) * 2019-05-16 2019-08-16 深圳市芯动电子科技有限公司 一种基于全息显示装置的图片处理方法及系统
US11145269B2 (en) * 2019-08-02 2021-10-12 Sakai Display Products Corporation Display apparatus accurately reducing display non-uniformity
KR102185901B1 (ko) * 2019-10-25 2020-12-04 (주)동방데이타테크놀러지 DICT(Dynamic Image Correction Technology)에 GSP(Gray Scale Pixel)가 적용된 4 Way 듀얼스캐닝 제어 전광판

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101404135A (zh) * 2008-11-03 2009-04-08 北京巨数数字技术开发有限公司 一种提高刷新速率的方法、扫描控制装置及显示系统
CN202694758U (zh) * 2012-05-30 2013-01-23 华东师范大学 一种arm信号扩展显示装置
CN103310735A (zh) * 2013-06-27 2013-09-18 深圳市明微电子股份有限公司 一种支持灰度等级扩展的显示控制方法及系统
CN104505018A (zh) * 2014-12-12 2015-04-08 江苏开放大学 一种改进cpld设计的led显示屏异步显示控制系统
CN105301368A (zh) * 2015-09-25 2016-02-03 江苏绿扬电子仪器集团有限公司 一种基于arm的高速数据采集系统
CN108228493A (zh) * 2016-12-21 2018-06-29 深圳市海思半导体有限公司 闪存接口控制器及操作命令处理方法

Also Published As

Publication number Publication date
US20220208077A1 (en) 2022-06-30
CN112634821A (zh) 2021-04-09
US11587500B2 (en) 2023-02-21

Similar Documents

Publication Publication Date Title
CN112634821B (zh) 数据显示方法及装置、可读存储介质
JP5909569B1 (ja) 遊技機
EP4365883A1 (en) Backlight driving method and apparatus, and computer device
US11120722B2 (en) Data transmission method and display driving system
CN103325344B (zh) Led显示驱动交互显示装置及方法
EP3734582A1 (en) Image data reading method and apparatus, electronic device, and readable storage medium
CN102768819A (zh) Oled实时显示驱动控制系统及其控制方法
TWI436339B (zh) 時序控制器,具有該時序控制器的液晶顯示器,及該液晶顯示器的驅動方法
JP5989825B2 (ja) 遊技機
CN109300427B (zh) 显示控制芯片的行扫控制方法及存储介质
CN113257171A (zh) 一种栅极驱动电路、方法、显示面板及时序控制器
CN1801313A (zh) 采用fpga控制fed图像数据的传输与显示电路
US8330746B2 (en) Addressing method and structure for multiple chips and display system thereof
CN116320239A (zh) 一种基于qspi的图像传输方法及系统
US20070290978A1 (en) Timing controller for controlling pixel level multiplexing display panel
CN100580515C (zh) 背光模组的驱动控制装置及驱动控制方法
JP5909570B1 (ja) 遊技機
CN213691400U (zh) 一种led多画面任意切换控制器
CN211788107U (zh) 一种基于51单片机驱动的tft显示模组
CN114490468B (zh) 数据写入方法、介质及电子设备
CN108320695A (zh) 移位寄存单元及其驱动方法、驱动电路、显示装置
CN1294780C (zh) 移动通信终端机的画面更新方法
CN114333687B (zh) 显示驱动方法、显示驱动电路、led显示板和显示装置
JP6532421B2 (ja) 遊技機
JP6532420B2 (ja) 遊技機

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant