CN112579128A - 一种数据处理方法、上位机、单片机及系统 - Google Patents

一种数据处理方法、上位机、单片机及系统 Download PDF

Info

Publication number
CN112579128A
CN112579128A CN202011549360.9A CN202011549360A CN112579128A CN 112579128 A CN112579128 A CN 112579128A CN 202011549360 A CN202011549360 A CN 202011549360A CN 112579128 A CN112579128 A CN 112579128A
Authority
CN
China
Prior art keywords
data
instruction
count value
chip microcomputer
single chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011549360.9A
Other languages
English (en)
Other versions
CN112579128B (zh
Inventor
陈笠鸥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Embedway Technologies Shanghai Corp
Original Assignee
Embedway Technologies Shanghai Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Embedway Technologies Shanghai Corp filed Critical Embedway Technologies Shanghai Corp
Priority to CN202011549360.9A priority Critical patent/CN112579128B/zh
Publication of CN112579128A publication Critical patent/CN112579128A/zh
Application granted granted Critical
Publication of CN112579128B publication Critical patent/CN112579128B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/61Installation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Microcomputers (AREA)

Abstract

本发明提供了一种数据处理方法、上位机、单片机及系统,上位机获取第一数据,并判断第一数据与上一组已发送至单片机的第二数据是否相同;若相同,重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤;若不相同且重复次数计数值不为0,执行相应操作,使单片机将第二数据重复写入存储芯片重复次数计数值次并将重复次数计数值置0,以及使单片机将第一数据写入存储芯片,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤。在将固件写入存储芯片时不需要拆卸存储芯片,并且对传输至存储芯片的数据进行相应处理以提高数据传输效率,降低固件烧录的操作风险和节约操作时间。

Description

一种数据处理方法、上位机、单片机及系统
技术领域
本发明涉及数据处理技术领域,具体涉及一种数据处理方法、上位机、单片机及系统。
背景技术
网卡的固件存储在网卡板载的存储芯片(比如编码型快闪记忆体,即FLASH芯片)内,在应用网卡时通常需要将固件烧录至存储芯片中。
目前固件烧录的方式通常为先将存储芯片拆卸,再将存储芯片连接至计算机进行固件烧录操作,固件烧录操作完成后再将存储芯片焊接回网卡。但是,拆卸存储芯片的过程中容易损坏存储芯片且需耗费大量的操作时间,加大固件烧录操作的操作风险和时间成本。
发明内容
有鉴于此,本发明实施例提供一种数据处理方法、上位机、单片机及系统,以解决现有烧录固件的方式存在的操作风险高和时间成本高等问题。
为实现上述目的,本发明实施例提供如下技术方案:
本发明实施例第一方面公开一种数据处理方法,所述方法适用于上位机,所述方法包括:
获取第一数据,所述第一数据为网卡固件中指定长度的待写入存储芯片的数据;
判断所述第一数据与上一组已发送至单片机的第二数据是否相同,所述第二数据已由所述单片机写入所述存储芯片;
若相同,重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行判断所述第一数据与上一组已发送至单片机的第二数据是否相同这一步骤;
若不相同且所述重复次数计数值不为0,执行相应操作;
所述相应操作包括:
生成包含所述重复次数计数值的第一指令,将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次;
将所述重复次数计数值置0;
生成包含所述第一数据的第二指令,将所述第二指令发送给所述单片机,使所述单片机将所述第一数据写入所述存储芯片;
获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行判断所述第一数据与上一组已发送至单片机的第二数据是否相同这一步骤。
优选的,所述生成包含所述重复次数计数值的第一指令,将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次,包括:
将所述重复次数计数值转换为适配I2C指令的格式;
生成包含转换格式后的所述重复次数计数值和所述第二数据的数据类型的第一指令,所述第一指令的标志位指示所述第二数据的数据类型和所传输的数据为所述重复次数计数值,所述第二数据的数据类型指示:所述第二数据的所有字节为无含义字节,或,所述第二数据的非所有字节为无含义字节;
将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次。
优选的,还包括:
若所述第一数据与所述第二数据不相同且所述重复次数计数值为0,生成包含所述第一数据的第二指令,将所述第二指令发送给所述单片机,使所述单片机将所述第一数据写入所述存储芯片;
获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行判断所述第一数据与上一组已发送至单片机的第二数据是否相同这一步骤。
本发明实施例第二方面公开一种数据处理方法,所述方法适用于单片机,所述方法包括:
确定上位机发送的指令为第一指令或第二指令,所述第一指令包含重复次数计数值,所述第二指令包含第一数据,所述第一数据为网卡固件中指定长度的待写入存储芯片的数据,所述重复次数计数值由所述上位机通过判断所述第一数据与上一组已发送至单片机的第二数据是否相同的判断结果所确定,所述第二数据已写入所述存储芯片;
若所述上位机发送的指令为所述第一指令,将所述第二数据重复写入所述存储芯片所述重复次数计数值次;
若所述上位机发送的指令为所述第二指令,将所述第一数据写入所述存储芯片。
优选的,若所述上位机发送的指令为所述第一指令,所述将所述第二数据重复写入所述存储芯片所述重复次数计数值次,包括:
解析所述第一指令,得到所述重复次数计数值和所述第二数据的数据类型,所述第二数据的数据类型指示:所述第二数据的所有字节为无含义字节,或,所述第二数据的非所有字节为无含义字节;
若所述第二数据的数据类型指示所述第二数据的所有字节为无含义字节,将所述存储芯片的指针向后移动指定字节长度,所述指定字节长度为所述第二数据的字节长度与所述重复次数计数值的乘积;
若所述第二数据的数据类型指示所述第二数据的非所有字节为无含义字节,将所述第二数据重复写入所述存储芯片所述重复次数计数值次。
本发明实施例第三方面公开一种上位机,所述上位机包括:
获取单元,用于获取第一数据,所述第一数据为网卡固件中指定长度的待写入存储芯片的数据;
判断单元,用于判断所述第一数据与上一组已发送至单片机的第二数据是否相同,所述第二数据已由所述单片机写入所述存储芯片,若相同,执行计数单元,若不相同且所述重复次数计数值不为0,执行处理单元;
所述计数单元,用于将重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行所述判断单元;
所述处理单元,用于执行相应操作;
所述相应操作包括:
生成包含所述重复次数计数值的第一指令,将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次;
将所述重复次数计数值置0;
生成包含所述第一数据的第二指令,将所述第二指令发送给所述单片机,使所述单片机将所述第一数据写入所述存储芯片;
获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行所述判断单元。
优选的,用于生成包含所述重复次数计数值的第一指令并将所述第一指令发送给所述单片机的处理单元,具体用于:
将所述重复次数计数值转换为适配I2C指令的格式;生成包含转换格式后的所述重复次数计数值和所述第二数据的数据类型的第一指令;将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次,其中,所述第一指令的标志位指示所述第二数据的数据类型和所传输的数据为所述重复次数计数值,所述第二数据的数据类型指示:所述第二数据的所有字节为无含义字节,或,所述第二数据的非所有字节为无含义字节。
本发明实施例第四方面公开一种单片机,所述单片机包括:
确定单元,用于确定上位机发送的指令为第一指令或第二指令,所述第一指令包含重复次数计数值,所述第二指令包含第一数据,所述第一数据为网卡固件中指定长度的待写入存储芯片的数据,所述重复次数计数值由所述上位机通过判断所述第一数据与上一组已发送至单片机的第二数据是否相同的判断结果所确定,所述第二数据已写入所述存储芯片;
第一写入单元,用于若所述上位机发送的指令为所述第一指令,将所述第二数据重复写入所述存储芯片所述重复次数计数值次;
第二写入单元,用于若所述上位机发送的指令为所述第二指令,将所述第一数据写入所述存储芯片。
优选的,所述第一写入单元具体包括:
解析模块,用于解析所述第一指令,得到所述重复次数计数值和所述第二数据的数据类型,所述第二数据的数据类型指示:所述第二数据的所有字节为无含义字节,或,所述第二数据的非所有字节为无含义字节;
第一写入模块,用于若所述第二数据的数据类型指示所述第二数据的所有字节为无含义字节,将所述存储芯片的指针向后移动指定字节长度,所述指定字节长度为所述第二数据的字节长度与所述重复次数计数值的乘积;
第二写入模块,用于若所述第二数据的数据类型指示所述第二数据的非所有字节为无含义字节,将所述第二数据重复写入所述存储芯片所述重复次数计数值次。
本发明实施例第五方面公开一种数据处理系统,所述系统包括:本发明实施例第三方面公开的上位机,以及本发明实施例第四方面公开的单片机。
基于上述本发明实施例提供的一种数据处理方法、上位机、单片机及系统,该方法为:上位机获取第一数据;上位机判断第一数据与上一组已发送至单片机的第二数据是否相同;若相同,重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤;若不相同且重复次数计数值不为0,上位机执行相应操作;相应操作包括:生成包含重复次数计数值的第一指令,将第一指令发送给单片机,使单片机将第二数据重复写入存储芯片重复次数计数值次;将重复次数计数值置0;生成包含第一数据的第二指令,将第二指令发送给所述单片机,使单片机将第一数据写入存储芯片;获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤。在将固件写入存储芯片时不需要拆卸存储芯片,并且对传输至存储芯片的数据进行相应处理以提高数据传输效率,降低固件烧录的操作风险和节约操作时间。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的上位机、单片机和存储芯片之间的通信示意图;
图2为本发明实施例提供的一种数据处理方法的流程图;
图3为本发明实施例提供的将第一指令发送给单片机的流程图;
图4为发明实施例提供的一种数据处理方法的另一流程图;
图5为本发明实施例提供的一种上位机的结构框图;
图6为本发明实施例提供的一种单片机的结构框图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本申请中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
由背景技术可知,目前将固件烧录至存储芯片的方式,通常需要先将存储芯片拆卸,再将存储芯片连接至计算机进行固件烧录操作,固件烧录操作完成后再将存储芯片焊接回网卡,但拆卸存储芯片的过程中容易损坏存储芯片且需耗费大量的操作时间,加大固件烧录操作的操作风险和时间成本。
因此,本发明实施例提供一种数据处理方法、上位机、单片机及系统,上位机获取第一数据,并判断第一数据与上一组已发送至单片机的第二数据是否相同。若相同,上位机将重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤。若不相同且重复次数计数值不为0,上位机执行相应操作,使单片机将第二数据重复写入存储芯片重复次数计数值次并将重复次数计数值置0,以及使单片机将第一数据写入存储芯片,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤。不需要拆卸存储芯片,并且对传输至存储芯片的数据进行相应处理以提高数据传输效率,以降低固件烧录的操作风险和节约操作时间。
可以理解的是,在将固件中的数据写入存储芯片的过程中,上位机将待写入存储芯片的数据先发送至单片机,再由单片机将上位机所发送的数据写入存储芯片中,为更好解释说明上位机、单片机和存储芯片之间的通信,通过图1进行举例说明,需要说明的是,图1仅用于举例。
参见图1,示出了本发明实施例提供的上位机、单片机和存储芯片之间的通信示意图。
在图1中,上位机(装有指定操作系统,比如装有Linux系统)通过I2C总线与外接网卡的板载单片机相连,上位机与单片机通过I2C总线(仅举例,也可是其它类型的总线)进行通信,即上位机通过I2C总线将待写入存储芯片的数据发送至单片机。
单片机通过SPI总线(仅举例,也可是其它类型的总线)将所接收的数据写入用于存储网卡固件的存储芯片(比如FLASH芯片),也就是说,单片机可对该存储芯片进行读、写和擦等字节操作。
可以理解的是,结合上述图1示出的内容,申请人经研究发现,I2C总线和SPI总线的带宽有限,若直接将固件中的数据进行传输需要耗费的时间较多,并且单片机的存储器(RAM和ROM)都过小,若直接通过传统压缩算法(比如gzip2和bzip2等压缩算法)将固件压缩成压缩包后发送给单片机,单片机无法腾挪出足够的空间解压固件的压缩包,故在传输固件的数据时需要对数据进行相应处理,从而提高数据的传输效率。对所传输的数据的具体处理方式,详见以下本发明实施例所示出的内容。
参见图2,示出了本发明实施例提供的一种数据处理方法的流程图,该数据处理方法适用于上位机,该数据处理方法包括:
步骤S201:上位机获取第一数据。
需要说明的是,第一数据为网卡固件(以下简称固件)中指定长度(比如32个字节)的待写入存储芯片(比如FLASH芯片)的数据。
可以理解的是,上位机通过单片机将固件写入存储芯片之前,利用单片机对该存储芯片进行初始化,即利用单片机对该存储芯片进行擦除操作。
申请人经研究发现,在擦除存储芯片后,该存储芯片的数据均为无含义字节,比如:擦除存储芯片后,存储芯片中的数据均为0xFF(十六进制的数据),也就是说,对于固件中的无含义字节(即0xFF)部分,不需要传输,只需通过指令的方式告知单片机固件中的哪部分为无含义字节部分,使单片机不写入无含义字节部分,从而节约通信带宽。
同时,固件中存在大量重复字节,对应固件中重复的部分,只需通过指令的方式告知单片机重复写入该重复的部分的次数,使单片机将重复的部分反复写入存储芯片即可,从而节约通信带宽。
具体如何使单片机不写入无含义字节部分和将重复的部分反复写入存储芯片的过程,详见以下步骤。
在具体实现步骤S201的过程中,上位机获取第一数据,该第一数据即为当前需要写入存储芯片的数据。
步骤S202:上位机判断第一数据与上一组已发送至单片机的第二数据是否相同。若相同,执行步骤S203,若不相同且重复次数计数值不为0,执行相应操作,该相应操作如步骤S204至步骤S207。
需要说明的是,第二数据已由单片机写入存储芯片,即第二数据为上一组(相对于第一数据而言的上一组)已写入存储芯片的数据,其中,第二数据的字节长度为指定长度(比如32个字节)。
在具体实现步骤S202的过程中,上位机比较第一数据与第二数据是否相同,也就是,比较当前需要写入存储芯片的数据与上一组已经写入存储芯片的数据是否相同。
步骤S203:上位机将重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行步骤S202。
在具体实现步骤S203的过程中,若第一数据和第二数据相同,上位机暂不将第一数据发送给单片机,而是将重复次数计数值加1,该重复次数计数值用于指示单片机需要重复将第二数据写入存储芯片多少次。
上位机将重复次数计数值加1之后,获取固件中新的待写入存储芯片的数据,并将所获取的新的待写入存储芯片的数据作为第一数据,返回执行步骤S202,直至第一数据与第二数据不相同。
步骤S204:上位机生成包含重复次数计数值的第一指令,将第一指令发送给单片机,使单片机将第二数据重复写入存储芯片重复次数计数值次。
在具体实现步骤S204的过程中,上位机在确定所获取的第一数据和第二数据不同并且重复次数计数值不为0时,上位机生成包含该重复次数计数值的第一指令,将该第一指令发送给单片机,使单片机解析第一指令得到该重复次数计数值,并由单片机将第二数据重复写入存储芯片重复次数计数值次。
比如:假设重复次数计数值为3253459,将包含3253459的第一指令发送给单片机,使单片机重复将第二数据写入存储芯片3253459次。
需要说明的是,上位机所发送的指令包含多个字节,比如:当所发送的指令为I2C指令时,I2C指令包含33个字节,故对所发送的指令的字节进行规划,规划方式为:将所发送的指令的标志位(比如I2C指令的第一位即为标志位)进行设置,使所发送的指令的标志位指示所传递的数据是重复次数计数值或者是固件中的数据。
也就是说,单片机可通过上位机发送的指令的标志位判断该指令所传递的数据是重复次数计数值或者是固件中的数据,比如单片机解析第一指令即可确定第一指令所传输的数据为重复次数计数值。
进一步需要说明的是,当第二数据(上一组写入存储芯片的数据)全部都是无含义字节时(比如上述提及的0xFF),单片机不需要对存储芯片进行写入操作,只需要将存储芯片的指针后移指定字节长度即可,该指定字节长度为第二数据的字节长度与重复次数计数值的乘积,同理,当第二数据并非全部为无含义字节时,单片机将第二数据重复写入存储芯片该重复次数计数值次即可。
故,上位机可设置第一指令,使第一指令在传输重复次数计数值的同时,还能指示第二数据的内容是否全部都是无含义字节,也就是说,第一指令的标志位有两种含义,一种含义是所传输的数据为重复次数计数值且第二数据的内容全部都是无含义字节,另一种含义是所传输的数据为重复次数计数值且第二数据的内容并非全部都是无含义字节。
同理,上位机设置第二指令的标志位,使第二指令的标志位指示所传输的内容为固件中的数据(即不是重复次数计数值)。
步骤S205:上位机将重复次数计数值置0。
在具体实现步骤S205的过程中,上位机将重复次数计数值发送给单片机后,将该重复次数计数值置0,即重新开始累计重复次数计数值。
步骤S206:上位机生成包含第一数据的第二指令,将第二指令发送给单片机,使单片机将第一数据写入存储芯片。
需要说明的是,上述步骤S204至S206为将第二数据重复写入存储芯片,由前述内容可知,第一数据此时与第二数据不相同,在将第二数据重复写入存储芯片之后,还需要将第一数据写入存储芯片。
在具体实现步骤S206的过程中,上位机生成包含第一数据的第二指令,将第二指令发送给单片机,使单片机将第一数据写入存储芯片。
步骤S207:上位机获取新的待写入存储芯片的数据并将其作为第一数据,返回执行步骤S202。
在具体实现步骤S207的过程中,在上述步骤S206中将第一数据写入存储芯片后,已写入存储芯片的第一数据即成为上一组已发送至单片机的第二数据,获取新的待写入存储芯片的数据(即继续获取下一组需要写入存储芯片的固件中的数据),将所获取的新的待写入存储芯片的数据作为第一数据并返回执行步骤S202。
也就是说,在返回执行步骤S202时,上述已写入存储芯片的第一数据即为第二数据,而新的待写入存储芯片的数据即为第一数据。
优选的,在执行步骤S201的过程中,上位机在获取第一数据时,若所获取的第一数据为固件中第一组需要写入存储芯片的数据(此时的存储芯片未存储固件的任何数据),则上位机直接生成包含第一数据的第二指令,将第二指令发送给单片机,使单片机将第一数据写入存储芯片,并获取新的待写入存储芯片的数据并将其作为第一数据,返回执行步骤S202。
优选的,上述在执行步骤S202的过程中,若第一数据和第二数据不相同并且重复次数计数值为0,则上位机不需要将重复次数计数值发送给单片机,上位机直接生成包含第一数据的第二指令,将第二指令发送给单片机,使单片机将第一数据写入存储芯片,并获取新的待写入存储芯片的数据并将其作为第一数据,返回执行步骤S202。
通过上述各个步骤,将固件中的每一条数据写入存储芯片中。
在本发明实施例中,上位机获取第一数据,并判断第一数据与上一组已发送至单片机的第二数据是否相同。若相同,上位机将重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤。若不相同且重复次数计数值不为0,上位机执行相应操作,使单片机将第二数据重复写入存储芯片重复次数计数值次并将重复次数计数值置0,以及使单片机将第一数据写入存储芯片,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤。不需要拆卸存储芯片,并且对传输至存储芯片的数据进行相应处理以提高数据传输效率,降低固件烧录的操作风险和节约操作时间。
上述本发明实施例图2步骤S204中涉及的上位机将第一指令发送给单片机的过程,参见图3,示出了本发明实施例提供的将第一指令发送给单片机的流程图,包括:
步骤S301:上位机将重复次数计数值转换为适配I2C指令的格式。
在具体实现步骤S301的过程中,当上位机与单片机通过I2C指令进行通信时,需要将重复次数计数值转换为适配I2C指令的格式。
比如:假设重复次数计数值为10进制的3253459,上位机将10进制的3253459分割并转换为16进制,即将3253459分割为32、53、45和9,将将分割后的10进制的数字转为16进制,即转换为0x20、0x35、0x2D和0x09,将0x20、0x35、0x2D和0x09填入第一指令的标志位后面的位置,从而实现将重复次数计数值发送给单片机。同理,在将第一数据发送给单片机时,将第一数据填入第二指令的标志为之后的32个字节,该第二指令的标志即指示上位机传递的数据为固件中的数据。
步骤S302:上位机生成包含转换格式后的重复次数计数值和第二数据的数据类型的第一指令。
需要说明的是,第一指令的标志位指示第二数据的数据类型和所传输的数据为重复次数计数值,第二数据的数据类型指示:第二数据的所有字节为无含义字节,或,第二数据的非所有字节为无含义字节。
在具体实现步骤S302的过程中,上位机确定第二数据的数据类型,即确定第二数据的全部字节是为无含义字节,并生成包含转换格式后的重复次数计数值和第二数据的数据类型的第一指令,即第一指令指示上位机所传递的数据为重复次数计数值和第二数据的数据类型。
步骤S303:上位机将第一指令发送给单片机,使单片机将第二数据重复写入存储芯片重复次数计数值次。
在具体实现步骤S303的过程中,上位机将第一指令发送给单片机,使单片机解析该第一指令得到重复次数计数值和第二数据的数据类型,并使单片机根据重复次数计数值和第二数据的数据类型,将第二数据重复写入存储芯片重复次数计数值次。
在本发明实施例中,上位机将重复次数计数值发送给单片机,使单片机将第二数据重复写入存储芯片重复次数计数值次,使单片机将固件中重复的部分反复写入存储芯片,提高数据传输效率,节约操作时间。
与上述本发明实施例示出的适用于上位机的数据处理方法相对应,参见图4,本发明实施例还提供了一种数据处理方法的另一流程图,该数据处理方法适用于单片机,该数据处理方法包括:
步骤S401:单片机确定上位机发送的指令为第一指令或第二指令。
需要说明的是,第一指令包含重复次数计数值,第二指令包含第一数据,第一数据为网卡固件中指定长度的待写入存储芯片的数据,重复次数计数值由上位机通过判断第一数据与上一组已发送至单片机的第二数据是否相同的判断结果所确定,第二数据已写入所述存储芯片。
关于第一指令和第二指令的具体内容,参见上述本发明实施例图2和图3示出的内容,在此不再赘述。
在具体实现步骤S401的过程中,单片机通过通信总线(比如I2C总线)接收上位机发送的指令并解析该指令,根据解析得到的上位机发送的指令的标志位,确定上位机发送的指令为第一指令或第二指令。
也就是说,单片机根据上位机发送的指令的标志位,确定上位机发送的数据为重复次数计数值还是固件中的数据。
步骤S402:若上位机发送的指令为第一指令,单片机将第二数据重复写入存储芯片重复次数计数值次。
在具体实现步骤S402的过程中,若上位机发送的指令为第一指令,单片机解析第一指令,得到重复次数计数值和第二数据的数据类型,该第二数据的数据类型指示:第二数据的所有字节为无含义字节,或,第二数据的非所有字节为无含义字节。
若第二数据的数据类型指示第二数据的所有字节为无含义字节,单片机将存储芯片的指针向后移动指定字节长度,指定字节长度为第二数据的字节长度与重复次数计数值的乘积。
若第二数据的数据类型指示第二数据的非所有字节为无含义字节,单片机将第二数据重复写入存储芯片重复次数计数值次。
比如:若第一指令的标志位指示第二数据的内容全部为0xFF,单片机将存储芯片的指针向后移动指定字节长度,若第一指令的标志位指示第二数据的内容并非全部是0xFF,单片机将第二数据重复写入存储芯片重复次数计数值次。
可以理解的是,上述本发明实施例图3中上位机将重复次数计数值转换为16进制的数据发送至单片机,单片机在解析第一指令得到该重复次数计数值时,单片机需将16进制的重复次数计数值转换为10进制。
比如:假设上位机发送的第一指令中包含16进制的重复次数计数值为0x20、0x35、0x2D和0x09,单片机将0x20、0x35、0x2D和0x09转换为10进制,得到32、53、45和9,再将转换为10进制的数据拼接得到重复次数计数值为3253459。
步骤S403:若上位机发送的指令为第二指令,单片机将第一数据写入存储芯片。
在具体实现步骤S403的过程中,若上位机发送的指令为第二指令,单片机解析第二指令得到第一数据,单片机将该第一数据写入存储芯片。
在本发明实施例中,单片机判断上位机发送的指令为第一指令或第二指令。若上位机发送的指令为第一指令,单片机解析第一指令得到重复次数计数值,将第二数据重复写入存储芯片重复次数计数值次。若上位机发送的指令为第二指令,单片机解析第二指令得到第一数据,将第一数据写入存储芯片,不需要拆卸存储芯片,并且对传输至存储芯片的数据进行相应处理以提高数据传输效率,降低固件烧录的操作风险和节约操作时间。
与上述本发明实施例提供的一种数据处理方法相对应,参见图5,本发明实施例还提供了一种上位机的结构框图,该上位机包括:获取单元501、判断单元502、计数单元503和处理单元504;
获取单元501,用于获取第一数据,第一数据为网卡固件中指定长度的待写入存储芯片的数据。
判断单元502,用于判断第一数据与上一组已发送至单片机的第二数据是否相同,第二数据已由单片机写入所述存储芯片,若相同,执行计数单元503,若不相同且重复次数计数值不为0,执行处理单元504。
计数单元503,用于将重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断单元502。
处理单元504,用于执行相应操作;
相应操作包括:
生成包含重复次数计数值的第一指令,将第一指令发送给单片机,使单片机将所述第二数据重复写入存储芯片重复次数计数值次;将重复次数计数值置0;生成包含第一数据的第二指令,将第二指令发送给单片机,使单片机将第一数据写入存储芯片;获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断单元502。
在具体实现中,用于生成包含重复次数计数值的第一指令并将第一指令发送给单片机的处理单元504,具体用于:将重复次数计数值转换为适配I2C指令的格式;生成包含转换格式后的重复次数计数值和第二数据的数据类型的第一指令;将第一指令发送给单片机,使单片机将第二数据重复写入存储芯片重复次数计数值次,其中,第一指令的标志位指示第二数据的数据类型和所传输的数据为重复次数计数值,第二数据的数据类型指示:第二数据的所有字节为无含义字节,或,第二数据的非所有字节为无含义字节。
优选的,处理单元504还用于:若第一数据与第二数据不相同且重复次数计数值为0,生成包含第一数据的第二指令,将第二指令发送给单片机,使单片机将第一数据写入存储芯片;获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断单元502。
在本发明实施例中,上位机获取第一数据,并判断第一数据与上一组已发送至单片机的第二数据是否相同。若相同,上位机将重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤。若不相同且重复次数计数值不为0,上位机执行相应操作,使单片机将第二数据重复写入存储芯片重复次数计数值次并将重复次数计数值置0,以及使单片机将第一数据写入存储芯片,获取新的待写入存储芯片的数据并将其作为第一数据,返回执行判断步骤。不需要拆卸存储芯片,并且对传输至存储芯片的数据进行相应处理以提高数据传输效率,降低固件烧录的操作风险和节约操作时间。
与上述本发明实施例提供的一种数据处理方法相对应,参见图6,本发明实施例还提供了一种单片机的结构框图,该单片机包括:确定单元601、第一写入单元602和第二写入单元603;
确定单元601,用于确定上位机发送的指令为第一指令或第二指令,第一指令包含重复次数计数值,第二指令包含第一数据,第一数据为网卡固件中指定长度的待写入存储芯片的数据,重复次数计数值由上位机通过判断第一数据与上一组已发送至单片机的第二数据是否相同的判断结果所确定,第二数据已写入存储芯片。
第一写入单元602,用于若上位机发送的指令为第一指令,将第二数据重复写入存储芯片所述重复次数计数值次;
第二写入单元,用于若上位机发送的指令为第二指令,将第一数据写入存储芯片。
优选的,结合图6示出的内容,第一写入单元602包括解析模块、第一写入模块和第二写入模块,各个模块的执行原理如下:
解析模块,用于解析第一指令,得到重复次数计数值和第二数据的数据类型,第二数据的数据类型指示:第二数据的所有字节为无含义字节,或,第二数据的非所有字节为无含义字节。
第一写入模块,用于若第二数据的数据类型指示第二数据的所有字节为无含义字节,将存储芯片的指针向后移动指定字节长度,指定字节长度为第二数据的字节长度与重复次数计数值的乘积。
第二写入模块,用于若第二数据的数据类型指示第二数据的非所有字节为无含义字节,将第二数据重复写入存储芯片重复次数计数值次。
在本发明实施例中,单片机判断上位机发送的指令为第一指令或第二指令。若上位机发送的指令为第一指令,单片机解析第一指令得到重复次数计数值,将第二数据重复写入存储芯片重复次数计数值次。若上位机发送的指令为第二指令,单片机解析第二指令得到第一数据,将第一数据写入存储芯片,不需要拆卸存储芯片,并且对传输至存储芯片的数据进行相应处理以提高数据传输效率,降低固件烧录的操作风险和节约操作时间。
优选的,与上述本发明实施例提供的一种数据处理方法相对应,本发明实施例还提供了一种数据处理系统,该数据处理系统包括上位机和单片机,上位机的执行原理参见上述本发明实施例图5示出的内容,单片机的执行原理参见上述本发明实施例图6示出的内容。
综上所述,本发明实施例提供一种数据处理方法、上位机、单片机及系统,通过该数据处理方法将固件写入存储芯片中,不需要拆卸存储芯片,并且对传输至存储芯片的数据进行相应处理以提高数据传输效率,降低固件烧录的操作风险和节约操作时间。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于系统或系统实施例而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。以上所描述的系统及系统实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种数据处理方法,其特征在于,所述方法适用于上位机,所述方法包括:
获取第一数据,所述第一数据为网卡固件中指定长度的待写入存储芯片的数据;
判断所述第一数据与上一组已发送至单片机的第二数据是否相同,所述第二数据已由所述单片机写入所述存储芯片;
若相同,重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行判断所述第一数据与上一组已发送至单片机的第二数据是否相同这一步骤;
若不相同且所述重复次数计数值不为0,执行相应操作;
所述相应操作包括:
生成包含所述重复次数计数值的第一指令,将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次;
将所述重复次数计数值置0;
生成包含所述第一数据的第二指令,将所述第二指令发送给所述单片机,使所述单片机将所述第一数据写入所述存储芯片;
获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行判断所述第一数据与上一组已发送至单片机的第二数据是否相同这一步骤。
2.根据权利要求1所述的方法,其特征在于,所述生成包含所述重复次数计数值的第一指令,将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次,包括:
将所述重复次数计数值转换为适配I2C指令的格式;
生成包含转换格式后的所述重复次数计数值和所述第二数据的数据类型的第一指令,所述第一指令的标志位指示所述第二数据的数据类型和所传输的数据为所述重复次数计数值,所述第二数据的数据类型指示:所述第二数据的所有字节为无含义字节,或,所述第二数据的非所有字节为无含义字节;
将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次。
3.根据权利要求1所述的方法,其特征在于,还包括:
若所述第一数据与所述第二数据不相同且所述重复次数计数值为0,生成包含所述第一数据的第二指令,将所述第二指令发送给所述单片机,使所述单片机将所述第一数据写入所述存储芯片;
获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行判断所述第一数据与上一组已发送至单片机的第二数据是否相同这一步骤。
4.一种数据处理方法,其特征在于,所述方法适用于单片机,所述方法包括:
确定上位机发送的指令为第一指令或第二指令,所述第一指令包含重复次数计数值,所述第二指令包含第一数据,所述第一数据为网卡固件中指定长度的待写入存储芯片的数据,所述重复次数计数值由所述上位机通过判断所述第一数据与上一组已发送至单片机的第二数据是否相同的判断结果所确定,所述第二数据已写入所述存储芯片;
若所述上位机发送的指令为所述第一指令,将所述第二数据重复写入所述存储芯片所述重复次数计数值次;
若所述上位机发送的指令为所述第二指令,将所述第一数据写入所述存储芯片。
5.根据权利要求4所述的方法,其特征在于,若所述上位机发送的指令为所述第一指令,所述将所述第二数据重复写入所述存储芯片所述重复次数计数值次,包括:
解析所述第一指令,得到所述重复次数计数值和所述第二数据的数据类型,所述第二数据的数据类型指示:所述第二数据的所有字节为无含义字节,或,所述第二数据的非所有字节为无含义字节;
若所述第二数据的数据类型指示所述第二数据的所有字节为无含义字节,将所述存储芯片的指针向后移动指定字节长度,所述指定字节长度为所述第二数据的字节长度与所述重复次数计数值的乘积;
若所述第二数据的数据类型指示所述第二数据的非所有字节为无含义字节,将所述第二数据重复写入所述存储芯片所述重复次数计数值次。
6.一种上位机,其特征在于,所述上位机包括:
获取单元,用于获取第一数据,所述第一数据为网卡固件中指定长度的待写入存储芯片的数据;
判断单元,用于判断所述第一数据与上一组已发送至单片机的第二数据是否相同,所述第二数据已由所述单片机写入所述存储芯片,若相同,执行计数单元,若不相同且所述重复次数计数值不为0,执行处理单元;
所述计数单元,用于将重复次数计数值加1,获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行所述判断单元;
所述处理单元,用于执行相应操作;
所述相应操作包括:
生成包含所述重复次数计数值的第一指令,将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次;
将所述重复次数计数值置0;
生成包含所述第一数据的第二指令,将所述第二指令发送给所述单片机,使所述单片机将所述第一数据写入所述存储芯片;
获取新的待写入存储芯片的数据并将其作为所述第一数据,返回执行所述判断单元。
7.根据权利要求6所述的上位机,其特征在于,用于生成包含所述重复次数计数值的第一指令并将所述第一指令发送给所述单片机的处理单元,具体用于:
将所述重复次数计数值转换为适配I2C指令的格式;生成包含转换格式后的所述重复次数计数值和所述第二数据的数据类型的第一指令;将所述第一指令发送给所述单片机,使所述单片机将所述第二数据重复写入所述存储芯片所述重复次数计数值次,其中,所述第一指令的标志位指示所述第二数据的数据类型和所传输的数据为所述重复次数计数值,所述第二数据的数据类型指示:所述第二数据的所有字节为无含义字节,或,所述第二数据的非所有字节为无含义字节。
8.一种单片机,其特征在于,所述单片机包括:
确定单元,用于确定上位机发送的指令为第一指令或第二指令,所述第一指令包含重复次数计数值,所述第二指令包含第一数据,所述第一数据为网卡固件中指定长度的待写入存储芯片的数据,所述重复次数计数值由所述上位机通过判断所述第一数据与上一组已发送至单片机的第二数据是否相同的判断结果所确定,所述第二数据已写入所述存储芯片;
第一写入单元,用于若所述上位机发送的指令为所述第一指令,将所述第二数据重复写入所述存储芯片所述重复次数计数值次;
第二写入单元,用于若所述上位机发送的指令为所述第二指令,将所述第一数据写入所述存储芯片。
9.根据权利要求8所述的单片机,其特征在于,所述第一写入单元具体包括:
解析模块,用于解析所述第一指令,得到所述重复次数计数值和所述第二数据的数据类型,所述第二数据的数据类型指示:所述第二数据的所有字节为无含义字节,或,所述第二数据的非所有字节为无含义字节;
第一写入模块,用于若所述第二数据的数据类型指示所述第二数据的所有字节为无含义字节,将所述存储芯片的指针向后移动指定字节长度,所述指定字节长度为所述第二数据的字节长度与所述重复次数计数值的乘积;
第二写入模块,用于若所述第二数据的数据类型指示所述第二数据的非所有字节为无含义字节,将所述第二数据重复写入所述存储芯片所述重复次数计数值次。
10.一种数据处理系统,其特征在于,所述系统包括:权利要求6或7所述的上位机,以及权利要求8或9所述的单片机。
CN202011549360.9A 2020-12-23 2020-12-23 一种数据处理方法、上位机、单片机及系统 Active CN112579128B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011549360.9A CN112579128B (zh) 2020-12-23 2020-12-23 一种数据处理方法、上位机、单片机及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011549360.9A CN112579128B (zh) 2020-12-23 2020-12-23 一种数据处理方法、上位机、单片机及系统

Publications (2)

Publication Number Publication Date
CN112579128A true CN112579128A (zh) 2021-03-30
CN112579128B CN112579128B (zh) 2023-05-09

Family

ID=75139545

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011549360.9A Active CN112579128B (zh) 2020-12-23 2020-12-23 一种数据处理方法、上位机、单片机及系统

Country Status (1)

Country Link
CN (1) CN112579128B (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101110057A (zh) * 2006-07-23 2008-01-23 珠海天威技术开发有限公司 智能芯片的数据写入方法
CN103473088A (zh) * 2013-08-30 2013-12-25 北京远特科技有限公司 一种单片机在线升级方法和系统
CN106407285A (zh) * 2016-08-26 2017-02-15 西安空间无线电技术研究所 一种基于rle和lzw的优化比特文件压缩与解压缩方法
US20190058630A1 (en) * 2017-08-15 2019-02-21 Mueller International, Llc Broadcast remote firmware update
CN109976767A (zh) * 2017-12-27 2019-07-05 深圳市优必选科技有限公司 软件烧录方法和装置
CN110134424A (zh) * 2019-05-16 2019-08-16 上海东软载波微电子有限公司 固件升级方法及系统、服务器、智能设备、可读存储介质
CN110784386A (zh) * 2019-09-27 2020-02-11 深圳市火乐科技发展有限公司 固件更新方法及相关设备
CN110799959A (zh) * 2017-05-26 2020-02-14 深圳配天智能技术研究院有限公司 一种数据压缩方法与解压方法以及相关设备
CN111625266A (zh) * 2020-05-28 2020-09-04 北京天海微电子信息技术有限公司 一种固件烧录装置
CN111694727A (zh) * 2020-03-27 2020-09-22 苏州浪潮智能科技有限公司 一种网卡固件升降级测试方法、系统、终端及存储介质
CN111752584A (zh) * 2020-06-11 2020-10-09 Oppo广东移动通信有限公司 固件升级方法、装置、电子设备和计算机可读存储介质

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101110057A (zh) * 2006-07-23 2008-01-23 珠海天威技术开发有限公司 智能芯片的数据写入方法
CN103473088A (zh) * 2013-08-30 2013-12-25 北京远特科技有限公司 一种单片机在线升级方法和系统
CN106407285A (zh) * 2016-08-26 2017-02-15 西安空间无线电技术研究所 一种基于rle和lzw的优化比特文件压缩与解压缩方法
CN110799959A (zh) * 2017-05-26 2020-02-14 深圳配天智能技术研究院有限公司 一种数据压缩方法与解压方法以及相关设备
US20190058630A1 (en) * 2017-08-15 2019-02-21 Mueller International, Llc Broadcast remote firmware update
CN109976767A (zh) * 2017-12-27 2019-07-05 深圳市优必选科技有限公司 软件烧录方法和装置
CN110134424A (zh) * 2019-05-16 2019-08-16 上海东软载波微电子有限公司 固件升级方法及系统、服务器、智能设备、可读存储介质
CN110784386A (zh) * 2019-09-27 2020-02-11 深圳市火乐科技发展有限公司 固件更新方法及相关设备
CN111694727A (zh) * 2020-03-27 2020-09-22 苏州浪潮智能科技有限公司 一种网卡固件升降级测试方法、系统、终端及存储介质
CN111625266A (zh) * 2020-05-28 2020-09-04 北京天海微电子信息技术有限公司 一种固件烧录装置
CN111752584A (zh) * 2020-06-11 2020-10-09 Oppo广东移动通信有限公司 固件升级方法、装置、电子设备和计算机可读存储介质

Also Published As

Publication number Publication date
CN112579128B (zh) 2023-05-09

Similar Documents

Publication Publication Date Title
CN107562666B (zh) 基于spi总线的设备间通信的方法、系统及相关装置
CN106657149B (zh) 通讯协议转换方法与装置
CN104850247A (zh) 把写的内容通过互联网实时输出到网络服务器的电子笔
CN112729868A (zh) 一种车辆诊断方法、装置、设备及介质
CN113852533B (zh) 一种多通道数据通信系统、方法及电子设备
CN107025146A (zh) 一种文件生成方法、装置和系统
CN113703843B (zh) 一种寄存器数据处理方法、装置及存储器
CN110209605A (zh) Pcie总线网卡的寄存器读写方法和计算设备
CN110708363A (zh) 一种文件传输方法、系统、电子设备及存储介质
CN112579128A (zh) 一种数据处理方法、上位机、单片机及系统
CN111405534B (zh) 信息传输方法、第一终端及计算机存储介质
CN101466163A (zh) 信息处理方法、信息处理系统及相关设备
CN112187669B (zh) 一种数据交互方法、装置、设备及可读存储介质
CN113608889A (zh) 消息数据处理方法、装置、设备和存储介质
CN106789440B (zh) 一种ip包包头检测方法及装置
CN108874994A (zh) 一种分块读取数据的方法、装置及计算机存储介质
CN114994499A (zh) 一种芯片测试方法及装置
CN115277871A (zh) 数据传输方法、数据解析方法、电子设备及存储介质
CN112162701B (zh) 一种存储空间回收方法、装置、设备及计算机存储介质
CN112910838A (zh) 复合协议解析方法、装置、设备、系统和存储介质
CN104375813B (zh) 一种存储空间填充方法及装置
CN116610608B (zh) 直接内存访问描述符处理方法、系统、装置、设备及介质
CN114172897B (zh) 一种PC端和Android端文件传输方法及系统
CN116582772B (zh) 一种电能数据采集方法、系统、电子设备及介质
CN111337725A (zh) 一种数据采集与显示软件设计方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant