CN112565585B - 图像显示电路、图像显示方法及图像显示设备 - Google Patents

图像显示电路、图像显示方法及图像显示设备 Download PDF

Info

Publication number
CN112565585B
CN112565585B CN201910918631.4A CN201910918631A CN112565585B CN 112565585 B CN112565585 B CN 112565585B CN 201910918631 A CN201910918631 A CN 201910918631A CN 112565585 B CN112565585 B CN 112565585B
Authority
CN
China
Prior art keywords
image
memory
image display
transmission mode
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910918631.4A
Other languages
English (en)
Other versions
CN112565585A (zh
Inventor
陈恒
方励
易冬柏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Gree Electric Appliances Inc of Zhuhai
Zhuhai Zero Boundary Integrated Circuit Co Ltd
Original Assignee
Gree Electric Appliances Inc of Zhuhai
Zhuhai Zero Boundary Integrated Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gree Electric Appliances Inc of Zhuhai, Zhuhai Zero Boundary Integrated Circuit Co Ltd filed Critical Gree Electric Appliances Inc of Zhuhai
Priority to CN201910918631.4A priority Critical patent/CN112565585B/zh
Publication of CN112565585A publication Critical patent/CN112565585A/zh
Application granted granted Critical
Publication of CN112565585B publication Critical patent/CN112565585B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/79Arrangements of circuitry being divided between different or multiple substrates, chips or circuit boards, e.g. stacked image sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/265Mixing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明涉及图像显示电路、图像显示方法及图像显示设备,图像显示电路包括:图像抓取模块,用于抓取第一图像并通过预设传输模式将所述第一图像输出至所述图像显示模块;图像处理模块,用于对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过所述预设传输模式或所述内存传输模式将所述第二图像输出至所述图像显示模块;以及所述图像显示模块,其用于将所述第一图像和所述第二图像进行混叠后输出至显示屏,其中,以所述预设传输模式传输数据时所需的内存空间与内存带宽,均小于以所述内存传输模式传输数据时所需的内存空间与内存带宽。本发明通过多种电路连接方式降低了内存带宽,减少内存容量及提高了芯片系统的性能。

Description

图像显示电路、图像显示方法及图像显示设备
技术领域
本发明涉及图像处理与显示技术领域,尤其涉及一种图像显示电路、图像显示方法及图像显示设备。
背景技术
随着技术的发展,视频图像已广泛应用到了生活的各个方面,手机、电视或其他电子设备都可以进行图像的抓取、处理及显示。现有的图像显示电路中图像抓取模块、图像处理模块和图像显示模块均与内存连接,由于图像抓取、处理和显示实时性要求很高,所以需要图像抓取模块、图像处理模块和图像显示模块同时对内存进行访问,这时对于内存的带宽需求很大,同时也占用了大量的内存空间,严重影响了芯片的性能。
如何高效的管理图像在芯片系统中传输及存储,如何在图像显示时降低内存的带宽需求和节省内存空间,这是目前图像处理与显示技术领域亟需所要解决的问题。
发明内容
本发明所要解决的技术问题是现有的图像显示电路在图像处理和显示时需要占用大量的内存空间和内存带宽,影响了芯片的整体性能。
为了解决上述技术问题,本发明提供了一种图像显示电路、图像显示方法及图像显示设备,通过多个图像模块之间的多种组合工作方式降低了内存带宽,减少内存容量及提高了芯片系统的性能。
根据本发明的第一方面,提供了一种图像显示电路,该图像显示电路包括:
图像抓取模块,用于抓取第一图像并通过预设传输模式将所述第一图像输出至所述图像显示模块;
图像处理模块,用于对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过所述预设传输模式或所述内存传输模式将所述第二图像输出至所述图像显示模块;以及
所述图像显示模块,其用于将所述第一图像和所述第二图像进行混叠后输出至显示屏,
其中,以所述预设传输模式传输数据时所需的内存空间与内存带宽,均小于以所述内存传输模式传输数据时所需的内存空间与内存带宽。
优选地,所述预设传输模式为像素传输模式。
优选地,图像处理模块具体用于通过内存传输模式、经由所述存储器将所述第二图像输出至所述图像显示模块。
优选地,图像处理模块具体用于通过像素传输模式直接将所述第二图像输出至所述图像显示模块。
优选地,所述内存传输模式包括:将图像中的像素点按照所述存储器内部的数据存储格式进行排列,并对像素点排列后的图像进行传输;
所述像素传输模式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行传输。
优选地,所述预设的像素排列方式包括:RGB排列方式。
优选地,图像处理模块具体用于对存储器通过内存传输模式输入的图像数据进行图像处理以生成第二图像,其中,图像处理包括以下至少一项:混叠、缩放和色域转换。
根据本发明的第二方面,提供了一种图像显示方法,所述方法包括:
由图像抓取模块抓取第一图像并通过预设传输模式将所述第一图像输出至图像显示模块;
由图像处理模块对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过所述预设传输模式或所述内存传输模式将所述第二图像输出至所述图像显示模块;
由图像显示模块将所述第一图像和所述第二图像进行混叠后输出至显示屏,
其中,以所述预设传输模式传输数据时所需的内存空间与内存带宽,均小于以所述内存传输模式传输数据时所需的内存空间与内存带宽。
优选地,所述预设传输模式为像素传输模式。
根据本发明的第三方面,提供了一种图像显示设备,包括:
显示屏;以及
上述根据本发明第一方面提供的图像显示电路。
与现有技术相比,上述方案中的一个或多个实施例可以具有如下优点或有益效果:
应用本发明实施例提供的图像显示电路、图像显示方法和图像显示设备,实现了从图像抓取、图像处理至图像显示的功能。相比于现有技术,本发明不再是以单一的图像模块到内存,内存到图像模块的传输模式,而是采取了多个图像模块之间的多种组合工作方式。并且,通过这多种组合工作方式降低了内存带宽,减少内存容量及提高了芯片系统的性能。
此外,由于本发明是直接将采集、抓取和图像处理后的图像以原始像素排列的方式(例如RGB排列方式)传输至控制器(图像显示模块)进行图层混叠,而不是再将图像中的像素点转换成存储器内部的数据存储格式的排列方式,因而节省了转换时间,提高了图像输出、图像输入和图像传输的效率,满足了图像抓取、图像处理和图像显示实时性要求。
本发明的其它特征和优点将在随后的说明书中阐述,并且部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及说明书附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例共同用于解释本发明,并不构成对本发明的限制。在附图中:
图1示出了现有技术中的图像显示电路。
图2示意性示出了根据本发明实施例一的图像显示电路。
图3示意性示出了根据本发明实施例二的图像显示电路。
图4示意性示出了根据本发明实施例的图像显示方法的一种流程图。
图5示意性示出了根据本发明实施例的图像显示方法的另一种流程图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
图1示出了现有技术中的图像显示电路。如图1所示,该图像显示电路包括多种电路硬件模块,分别为:
图像抓取模块101,其与存储器104连接,用于抓取图像和将抓取到的图像通过内存输出方式存入至存储器104中。其中,内存输出方式是将图像中的像素点按照存储器内部的数据存储格式(内存格式)进行排列,并将图像以内存格式存入到存储器104中。
图像处理模块102,其与存储器104连接,用于通过内存输入方式从存储器104中读取图像(例如UI图像)或者图形界面,将读取的图像进行混叠、缩放和色域转换等图像处理后,再将图像处理后的图像存入存储器104中。其中,内存输入方式是从存储器104中读取出存储器内部的数据存储格式(内存格式)的图像,该图像中的像素点按照内存格式进行排列。
图像显示模块103,其与存储器104连接,用于从存储器104中将图像抓取模块101存入的图像和/或图像处理模块102存入的图像读取出来,进行两层图像混叠,然后将混叠后的图像输出至显示屏。此种电路连接方式或者说是各个模块之间的组合工作方式,对内存带宽和内存容量的消耗最大,每个模块都需要访问内存,内存带宽至少要满足三个模块同时访问,才能达到图像实时显示效果。
例如,假设一张图像的大小为1MB,图像帧率为50帧/秒。图像抓取模块101需要占用内存空间1MB,占用带宽为50MB(图像大小乘帧率)。图像处理模块102需要占用最小内存空间为两张图像大小,即2MB,占用内存带宽为100MB(一次读加一次写内存)。图像显示模块103将两张图像同时读出并显示,不占用内存空间,占用内存带宽为100MB(两次读内存)。因此,在图1所示的这种电路连接方式下,占用内存空间为3MB,占用内存带宽需求为250MB。
实施例一
为了解决现有的图像显示电路在图像处理和显示时需要占用大量的内存空间和内存带宽,影响芯片的性能的技术问题,首先,本发明实施例提供了一种图像显示电路。
图2示意性示出了根据本发明实施例一的图像显示电路。如图2所示,该图像显示电路包括:图像抓取模块201、图像处理模块202、图像显示模块203和存储器204。
图像抓取模块201与图像显示模块203连接,用于抓取第一图像并通过预设传输模式将抓取的第一图像输出至图像显示模块203。
在本发明实施例中,第一图像包括:动态图像或静态图像。动态图像例如为视频图像,静态图像例如为照片,本发明不限于此。其中,预设传输模式为像素传输模式。像素传输模式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行传输。其中,预设的像素排列方式包括:RGB排列方式。
也可理解为,像素传输模式包括像素输入方式和像素输出方式。其中,像素输入方式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行输入或读入,其中,预设的像素排列方式包括:RGB排列方式。像素输出方式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行输出,其中,预设的像素排列方式包括:RGB排列方式。图像抓取模块201通过像素输出方式将抓取的第一图像输出至图像显示模块203。
图像处理模块202与存储器204连接,用于对存储器204通过内存传输模式输入的数据进行处理以生成第二图像,并内存传输模式将第二图像输出至图像显示模块202。其中,第二图像包括:UI图像或图形界面。
具体地,图像处理模块202对存储器204通过内存传输模式输入的图像数据进行图像处理以生成第二图像,其中,图像处理包括以下至少一项:混叠、缩放和色域转换。接下来,图像处理模块202通过内存传输模式、经由存储器204将第二图像输出至图像显示模块203。
在本发明实施例中,内存传输模式包括:将图像中的像素点按照存储器内部的数据存储格式进行排列,并对像素点排列后的图像进行传输。
也可理解为,内存传输模式包括内存输入方式和内存输出方式。图像处理模块202通过内存输入方式从存储器204中读取出图像数据,其中,该图像数据例如为至少一个图层的UI图像。接下来,图像处理模块202对于读取的图像数据进行图层混叠、缩放和色域转换等图像处理后,生成第二图像(例如为多层UI图像),并将生成的第二图像通过内存输出方式存入至存储器204中。
图像显示模块203与存储器204连接,用于通过内存传输模式从存储器204读取出第二图像,并将第一图像和第二图像进行图层混叠后输出至显示屏。
例如,图像显示模块203将读取的UI图像和视频图像进行图层混叠后,生成视频制式信号,并将生成的视频制式信号输出至显示屏。
同样以一张图像的大小为1MB,图像帧率为50帧/秒为例。本发明实施例提供的图像显示电路,对内存的空间需求为2MB(图像处理模块202,一张读取图像,一张存储图像),内存带宽需求为100MB(图像处理模块202,一次读加一次写)+50MB(图像显示模块203,一次读),总的带宽需求为150MB。相比于图1现有的图像显示电路,本发明实施例提供的图像显示电路,通过图像抓取模块201与图像显示模块203的像素传输模式,比图1现有的图像显示电路减少了1MB内存容量和100MB的带宽需求。
综上所述,本发明实施例提供了一种图像显示电路,实现了从图像抓取、图像处理至图像显示的功能。相比于现有技术,本发明不再是以单一的图像模块到内存,内存到图像模块的传输模式,而是采取了本发明实施例提供的这种组合工作方式。并且,通过这种组合工作方式降低了内存带宽,减少内存容量及提高了芯片系统的性能。
此外,由于本发明是直接将抓取的图像以原始像素排列的方式(例如RGB排列方式)传输至控制器(图像显示模块)进行图层混叠,而不是再将图像中的像素点转换成存储器内部的数据存储格式的排列方式,因而节省了转换时间,提高了图像输出、图像输入和图像传输的效率,满足了图像抓取、图像处理和图像显示实时性要求。
实施例二
为了解决现有的图像显示电路在图像处理和显示时需要占用大量的内存空间和内存带宽,影响芯片的性能的技术问题,本发明实施例提供了另一种图像显示电路。
图3示意性示出了根据本发明实施例二的图像显示电路。如图3所示,该图像显示电路包括:图像抓取模块301、图像处理模块302、图像显示模块303和存储器304。
图像抓取模块301与图像显示模块303连接,用于抓取第一图像并通过预设传输模式将抓取的第一图像输出至图像显示模块303。
在本发明实施例中,第一图像包括:动态图像或静态图像。动态图像例如为视频图像,静态图像例如为照片,本发明不限于此。其中,预设传输模式为像素传输模式。像素传输模式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行传输。其中,预设的像素排列方式包括:RGB排列方式。
也可理解为,像素传输模式包括像素输入方式和像素输出方式。其中,像素输入方式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行输入或读入,其中,预设的像素排列方式包括:RGB排列方式。像素输出方式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行输出,其中,预设的像素排列方式包括:RGB排列方式。图像抓取模块301通过像素输出方式将抓取的第一图像输出至图像显示模块303。
图像处理模块302分别与存储器304和图像显示模块303连接,用于对存储器304通过内存传输模式输入的数据进行处理以生成第二图像,并预设传输模式将第二图像输出至图像显示模块302。其中,第二图像包括:UI图像或图形界面。
具体地,图像处理模块302对存储器304通过内存传输模式输入的图像数据进行图像处理以生成第二图像,其中,图像处理包括以下至少一项:混叠、缩放和色域转换。接下来,图像处理模块302通过像素传输模式直接将第二图像输出至图像显示模块303。
在本发明实施例中,内存传输模式包括:将图像中的像素点按照存储器内部的数据存储格式进行排列,并对像素点排列后的图像进行传输。
也可理解为,内存传输模式包括内存输入方式和内存输出方式。图像处理模块302通过内存输入方式从存储器304中读取出图像数据,其中,该图像数据例如为至少一个图层的UI图像。接下来,图像处理模块302对于读取的图像数据进行图层混叠、缩放和色域转换等图像处理后,生成第二图像(例如为多层UI图像),并将生成的第二图像通过像素输出方式输出至图像显示模块303。
图像显示模块303与存储器304连接,用于将第一图像和第二图像进行图层混叠后输出至显示屏。
例如,图像显示模块303将接收的UI图像和视频图像进行图层混叠后,生成视频制式信号,并将生成的视频制式信号输出至显示屏。
同样以一张图像的大小为1MB,图像帧率为50帧/秒为例。本发明实施例提供的图像显示电路,内存容量需求为1MB(一张读取图像),内存带宽为50MB(图像处理模块302,一次读取图像)。相比于图1现有的图像显示电路,本发明实施例提供的图像显示电路,通过图像抓取模块301、图像处理模块302和图像显示模块303的像素传输模式,比图1现有的图像显示电路节省2MB内存容量和200MB系统带宽需求。
综上所述,本发明实施例提供了一种图像显示电路,实现了从图像抓取、图像处理至图像显示的功能。相比于现有技术,本发明不再是以单一的图像模块到内存,内存到图像模块的传输模式,而是采取了本发明实施例提供的这种组合工作方式。并且,通过这种组合工作方式降低了内存带宽,减少内存容量及提高了芯片系统的性能。
此外,由于本发明是直接将抓取的图像以原始像素排列的方式(例如RGB排列方式)传输至控制器(图像显示模块)进行图层混叠,而不是再将图像中的像素点转换成存储器内部的数据存储格式的排列方式,因而节省了转换时间,提高了图像输出、图像输入和图像传输的效率,满足了图像抓取、图像处理和图像显示实时性要求。
实施例三
为了解决现有的图像显示电路在图像处理和显示时需要占用大量的内存空间和内存带宽,影响芯片的性能的技术问题,本发明实施例提供了一种图像显示方法。
对应上述实施例一,图4示意性示出了根据本发明实施例的图像显示方法的一种流程图。如图4所示,该方法包括:
步骤S41:由图像抓取模块抓取第一图像并通过预设传输模式将所述第一图像输出至图像显示模块;
步骤S42:由图像处理模块对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过所述内存传输模式将所述第二图像输出至所述图像显示模块;
步骤S43:由图像显示模块将所述第一图像和所述第二图像进行混叠后输出至显示屏,
其中,以该预设传输模式传输数据时所需的内存空间与内存带宽,均小于以该内存传输模式传输数据时所需的内存空间与内存带宽。
在步骤S41中,由图像抓取模块抓取第一图像并通过预设传输模式将第一图像输出至图像显示模块。具体地,第一图像包括:动态图像或静态图像。动态图像例如为视频图像,静态图像例如为照片,本发明不限于此。其中,预设传输模式为像素传输模式。像素传输模式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行传输。其中,预设的像素排列方式包括:RGB排列方式。
也可理解为,像素传输模式包括像素输入方式和像素输出方式。其中,像素输入方式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行输入或读入,其中,预设的像素排列方式包括:RGB排列方式。像素输出方式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行输出,其中,预设的像素排列方式包括:RGB排列方式。在步骤S41中,由图像抓取模块抓取第一图像并通过像素输出方式将抓取的第一图像输出至图像显示模块。
在步骤S42中,由图像处理模块对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过所述内存传输模式将所述第二图像输出至所述图像显示模块。其中,第二图像包括:UI图像或图形界面。
具体地,由图像处理模块对存储器通过内存传输模式输入的图像数据进行图像处理以生成第二图像,其中,图像处理包括以下至少一项:混叠、缩放和色域转换。接下来,由图像处理模块通过内存传输模式、并经由存储器将第二图像输出至图像显示模块。
在本发明实施例中,内存传输模式包括:将图像中的像素点按照存储器内部的数据存储格式进行排列,并对像素点排列后的图像进行传输。
也可理解为,内存传输模式包括内存输入方式和内存输出方式。由图像处理模块通过内存输入方式从存储器中读取出图像数据,其中,该图像数据例如为至少一个图层的UI图像。接下来,由图像处理模块对于读取的图像数据进行图层混叠、缩放和色域转换等图像处理后,生成第二图像(例如为多层UI图像),并将生成的第二图像通过内存输出方式存入至存储器中。
在步骤S43中,由图像显示模块通过内存传输模式从存储器读取出第二图像,并将第一图像和第二图像进行图层混叠后输出至显示屏。
例如,由图像显示模块将读取的UI图像,并将读取的UI图像和视频图像进行图层混叠后,生成视频制式信号,并将生成的视频制式信号输出至显示屏。
同样以一张图像的大小为1MB,图像帧率为50帧/秒为例。本发明实施例提供的图像显示方法,对内存的空间需求为2MB(图像处理模块202,一张读取图像,一张存储图像),内存带宽需求为100MB(图像处理模块202,一次读加一次写)+50MB(图像显示模块203,一次读),总的带宽需求为150MB。相比于图1现有的图像显示电路,本发明实施例提供的图像显示方法,通过图像抓取模块201与图像显示模块203的像素传输模式,比图1现有的图像显示电路减少了1MB内存容量和100MB的带宽需求。
对应上述实施例二,图5示意性示出了根据本发明实施例的图像显示方法的另一种流程图。如图5所示,该方法包括:
步骤S51:由图像抓取模块抓取第一图像并通过预设传输模式将所述第一图像输出至图像显示模块;
步骤S52:由图像处理模块对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过所述预设传输模式将所述第二图像输出至所述图像显示模块;
步骤S53:由图像显示模块将所述第一图像和所述第二图像进行混叠后输出至显示屏,
其中,以该预设传输模式传输数据时所需的内存空间与内存带宽,均小于以该内存传输模式传输数据时所需的内存空间与内存带宽。
在步骤S51中,由图像抓取模块抓取第一图像并通过预设传输模式将第一图像输出至图像显示模块。具体地,第一图像包括:动态图像或静态图像。动态图像例如为视频图像,静态图像例如为照片,本发明不限于此。其中,预设传输模式为像素传输模式。像素传输模式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行传输。其中,预设的像素排列方式包括:RGB排列方式。
也可理解为,像素传输模式包括像素输入方式和像素输出方式。其中,像素输入方式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行输入或读入,其中,预设的像素排列方式包括:RGB排列方式。像素输出方式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行输出,其中,预设的像素排列方式包括:RGB排列方式。在步骤S51中,由图像抓取模块抓取第一图像并通过像素输出方式将抓取的第一图像输出至图像显示模块。
在步骤S52中,由图像处理模块对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过预设传输模式将第二图像输出至图像显示模块。其中,第二图像包括:UI图像或图形界面。
具体地,由图像处理模块对存储器通过内存传输模式输入的图像数据进行图像处理以生成第二图像,其中,图像处理包括以下至少一项:混叠、缩放和色域转换。接下来,由图像处理模块通过像素传输模式直接将第二图像输出至图像显示模块。
在本发明实施例中,内存传输模式包括:将图像中的像素点按照存储器内部的数据存储格式进行排列,并对像素点排列后的图像进行传输。
也可理解为,内存传输模式包括内存输入方式和内存输出方式。由图像处理模块通过内存输入方式从存储器中读取出图像数据,其中,该图像数据例如为至少一个图层的UI图像。接下来,由图像处理模块对于读取的图像数据进行图层混叠、缩放和色域转换等图像处理后,生成第二图像(例如为多层UI图像),并将生成的第二图像通过像素输出方式输出至图像显示模块。
在步骤S53中,由图像显示模块将第一图像和第二图像进行图层混叠后输出至显示屏。
例如,由图像显示模块将接收的UI图像和视频图像进行图层混叠后,生成视频制式信号,并将生成的视频制式信号输出至显示屏。
同样以一张图像的大小为1MB,图像帧率为50帧/秒为例。本发明实施例提供的图像显示方法,内存容量需求为1MB(一张读取图像),内存带宽为50MB(图像处理模块302,一次读取图像)。相比于图1现有的图像显示电路,本发明实施例提供的图像显示方法,通过图像抓取模块301、图像处理模块302和图像显示模块303的像素传输模式,比图1现有的图像显示电路节省2MB内存容量和200MB系统带宽需求。
相应地,本发明实施例还提供了一种图像显示设备,包括:
显示屏;以及
上述实施例一提供的图像显示电路或者上述实施例二提供的图像显示电路。
综上所述,本发明提供了一种图像显示电路、图像显示方法和图像显示设备,实现了从图像抓取、图像处理至图像显示的功能。相比于现有技术,本发明不再是以单一的图像模块到内存,内存到图像模块的传输模式,而是采取了多个图像模块之间的多种组合工作方式。并且,通过这多种组合工作方式降低了内存带宽,减少内存容量及提高了芯片系统的性能。
此外,由于本发明是直接将采集、抓取和图像处理后的图像以原始像素排列的方式(例如RGB排列方式)传输至控制器(图像显示模块)进行图层混叠,而不是再将图像中的像素点转换成存储器内部的数据存储格式的排列方式,因而节省了转换时间,提高了图像输出、图像输入和图像传输的效率,满足了图像抓取、图像处理和图像显示实时性要求。
本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (7)

1.一种图像显示电路,其特征在于,包括:
图像抓取模块,用于抓取第一图像并通过预设传输模式将所述第一图像输出至所述图像显示模块,所述预设传输模式为像素传输模式;
图像处理模块,用于对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过所述预设传输模式或所述内存传输模式将所述第二图像输出至所述图像显示模块;以及
所述图像显示模块,其用于将所述第一图像和所述第二图像进行混叠后输出至显示屏,
其中,以所述预设传输模式传输数据时所需的内存空间与内存带宽,均小于以所述内存传输模式传输数据时所需的内存空间与内存带宽,所述内存传输模式包括:将图像中的像素点按照所述存储器内部的数据存储格式进行排列,并对像素点排列后的图像进行传输;所述像素传输模式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行传输。
2.根据权利要求1所述的图像显示电路,其特征在于,图像处理模块具体用于通过内存传输模式、经由所述存储器将所述第二图像输出至所述图像显示模块。
3.根据权利要求1所述的图像显示电路,其特征在于,图像处理模块具体用于通过像素传输模式直接将所述第二图像输出至所述图像显示模块。
4.根据权利要求1所述的图像显示电路,其特征在于,所述预设的像素排列方式包括:RGB排列方式。
5.根据权利要求1所述的图像显示电路,其特征在于,
图像处理模块具体用于对存储器通过内存传输模式输入的图像数据进行图像处理以生成第二图像,其中,图像处理包括以下至少一项:混叠、缩放和色域转换。
6.一种图像显示方法,其特征在于,包括:
由图像抓取模块抓取第一图像并通过预设传输模式将所述第一图像输出至图像显示模块,所述预设传输模式为像素传输模式;
由图像处理模块对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过所述预设传输模式或所述内存传输模式将所述第二图像输出至所述图像显示模块;
由图像显示模块将所述第一图像和所述第二图像进行混叠后输出至显示屏,
其中,以所述预设传输模式传输数据时所需的内存空间与内存带宽,均小于以所述内存传输模式传输数据时所需的内存空间与内存带宽,所述内存传输模式包括:将图像中的像素点按照所述存储器内部的数据存储格式进行排列,并对像素点排列后的图像进行传输;所述像素传输模式包括:将图像中的像素点按照预设的像素排列方式进行排列,并对像素点排列后的图像进行传输。
7.一种图像显示设备,其特征在于,包括:
显示屏;以及
根据权利要求1至5中任一项所述的图像显示电路。
CN201910918631.4A 2019-09-26 2019-09-26 图像显示电路、图像显示方法及图像显示设备 Active CN112565585B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910918631.4A CN112565585B (zh) 2019-09-26 2019-09-26 图像显示电路、图像显示方法及图像显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910918631.4A CN112565585B (zh) 2019-09-26 2019-09-26 图像显示电路、图像显示方法及图像显示设备

Publications (2)

Publication Number Publication Date
CN112565585A CN112565585A (zh) 2021-03-26
CN112565585B true CN112565585B (zh) 2021-12-24

Family

ID=75029916

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910918631.4A Active CN112565585B (zh) 2019-09-26 2019-09-26 图像显示电路、图像显示方法及图像显示设备

Country Status (1)

Country Link
CN (1) CN112565585B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102103463A (zh) * 2011-02-17 2011-06-22 杭州华三通信技术有限公司 一种带透明度用户界面信息的处理方法和设备
CN103248901A (zh) * 2012-02-03 2013-08-14 精工爱普生株式会社 图像处理装置及使用该图像处理装置的电子设备
CN104281543A (zh) * 2013-07-01 2015-01-14 图芯芯片技术(上海)有限公司 显示控制器和二维图形处理器通过同一个内存控制器访问内存的架构方法
CN108377352A (zh) * 2018-02-06 2018-08-07 珠海全志科技股份有限公司 视频处理方法及装置、计算机装置及存储介质
CN109752839A (zh) * 2018-12-18 2019-05-14 华为技术有限公司 处理器、显示控制装置、系统、图像处理方法及装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2496015B (en) * 2012-09-05 2013-09-11 Imagination Tech Ltd Pixel buffering

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102103463A (zh) * 2011-02-17 2011-06-22 杭州华三通信技术有限公司 一种带透明度用户界面信息的处理方法和设备
CN103248901A (zh) * 2012-02-03 2013-08-14 精工爱普生株式会社 图像处理装置及使用该图像处理装置的电子设备
CN104281543A (zh) * 2013-07-01 2015-01-14 图芯芯片技术(上海)有限公司 显示控制器和二维图形处理器通过同一个内存控制器访问内存的架构方法
CN108377352A (zh) * 2018-02-06 2018-08-07 珠海全志科技股份有限公司 视频处理方法及装置、计算机装置及存储介质
CN109752839A (zh) * 2018-12-18 2019-05-14 华为技术有限公司 处理器、显示控制装置、系统、图像处理方法及装置

Also Published As

Publication number Publication date
CN112565585A (zh) 2021-03-26

Similar Documents

Publication Publication Date Title
CN106056530B (zh) 应用中图片内容的显示方法及装置
WO2005083672A2 (en) Display processor for a wireless device
EP3223512A1 (en) Method for generating high dynamic range image, and photographing apparatus, terminal and imaging method
CN104704810A (zh) 图像捕获加速器
CN101488333A (zh) 一种图像显示设备及其显示输出方法
CN105187747A (zh) 一种多功能lcd显示控制器及其控制方法
CN104092969A (zh) 基于DisplayPort的电视墙拼接系统及方法
US20110261061A1 (en) Method and system for processing image data on a per tile basis in an image sensor pipeline
CN113709489A (zh) 一种视频压缩方法、装置、设备及可读存储介质
CN114090500A (zh) 一种全通式图像处理soc芯片及图像处理方法
US7545416B2 (en) Image processing device and camera including CPU which determines whether processing performed using external memory
CN100551008C (zh) 进行视频处理的装置和方法
KR100663380B1 (ko) 촬상 장치 및 영상 신호 생성 방법
KR101615466B1 (ko) 비디오 분석 및 인코딩을 위한 복수의 비디오 채널의 캡쳐
WO2023010755A1 (zh) 一种hdr视频转换方法、装置、设备及计算机存储介质
CN112565585B (zh) 图像显示电路、图像显示方法及图像显示设备
CN116248956B (zh) 一种灵活优化带宽的多osd视频叠加的方法及装置
WO2023125273A1 (zh) 电子设备的图像显示方法、图像处理电路和电子设备
US7075543B2 (en) Graphics controller providing flexible access to a graphics display device by a host
CN101202880A (zh) 一种具有摄像功能的移动终端
CN114697555A (zh) 一种图像处理方法、装置、设备及存储介质
CN109214977A (zh) 图像处理装置及其控制方法
CN101483768A (zh) 电子装置
KR100715522B1 (ko) 카메라 컨트롤 장치, 영상 데이터 표시 장치 및 그 방법
US20040196380A1 (en) Image processing device, camera and image processing method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant