CN112559421B - 一种程控1394信号切换电路 - Google Patents

一种程控1394信号切换电路 Download PDF

Info

Publication number
CN112559421B
CN112559421B CN202011542943.9A CN202011542943A CN112559421B CN 112559421 B CN112559421 B CN 112559421B CN 202011542943 A CN202011542943 A CN 202011542943A CN 112559421 B CN112559421 B CN 112559421B
Authority
CN
China
Prior art keywords
converter
differential
annunciator
processor
switching circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011542943.9A
Other languages
English (en)
Other versions
CN112559421A (zh
Inventor
李凯
夏杰
张澜
宋杰
王享
王欢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Xiangteng Microelectronics Technology Co Ltd
Original Assignee
Xian Xiangteng Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Xiangteng Microelectronics Technology Co Ltd filed Critical Xian Xiangteng Microelectronics Technology Co Ltd
Priority to CN202011542943.9A priority Critical patent/CN112559421B/zh
Publication of CN112559421A publication Critical patent/CN112559421A/zh
Application granted granted Critical
Publication of CN112559421B publication Critical patent/CN112559421B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0012High speed serial bus, e.g. IEEE P1394
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Electronic Switches (AREA)

Abstract

本发明涉及一种程控1394信号切换电路。本发明包括网口、变压器、PHY芯片、处理器、变换器和1394差分信号器,网口经过变压器和PHY芯片接处理器,处理器的I/O口控制变换器的管脚SEL0和SEL1进行输出选择,变换器接1394差分信号器。本发明可以通过程序控制变换器的选择管脚来切换1394信号,避免人为因素因插拔连接器对1394信号干扰,节省维护成本和时间,提高工作效率。

Description

一种程控1394信号切换电路
技术领域
本发明涉及集成电路设计领域,尤其涉及一种程控1394信号切换电路。
背景技术
现有的程控1394信号切换的方式是通过拨动开关来切换1394差分信号,这种方式因阻抗特性不匹配,会对1394信号质量有影响,且无法做到程序控制。
发明内容
本发明为解决背景技术中存在的上述技术问题,提供了一种程控1394信号切换电路,避免人为因素因插拔连接器对1394信号干扰,节省维护成本和时间,提高工作效率。
本发明的技术解决方案是:本发明为一种程控1394信号切换电路,其特殊之处在于:所述切换电路包括网口、变压器、PHY芯片、处理器、变换器和1394差分信号器,网口经过变压器和PHY芯片接处理器,处理器的I/O口控制变换器的管脚SEL0和SEL1进行输出选择,时钟电路为处理器提供稳定时钟,变换器接1394差分信号器。
优选的,变换器为3个或3个以上,1394差分信号器对应为3个或3个以上。
优选的,变换器为4个,分为第一变换器、第二变换器、第三变换器和第四变换器;1394差分信号器为4个,分为第一1394差分信号器、第二1394差分信号器、第三1394差分信号器和第四1394差分信号器,处理器的8个I/O口分别接4个变换器各自的管脚SEL0和SEL1,第一1394差分信号器的发送端接第一变换器的输入端IN0,第一变换器的输出端OUT0和输出端OUT1分别接第二1394差分信号器的接收端和第三变换器的输入端IN1,第二1394差分信号器的发送端接第二变换器的输入端IN0,第二变换器的输出端OUT0接第一1394差分信号器的接收端,第三1394差分信号器的发送端接第三变换器的输入端IN0,第三变换器的输出端OUT0接第四1394差分信号器的接收端,第四1394差分信号器的发送端接第四变换器的输入端IN0,第四变换器的输出端OUT0和输出端OUT1分别接第三1394差分信号器的接收端和第二变换器的输入端IN1。
优选的,处理器选用STM32F437芯片。该芯片采用ARM CortexM4内核,最高主频可达180MHz,自带以太网接口,并集成片内RAM和ROM资源,减少对片外资源的依赖。
优选的,变换器选用DS25CP102Q-Q1变换器。它是一款具有TX预强调和RX均衡功能的自动3.125Gbps 2×2LVDS交叉交换器。
优选的,切换电路还包括电源电路,所述电源电路接处理器,负责给整个切换电路进行供电。
优选的,切换电路还包括时钟电路,所述时钟电路接处理器,时钟电路负责提供时钟信号。
本发明提供的程控1394信号切换电路,采用单板的设计方式,处理器采用STM32F437芯片,该芯片采用ARM CortexM4内核,通过自身的以太网接口接PHY芯片,并由ARM的I/O口控制变换器(DS25CP102Q-Q1)的管脚SEL0和SEL1,即以选择管脚的方式来进行1394信号输出选择,从而实现控制1394信号的切换。本发明既可以实现发送差分信号切换,也可以实现接收差分信号切换。因此本发明具有以下优点:本发明可以通过程序控制变换器的选择管脚来切换1394信号,避免人为因素因插拔连接器对1394信号干扰,节省维护成本和时间,提高工作效率。
附图说明
图1是本发明的电路原理图。
具体实施方式
本发明的切换电路包括网口、变压器、PHY芯片、处理器、变换器、电源电路和1394差分信号器,网口经过变压器和PHY芯片接处理器,处理器的I/O口控制变换器的管脚SEL0和SEL1进行输出选择,变换器接1394差分信号器。变换器为3个或3个以上,1394差分信号器对应为3个或3个以上,切换电路还包括电源电路和时钟电路,电源电路接处理器,负责给整个切换电路进行供电,时钟电路接处理器,负责提供时钟信号,电源电路和时钟电路均采用现有的电路结构。
其中1394差分信号器为现有技术结构,需要对几个1394差分信号器进行信号切换控制,就接几个变换器。
下面结合附图和具体实施例对本发明的技术方案做进一步详细描述。
参见图1,本发明具体实施例的电路是4个变换器实现4个1394差分信号器端口切换的结构,具体包括网口、变压器、PHY芯片、处理器、变换器、时钟电路、电源电路和1394差分信号器,网口经过变压器和PHY芯片接处理器,其中处理器选用STM32F437芯片。该芯片采用ARM CortexM4内核,最高主频可达180MHz,自带以太网接口,并集成片内RAM和ROM资源,减少对片外资源的依赖。PHY芯片通过以太网接口接处理器,变换器选用DS25CP102Q-Q1变换器。它是一款具有TX预强调和RX均衡功能的自动3.125Gbps 2×2LVDS交叉交换器。变换器为4个,分为第一变换器、第二变换器、第三变换器和第四变换器;1394差分信号器为4个,分为第一1394差分信号器、第二1394差分信号器、第三1394差分信号器和第四1394差分信号器,处理器的8个I/O口分别接4个变换器各自的管脚SEL0和SEL1,第一1394差分信号器的发送端接第一变换器的输入端IN0,第一变换器的输出端OUT0和输出端OUT1分别接第二1394差分信号器的接收端和第三变换器的输入端IN1,第二1394差分信号器的发送端接第二变换器的输入端IN0,第二变换器的输出端OUT0接第一1394差分信号器的接收端,第三1394差分信号器的发送端接第三变换器的输入端IN0,第三变换器的输出端OUT0接第四1394差分信号器的接收端,第四1394差分信号器的发送端接第四变换器的输入端IN0,第四变换器的输出端OUT0和输出端OUT1分别接第三1394差分信号器的接收端和第二变换器的输入端IN1。
本实施例的电路结构具体应用时,网口经过变压器、PHY芯片接到ARM,由ARM的I/O口控制每个变换器DS25CP102Q-Q1的管脚SEL0和SEL1进行输出选择,即以选择管脚的方式,来进行1394信号输出选择,从而实现控制1394信号的切换。1394信号输出关系选择模式见表1所示。
表1 1394信号输出选择模式真值表:
SEL1 SEL0 OUT1 OUT0
0 0 IN0 IN0
0 1 IN0 IN1
1 0 IN1 IN0
1 1 IN1 IN1
若SEL1和SEL0均为0,则OUT1和OUT0作为输出口,输出的信号为IN0端口通过变换器转换出的信号。若SEL1为0、SEL0为1,则OUT1输出的信号为IN0端口通过变换器转换出的信号,OUT0输出的信号为IN1端口通过变换器转换出的信号。若SEL1为1、SEL0为0,则OUT1输出的信号为IN1端口通过变换器转换出的信号,OUT0输出的信号为IN0端口通过变换器转换出的信号。若SEL1和SEL0均为1,则OUT1和OUT0作为输出口,输出的信号为IN1端口通过变换器转换出的信号。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细地说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (5)

1.一种程控1394信号切换电路,其特征在于:所述切换电路包括网口、变压器、PHY芯片、处理器、变换器和1394差分信号器,所述网口经过变压器和PHY芯片接处理器,所述处理器的I/O口控制变换器的管脚SEL0和SEL1进行输出选择,所述变换器接1394差分信号器,所述变换器为4个,分为第一变换器、第二变换器、第三变换器和第四变换器;所述1394差分信号器为4个,分为第一1394差分信号器、第二1394差分信号器、第三1394差分信号器和第四1394差分信号器,所述处理器的8个I/O口分别接4个变换器各自的管脚SEL0和SEL1,所述第一1394差分信号器的发送端接第一变换器的输入端IN0,所述第一变换器的输出端OUT0和输出端OUT1分别接第二1394差分信号器的接收端和第三变换器的输入端IN1,所述第二1394差分信号器的发送端接第二变换器的输入端IN0,所述第二变换器的输出端OUT0接第一1394差分信号器的接收端,所述第三1394差分信号器的发送端接第三变换器的输入端IN0,所述第三变换器的输出端OUT0接第四1394差分信号器的接收端,所述第四1394差分信号器的发送端接第四变换器的输入端IN0,所述第四变换器的输出端OUT0和输出端OUT1分别接第三1394差分信号器的接收端和第二变换器的输入端IN1。
2.根据权利要求1所述的程控1394信号切换电路,其特征在于:所述处理器选用STM32F437芯片。
3.根据权利要求2所述的程控1394信号切换电路,其特征在于:所述变换器选用DS25CP102Q-Q1变换器。
4.根据权利要求2所述的程控1394信号切换电路,其特征在于:所述切换电路还包括电源电路,所述电源电路接处理器。
5.根据权利要求2所述的程控1394信号切换电路,其特征在于:所述切换电路还包括时钟电路,所述时钟电路接处理器。
CN202011542943.9A 2020-12-24 2020-12-24 一种程控1394信号切换电路 Active CN112559421B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011542943.9A CN112559421B (zh) 2020-12-24 2020-12-24 一种程控1394信号切换电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011542943.9A CN112559421B (zh) 2020-12-24 2020-12-24 一种程控1394信号切换电路

Publications (2)

Publication Number Publication Date
CN112559421A CN112559421A (zh) 2021-03-26
CN112559421B true CN112559421B (zh) 2023-05-05

Family

ID=75031861

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011542943.9A Active CN112559421B (zh) 2020-12-24 2020-12-24 一种程控1394信号切换电路

Country Status (1)

Country Link
CN (1) CN112559421B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN204291039U (zh) * 2014-10-29 2015-04-22 惠州学院 一种适用于交换机的rj45接口电路
WO2016203987A1 (ja) * 2015-06-15 2016-12-22 ソニー株式会社 送信装置、受信装置、および通信システム、ならびに、信号送信方法、信号受信方法、および通信方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201436812U (zh) * 2009-06-16 2010-04-07 上海海事大学 一种视频矩阵切换器
CN202276408U (zh) * 2011-10-28 2012-06-13 韩绍泽 一种可管理的视频矩阵切换设备
CN211981998U (zh) * 2019-10-25 2020-11-20 北京中船汉光信息技术有限公司 一种基于cpci的双输出视频切换控制电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN204291039U (zh) * 2014-10-29 2015-04-22 惠州学院 一种适用于交换机的rj45接口电路
WO2016203987A1 (ja) * 2015-06-15 2016-12-22 ソニー株式会社 送信装置、受信装置、および通信システム、ならびに、信号送信方法、信号受信方法、および通信方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
一种高分辨率视频切换矩阵研究与设计;吕卫国;;计算机测量与控制(04);全文 *

Also Published As

Publication number Publication date
CN112559421A (zh) 2021-03-26

Similar Documents

Publication Publication Date Title
US7035228B2 (en) Multi-rate, multi-port, gigabit Serdes transceiver
US5960036A (en) Apparatus and method for auto-configuring a communication system
CN107819483B (zh) 信号传输装置及其测试设备、直放站通信设备
CN107580701A (zh) 用于提供可重新配置的双向前端接口的装置和方法
CN111427824B (zh) 串口通信电路
CN102833010B (zh) 一种移动通信系统基站信号的无源互调改善方法
CN214256300U (zh) 通用软件无线电平台
CN112559421B (zh) 一种程控1394信号切换电路
CN110247265A (zh) 多功能数据线、切换电路和切换方法
CN108683427B (zh) 一种天线调节电路和天线调节方法
CN207266021U (zh) 实现业务信号切换的装置及光线路终端设备
CN216449904U (zh) 一种通信协议回路切换电路
CN211630159U (zh) 一种实现天线Ping功能的装置
CN207869404U (zh) 一种宽带基站前端无源互调测试系统
CN112615639A (zh) 一种多通道高频段收发装置
CN208820756U (zh) 一种rs485通信隔离电路
US20210360351A1 (en) Antenna line for audio and bluetooth signals
CN110225053B (zh) 一种共用接口通信重构装置及通信控制方法
CN219718198U (zh) 射频多级宽范围数控衰减器
CN110297795A (zh) 基于以太网phy芯片实现单路串行数据传输系统及其方法
CN217821324U (zh) 一种通信电路
CN111130588B (zh) 一种通信收发前端系统、装置及控制方法
TW202209834A (zh) 非入侵式通訊檢查和控制裝置
CN221529176U (zh) 串口切换电路
CN116248144B (zh) 一种通信设备、通信设备性能调优方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant