CN112462732A - Dcs响应时间测试装置、测试方法、应用方法和介质 - Google Patents
Dcs响应时间测试装置、测试方法、应用方法和介质 Download PDFInfo
- Publication number
- CN112462732A CN112462732A CN202011162427.3A CN202011162427A CN112462732A CN 112462732 A CN112462732 A CN 112462732A CN 202011162427 A CN202011162427 A CN 202011162427A CN 112462732 A CN112462732 A CN 112462732A
- Authority
- CN
- China
- Prior art keywords
- gate
- dcs
- response time
- oscilloscope
- logic circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B23/00—Testing or monitoring of control systems or parts thereof
- G05B23/02—Electric testing or monitoring
- G05B23/0205—Electric testing or monitoring by means of a monitoring system capable of detecting and responding to faults
- G05B23/0218—Electric testing or monitoring by means of a monitoring system capable of detecting and responding to faults characterised by the fault detection method dealing with either existing or incipient faults
- G05B23/0224—Process history based detection method, e.g. whereby history implies the availability of large amounts of data
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/24—Pc safety
- G05B2219/24065—Real time diagnostics
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Automation & Control Theory (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
本发明公开了DCS响应时间测试装置、测试方法、应用方法和介质,涉及核电厂安全级DCS测试技术领域,本发明降低DCS响应时间测试对测试设备依赖程度并提高DCS响应时间自动化测试程度。本发明包括接入输入端的2oo4逻辑电路模块通过6个二与门处理4个输入信号得到DCS响应时间测试的起点信号,接入输出端的2oo4逻辑电路模块通过6个二与门处理4个输出信号得到DCS响应时间测试的终点信号,示波器通过两个通道测量、处理起点信号与终点信号并输出DCS响应时间,处理包括处理起点信号与终点信号的时间差值。本发明解决目前人力调节示波器测量时间的瓶颈,自动化执行测试才能更方便的实现测试数据的量化,达到验证DCS响应时间满足设计要求的效果。
Description
技术领域
本发明涉及核电厂安全级DCS测试技术领域,具体涉及DCS响应时间测试装置、测试方法、应用方法和介质。
背景技术
核电厂DCS响应时间测试需要记录4个DCS输入信号作为起点及四个DCS输出信号作为终点,DCS响应时间计算方式为第二个输入信号作为DCS响应时间的起点,第二个输出信号作为DCS响应时间的终点,终点与起点的时间差为DCS响应时间;
常规的测试方法为使用8通道以上的示波器或者记录仪采集所有的输入信号及输出信号,然后使用人工的方式进行调节读取数值得到DCS响应时间,这种方法对设备要求高,测试效率低,真实反映DCS响应时间需要测量大量的数据,传统的方法将大大增加测试难度。
发明内容
本发明旨在降低DCS响应时间测试对测试设备依赖程度并提高DCS响应时间自动化测试程度,通过自动化测试手段得出DCS响应时间大数据从而可以分析总结DCS系统设计响应时间是否满足设计要求。
为了克服DCS响应时间测试的上述难题,本装置通过增加逻辑电路的方式将4组输入信号自动运算2oo4逻辑并输出一组跳变信号作为响应时间的起点,并使用同样的方式将4组输出信号自动运算2oo4逻辑并输出一组跳变信号作为响应时间的终点,从而实现使用2通道示波器能够自动测试DCS响应时间功能。
本发明通过下述技术方案实现:
DCS响应时间测试装置,包括与接入DCS系统4个保护组信号采集输入端的2oo4逻辑电路模块,还包括接入DCS系统4个保护组信号输出端的2oo4逻辑电路模块;
接入输入端的2oo4逻辑电路模块为通过6个二与门处理4个输入信号得到DCS响应时间测试的起点信号的2oo4逻辑电路模块,接入输出端的2oo4逻辑电路模块为通过6个二与门处理4个输出信号得到DCS响应时间测试的终点信号的2oo4逻辑电路模块;
还包括接入得到DCS响应时间测试的起点信号的2oo4逻辑电路模块输出端至示波器第一通道,接入得到DCS响应时间测试的终点信号的2oo4逻辑电路模块输出端至示波器第二通道,所述示波器通过两个通道测量、处理起点信号与终点信号并输出DCS响应时间,处理包括处理起点信号与终点信号的时间差值。
进一步地,所述2oo4逻辑电路模块包括6个二与门,4个保护组信号分别为CH1、CH2、CH3和CH4;
6个二与门分别顺序为第一个二与门、第二个二与门、第三个二与门、第四个二与门、第五个二与门和第六个二与门;
第一个二与门接入CH1、CH2,第二个二与门接入CH1、CH3,第三个二与门接入CH1、CH4,第四个二与门接入CH2、CH3,第五个二与门接入CH2、CH4,第六个二与门接入CH3、CH4;
第一个二与门、第二个二与门、第三个二与门、第四个二与门输出端接入第一个四或门的输入,第五个二与门和第六个二与门接入第二个四或门的输入,第一个四或门输出接入第二个四或门的输入,第二个四或门的输出为起点信号或终点信号;
当2oo4逻辑电路模块为接入DCS系统4个保护组信号采集输入端的2oo4逻辑电路模块,第二个四或门的输出为起点信号;
当2oo4逻辑电路模块为接入DCS系统4个保护组信号采集输出端的2oo4逻辑电路模块,第二个四或门的输出为终点信号。
进一步地,还包括示波器两通道的设置,采用示波器延迟时间计算公式,选择上升沿-上升沿,触发源选择示波器第一通道对应的探头,触发模式为上升沿触发,触发电平设置高电平的10%,示波器标准模式自动捕捉计算延迟时间。
进一步地,还包括二与门的具体电路连接如下:
对每个二与门的两个输入端的每个输入端口顺序串联一个47kΩ定值电阻,并将每个二与门的两个输入端之间并联一个12kΩ定值电阻后接地。
DCS响应时间测试方法,包括如下步骤:
(1)DCS系统的四个保护组信号流入2oo4逻辑电路模块;
(2)2oo4逻辑电路模块处理DCS系统的四个保护组信号,所述2oo4逻辑电路模块包括6个二与门,4个保护组信号分别为CH1、CH2、CH3和CH4;
6个二与门分别顺序为第一个二与门、第二个二与门、第三个二与门、第四个二与门、第五个二与门和第六个二与门;
第一个二与门接入CH1、CH2,第二个二与门接入CH1、CH3,第三个二与门接入CH1、CH4,第四个二与门接入CH2、CH3,第五个二与门接入CH2、CH4,第六个二与门接入CH3、CH4;
第一个二与门、第二个二与门、第三个二与门、第四个二与门输出端接入第一个四或门的输入,第五个二与门和第六个二与门接入第二个四或门的输入,第一个四或门输出接入第二个四或门的输入,第二个四或门的输出为到DCS响应时间测试起点信号或终点信号;
(3)通过两个分别连入保护组信号采集输入端与输出端的2oo4逻辑电路模块,分别得到DCS响应时间测试起点信号和终点信号,并将DCS响应时间测试起点信号和终点信号分别通过示波器通道连入示波器;
(4)在示波器中测得DCS响应时间。
进一步地,还包括示波器的设置为:
DCS响应时间测试起点信号对应示波器第一通道,DCS响应时间测试起点信号对应示波器第二通道,采用示波器延迟时间计算公式,选择上升沿-上升沿,触发源选择示波器第一通道对应的探头,触发模式为上升沿触发,触发电平设置高电平的10%,示波器标准模式自动捕捉计算延迟时间;
还包括示波器的第二通道对时间区间内的DCS响应时间的测量值进行数值化运算处理,得到多组测量值的最大值、最小值和平均值。
优选的,包括二与门的具体电路连接如下:其中定值电阻用于电路分压;
对每个二与门的两个输入端的每个输入端口顺序串联一个47kΩ定值电阻,并将每个二与门的两个输入端之间并联一个12kΩ定值电阻后接地。
应用DCS响应时间测试装置进行DCS响应时间测试的方法,包括将DCS响应时间测试装置应用到DCS响应时间测试的方法步骤如下:
将装置内的两个2oo4逻辑模块的输入端分别连接DCS系统的4个保护组信号采集输入端与输出端,将两个2oo4逻辑模块的输出端分别连接两个示波器通道,在示波器上测得DCS响应时间。
包括两个2oo4逻辑模块,分别为第一个2oo4逻辑模块和第二个2oo4逻辑模块;
DCS系统的4个保护组信号采集输入端接入第一个2oo4逻辑模块,DCS系统的4个保护组信号采集输入端接入DCS系统,DCS系统对DCS系统的4个保护组信号采集输入端采集到的4个保护组输入信号处理得到4个保护组输出信号,DCS系统接入DCS系统4个保护组信号输出端,DCS系统4个保护组信号输出端接入第二个2oo4逻辑模块;
DCS系统4个保护组信号输出端接入停堆断路器。
本发明原理:2oo4逻辑电路主要是使用6个二与门使4组输入信号实现只要有两组输入信号为高电平,则6个二与门后端必然会出现一个输出信号为高电平,然后将6个二与门的输出信号使用两个4或门进行逻辑运算,最终实现2oo4逻辑运算功能,主要的原理是将DCS系统的4组输入信号经过2oo4逻辑电路模块后输出一组信号OUTA作为DCS响应时间测试的起点,DCS系统的4组输出信号经过2oo4逻辑电路模块后输出一组信号OUTB作为DCS响应时间测试的终点,使用示波器的两个通道测量2个2oo4逻辑模块后端的输出信号则为DCS响应时间。
进一步的,一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现本方法中的步骤。本方法的具体使用依赖大量计算,因此优选的通过计算机程序来实现上述计算过程,所以任何包含本方法中所保护的步骤的计算机程序及其存储介质也属于本申请的保护范围内。
本发明具有如下的优点和有益效果:
本发明解决目前人力调节示波器测量时间的瓶颈,自动化执行测试才能更方便的实现测试数据的量化,达到验证DCS响应时间满足设计要求的效果。
附图说明
此处所说明的附图用来提供对本发明实施例的进一步理解,构成本申请的一部分,并不构成对本发明实施例的限定。在附图中:
图1为本发明的2oo4逻辑电路模块概括方案图。
图2为本发明的2oo4逻辑电路模块具体方案图。
图3为本发明的DCS响应时间测试方案图。
具体实施方式
在对本发明的任意实施例进行详细的描述之前,应该理解本发明的应用不局限于下面的说明或附图中所示的结构的细节。本发明可采用其它的实施例,并且可以以各种方式被实施或被执行。基于本发明中的实施例,本领域普通技术人员在没有做出创造性改进前提下所获得的所有其它实施例,均属于本发明保护的范围。
DCS响应时间测试装置,如图1-3所示,包括与接入DCS系统4个保护组信号采集输入端的2oo4逻辑电路模块,还包括接入DCS系统4个保护组信号输出端的2oo4逻辑电路模块;
接入输入端的2oo4逻辑电路模块为通过6个二与门处理4个输入信号得到DCS响应时间测试的起点信号的2oo4逻辑电路模块,接入输出端的2oo4逻辑电路模块为通过6个二与门处理4个输出信号得到DCS响应时间测试的终点信号的2oo4逻辑电路模块;
还包括接入得到DCS响应时间测试的起点信号的2oo4逻辑电路模块输出端至示波器第一通道,接入得到DCS响应时间测试的终点信号的2oo4逻辑电路模块输出端至示波器第二通道,所述示波器通过两个通道测量、处理起点信号与终点信号并输出DCS响应时间,处理包括处理起点信号与终点信号的时间差值。
进一步地,所述2oo4逻辑电路模块包括6个二与门,4个保护组信号分别为CH1、CH2、CH3和CH4;
6个二与门分别顺序为第一个二与门、第二个二与门、第三个二与门、第四个二与门、第五个二与门和第六个二与门;
第一个二与门接入CH1、CH2,第二个二与门接入CH1、CH3,第三个二与门接入CH1、CH4,第四个二与门接入CH2、CH3,第五个二与门接入CH2、CH4,第六个二与门接入CH3、CH4;
第一个二与门、第二个二与门、第三个二与门、第四个二与门输出端接入第一个四或门的输入,第五个二与门和第六个二与门接入第二个四或门的输入,第一个四或门输出接入第二个四或门的输入,第二个四或门的输出为起点信号或终点信号;
当2oo4逻辑电路模块为接入DCS系统4个保护组信号采集输入端的2oo4逻辑电路模块,第二个四或门的输出为起点信号;
当2oo4逻辑电路模块为接入DCS系统4个保护组信号采集输出端的2oo4逻辑电路模块,第二个四或门的输出为终点信号。
进一步地,还包括示波器两通道的设置,采用示波器延迟时间计算公式,选择上升沿-上升沿,触发源选择示波器第一通道对应的探头,触发模式为上升沿触发,触发电平设置高电平的10%,示波器标准模式自动捕捉计算延迟时间。
进一步地,还包括二与门的具体电路连接如下:
对每个二与门的两个输入端的每个输入端口顺序串联一个47kΩ定值电阻,并将每个二与门的两个输入端之间并联一个12kΩ定值电阻后接地。
DCS响应时间测试方法,包括如下步骤:
(1)DCS系统的四个保护组信号流入2oo4逻辑电路模块;
(2)2oo4逻辑电路模块处理DCS系统的四个保护组信号,所述2oo4逻辑电路模块包括6个二与门,4个保护组信号分别为CH1、CH2、CH3和CH4;
6个二与门分别顺序为第一个二与门、第二个二与门、第三个二与门、第四个二与门、第五个二与门和第六个二与门;
第一个二与门接入CH1、CH2,第二个二与门接入CH1、CH3,第三个二与门接入CH1、CH4,第四个二与门接入CH2、CH3,第五个二与门接入CH2、CH4,第六个二与门接入CH3、CH4;
第一个二与门、第二个二与门、第三个二与门、第四个二与门输出端接入第一个四或门的输入,第五个二与门和第六个二与门接入第二个四或门的输入,第一个四或门输出接入第二个四或门的输入,第二个四或门的输出为到DCS响应时间测试起点信号或终点信号;
(3)通过两个分别连入保护组信号采集输入端与输出端的2oo4逻辑电路模块,分别得到DCS响应时间测试起点信号和终点信号,并将DCS响应时间测试起点信号和终点信号分别通过示波器通道连入示波器;
(4)在示波器中测得DCS响应时间。
进一步地,还包括示波器的设置为:
DCS响应时间测试起点信号对应示波器第一通道,DCS响应时间测试起点信号对应示波器第二通道,采用示波器延迟时间计算公式,选择上升沿-上升沿,触发源选择示波器第一通道对应的探头,触发模式为上升沿触发,触发电平设置高电平的10%,示波器标准模式自动捕捉计算延迟时间;
还包括示波器的第二通道对时间区间内的DCS响应时间的测量值进行数值化运算处理,得到多组测量值的最大值、最小值和平均值。
优选的,包括二与门的具体电路连接如下:其中定值电阻用于电路分压;
对每个二与门的两个输入端的每个输入端口顺序串联一个47kΩ定值电阻,并将每个二与门的两个输入端之间并联一个12kΩ定值电阻后接地。
应用DCS响应时间测试装置进行DCS响应时间测试的方法,包括将DCS响应时间测试装置应用到DCS响应时间测试的方法步骤如下:
将装置内的两个2oo4逻辑模块的输入端分别连接DCS系统的4个保护组信号采集输入端与输出端,将两个2oo4逻辑模块的输出端分别连接两个示波器通道,在示波器上测得DCS响应时间。
包括两个2oo4逻辑模块,分别为第一个2oo4逻辑模块和第二个2oo4逻辑模块;
DCS系统的4个保护组信号采集输入端接入第一个2oo4逻辑模块,DCS系统的4个保护组信号采集输入端接入DCS系统,DCS系统对DCS系统的4个保护组信号采集输入端采集到的4个保护组输入信号处理得到4个保护组输出信号,DCS系统接入DCS系统4个保护组信号输出端,DCS系统4个保护组信号输出端接入第二个2oo4逻辑模块;
DCS系统4个保护组信号输出端接入停堆断路器。
进一步的,一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现本方法中的步骤。本方法的具体使用依赖大量计算,因此优选的通过计算机程序来实现上述计算过程,所以任何包含本方法中所保护的步骤的计算机程序及其存储介质也属于本申请的保护范围内。
实施例:
测量2oo4逻辑模块功能完整性,使用4路24V电源模拟DCS系统的开关量输入输出信号,排列组合的方式分别给2oo4逻辑模块提供四路输入,验证当输入全为0时,模块的输出为0;当三路输入为0,一路输入为1时,模块的输出为0;当二路输入为0,二路输入为1时,模块的输出为1;当一路输入为0三路输入为1时,模块输出为1;当四路输入都为1时,模块输出为1;
模块响应时间为us级别,与DCS响应时间比较可以忽略不计,因而达到自动化执行测试的效果。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (8)
1.DCS响应时间测试装置,其特征在于,包括与接入DCS系统4个保护组信号采集输入端的2oo4逻辑电路模块,还包括接入DCS系统4个保护组信号输出端的2oo4逻辑电路模块;
接入输入端的2oo4逻辑电路模块为通过6个二与门处理4个输入信号得到DCS响应时间测试的起点信号的2oo4逻辑电路模块,接入输出端的2oo4逻辑电路模块为通过6个二与门处理4个输出信号得到DCS响应时间测试的终点信号的2oo4逻辑电路模块;
还包括接入得到DCS响应时间测试的起点信号的2oo4逻辑电路模块输出端至示波器第一通道,接入得到DCS响应时间测试的终点信号的2oo4逻辑电路模块输出端至示波器第二通道,所述示波器通过两个通道测量、处理起点信号与终点信号并输出DCS响应时间,处理包括处理起点信号与终点信号的时间差值。
2.根据权利要求1所述的DCS响应时间测试装置,其特征在于,所述2oo4逻辑电路模块包括6个二与门,4个保护组信号分别为CH1、CH2、CH3和CH4;
6个二与门分别顺序为第一个二与门、第二个二与门、第三个二与门、第四个二与门、第五个二与门和第六个二与门;
第一个二与门接入CH1、CH2,第二个二与门接入CH1、CH3,第三个二与门接入CH1、CH4,第四个二与门接入CH2、CH3,第五个二与门接入CH2、CH4,第六个二与门接入CH3、CH4;
第一个二与门、第二个二与门、第三个二与门、第四个二与门输出端接入第一个四或门的输入,第五个二与门和第六个二与门接入第二个四或门的输入,第一个四或门输出接入第二个四或门的输入,第二个四或门的输出为起点信号或终点信号;
当2oo4逻辑电路模块为接入DCS系统4个保护组信号采集输入端的2oo4逻辑电路模块,第二个四或门的输出为起点信号;
当2oo4逻辑电路模块为接入DCS系统4个保护组信号采集输出端的2oo4逻辑电路模块,第二个四或门的输出为终点信号。
3.根据权利要求1所述的DCS响应时间测试装置,其特征在于,还包括示波器两通道的设置,采用示波器延迟时间计算公式,选择上升沿-上升沿,触发源选择示波器第一通道对应的探头,触发模式为上升沿触发,触发电平设置高电平的10%,示波器标准模式自动捕捉计算延迟时间。
4.DCS响应时间测试方法,其特征在于,包括如下步骤:
(1)DCS系统的四个保护组信号流入2oo4逻辑电路模块;
(2)2oo4逻辑电路模块处理DCS系统的四个保护组信号,所述2oo4逻辑电路模块包括6个二与门,4个保护组信号分别为CH1、CH2、CH3和CH4;
6个二与门分别顺序为第一个二与门、第二个二与门、第三个二与门、第四个二与门、第五个二与门和第六个二与门;
第一个二与门接入CH1、CH2,第二个二与门接入CH1、CH3,第三个二与门接入CH1、CH4,第四个二与门接入CH2、CH3,第五个二与门接入CH2、CH4,第六个二与门接入CH3、CH4;
第一个二与门、第二个二与门、第三个二与门、第四个二与门输出端接入第一个四或门的输入,第五个二与门和第六个二与门接入第二个四或门的输入,第一个四或门输出接入第二个四或门的输入,第二个四或门的输出为到DCS响应时间测试起点信号或终点信号;
(3)通过两个分别连入保护组信号采集输入端与输出端的2oo4逻辑电路模块,分别得到DCS响应时间测试起点信号和终点信号,并将DCS响应时间测试起点信号和终点信号分别通过示波器通道连入示波器;
(4)在示波器中测得DCS响应时间。
5.根据权利要求4所述的DCS响应时间测试方法,其特征在于,还包括示波器的设置为:
DCS响应时间测试起点信号对应示波器第一通道,DCS响应时间测试起点信号对应示波器第二通道,采用示波器延迟时间计算公式,选择上升沿-上升沿,触发源选择示波器第一通道对应的探头,触发模式为上升沿触发,触发电平设置高电平的10%,示波器标准模式自动捕捉计算延迟时间;
还包括示波器的第二通道对时间区间内的DCS响应时间的测量值进行数值化运算处理,得到多组测量值的最大值、最小值和平均值。
6.应用DCS响应时间测试装置进行DCS响应时间测试的方法,其特征在于,包括将权利要求1-3任意一条所述的DCS响应时间测试装置应用到DCS响应时间测试的方法步骤如下:
将装置内的两个2oo4逻辑模块的输入端分别连接DCS系统的4个保护组信号采集输入端与输出端,将两个2oo4逻辑模块的输出端分别连接两个示波器通道,在示波器上测得DCS响应时间。
7.根据权利要求6所述的应用DCS响应时间测试装置进行DCS响应时间测试的方法,其特征在于,包括两个2oo4逻辑模块,分别为第一个2oo4逻辑模块和第二个2oo4逻辑模块;
DCS系统的4个保护组信号采集输入端接入第一个2oo4逻辑模块,DCS系统的4个保护组信号采集输入端接入DCS系统,DCS系统对DCS系统的4个保护组信号采集输入端采集到的4个保护组输入信号处理得到4个保护组输出信号,DCS系统接入DCS系统4个保护组信号输出端,DCS系统4个保护组信号输出端接入第二个2oo4逻辑模块;
DCS系统4个保护组信号输出端接入停堆断路器。
8.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求4至5中任一所述所述方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011162427.3A CN112462732A (zh) | 2020-10-27 | 2020-10-27 | Dcs响应时间测试装置、测试方法、应用方法和介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011162427.3A CN112462732A (zh) | 2020-10-27 | 2020-10-27 | Dcs响应时间测试装置、测试方法、应用方法和介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112462732A true CN112462732A (zh) | 2021-03-09 |
Family
ID=74835540
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011162427.3A Pending CN112462732A (zh) | 2020-10-27 | 2020-10-27 | Dcs响应时间测试装置、测试方法、应用方法和介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112462732A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114371672A (zh) * | 2021-12-15 | 2022-04-19 | 华北电力科学研究院有限责任公司 | Dcs系统响应时间测试系统 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5404311A (en) * | 1991-10-17 | 1995-04-04 | Fujitsu Limited | Method of optimizing delay times |
CN102394117A (zh) * | 2011-08-04 | 2012-03-28 | 北京广利核系统工程有限公司 | 一种多功能驱动模块 |
CN102937810A (zh) * | 2012-11-20 | 2013-02-20 | 北京广利核系统工程有限公司 | 一种dcs响应时间测试装置及方法 |
CN108986938A (zh) * | 2018-06-15 | 2018-12-11 | 国核自仪系统工程有限公司 | 核电站反应堆保护系统的停堆工况响应时间测试方法 |
CN110085333A (zh) * | 2019-04-15 | 2019-08-02 | 中广核研究院有限公司 | 一种适用于小型反应堆的保护系统 |
CN110442111A (zh) * | 2019-07-02 | 2019-11-12 | 福建福清核电有限公司 | 一种便携式的控制系统响应时间测试装置 |
CN210119310U (zh) * | 2019-08-13 | 2020-02-28 | 中国核动力研究设计院 | 一种热电偶调理模块响应时间测试系统 |
-
2020
- 2020-10-27 CN CN202011162427.3A patent/CN112462732A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5404311A (en) * | 1991-10-17 | 1995-04-04 | Fujitsu Limited | Method of optimizing delay times |
CN102394117A (zh) * | 2011-08-04 | 2012-03-28 | 北京广利核系统工程有限公司 | 一种多功能驱动模块 |
CN102937810A (zh) * | 2012-11-20 | 2013-02-20 | 北京广利核系统工程有限公司 | 一种dcs响应时间测试装置及方法 |
CN108986938A (zh) * | 2018-06-15 | 2018-12-11 | 国核自仪系统工程有限公司 | 核电站反应堆保护系统的停堆工况响应时间测试方法 |
CN110085333A (zh) * | 2019-04-15 | 2019-08-02 | 中广核研究院有限公司 | 一种适用于小型反应堆的保护系统 |
CN110442111A (zh) * | 2019-07-02 | 2019-11-12 | 福建福清核电有限公司 | 一种便携式的控制系统响应时间测试装置 |
CN210119310U (zh) * | 2019-08-13 | 2020-02-28 | 中国核动力研究设计院 | 一种热电偶调理模块响应时间测试系统 |
Non-Patent Citations (2)
Title |
---|
张影 等: "核电厂安全级DCS平台响应时间测试方法探讨", 《仪器仪表用户》 * |
马刚 等: "核电厂数字化反应堆保护系统 T2响应时间分析及测试", 《自动化博览》 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114371672A (zh) * | 2021-12-15 | 2022-04-19 | 华北电力科学研究院有限责任公司 | Dcs系统响应时间测试系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101581587B (zh) | 虚拟仪器测量不确定度自动评定方法 | |
CN103177551B (zh) | 具有自校准功能的数据采集卡及其数据采集装置 | |
CN108233928B (zh) | 一种航空多通道高精度模拟量采集系统bit方法 | |
CN103630331A (zh) | 多通道光纤插回损测试仪及测试校准方法 | |
CN112649719B (zh) | 一种芯片中线性稳压器的测试方法、装置以及设备 | |
CN112462732A (zh) | Dcs响应时间测试装置、测试方法、应用方法和介质 | |
CN110440955A (zh) | 一种热电阻调理模块响应时间测试系统 | |
CN108594015A (zh) | 线缆静态阻抗自动测试仪及测试方法 | |
CN116362176A (zh) | 电路仿真验证方法、验证装置、电子设备和可读存储介质 | |
CN113156242A (zh) | 一种继电保护出口矩阵检测设备 | |
CN109039445B (zh) | 一种多通道光猫调测试系统及其调测试方法 | |
CN112557732B (zh) | 基于感应线圈的冲击电流测量装置的量值溯源方法及系统 | |
CN105629192A (zh) | 一种零磁通电流互感器的校验装置及其方法 | |
CN113325352A (zh) | 一种针对暂态电流测量用传感器的校准方法及系统 | |
CN111679235A (zh) | 一种电磁式互感器测量系统的实时仿真测试方法及装置 | |
CN102169151A (zh) | 电缆网并行测试方法 | |
CN216646688U (zh) | 一种半导体激光器伏安特性分析测试装置 | |
CN105652184A (zh) | 一种电池管理系统硬件测试设备 | |
CN115453609A (zh) | 一种基于Pt100的高纯锗探测器保护系统 | |
CN103675470A (zh) | 一种n×m维电阻网络测量装置 | |
CN107340466B (zh) | 模拟信号检测系统和模拟信号检测方法 | |
CN105824000A (zh) | 一种校准输出板卡的方法 | |
CN111693754B (zh) | 通信模组pin脚电压检测装置、设备及方法 | |
CN107356859B (zh) | 多路音频电路bit测试电路及方法 | |
CN214750605U (zh) | 一种继电保护出口矩阵检测设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20210309 |
|
RJ01 | Rejection of invention patent application after publication |