CN112422872A - 一种兼容dp,dp++协议低速信号进行线速转发的电路 - Google Patents

一种兼容dp,dp++协议低速信号进行线速转发的电路 Download PDF

Info

Publication number
CN112422872A
CN112422872A CN202011276575.8A CN202011276575A CN112422872A CN 112422872 A CN112422872 A CN 112422872A CN 202011276575 A CN202011276575 A CN 202011276575A CN 112422872 A CN112422872 A CN 112422872A
Authority
CN
China
Prior art keywords
signal
unit
aux
module
communication
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011276575.8A
Other languages
English (en)
Other versions
CN112422872B (zh
Inventor
俞剑明
王祚栋
毛蔚
白昀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fei Ang Innovation Technology Nantong Co ltd
Original Assignee
Fei Ang Innovation Technology Nantong Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fei Ang Innovation Technology Nantong Co ltd filed Critical Fei Ang Innovation Technology Nantong Co ltd
Priority to CN202011276575.8A priority Critical patent/CN112422872B/zh
Publication of CN112422872A publication Critical patent/CN112422872A/zh
Priority to US17/353,109 priority patent/US11438556B2/en
Priority to PCT/CN2021/107594 priority patent/WO2022100143A1/en
Priority to US17/876,193 priority patent/US11627290B2/en
Application granted granted Critical
Publication of CN112422872B publication Critical patent/CN112422872B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/22Adaptations for optical transmission
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0125Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards being a high definition standard
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/06Consumer Electronics Control, i.e. control of another device by a display or vice versa
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/18Use of optical transmission of display information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/16Half-duplex systems; Simplex/duplex switching; Transmission of break signals non-automatically inverting the direction of transmission

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Optical Communication System (AREA)
  • Communication Control (AREA)

Abstract

本发明提供一种兼容DP,DP++协议低速信号进行线速转发的电路,包括DP发送端模块和DP接收端模块;DP发送端模块,实时解析源端接口信号,压缩后发送给DP接收端,并且从DP接收端模块接收反向通信信号,实时解压缩后传输给源端;DP接收端模块,实时解析从DP发送端接收到的信号,解压然后传输给显示设备端,并且将显示设备端的信号,实时压缩后发送给DP接收端模块;DP发送端模块的解析模块与DP接收端模块的解析模块,根据实际通信状态合理切换IO方向,实现低延迟的双向通信。本发明能够完整实现AUX+,AUX‑信号传输,支持DP和HDMI,DVI的协议转换。

Description

一种兼容DP,DP++协议低速信号进行线速转发的电路
技术领域
本发明涉及微电子通信技术领域,特别涉及一种兼容DP,DP++协议低速信号进行线速转发的电路。
背景技术
随着显示技术的不断发展,显示器分辨率的不断提高,消费者对显示的需求正从4k显示逐渐转变8k显示。Display Port协议是由VESA组织维护的一个开源的音视频数据协议,该协议越来越受到主机厂商,中高端显卡厂商及显示器厂商青睐。从DP1.2,DP1.4到最新的DP2.0,DP(DisplayPort,显示接口)接口的最大数据传输速率从21.6Gbps到32.5Gbps提升到了77.37Gbps。这样的趋势下铜线传输已经逐渐成为显示数据传输的瓶颈,光进铜退成为了显示技术发展的必然趋势。真正实现长距离高质量的光纤显示传输除了要处理高速信号的高质量传输外,带外信号即DP协议中的AUX+,AUX-(DisplayPort协议中的一个引脚)等低速信号的光纤传输也是亟待解决的问题。这些低速信号对显示控制,用户操控等方面起着重要的作用。因此这些低速信号的低成本,低延迟,高兼容性的光纤传输对于光纤DP的实现起着尤为重要的作用。然而,AUX+,AUX-这种半双工通信不能与光纤通信这种单向通信较好的兼容。另外DP++协议又提出了DP协议与HDMI(High Definition MultimediaInterface,高清多媒体接口),DVI(Digital Visual Interface,数字视频接口)协议之间的兼容要求,如何正确选择实际使用的传输协议成为的问题。随之而来SDA(Serial DataLine,串行数据线),SCL(Serial Clock Line,串行时钟线)及CEC(Consumer ElectronicsControl,消费类电子控制)信号的光纤传输问题也需要解决。
现有技术中,关于音视频数据传输线协议低速信号传输已出现了一些解决方案:
(1)上电读取显示设备端DPCD信息,然后以光纤通信方式传输给源端。该方法可以有效的在源端复制一份显示设备端的DPCD,使得远端发起AUX通信时正确读取显示设备的DPCD信息。但是该方案的缺陷在于无法支持I2C over AUX,HDCP(High-bandwidth DigitalContent Protection,高带宽数字内容保护技术)等实时通信的功能。
(2)使用存储转发的方式,首先接收AUX(Auxiliary Channel,dp的辅助通信通道)信息,当需要设备端响应时使用AUX DEFER回应收到AUX DEFER主设备等待一定延迟后在发起重新访问。主从设备间使用自定义协议通信,以包交换的形式交换两端数据。当从设备读取数据完毕后,发包更新主设备端的缓存,主设备重试后可读取该数据。但是该方案的缺点是响应延时较长,需要等读取从设备响应后再反馈给源设备。且若AUX DEFER后有其他通信,则之前的通信失败,因此该方案的兼容性较差
现有的纯光DP方案中均未对HDMI及DVI协议兼容问题进行处理,对于某些DP++(DisplayPort MultiMode,可兼容DVI,HDMI,DP三个协议的多模式DP协议)的设备或者连接某些DP到HDMI或DVI的转接头时这样的DP线缆将无法正常工作。
因此,为了解决现有技术中存在的问题,完整实现AUX+,AUX-信号传输,支持DP和HDMI,DVI的协议转换,需要一种兼容DP,DP++协议低速信号进行线速转发的电路。
发明内容
本发明的一个目的在于提供一种兼容DP,DP++协议低速信号进行线速转发的电路,所述电路包括DP发送端模块和DP接收端模块;
所述DP发送端模块,实时解析源端接口信号,压缩后发送给DP接收端,并且从DP接收端模块接收反向通信信号,实时解压缩后传输给源端;
所述DP接收端模块,实时解析从DP发送端接收到的信号,解压然后传输给显示设备端,并且将显示设备端的信号,实时压缩后发送给DP接收端模块;
DP发送端模块的解析模块与DP接收端模块的解析模块,根据实际通信状态合理切换IO(Input/Output,输入/输出)方向,实现低延迟的双向通信。
优选地,所述DP发送端模块包括AUX解码及转发单元,DDC(Direct DigitalControl,直接数字控制)解码及转发单元,CONFIG解析单元,协议切换单元,CEC解码及转发单元,CEC仲裁单元,时分复用单元,信道编码单元,同步单元,解时分复用单元,发送电路和接收电路。
优选地,所述DP接收端模块包括AUX解码及转发单元,DDC解码及转发单元,CONFIG解析单元,协议切换单元,CEC解码及转发单元,CEC仲裁单元,时分复用单元,信道编码单元,同步单元和解时分复用单元,发送电路和接收电路。
优选地,所述DP发端模块中,CONFIG解析单元根据源端CONFIG1脚的电平和从光路传来的显示设备端的CONFIG1(DisplayPort协议中的一个引脚)信号,判决通信协议。
优选地,所述DP发端模块中,若CONFIG解析结果显示进行DP通信,
则AUX解码及转发单元,实时解析源端的AUX+和AUX-信号,协议切换单元选择AUX和AUX-信号传输。
优选地,所述DP发端模块中,若CONFIG解析结果显示进行HDMI,DVI通信,
则DDC解码及转发单元,实时解析源端的SDA和SCL信号,协议切换单元选择SDA和SCL信号传输。
优选地,所述DP接收模块中,CONFIG解析单元根据显示设备端CONFIG1脚的电平和从光路传来的源端的CONFIG1信号,判决通信协议。
优选地,所述DP接收模块中,若CONFIG解析结果显示进行DP通信,
则AUX解码及转发单元,实时解析显示端的AUX+和AUX-信号,协议切换单元选择AUX+和AUX-信号传输。
优选地,所述DP接收模块中,若CONFIG解析结果显示进行HDMI/DVI通信,
则DDC解码及转发单元,实时解析显示端的SDA和SCL信号,协议切换单元选择SDA和SCL信号传输。
本发明提供的一种兼容DP,DP++协议低速信号进行线速转发的电路,能够完整实现AUX+,AUX-信号传输,支持DP和HDMI,DVI的协议转换,保证方案的低成本,低延时,高可靠性,高兼容性对实现纯光DP传输。
应当理解,前述大体的描述和后续详尽的描述均为示例性说明和解释,并不应当用作对本发明所要求保护内容的限制。
附图说明
参考随附的附图,本发明更多的目的、功能和优点将通过本发明实施方式的如下描述得以阐明,其中:
图1示意性示出了本发明一种兼容DP,DP++协议低速信号进行线速转发的电路的总体结构示意图。
图2示出了本发明DP发送端模块的DDC解码及转发单元的结构示意图。
图3示出了本发明DP接收端模块的DDC解码及转发单元的结构示意图。
图4示出了本发明DP发送端模块的AUX解析及转发单元的结构示意图。
图5示出了本发明DP接收端模块的AUX解析及转发单元的结构示意图。
图6示出了本发明另一个实施例中本发明电路与高速信号转发结合的示意图。
图7示出了本发明再一个实施例中本发明电路DP接收端模块连接HDMI协议转换接口连接的示意图。
具体实施方式
通过参考示范性实施例,本发明的目的和功能以及用于实现这些目的和功能的方法将得以阐明。然而,本发明并不受限于以下所公开的示范性实施例;可以通过不同形式来对其加以实现。说明书的实质仅仅是帮助相关领域技术人员综合理解本发明的具体细节。
在下文中,将参考附图描述本发明的实施例。在附图中,相同的附图标记代表相同或类似的部件,或者相同或类似的步骤。
为了解决现有技术中存在的问题,本发明提供一种兼容DP,DP++协议低速信号进行线速转发的电路,以完整实现AUX+,AUX-信号传输,支持DP和HDMI,DVI的协议转换。实现把AUX+,AUX-,SDA,SCL,CEC,HPD(Hot Plug Detection,热插拔检测),CONFIG等低速信号使用光纤传输进行全双工通信并且支持对DP与HDMI,DVI的自动协议转换。
如图1所示本发明DP发送端模块的DDC解码及转发单元的结构示意图,根据本发明的实施例,一种兼容DP,DP++协议低速信号进行线速转发的电路,包括DP发送端模块和DP接收端模块。源端与DP发送端模块相连,DP接收端模块与显示设备端相连。
DP发送端模块,实时解析源端接口信号,压缩后发送给DP接收端,并且从DP接收端模块接收反向通信信号,实时解压缩后传输给源端。
实施例中,DP发送端模块把源端的低速信号通过信号解析,时分复用,信道编码,发射电路经过激光器,光纤和光电探测器组成的光电/电光转换路径到达DP接收端模块,再经过DP接收端模块的接收电路,同步单元,解码单元,解复用单元到显示设备端的低速信号接口。
DP接收端模块,实时解析从DP发送端接收到的信号,解压然后传输给显示设备端,并且将显示设备端的信号,实时压缩后发送给DP接收端模块。
显示设备端的低速信号通过信号解析,时分复用,信道编码,发射电路经过光纤到达DP发送端,再经过DP发送端模块接收电路,同步单元,解码单元,解复用单元到源端的低速信号接口。
DP发送端模块的解析模块与DP接收端模块的解析模块,根据实际通信状态合理切换,实现低延迟的双向通信。
下面对本发明的DP发送端模块和DP接收端模块进行说明。
DP发送端模块
DP发送端模块包括AUX解码及转发单元,DDC解码及转发单元,CONFIG解析单元,协议切换单元,CEC解码及转发单元,CEC仲裁单元,时分复用单元,信道编码单元,同步单元,解时分复用单元,发送电路和接收电路。
DP发送端模块中,通过使用时分复用单元及信道编码的方式进行通信。时分复用单元循环采集源端的低速信号,通过DP接收端模块发送给显示设备端。根据本发明的实施例,时分复用单元对低速信号的传输顺序可任意排列。
DP发送端模块中,信道编码使用改进的曼彻斯特编码通信,这样无需对DP发送端模块和DP接收端模块的时钟信号完全同步就可实现正常通信。
AUX信号本身采用曼彻斯特编码并以1Mhz左右的速度进行通信,考虑系统的编码和时分复用的带宽开销,整个系统的主时钟频率设置为大于100Mhz。
DP发送端模块中,接收电路将对信道中的信号进行接收,由于DP发送端有本地时钟,接收信号后通过同步单元对接收信号进行位同步和帧同步。
DP发送端模块中,AUX解码及转单元对源端AUX+和AUX-信号解析,DDC解码及转单元对源端SDA和SCL信号信号进行解析,CEC解码及转发单元对源端CEC信号进行解析。
AUX解码及转单元、DDC解码及转单元以及CEC解码及转发单元,以本地时钟为间隔,实时的转发源端的低速信号,同时通过实时运行协议解析状态机控制信号实际的通信方向。
本发明解析单元不以存储转发的形式解析信号,采用上述线速转发的方式,可以将通信延迟减小到50ns以内,大大增强最终的显示传输方案对不同设备的兼容性。
DP发送端模块解析源端的CONFIG信号,根据CONFIG信号选择后续通道使用的是DP或是HDMI,DVI的方式进行通信。对于DP,DP++端口和一些DP的协议转换接口有较好的兼容性。
根据本发明的实施例中,DP发端模块中,CONFIG解析单元根据源端CONFIG1脚的电平和从光路传来的显示设备端的CONFIG1信号,判决通信协议。例如,CONFIG1脚的电平和从光路传来的显示设备端的CONFIG1信号均为DP通信,则CONFIG解析结果显示进行DP通信。ONFIG1脚的电平和从光路传来的显示设备端的CONFIG1信号均为HDMI/DVI通信,则CONFIG解析结果显示进行HDMI/DVI通信。
DP发端模块中,若CONFIG解析结果显示进行DP通信,
则AUX解码及转单元,实时解析源端的AUX+和AUX-信号,协议切换单元选择AUX+和AUX-信号传输。
DP发端模块中,若CONFIG解析结果显示进行HDMI,DVI通信,
则DDC解码及转单元,实时解析源端的SDA和SCL信号,协议切换单元选择SDA和SCL信号传输。
DP接收端模块
DP接收端模块包括AUX解码及转发单元,DDC解码及转发单元,CONFIG解析单元,协议切换单元,CEC解码及转发单元,CEC仲裁单元,时分复用单元,信道编码单元,同步单元和解时分复用单元,发送电路和接收电路。
DP接收端模块中,通过使用时分复用单元及信道编码的方式进行通信。时分复用单元循环采集显示设备端的低速信号,通过DP发送端模块发送给源端。根据本发明的实施例,时分复用单元对低速信号的传输顺序可任意排列。
DP接收端模块中,信道编码使用改进的曼彻斯特编码通信,这样无需对DP发送端模块和DP接收端模块的时钟信号完全同步就可实现正常通信。
AUX信号本身采用曼彻斯特编码并以1Mhz左右的速度进行通信,考虑系统的编码和时分复用的带宽开销,整个系统的主时钟频率设置为大于100Mhz。
DP接收端模块中,接收电路将对信道中的信号进行接收,由于DP接收端模块有本地时钟,接收信号后通过同步单元对接收信号进行位同步和帧同步。
DP接收端模块中,AUX解码及转单元对显示设备端AUX+和AUX-信号解析,DDC解码及转单元对显示设备端SDA和SCL信号信号进行解析,CEC解码及转发单元对显示设备端CEC信号进行解析。
AUX解码及转单元、DDC解码及转单元以及CEC解码及转发单元,以本地时钟为间隔,实时的转显示设备端的低速信号,同时通过实时运行协议解析状态机控制信号实际的通信方向。
本发明解析单元不以存储转发的形式解析信号,采用上述线速转发的方式,可以将通信延迟减小到50ns以内,大大增强最终的显示传输方案对不同设备的兼容性。
DP接收端模块解析显示设备端的CONFIG信号,根据CONFIG信号选择后续通道使用的是DP或是HDMI,DVI的方式进行通信。对于DP,DP++端口和一些DP的协议转换接口有较好的兼容性。
根据本发明的实施例中,DDP接收模块中,CONFIG解析单元根据显示设备端CONFIG1脚的电平和从光路传来的源端的CONFIG1信号,判决通信协议。例如,CONFIG1脚的电平和从光路传来的源端的CONFIG1信号均为DP通信,则CONFIG解析结果显示进行DP通信。CONFIG1脚的电平和从光路传来的源端的CONFIG1信号均为HDMI,DVI通信,则CONFIG解析结果显示进行HDMI/DVI通信。
DP接收模块中,若CONFIG解析结果显示进行DP通信,
则AUX解码及转单元,实时解析显示端的AUX+和AUX-信号,协议切换单元选择AUX+和AUX-信号传输。
DP接收模块中,若CONFIG解析结果显示进行HDMI/DVI通信,
则DDC解码及转单元,实时解析显示端的SDA和SCL信号,协议切换单元选择SDA和SCL信号传输。
DP接收端模块中,DDC解码及转单元以实时监测SDA,SCL信号线的电平,当监测到设备显示端发生时钟延展及Read Request(读请求,显示设备主动拉低sda信号以要求源设备读取其标志位的功能)事件时可及时将请求转发给HDMI发送端模块,从而通知源端设备进行相应操作。
在上文中对DP发送端模块和DP接收端模块的结构给出了详细的阐释。下面对本发明DP发送端模块和DP接收端模块中的解析单元的工作过程给出说明。
如图2所示本发明DP发送端模块的DDC解码及转发单元的结构示意图。
发送端模块中,若CONFIG解析结果显示进行HDMI、/DVI通信,DP发送端模块中DDC解码及转单元,实时解析源端的SDA和SCL信号,并把显示设备端的ACK(Acknowledgecharacter,确认字符)及读到的数据及时反馈给源端。DDC解码及转单元支持对任意I2C设备地址的单次读写或连续读写操作,支持在DP接收模块发来时钟延展信号时,拉低源端SCL引脚告知源端设备发生时钟延展。支持在DP接收端模块发来Read Request信号时,拉低源端SDA引脚告知源端设备,请求发起对A8地址的DDC通信。
DDC解码及转发单元使用实时运行的DDC Slave状态机,根据主I2C(Inter-Integrated Circuit,两线式串行总线)发出的通信实时转发通信信号的同时的更新通信状态,DDC Slave状态机(DDC协议的从机)可以实时解析主I2C是否在等待从I2C的ACK信号或者等待读取数据,据此可以切换IO通信方向把从I2C接收的信号及时转发给主I2C,从而实现实时I2C通信转发。例如,DDC Slave状态机实时解析主I2C,主I2C正在等待从I2C的ACK信号或者等待读取数据,则切换IO通信方向把从I2C接收的信号及时转发给主I2C从而实现实时I2C通信转发。
DDC解码及转发单元还可根据从I2C发来的信号解析出时钟延展和Read Request的指令,并控制SDA,SCL引脚转发这两项请求。
DP发送端模块在HDMI,DVI通信模式时,其中CEC解码及转发单元解析源端的CEC信号并转发给显示设备端。本发明中每个节点都有本地的CEC仲裁单元,每个节点进行局部仲裁。仲裁失败后原本的通信方向将发生切换,因此仲裁失败的CEC通信将不再被传输,反之则以Flooding广播的方式继续传输。
如图3所示本发明DP接收端模块的DDC解码及转发单元的结构示意图。
接收端模块中,若CONFIG解析结果显示进行HDMI,DVI通信,DP发送端模块中DDC解码及转单元,实时解析显示设备端的SDA和SCL信号,并把源端的ACK及读到的数据及时反馈给显示设备端。DDC解码及转单元支持对任意I2C设备地址的单次读写或连续读写操作,支持在DP发送端模块发来时钟延展信号时,拉低显示设备端SCL引脚告知显示设备端设备发生时钟延展。支持在DP发送端模块发来Read Request信号时,拉低显示设备端SDA引脚告知显示设备端设备,请求发起对A8地址的DDC通信。
DDC解码及转单元使用实时运行的DDC Slave状态机,根据主I2C发出的通信实时转发通信信号的同时的更新通信状态,DDC Slave状态机实时解析从I2C是否在等待主I2C的ACK信号或者等待读取数据,据此可以切换IO通信方向把主I2C接收的信号及时转发给从I2C,从而实现实时I2C通信转发。例如,DDC Slave状态机实时解析从I2C,从I2C正在等待主I2C的ACK信号或者等待读取数据,则切换IO通信方向把主I2C接收的信号及时转发给从I2C,从而实现实时I2C通信转发。
DDC解码单元还可根据主I2C发来的信号解析出时钟延展和Read Request的指令,并控制SDA,SCL引脚转发这两项请求。
DP接收端模块在HDMI/DVI通信模式时,其中CEC解码及转发单元解析显示设备端的CEC信号并转发给源端。本发明每个节点都有本地的CEC仲裁单元,每个节点进行局部仲裁。仲裁失败后原本的通信方向将发生切换,因此仲裁失败的CEC通信将不再被传输,反之则以Flooding广播的方式继续传输。
如图4所示本发明DP发送端模块的AUX解析及转发单元的结构示意图。
发送端模块中,若CONFIG解析结果显示进行DP通信,则DP发送端模块中,AUX解码及转单元,实时解析源端的AUX和AUX-信号。
AUX信号解析时经过信号放大及信号有效性检测,解析结果为AUX差分相减并放大后的信号,即AUX valid信号。AUX valid信号为0表示输入信号处于空闲状态,无AUX通信。AUX valid信号为1表示有AUX通信正在进行。AUX解码及转单元通过对本地AUX,AUX valid及对端(显示设备端)传来的AUX和AUX valid信号信号解析,获得AUX信号传输的状态从而决定AUX的通信方向。
图5示出了本发明DP接收端模块的AUX解析及转发单元的结构示意图。
接收端模块中,若CONFIG解析结果显示进行DP通信,则DP接收端模块中,AUX解码及转单元,实时解析显示设备端的AUX和AUX-信号。
AUX信号解析时经过信号放大及信号有效性检测,解析结果为AUX差分相减并放大后的信号,即AUX valid信号。AUX valid信号为0表示输入信号处于空闲状态,无AUX通信。AUX valid信号为1表示有AUX通信正在进行。AUX解码及转单元通过对本地AUX,AUX valid及对端(源端)传来的AUX和AUX valid信号信号解析,获得AUX信号传输的状态从而决定AUX的通信方向。
本发明包含了对AUX信号的输出实现了信号放大,并且在输出时支持一符合协议的驱动能力输出符合协议电平的AUX信号。
根据本发明的实施例,DP发送端模块中的时分复用单元将低速信号以时分复用的方式复用到一个信道中发送。DP接收端模块中的时分复用单元将低速信号以时分复用的方式复用到一个信道中发送。
根据本发明的实施例,DP发送端模块中的信道编码单元对时分复用后的信息进行特殊编码。DP接收端块中的信道编码单元对时分复用后的信息进行特殊编码。
根据本发明的实施例,DP发送端模块中的同步单元用于将接收单元发过来的信号与本地时钟进行位同步和帧同步。DP接收端模块中的同步单元用于将接收单元发过来的信号与本地时钟进行位同步和帧同步。
根据本发明的实施例,DP发送端模块中的解时分复用单元用于将接收到的信号解复用为低速信号输出到源端接口。DP接收端模块中的解时分复用单元用于将接收到的信号解复用为低速信号输出到显示设备端接口。
根据本发明的实施例,DP发送端模块中的发送电路用于将编码后信号转换到可在通信信道中传输的信号。DP接收端模块中的发送电路用于将编码后信号转换到可在通信信道中传输的信号。
根据本发明的实施例,DP发送端模块中的接收电路用于将信道中接收到的信号转换为特定电平标准的信号方便后续处理。DP接收端模块中的接收电路用于将信道中接收到的信号转换为特定电平标准的信号方便后续处理。
根据本发明的实施例,DP发送端模块的供电可选择由源端提供或外部输入电源提供。DP接收端模块的供电可选择由设备显示端提供或外部输入电源提供。本发明中包含了对HPD信号的支持,在DP接收端外模块供电或者显示设备供电的情况下都能够正确反映线缆的插拔状态。
根据本发明的实施例,本发明线速转发方式并不限定于特定的I2C地址,所以可适用于EDID信号的读取,HDCP的通信和SCDC的通信。甚至对于从0x00到0x7F的128个I2C地址都可实现兼容。
根据本发明的实施例,本发明包含了对CEC信号仲裁的处理,将CEC单总线通信中的总线仲裁方法,移植到光传输或者无线传输这些点对点通信中,使用本地仲裁及仲裁结果路由的方法,将CEC的总线通信映射为点对点通信中的路由通信。
如图6本发明另一个实施例中本发明电路与高速信号转发结合的示意图。本实施例中,使用本发明低速信号线速度转发电路与高速激光器驱动电路和高速跨阻放大器电路集成,实现集成芯片。在设计的PCB(Printed Circuit Board,印制电路板)上对芯片VCSEL(Vertical Cavity Surface Emitting Laser,垂直腔面发射激光器)激光器和光电探测器进行COB(Chip On Board,板上芯片封装)封装集成,使PCB系统组成了DP,DP++光纤线缆的两个有源接口。以透镜和多模光纤连接两个端口组成了DP光纤有源线缆,使线缆低成本实现DP1.2,DP1.4协议设备之间的高速音视频数据传输。
如图7示出了本发明再一个实施例中本发明电路DP接收端模块连接HDMI协议转换接口连接的示意图。本实施例中,使用本发明中的电路实现DP光纤有源线缆,在DP接收端再连接一个DP与HDMI的协议转换接口,在协议转换接口中CONFIG1信号的100k电阻上拉。本发明实现的DP光纤有源线缆可识别协议转接的需求,将该信息传输到DP发送端的CONFIG1接口上,告知源端(源端支持DP++)进行SDA,SCL,CEC的低速通信,从而实现DP++的源设备到HDMI的显示设备的音视频传输。
本发明提供的一种兼容DP,DP++协议低速信号进行线速转发的电路,能够完整实现AUX+,AUX-信号传输,支持DP和HDMI,DVI的协议转换,保证方案的低成本,低延时,高可靠性,高兼容性对实现纯光DP传输。
结合这里披露的本发明的说明和实践,本发明的其他实施例对于本领域技术人员都是易于想到和理解的。说明和实施例仅被认为是示例性的,本发明的真正范围和主旨均由权利要求所限定。

Claims (9)

1.一种兼容DP,DP++协议低速信号进行线速转发的电路,其特征在于,所述电路包括DP发送端模块和DP接收端模块;
所述DP发送端模块,实时解析源端接口信号,压缩后发送给DP接收端,并且从DP接收端模块接收反向通信信号,实时解压缩后传输给源端;
所述DP接收端模块,实时解析从DP发送端接收到的信号,解压然后传输给显示设备端,并且将显示设备端的信号,实时压缩后发送给DP接收端模块;
DP发送端模块的解析模块与DP接收端模块的解析模块,根据实际通信状态合理切换IO方向,实现低延迟的双向通信。
2.根据权利要求1所述的电路,其特征在于,所述DP发送端模块包括AUX解码及转发单元,DDC解码及转发单元,CONFIG解析单元,协议切换单元,CEC解码及转发单元,CEC仲裁单元,时分复用单元,信道编码单元,同步单元,解时分复用单元,发送电路和接收电路。
3.根据权利要求1所述的电路,其特征在于,所述DP接收端模块包括AUX解码及转发单元,DDC解码及转发单元,CONFIG解析单元,协议切换单元,CEC解码及转发单元,CEC仲裁单元,时分复用单元,信道编码单元,同步单元和解时分复用单元,发送电路和接收电路。
4.根据权利要求2所述的电路,其特征在于,所述DP发端模块中,CONFIG解析单元根据源端CONFIG1脚的电平和从光路传来的显示设备端的CONFIG1信号,判决通信协议。
5.根据权利要求4所述的电路,其特征在于,所述DP发端模块中,若CONFIG解析结果显示进行DP通信,
则AUX解码及转发单元,实时解析源端的AUX+和AUX-信号,协议切换单元选择AUX+和AUX-信号传输。
6.根据权利要求4所述的电路,其特征在于,所述DP发端模块中,若CONFIG解析结果显示进行HDMI,DVI通信,
则DDC解码及转发单元,实时解析源端的SDA和SCL信号,协议切换单元选择SDA和SCL信号传输。
7.根据权利要求3所述的电路,其特征在于,所述DP接收模块中,CONFIG解析单元根据显示设备端CONFIG1脚的电平和从光路传来的源端的CONFIG1信号,判决通信协议。
8.根据权利要求7所述的电路,其特征在于,所述DP接收模块中,若CONFIG解析结果显示进行DP通信,
则AUX解码及转发单元,实时解析显示端的AUX+和AUX-信号,协议切换单元选择AUX+和AUX-信号传输。
9.根据权利要求7所述的电路,其特征在于,所述DP接收模块中,若CONFIG解析结果显示进行HDMI/DVI通信,
则DDC解码及转发单元,实时解析显示设备端的SDA和SCL信号,协议切换单元选择SDA和SCL信号传输。
CN202011276575.8A 2020-11-16 2020-11-16 一种兼容dp,dp++协议低速信号进行线速转发的电路 Active CN112422872B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202011276575.8A CN112422872B (zh) 2020-11-16 2020-11-16 一种兼容dp,dp++协议低速信号进行线速转发的电路
US17/353,109 US11438556B2 (en) 2020-11-16 2021-06-21 Signal communication over an optical link
PCT/CN2021/107594 WO2022100143A1 (en) 2020-11-16 2021-07-21 Signal communication over an optical link
US17/876,193 US11627290B2 (en) 2020-11-16 2022-07-28 Signal communication over an optical link

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011276575.8A CN112422872B (zh) 2020-11-16 2020-11-16 一种兼容dp,dp++协议低速信号进行线速转发的电路

Publications (2)

Publication Number Publication Date
CN112422872A true CN112422872A (zh) 2021-02-26
CN112422872B CN112422872B (zh) 2024-07-23

Family

ID=74832246

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011276575.8A Active CN112422872B (zh) 2020-11-16 2020-11-16 一种兼容dp,dp++协议低速信号进行线速转发的电路

Country Status (3)

Country Link
US (2) US11438556B2 (zh)
CN (1) CN112422872B (zh)
WO (1) WO2022100143A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113193915A (zh) * 2021-03-23 2021-07-30 飞昂创新科技南通有限公司 一种兼容usb协议和雷电协议信号的模式自适应光纤传输系统
WO2023125372A1 (en) * 2021-12-31 2023-07-06 Wingcomm Co., Ltd. Dynamically-switchable optical cable

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117714940B (zh) * 2024-02-05 2024-04-19 江西斐耳科技有限公司 一种aux功放链路底噪优化方法及系统

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080279186A1 (en) * 2007-05-10 2008-11-13 Robert Winter System and Method for Communication of Uncompressed Visual Information Through a Network
CN102088444A (zh) * 2009-12-03 2011-06-08 北京华控技术有限责任公司 Profibus dp与profibus pa协议转换网关模块
US20130308501A1 (en) * 2012-03-02 2013-11-21 Waveconnex, Inc. Systems and methods for duplex communication
US20130332642A1 (en) * 2012-06-12 2013-12-12 Advanced Micro Devices, Inc. Method and system for using a standard connector to deliver display, data and power
US20140244856A1 (en) * 2011-12-17 2014-08-28 Intel Corporation Audio/video streaming in a topology of devices with native wigig sink
US20160309238A1 (en) * 2013-12-03 2016-10-20 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
CN109194889A (zh) * 2018-08-16 2019-01-11 长芯盛(武汉)科技有限公司 用于dp接口的低速信号转换模块
CN214412882U (zh) * 2020-11-16 2021-10-15 飞昂创新科技南通有限公司 一种兼容dp,dp++协议低速信号进行线速转发的电路

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8242803B2 (en) * 2009-06-26 2012-08-14 Broadcom Corporation HDMI and displayport dual mode transmitter
US8949481B2 (en) * 2009-09-14 2015-02-03 Cadence Design Systems, Inc. Techniques for achieving complete interoperability between different types of multimedia display interfaces
US20140051281A1 (en) * 2012-08-14 2014-02-20 Stmicroelectronics, Inc. Passive Cable Adaptor With Battery Charging Capability
CN104751822B (zh) * 2013-12-31 2017-11-14 纬创资通股份有限公司 显示系统及用于显示器操作最佳化的方法
CN109495696A (zh) * 2017-09-11 2019-03-19 深圳市祈飞科技有限公司 一种多显示主板以及采用该主板的彩票机控制系统
US20190116321A1 (en) * 2017-10-17 2019-04-18 Microsoft Technology Licensing, Llc Downstream selectable user device display output
CN208940130U (zh) * 2018-11-02 2019-06-04 深圳市大雅新科技有限公司 一种双模式dp信号自动测试装置
US11388374B2 (en) * 2020-06-11 2022-07-12 Celerity Technologies Inc. Transmitters and receivers for transmission of video and other signals by fiber optic cable

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080279186A1 (en) * 2007-05-10 2008-11-13 Robert Winter System and Method for Communication of Uncompressed Visual Information Through a Network
CN102088444A (zh) * 2009-12-03 2011-06-08 北京华控技术有限责任公司 Profibus dp与profibus pa协议转换网关模块
US20140244856A1 (en) * 2011-12-17 2014-08-28 Intel Corporation Audio/video streaming in a topology of devices with native wigig sink
US20130308501A1 (en) * 2012-03-02 2013-11-21 Waveconnex, Inc. Systems and methods for duplex communication
US20130332642A1 (en) * 2012-06-12 2013-12-12 Advanced Micro Devices, Inc. Method and system for using a standard connector to deliver display, data and power
US20160309238A1 (en) * 2013-12-03 2016-10-20 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
CN109194889A (zh) * 2018-08-16 2019-01-11 长芯盛(武汉)科技有限公司 用于dp接口的低速信号转换模块
CN214412882U (zh) * 2020-11-16 2021-10-15 飞昂创新科技南通有限公司 一种兼容dp,dp++协议低速信号进行线速转发的电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
付平;邵宇航;: "VME总线Profibus从站模块研制", 国外电子测量技术, no. 09, 22 September 2009 (2009-09-22) *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113193915A (zh) * 2021-03-23 2021-07-30 飞昂创新科技南通有限公司 一种兼容usb协议和雷电协议信号的模式自适应光纤传输系统
WO2023125372A1 (en) * 2021-12-31 2023-07-06 Wingcomm Co., Ltd. Dynamically-switchable optical cable
WO2023125369A1 (en) * 2021-12-31 2023-07-06 Wingcomm Co., Ltd. Dynamically-switchable optical cable
WO2023125371A1 (en) * 2021-12-31 2023-07-06 Wingcomm Co., Ltd. Dynamically-switchable optical cable

Also Published As

Publication number Publication date
US11627290B2 (en) 2023-04-11
US20220159221A1 (en) 2022-05-19
US20220368864A1 (en) 2022-11-17
CN112422872B (zh) 2024-07-23
US11438556B2 (en) 2022-09-06
WO2022100143A1 (en) 2022-05-19

Similar Documents

Publication Publication Date Title
CN112422872B (zh) 一种兼容dp,dp++协议低速信号进行线速转发的电路
JP5815008B2 (ja) モバイル用High−DefinitionMultimediaInterfaceを構築し、円滑化するための方法、装置およびシステム
US7706691B2 (en) Transmission device having optical fiberhigh definition digital audio-video data interface
US10255875B2 (en) Transmission device, transmission method, reception device, reception method, and transmission/reception system
KR102146867B1 (ko) 비디오 데이터와 함께 고속 데이터 전송을 제공하기 위한 방법 및 디바이스
US20020049879A1 (en) Cable and connection with integrated DVI and IEEE 1394 capabilities
JP2021193823A (ja) 受信装置、送信装置、受信方法および送信方法
US20230362330A1 (en) Transmission Method, Apparatus, and System
CN214412882U (zh) 一种兼容dp,dp++协议低速信号进行线速转发的电路
CN101489075B (zh) 显示信号延伸装置及其传输显示信号的方法
CN214429620U (zh) 一种针对hdmi协议低速信号进行线速转发的电路
US20090196604A1 (en) System for combining high-definition video control signals for transmission over an optical fiber
US20230421342A1 (en) HDMI Signal Communication Over An Optical Link
CN101282413A (zh) Hdmi串口通信电路
CN107645672B (zh) 一种便于低速信号传输的多媒体数据线
CN112422850B (zh) 一种针对hdmi协议低速信号进行线速转发的电路
CN211656158U (zh) 一种信号转换电路和信号转接线
KR101292782B1 (ko) Hdmi 신호와 usb 신호를 포함하는 복합신호 전송장치 및 그 방법
CN212278347U (zh) 视频传输卡和视频处理设备
CN218336033U (zh) 一种基于混合信号的光传输装置
CN210518603U (zh) 一种检测高清视频图像传输状态系统
WO2015118908A1 (ja) 送信装置、受信装置、通信処理方法およびケーブル
CN218941184U (zh) 4k-hdmi高清视频光端机
CN220935246U (zh) Hdmi光纤信号传输线缆、hdmi接收设备及视频矩阵交换机
CN214671562U (zh) 一种信号发射装置及led显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant