CN111865236A - 信号处理方法、装置及系统 - Google Patents

信号处理方法、装置及系统 Download PDF

Info

Publication number
CN111865236A
CN111865236A CN201910340782.6A CN201910340782A CN111865236A CN 111865236 A CN111865236 A CN 111865236A CN 201910340782 A CN201910340782 A CN 201910340782A CN 111865236 A CN111865236 A CN 111865236A
Authority
CN
China
Prior art keywords
module
signal
power amplification
power
load modulation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910340782.6A
Other languages
English (en)
Other versions
CN111865236B (zh
Inventor
任志雄
欧阳涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201910340782.6A priority Critical patent/CN111865236B/zh
Priority to EP19925642.1A priority patent/EP3944496A4/en
Priority to PCT/CN2019/123584 priority patent/WO2020215732A1/zh
Publication of CN111865236A publication Critical patent/CN111865236A/zh
Priority to US17/508,080 priority patent/US20220045649A1/en
Application granted granted Critical
Publication of CN111865236B publication Critical patent/CN111865236B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0288Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers using a main and one or several auxiliary peaking amplifiers whereby the load is connected to the main amplifier using an impedance inverter, e.g. Doherty amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0277Selecting one or more amplifiers from a plurality of amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0294Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers using vector summing of two or more constant amplitude phase-modulated signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/195High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/211Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • H03F3/245Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/432Two or more amplifiers of different type are coupled in parallel at the input or output, e.g. a class D and a linear amplifier, a class B and a class A amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Amplifiers (AREA)

Abstract

本申请实施例提供了一种信号处理方法、装置及系统,该系统包括n路负载调制模块、以及合成模块;其中,所述n路负载调制模块并联,并且,每路所述负载调制模块的输出端与所述合成模块的输入端相连,n为大于1的整数;以及,所述n路负载调制模块中包括一路主功率放大模块和(n‑1)路辅功率放大模块,其中,所述辅功率放大模块在所述负载调制模块的输入端接收到的信号的功率值大于第一阈值时开启;其中,所述主功率放大模块包括两个Outphasing功率放大单元,以及,每路所述辅功率放大模块包括两个Outphasing功率放大器阵列或一个Digital Polar功率放大器阵列。从而提供了一种可有效提升回退区效率,尤其可实现深回退区效率的提升的系统。

Description

信号处理方法、装置及系统
技术领域
本申请实施例涉及信号处理领域,尤其涉及一种信号处理方法、装置及系统。
背景技术
为了满足人们日益增长的网络速率要求,扩大信号带宽和增加频谱利用率是两种最常用的手段,例如:在无线WiFi技术中,信号带宽已经从802.11g中的20MHz扩大为802.11ac中的160MHz,并且,调制信号从正交频分复用(Orthogonal Frequency DivisionMultiplexing,OFDM)的64-QAM(Quadrature Amplitude Modulation,正交振幅调制)提升至OFDM 256-QAM,对应速率从54Mbps提升至3.5Gbps;在移动通信技术中,信号带宽已从第四代移动通信技术(the 4th Generation mobile communication technology,4G)长期演进(Long Term Evolution,LTE)的20MHz扩大为第五代移动通信技术(the 5th generationmobile networks,5G)的100MHz,对应速率从100Mbps提升至1Gbps以上;在同轴有线接入(Data Over Cable Service Interface Specifications,DOCSIS)技术中,信号带宽已经从DOCSIS 1.0的860MHz扩大为DOCSIS 3.1的1GHz,调制信号从单载波64/256-QAM提升至OFDM 4096-QAM,对应速率从38Mbps提升至10Gbps。
综上所述,目前常见的通信系统中的信号均具有大带宽、高阶QAM调制的特点,但是,通常情况下,大带宽、高阶QAM调制的信号将会导致信号的峰均比(Peak-to-Average-Ratio,PAR)的增加。为了保证信号的无损传输,通信链路中的功能模块需要根据PAR工作于回退区。
功率放大器(Power Amplifier,PA)作为通信链路中的核心功能模块之一,面对目前信号的带宽的扩展,要求PA具有更高的线性度,而PAR的变大会使PA回退至更低的效率区域,导致系统能量损耗,温度升高,进而需要增加复杂的散热系统设计。所以,如何设计高效率的PA,以满足目前的大带宽、高PAR信号的传输需求,成为亟需解决的问题。
在已有技术的Doherty功率放大器、Class-G功率放大器等结构中,对应的回退区为6dB大小。为提升回退区效率,已有技术通常采用增加Doherty功率放大器中的辅放大器路数等方式。但是,该种方式在提升回退区效率的同时,将会大幅度增加功率放大器的尺寸。
发明内容
本申请提供一种信号处理方法、装置及系统,能够有效提升回退区效率。
为达到上述目的,本申请采用如下技术方案:
第一方面,本申请实施例提供一种信号处理系统,该系统包括:n路负载调制模块、以及合成模块;其中,n路负载调制模块并联,并且,每路负载调制模块的输出端与合成模块的输入端相连,n为大于1的整数,其中,合成模块通过所述输入端接收所述n个负载调制模块输出的n路信号,并对n路信号进行合成处理;以及,n路负载调制模块中包括一路主功率放大模块和(n-1)路辅功率放大模块,其中,辅功率放大模块在负载调制模块的输入端接收到的信号的功率值大于第一阈值时开启;其中,主功率放大模块包括两个异相Outphasing功率放大单元,以及,每路辅功率放大模块包括两个Outphasing功率放大器阵列或一个数字极化Digital Polar功率放大器阵列。
通过上述方式,本申请提供了一种不需要辅放大器路数,但可有效提升回退区效率,尤其可实现深回退区效率的提升的系统。
在一种可能的实现方式中,其中,Outpahsing功率放大单元包括一个DigitalOutphasing功率放大器阵列。也就是说,两路中的每一路Outphasing功率放大单元包括一个Digital Outphasing功率放大器阵列,其中,每个Digital Outphasing阵列中包括两个或两个以上Outphasing功率放大器。从而在主功率放大模块开启时,进一步通过控制主功率放大模块中的Outphasing功率放大器的开启数量,以提升回退区效率。
在一种可能的实现方式中,两个Outphasing功率放大单元并联。
在一种可能的实现方式中,主功率放大模块还包括合成单元,两路Outphasing功率放大单元的输出端分别与合成单元的输入端相连,以及,合成单元的输出端与合成模块的输入端相连,合成单元可用于通过所述输入端接收所述两路Outphasing功率放大单元输出的两路信号,并对所述两路信号进行合成处理;其中,合成单元与合成模块由变压器构成。
通过上述方式,实现了器件尺寸的减小,并可通过CMOS工艺,将系统在片上集成。
在一种可能的实现方式中,其中,第一合成单元为Chireix合成器,第二合成单元为多赫蒂Doherty合成器。
通过上述方式,实现了Chireix Outphasing与Doherty负载调制的结合。
第二方面,本申请实施例提供一种信号处理方法,该方法可应用于第一方面所述的信号处理系统中,该方法包括:通过并联的n路负载调制模块接收信号;基于信号的功率值,开启n路负载调制模块中的一路或一路以上负载调制模块;其中,若功率值小于或等于第一阈值,则开启n路负载调制模块中的一路主功率放大模块;若功率值大于第一阈值,则开启一路主功率放大模块和(n-1)路负载调制模块中的至少一路辅功率放大模块;其中,主功率放大模块包括两个异相Outphasing功率放大单元,以及,辅功率放大模块包括两个Outphasing功率放大器阵列或一个数字极化Digital Polar功率放大器阵列。
在一种可能的实现方式中,基于信号的功率值,开启n路负载调制模块中的一路或一路以上负载调制模块的步骤,包括:若信号的幅度值小于或等于第二阈值,则开启主功率放大模块;若信号的幅度值大于第二阈值,则开启至少一路辅功率放大模块。
在一种可能的实现方式中,开启一路主功率放大模块和(n-1)路负载调制模块中的至少一路辅功率放大模块的步骤,包括:若信号的幅度值满足Outphasing功率放大器阵列或Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件,则开启一个或一个以上功率放大器。
在一种可能的实现方式中,基于信号的功率值,开启n路负载调制模块中的一路或一路以上负载调制模块的步骤,包括:若信号的相位值大于或等于第三阈值,则开启主功率放大模块;若信号的相位值小于第三阈值,则开启至少一路辅功率放大模块;其中,相位值为将信号进行Outphasing变换后得到的。
在一种可能的实现方式中,开启一路主功率放大模块和(n-1)路负载调制模块中的至少一路辅功率放大模块的步骤,包括:若信号的相位值满足Outphasing功率放大器阵列或Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件,则开启一个或一个以上功率放大器。
第三方面,本申请实施例提供一种信号处理装置,包括:控制模块,用于控制并联的n路负载调制模块接收信号;以及,控制模块可以进一步用于基于信号的功率值,开启n路负载调制模块中的一路或一路以上负载调制模块;其中,若功率值小于或等于第一阈值,则开启n路负载调制模块中的一路主功率放大模块;若功率值大于第一阈值,则开启一路主功率放大模块和(n-1)路负载调制模块中的至少一路辅功率放大模块;其中,主功率放大模块包括两个异相Outphasing功率放大单元,以及,辅功率放大模块包括两个Outphasing功率放大器阵列或一个数字极化Digital Polar功率放大器阵列。
在一种可能的实现方式中,控制模块进一步用于:若信号的幅度值小于或等于第二阈值,则开启主功率放大模块;若信号的幅度值大于第二阈值,则开启至少一路辅功率放大模块。
在一种可能的实现方式中,控制模块进一步用于:若信号的幅度值满足Outphasing功率放大器阵列或Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件,则开启一个或一个以上功率放大器。
在一种可能的实现方式中,控制模块进一步用于:若信号的相位值大于或等于第三阈值,则开启主功率放大模块;若信号的相位值小于第三阈值,则开启至少一路辅功率放大模块;其中,相位值为将信号进行Outphasing变换后得到的。
在一种可能的实现方式中,控制模块进一步用于:若信号的相位值满足Outphasing功率放大器阵列或Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件,则开启一个或一个以上功率放大器。
第四方面,本申请实施例提供了一种计算机可读介质,用于存储计算机程序,该计算机程序包括用于执行第二方面或第二方面的任意可能的实现方式中的方法的指令。
第五方面,本申请实施例提供了一种计算机程序,该计算机程序包括用于执行第二方面或第二方面的任意可能的实现方式中的方法的指令。
第六方面,本申请实施例提供了一种芯片,该芯片包括处理电路、收发管脚。其中,该收发管脚、和该处理器通过内部连接通路互相通信,该处理器执行第二方面或第二方面的任一种可能的实现方式中的方法,以控制接收管脚接收信号,以控制发送管脚发送信号。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是示例性示出的一种功率放大器结构示意图;
图2是示例性示出的效率曲线;
图3是示例性示出的一种功率放大器结构示意图;
图4是本申请实施例提供的一种信号处理系统的结构示意图之一;
图5是本申请实施例提供的一种信号处理方法的流程图之一;
图6是本申请实施例提供的一种极化方案的示意图之一;
图7是本申请实施例提供的一种极化方案的示意图之一;
图8是本申请实施例提供的信号的频谱图;
图9(a)~9(d)是本申请实施例中的Outphasing PA的负载阻抗变化曲线;
图10是本申请实施例提供的系统的效率曲线图;
图11是本申请实施例提供的一种信号处理系统的结构示意图之一;
图12是本申请实施例提供的一种信号处理方法的流程图之一;
图13是本申请实施例提供的系统的效率曲线图;
图14是本申请实施例提供的一种信号处理系统的结构示意图之一;
图15是本申请实施例提供的一种信号处理系统的结构示意图之一;
图16是本申请实施例提供的一种信号处理装置的结构示意图之一。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
本申请实施例的说明书和权利要求书中的术语“第一”和“第二”等是用于区别不同的对象,而不是用于描述对象的特定顺序。例如,第一目标对象和第二目标对象等是用于区别不同的目标对象,而不是用于描述目标对象的特定顺序。
在本申请实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
在本申请实施例的描述中,除非另有说明,“多个”的含义是指两个或两个以上。例如,多个处理单元是指两个或两个以上的处理单元;多个系统是指两个或两个以上的系统。
为了使本领域人员更好地理解本申请实施例中的技术方案,首先对已有技术进行介绍。
如图1所示为已有技术中的一种功率放大器结构的示意图。在图1中:
该功率放大器为多路模拟多赫蒂(Doherty)PA结构,其中包括主功率放大器110,以及两路辅功率放大器,分别为:辅功率放大器120、辅功率放大器130。
主功率放大器包括功率放大器111及功率放大器112,为两路异相(Outphasing)功率放大器。
两路辅放大器,还包括输入信号分离单元、输出信号合成器等(图中未标号)。
需要说明的是,在Doherty PA结构中,其工作原理为:在输入信号(或者可描述为输入信号的功率)较小时(输入信号较小的界定方式可以为,若输入信号的功率小于预设阈值,则输入信号为较小的信号,否则为较大信号),辅功率放大器(例如图1中的两路辅功率放大器120和130)处于非工作状态,而主功率放大器处于工作状态。即,参照图1,此时,PA工作于Outphasing模式,即主功率放大器110处于工作状态,以对输入信号进行放大处理,其效率曲线形成如图2中所示的第一个回退区(即T1~T2)。在Doherty PA中,辅功率放大器在输入信号较大时开启(同时,主功率放大器仍然处于工作状态,即,输入信号较大时,主辅功率放大器均处于工作状态)。仍参照图1,随着输入信号变大,逐渐开启辅放大器120和130,此时,辅功率放大器120和辅功率放大器130与主功率放大器形成Doherty负载调制,效率曲线形成第二、第三个回退区。
在如图1所示的功率放大器结构中,回退区的大小由辅放大器的路数决定,即,在图1所示的包含两路辅功率放大器的放大器结构中,则可在Outphasing主功率放大器的基础上新增两个回退点。而如果要继续增加回退点(即增加回退区大小,或者可以理解为提升回退区的效率),则需要新增辅放大器的路数和对应的阻抗变换传输线,导致输出合成器的结构更为复杂,对应输入信号的分离也变得更加复杂,从而会降低整体PA的增益和效率。
如图3所示为已有技术中的另一种功率放大器的结构示意图。在图3中:
该功率放大器200中结合了传统的模拟Doherty PA和数字极化(Digital Polar)PA两种结构,其中,该已有技术中将Doherty PA中的辅功率放大器替换为Digital PolarPA(即图中220),而主功率放大器依然是传统的模拟PA(即图中210)。基于Doherty PA的工作原理,在输入信号较小时,辅功率放大器全部关闭,仅主功率放大器210,即模拟PA处于工作状态。随着输入信号变大,逐渐开启Digital Polar(即辅功率放大器220)功率放大器阵列中的PA。此时,主辅两路PA之间形成Doherty负载调制。
基于图3所示的功率放大器结构,其所对应的回退区大小为6dB,即与传统的两路模拟Doherty PA所能达到的回退区大小相同,如图3所示的功率放大器还可以通过采用不对称Doherty结构,以进一步提高回退区的效率,即,增加回退区大小。但是,不对称DohertyPA中存在的问题为:若要达到较大的回退区,例如,实现深回退区(即12dB以上),则辅功率放大器的功率至少要达到主功率放大器的功率的3倍大小,因此,辅功率放大器的尺寸则会相对增加(增加的幅度较大),因此,在实际应用中,很难实现PA的深回退区的效率的提升。
综上,针对已有技术中存在的在提升回退区效率的同时,将会大幅度增加功率放大器的尺寸,从而增加工艺难度,进而无法实现深回退区的问题,本申请提出一种信号处理系统,该系统通过结合Outphasing与Doherty两种负载调制方式,在不需要增加额外辅放大器路数的同时,能有效提升回退区效率,进而实现深回退区。
如图4所示为本申请实施例中的信号处理系统的结构示意图,在图4中:
信号处理系统300包括数字信号处理(Digital Signal Processing,DSP)模块310、并联的两路负载调制模块,其中,两路负载调制模块包括主功率放大模块320、辅功率放大模块330,以及,信号处理系统300还包括合成模块340、反馈模块350。
参照图4,信号处理系统300中的DSP模块310的输出端分别与两路负载调制模块(即主功率放大模块320与辅功率放大模块330)的输入端相连接。以及,合成模块340的输入端分别与两路负载调制模块(即主功率放大模块320与辅功率放大模块330)的输出端相连接。以及,合成模块340的输出端连接反馈模块350的输入端,反馈模块350的输出端连接DSP模块310的输入端,从而形成反馈回路。反馈回路可用于PA输出信号的回采,并将采集的信号反馈至DSP模块进行失真、失配等不理想因素的校准等处理,反馈回路的具体处理方式可参照已有技术实施例中的技术方案,本申请不再赘述。
可选地,在本申请中,主功率放大模块320包括并联的两个Outphasing功率放大器(即图中的Outphasing功率放大器321和Outphasing功率放大器322),以及合成单元323。可选地,合成单元323可以为低隔离度的Chireix合成器,由电感和电容组成。在其它实施例中,合成器也可以为其它低隔离度的合成器,本申请对此不做限定。
DSP模块(例如DSP模块310)可以就是DSP处理器或者多个DSP处理的主要功能单元组合成的模块。
以及,辅功率放大模块330包括Digital Polar功率放大器阵列,即,辅功率放大器可量化为由多个(即两个或两个以上)极化功率放大器组成的阵列。
可选地,在本申请中,合成模块340包括但不限于:传输线341及合成器342。可选地,传输线341可以为λ/4传输线,用于Doherty负载调制的阻抗变换。可选地,在本申请中,合成器342可以为Doherty合成器。
结合图4,如图5所示为本申请实施例中的一种信号处理方法的流程图,该方法应用于如图4所示的信号处理系统中,方法包括:
步骤101,通过并联的负载调制模块接收信号。
具体的,在本申请的实施例中,DSP模块对信号(为区分其它的例如输出的信号等,在本实施例及下面的实施例中,将该信号统称为输入信号)进行数字信号处理,随后,DSP将处理后的输入信号通过输出端发送至两路负载调制模块的输入端。如图4所示,其中,输入两路负载调制模块的信号包括:两路Outphasing PA的输入信号S1和S2,以及Digital PolarPA的输入信号S3和控制信号A1~An
可选地,在本申请中,负载调制模块可构成Doherty PA结构,即,本申请中的负载调制模块之间可工作于Doherty负载调制模式。具体的,基于上文所述的Doherty PA的工作原理,即,在输入信号较小时,主功率放大器开启,而辅功率放大器关闭;在输入信号较大时,主功率放大器与辅功率放大器同时开启。
在本申请中,确定输入信号的大小的方式可包括两种,其一为:在本申请中,可设置幅度阈值,DSP可基于幅度阈值,判断输入信号的大小,并基于判断结果,确定对应于输入信号的处理方式。
具体的,参照图6,即,当输入信号的幅度小于或等于幅度阈值Ath时,DSP将输入信号Sin转换为两路信号S1和S2,并输出至主功率放大模块,从而使主功率放大模块处于工作状态,并进入步骤102。当输入信号的幅度值大于幅度阈值Ath时,DSP将输入信号转换为:输入信号S3、控制A1~An、以及两路信号S1和S2。其中,输入信号S3、控制信号A1~An用于使辅功率放大模块处于工作状态,并进入步骤103,其中,控制信号A1~An开启辅功率放大模块中包括的功率放大器阵列中的一个或一个以上功率放大器的方式可参照步骤103。
举例说明:输入信号Sin可表示为:
Figure BDA0002040628690000071
其中A(t)为调幅信号,
Figure BDA0002040628690000072
为调相信号,ω为载波频率。
DSP可基于输入信号的包络值,获取输入信号的幅度值大小,并基于幅度值大小,判定输入信号的功率大小(即,若幅度值小于或等于幅度阈值,则输入信号为较小的信号,对应的功率也较小,反之则为较大的输入信号)。
可选地,若DSP检测到输入信号较小,则,DSP模块对信号进行Outphasing处理,获得分离后的两路信号S1和S2表示为:
Figure BDA0002040628690000073
Figure BDA0002040628690000074
其中,A0=max(abs(A(t))),θ(t)=arccos(0.5*A(t)/A0),其中,θ(t)为相位值。
DSP模块310将两路两路信号S1和S2输出至主功率放大模块,以开启主功率放大模块320中的两路Outphasing功率放大器。
可选地,若DSP模块310检测到输入信号较大,则,DSP模块310对信号进行Outphasing处理,从而获得用于开启主功率放大模块的两路信号S1和S2。以及,DSP模块310对信号进行极化处理,从而获得用于开启辅功率放大模块的输入信号S3和控制信号A1~An。DSP模块310对输入信号进行极化处理的具体细节可参照已有技术中的技术方案,本申请不再赘述。
在本申请中,确定输入信号的大小的另一种方式为:在本申请中,可设置相位阈值,DSP模块310可对输入信号Sin进行Outphasing处理(处理过程可参照上文),得到与幅度信息相关的相位值θ(t)∈[0π/2]。其中,输入信号的幅度越小,θ(t)值越大,反之,输入信号的幅度越大,则θ(t)值越小。
随着输入信号幅度的增加,控制信号A1~An控制辅功率放大模块330包括的Digital Polar放大器阵列中的Polar PA开启,由于幅度和θ(t)相关,所以可以将θ(t)直接转换为控制信号A1~An。如图7所示,幅度越大,θ(t)值越小,当θ(t)低于相位阈值θth时,输出极化后的信号A1~An和S3,以及Outphasing变换后的S1和S2,即,两路Outphasing功率放大器321和322与Digital Polar功率放大器阵列中的一个或一个以上Polar功率放大器均处于工作状态。
步骤102,若功率值小于或等于第一阈值,则开启负载调制模块中的一路主功率放大模块。
具体的,在本申请中,如上文所述,DSP模块310可基于输入信号的幅度值或可基于输入信号经Ouhtphasing变换后的相位值,判定输入信号的功率大小。即,幅度值小于或等于幅度阈值,或变换后的相位值大于或等于相位阈值时,可确定输入信号为较小信号,即,输入信号的功率值小于或等于功率阈值。若幅度值大于幅度阈值,或变换后的相位值小于相位阈值时,可确定输入信号为较大信号,即,输入信号的功率值大于功率阈值。
因此,在本申请中,若DSP确定输入信号为较小信号,则,如上文所述,DSP将输入信号进行Outphasing变换,得到两路信号S1和S2,并将S1输出至主功率放大模块320中的Outphasing功率放大器321,以及,将S2输出至主功率放大模块320中的Outphasing功率放大器322,以开启两路Outphasing放大器,Outphasng功率放大器将会分别对两路信号进行放大处理,并将处理后的信号输出至主功率放大模块320中的Chireix合成器323中。
随后,Chireix合成器将合成处理后的信号输出至合成模块340。信号经由传输线341传输至Doherty合成器342中,Doherty合成器342对信号进行处理,并通过输出端输出,以及,反馈回路采集Doherty合成器342的输出信号并反馈至DSP模块310。
步骤103,若功率值大于第一阈值,则开启主功率放大模块和辅功率放大模块。
仍参照图4,若DSP模块310确定输入信号为较大信号,则,如上文所述,可选地,DSP模块310可将输入信号进行Ouhtphasing变换,得到两路信号S1和S2,并将S1输出至主功率放大模块320中的Outphasing功率放大器321,以及,将S2输出至主功率放大模块320中的Outphasing功率放大器322,以开启两路Outphasing放大器,Outphasng功率放大器将会分别对两路信号进行放大处理,并将处理后的信号输出至主功率放大模块320中的Chireix合成器323中。以及,DSP模块310将输入信号进行极化处理,以获取输入信号S3以及控制信号A1~An
可选地,在本申请中,DSP模块310中存储Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件。
可选地,在本申请中,DSP模块310可基于幅度值的大小,判定是否满足Polar功率放大器的触发条件,若是,则向满足触发条件的Polar功率放大器发送控制信号。举例说明:Digital Polar放大器阵列中的Polar PA 331的触发条件为:当幅度值达到幅度值1(该值可根据实际需求进行设置,本申请不做限定)时,Polar PA 331开启。Polar PA 331的触发条件为幅度值达到幅度值2,Polar PA 333(图中未示出)的触发条件为幅度值达到幅度值3。则,在本申请中,DSP模块310在监测到输入信号的幅度值达到幅度值1时,则输出控制信号A1,以控制Polar PA 331开启,并对输入信号S3进行放大处理。若DSP模块310在监测到输入信号的幅度值达到幅度值2时,则输出控制信号A1、A2,以控制Polar PA 331和Polar PA332开启。若DSP模块310在监测到输入信号的幅度值达到幅度值3时,则输出控制信号A1、A2、A3,以控制Polar PA 331、Polar PA 332和Polar PA 333开启。
可选地,在本申请中,DSP模块310可基于经Outphasing变换后的信号的相位值的大小,判定是否满足Polar功率放大器的触发条件,若是,则向满足触发条件的Polar功率放大器发送控制信号。举例说明:Digital Polar中的Polar PA 331(的触发条件为:当相位值达到相位值1(该值可根据实际需求进行设置,本申请不做限定)时,Polar PA 331开启。Polar功率放大器2的触发条件为相位值达到相位值2,Polar PA 333的触发条件为相位值达到相位值3。则,在本申请中,DSP模块310在监测到Ouhtphasing变换后的输入信号的相位值达到相位值1时,则输出控制信号A1,以控制Polar功率放大器1开启,并对输入信号S3进行放大处理。若DSP模块310在监测到输入信号的相位值达到相位值2时,则输出控制信号A1、A2,以控制Polar Polar PA 331和Polar PA 332开启。若DSP模块310在监测到输入信号的相位值达到相位值3时,则输出控制信号A1、A2、A3,以控制Polar PA 331、Polar PA 332和Polar PA 333开启。
相较于传统的极化方案,本申请仅需要对输入信号中的部分信号(即超过阈值的部分)作极化处理,如图8所示为不同极化方式处理后幅度信号的频谱图,完整极化后的幅度信号带宽扩展较大,而部分极化的方案,可以明显降低带宽扩展效果。例如,以取功率值等于-140dB/Hz作为参考,采用部分极化后,可以将幅度信号的扩展带宽从580MHz降至360MHz。因此,本申请通过对部分信号进行极化处理,从而可以有效降低带宽扩展效应。
如图9(a)~9(d)所示为本实施例中的Outphasing PA的负载阻抗变化曲线。其中,图9(a)所示为仅开启Outphasing PA的负载阻抗变换曲线,即,在没有Doherty负载调制情况下(即图9(a)中所示),两路Outphasing PA的负载阻抗随θ(t)的变化情况,由于Chireix补偿网络的作用,存在两个阻抗虚部等于零的点。图9(b)为开启Outphasing PA与Polar PA331的负载阻抗变换曲线,由于Doherty负载调制效应的作用,此时两路Outphasing PA的负载阻抗会下降,在史密斯(Smith)圆图上左移;图9(c)为开启Outphasing PA、以及控制信号A1、A2开启Polar PA 331与Polar PA 332的负载阻抗变换曲线;图9(d)为开启OutphasingPA、以及控制信号A1、A2、A3开启Polar PA 331、Polar PA 332与Polar PA 333的负载阻抗变换曲线。显然,随着Polar PA开启数量的增加,负载阻抗逐渐下降。
综上所述,由于Doherty负载调制效应,Outphasing PA的负载阻抗会相应下降,而且随着Polar PA开启数量的增加,Outphasing PA的负载阻抗越小,对应的输出功率越大。因此,本申请可通过控制Polar PA的开启数量,以调整输出功率的大小,从而适应不同的PAPR场景。举例说明:如图10所示为应用本实施例中的技术方案基于理想模型仿真(包括理想电压源、电流源、理想传输线等)效率曲线。参照图10,在n=3时(即DSP模块310输出控制信号A1、A2、A3,开启对应的Polar功率放大器),在20.9dB回退区域依然可以获得很高的效率值,其中Outphasing的回退区域由Chireix补偿单元决定,此实施例中为9.2dB。
需要说明的是,如果输入信号的PAR为21dB,要求系统的峰值输出功率达到30dBm,对应的平均功率为9dBm,此时需要动态控制A1、A2、A3的状态,以实现21dB深回退区效率的提升。如果输入信号的PAR为18dB,则要求峰值输出功率达到30dBm,对应的平均功率为12dBm,此时需要动态控制A1、A2的状态,以实现18dB深回退区效率的提升。如果输入信号的PAR为15dB,则要求峰值输出功率达到30dBm,对应的平均功率为15dBm,此时需要动态控制A1的状态,以实现15dB深回退区效率的提升。如果输入送信号的PAR为9dB,则可以仅OutphasingPA放大器工作,也可以通过修改Chireix补偿网络,减小Outphasing PA的回退区,同时控制A1、A2、A3的状态,实现9dB回退区效率的提升。
综上所述,本申请可通过灵活控制,实现不同PAR信号的高效率发射。也就是说,本申请可通过控制Digital Polar PA的开启数量,以满足不同PAR信号场景下的高效率要求。
如图11所示为本申请实施例中的信号处理系统的结构示意图,在图11中:
信号处理系统400包括DSP模块410、并联的两路负载调制模块,其中,两路负载调制模块包括主功率放大模块420、辅功率放大模块430,以及,信号处理系统400还包括合成模块440、反馈模块450。
参照图11,信号处理系统400中的DSP模块410的输出端分别与两路负载调制模块(即主功率放大模块420与辅功率放大模块430)的输入端相连接。以及,合成模块440的输入端分别与两路负载调制模块(即主功率放大模块420与辅功率放大模块430)的输出端相连接。以及,合成模块440的输出端连接反馈模块450的输入端,反馈模块450的输出端连接DSP模块410的输入端,从而形成反馈回路。
可选地,在本申请中,主功率放大模块420包括并联的两个Outphasing功率放大阵列(即图中的Outphasing功率放大器阵列421和Outphasing功率放大器阵列422,其中,每个Outphasing功率放大器阵列中包括两个或两个以上Outphasing功率放大器,并且,需要说明的是,两路Outphasing功率放大器阵列中的Outphasing放大器为成对设置,举例说明:Outphasing功率放大器阵列421中的Outphasing PA 421a以及Outphasing功率放大器阵列422中的Outphasing PA 422a成对,即,控制信号A11可用于控制Outphasing PA 421a以及Outphasing PA 422a),即,Doherty PA中的主功率放大器量化为由多个Outphasing放大器组成的阵列。
可选地,在本申请中,主功率放大模块420还包括合成单元423。可选地,合成单元423可以为低隔离度的Chireix合成器,由电感和电容组成。在其它实施例中,合成器也可以为其它低隔离度的合成器,本申请对此不做限定。
以及,辅功率放大模块430包括Digital Polar功率放大器阵列,即,辅功率放大器可量化为由多个(即两个或两个以上)极化功率放大器组成的阵列。
以及,在本申请的实施例中,合成模块440包括传输线441及合成器442。
结合图11,如图12所示为本申请实施例中的一种信号处理方法,该方法应用于如图11所示的信号处理系统中,方法包括:
步骤201,通过并联的负载调制模块接收信号。
具体的,在本申请的实施例中,DSP模块对信号(为区分其它的例如输出的信号等,在本实施例及下面的实施例中,将该信号统称为输入信号)进行数字信号处理,随后,DSP将处理后的输入信号通过输出端发送至两路负载调制模块的输入端。如图11所示,其中,输入两路负载调制模块的信号包括:两路Outphasing PA的输入信号S1、S2、和控制信号A11~A1n,以及Digital Polar PA的输入信号S3和控制信号A21~A2n
可选地,在本申请中,负载调制模块可构成Doherty PA结构,即,本申请中的负载调制模块之间可工作于Doherty负载调制模式。具体的,基于上文所述的Doherty PA的工作原理,即,在输入信号较小时,主功率放大器开启,而辅功率放大器关闭;在输入信号较大时,主功率放大器与辅功率放大器同时开启。
在本申请中,确定输入信号的大小的方式可包括两种,具体可参照步骤101中的细节,此处不赘述。
与步骤101类似,在本实施例中,当输入信号较大时,DSP同样基于幅度值或经过Outphasing变换后的相位值,判定是否满足辅功率放大模块430中各个Digital Polar功率放大器的触发条件。若是,则输出S3及对应的控制信号A2n
步骤202,若功率值小于或等于第一阈值,则开启Outphasing功率放大器阵列中的一对或一对以上Outphasing功率放大器。
可选地,在本申请中,在输入信号较小(即输入信号的幅度值小于或等于幅度阈值或经过Outphasing变换后的相位值大于)时,DSP模块410可进一步基于已存储的Outphasing功率放大器阵列中各对Outphasing功率放大器的触发条件,确定所要开启的Outphasing功率放大器。举例说明:Outphasing PA 421a与Outphasing PA 422a的触发条件为输入信号的幅度值达到幅度值1,Outphasing PA 421b与Outphasing PA 422b的触发条件为输入信号的幅度值达到幅度值2。则,当输入信号的幅度值达到幅度值1时,DSP模块410输出两路信号S1、S2以及控制信号A11,以开启Outphasing PA 421a与Outphasing PA422a。当输入信号的幅度值达到幅度值2时,DSP模块410输出两路信号S1、S2以及控制信号A11、A12,以开启Outphasing PA 421a、Outphasing PA 422a、Outphasing PA 421b、与Outphasing PA 422b。
其它细节与步骤102类似,此处不赘述。
步骤203,若功率值大于第一阈值,则开启Outphasing功率放大器阵列中的所有Outphasing功率放大器以及Digital Polar功率放大器阵列中的一个或一个以上Polar功率放大器。
仍参照图11,若DSP模块410确定输入信号为较大信号,则,如上文所述,可选地,DSP模块410可将输入信号进行Ouhtphasing变换,得到两路信号S1和S2,DSP模块410将S1、S2以及控制信号A1~A1n输出至主功率放大模块420,以开启Outphasing功率放大器阵列中的所有Outphasing功率放大器。Outphasng功率放大器将会分别对两路信号进行放大处理,并将处理后的信号输出至主功率放大模块420中的Chireix合成器423中。以及,DSP模块410将输入信号进行极化处理,以获取输入信号S3以及控制信号A21~A2n
可选地,在本申请中,DSP模块410中存储Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件。DSP模块410可基于输入信号的幅度值或经过Outphasing变换后的相位值以及触发条件,确定所要开启的Polar功率放大器,并输出相应的控制信号A2n和S3
其他细节与步骤103类似,此处不赘述。
如图13所示为应用本实施例中的技术方案基于理想模型仿真(包括理想电压源、电流源、理想传输线等)的效率曲线,其中,Ouphasing PA量化成4-bit,Polar PA量化成3-bit。参照图13,在图3中示出开启多种数量组合的功率放大器对应的效率曲线,其中包括在仅开启Outphasing功率放大器(即仅开启主功率放大器模块420)中的控制信号A11所控制的Outphasing功率放大器开启时对应效率曲线;开启Outphasing功率放大器中的控制信号A11、A12所控制的Outphasing功率放大器开启时对应效率曲线;开启Outphasing功率放大器中的控制信号A11、A12、A13所控制的Outphasing功率放大器开启时对应效率曲线;开启Outphasing功率放大器中的控制信号A11、A12、A13、A14所控制的Outphasing功率放大器开启时对应效率曲线;开启主功率放大模块中的所有Outphasing功率放大器以及开启DigitalPolar功率放大器阵列中的控制信号A21所控制的Polar功率放大器时对应效率曲线;开启主功率放大模块中的所有Outphasing功率放大器以及开启Digital Polar功率放大器阵列中的控制信号A21、A22所控制的Polar功率放大器时对应效率曲线;以及,开启主功率放大模块中的所有Outphasing功率放大器以及开启Digital Polar功率放大器阵列中的所有Polar功率放大器时对应效率曲线;显然,在33dB回退区域(即开启所有功率放大器时)系统依然可以获得很高的效率值,从而进一步提高了回退区效率。
可选地,如图14所示为本申请实施例中的另一种信号处理系统的结构示意图,在图14中,系统包括:DSP模块510、处于Doherty负载调制模式的主功率放大模块520、辅功率放大模块530、合成模块540以及反馈模块550。其中,负载调制模块中的主功率放大模块520可以包括两路Digital Outphasing功率放大器阵列,辅功率放大模块530可包括两路Digital Outphasing功率放大器阵列。其中,主功率放大模块520与辅功率放大模块530可实现Doherty负载调制模式,即,在输入信号较小时,开启主功率放大模块,在输入信号较大时,开启主功率放大模块和辅功率放大模块。可选地,在输入信号较小时,DSP模块可基于主功率放大模块中的各个Outphasing功率放大器的触发条件,开启主功率放大模块中的两个或两个以上Outphasing功率放大器。以及,在输入信号较大时,DSP模块510可开启主功率放大模块中包括的全部Outphasing功率放大器,并基于辅功率放大模块中包含的每对Outphasing放大器的触发条件,开启一对或一对以上辅功率放大模块中的Outphasing功率放大器。具体细节可参照上述实施例,此处不赘述。
可选地,如图15所示为本申请实施例中的有一种信号处理系统的结构示意图,在图15中,系统包括:DSP模块610、处于Doherty负载调制模式的主功率放大模块620、辅功率放大模块630、合成模块640以及反馈模块650。可选地,主功率放大模块620中还包括Chireix合成器621,合成模块640可以为Doherty合成器,其中,Chireix合成器621与Doherty合成器640采用变压器,以实现Chireix Outphasing与Doherty的有源负载调制,并且,减小系统的尺寸,以通过CMOS工艺实现片上集成。需要说明的是,该实施例中的结构可应用于如图4、或图11以及图14所示的任一种系统中。即,包括Outphasing功率放大器或Outphasing功率放大器阵列的主功率模块和/或辅功率模块中可采用由变压器构成的Chireix合成器,并且,Doherty合成器同样采用变压器结构。
可选地,在本申请中,处于Doherty负载调制模式的主功率放大模块也可以为Digital Polar阵列,以及,辅功率放大模块以及为传统Outphasing功率放大器或DigitalOutphasing阵列。系统的工作方式可参照上述实施例,此处不赘述。
需要说明的是,在本申请中仅以两路Doherty结构为例进行介绍,可选的,在本申请中,信号处理系统中可包括n路负载调制模块,n为大于1的整数,例如,可以包括3路负载调制模块。其中,n路负载调制模块中包括一路主功率放大模块,以及(n-1)路辅功率放大模块。多路Doherty结构中各个模块的功能与本申请实施例中的所述的类似,即,主功率放大模块可实现Outphasing模式,(n-1)路辅功率放大模块可实现Digital Outphasing模式和/或Digital Polar模式,其中,辅功率放大模块在输入信号较小时处于非工作状态,即,辅功率放大模块仅在输入信号较大时开启。在本申请中,系统中存在的辅功率放大模块的路数越多,则回退区的效率越高,回退区深度越大。但是,考虑到系统复杂度的限制,通常可采用n=2的两路负载调制结构,以在可实现工艺的目标下,达到深回退区。
上述主要从各个网元之间交互的角度对本申请实施例提供的方案进行了介绍。可以理解的是,信号处理装置为了实现上述功能,其包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术人员应该很容易意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,本申请实施例能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
本申请实施例可以根据上述方法示例对信号处理装置进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
在采用对应各个功能划分各个功能模块的情况下,在采用对应各个功能划分各个功能模块的情况下,图16示出了上述实施例中所涉及的信号处理装置700的一种可能的结构示意图,如图16所示,信号处理装置可以包括:控制模块710,该模块用于控制并联的n路负载调制模块接收信号;其中,所述控制模块710还可以进一步用于基于所述信号的功率值,开启所述n路负载调制模块中的一路或一路以上负载调制模块。
其中,上述方法实施例涉及的各步骤的所有相关内容均可以援引到对应功能模块的功能描述,在此不再赘述。
基于相同的技术构思,本申请实施例还提供一种计算机可读存储介质,该计算机可读存储介质存储有计算机程序,该计算机程序包含至少一段代码,该至少一段代码可由信号处理装置执行,以控制信号处理装置用以实现上述方法实施例。
基于相同的技术构思,本申请实施例还提供一种计算机程序,当该计算机程序被信号处理装置执行时,用以实现上述方法实施例。
所述程序可以全部或者部分存储在与处理器封装在一起的存储介质上,也可以部分或者全部存储在不与处理器封装在一起的存储器上。
基于相同的技术构思,本申请实施例还提供一种处理器,该处理器用以实现上述方法实施例。上述处理器可以为芯片。
结合本申请实施例公开内容所描述的方法或者算法的步骤可以硬件的方式来实现,也可以是由处理器执行软件指令的方式来实现。软件指令可以由相应的软件模块组成,软件模块可以被存放于随机存取存储器(Random Access Memory,RAM)、闪存、只读存储器(Read Only Memory,ROM)、可擦除可编程只读存储器(Erasable Programmable ROM,EPROM)、电可擦可编程只读存储器(Electrically EPROM,EEPROM)、寄存器、硬盘、移动硬盘、只读光盘(CD-ROM)或者本领域熟知的任何其它形式的存储介质中。一种示例性的存储介质耦合至处理器,从而使处理器能够从该存储介质读取信息,且可向该存储介质写入信息。当然,存储介质也可以是处理器的组成部分。处理器和存储介质可以位于ASIC中。另外,该ASIC可以位于网络设备中。当然,处理器和存储介质也可以作为分立组件存在于网络设备中。
本领域技术人员应该可以意识到,在上述一个或多个示例中,本申请实施例所描述的功能可以用硬件、软件、固件或它们的任意组合来实现。当使用软件实现时,可以将这些功能存储在计算机可读介质中或者作为计算机可读介质上的一个或多个指令或代码进行传输。计算机可读介质包括计算机存储介质和通信介质,其中通信介质包括便于从一个地方向另一个地方传送计算机程序的任何介质。存储介质可以是通用或专用计算机能够存取的任何可用介质。
上面结合附图对本申请的实施例进行了描述,但是本申请并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本申请的启示下,在不脱离本申请宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本申请的保护之内。

Claims (16)

1.一种信号处理系统,其特征在于,包括n路负载调制模块、以及合成模块;
其中,所述n路负载调制模块并联,并且,每路所述负载调制模块的输出端与所述合成模块的输入端相连,n为大于1的整数,其中,所述合成模块通过所述输入端接收所述n个负载调制模块输出的n路信号,并对所述n路信号进行合成处理;
以及,所述n路负载调制模块中包括一路主功率放大模块和(n-1)路辅功率放大模块,其中,所述辅功率放大模块在所述负载调制模块的输入端接收到的信号的功率值大于第一阈值时开启;
其中,所述主功率放大模块包括两个异相Outphasing功率放大单元,以及,每路所述辅功率放大模块包括两个Outphasing功率放大器阵列或一个数字极化Digital Polar功率放大器阵列。
2.根据权利要求1所述的系统,其特征在于,其中,所述Outpahsing功率放大单元包括一个数字异相Digital Outphasing功率放大器阵列。
3.根据权利要求1或2所述的系统,其特征在于,所述两个Outphasing功率放大单元并联。
4.根据权利要求1至3任一项所述的系统,其特征在于,所述主功率放大模块还包括合成单元,所述两路Outphasing功率放大单元的输出端分别与所述合成单元的输入端相连,以及,所述合成单元的输出端与所述合成模块的输入端相连,所述合成单元用于通过所述输入端接收所述两路Outphasing功率放大单元输出的两路信号,并对所述两路信号进行合成处理;
其中,所述合成单元与所述合成模块由变压器构成。
5.根据权利要求4所述的系统,其特征在于,其中,所述合成单元为希莱克斯Chireix合成器,所述合成模块为多赫蒂Doherty合成器。
6.一种信号处理方法,其特征在于,包括:
通过并联的n路负载调制模块接收信号;
基于所述信号的功率值,开启所述n路负载调制模块中的一路或一路以上负载调制模块;
其中,若所述功率值小于或等于第一阈值,则开启所述n路负载调制模块中的一路主功率放大模块;
若所述功率值大于所述第一阈值,则开启所述一路主功率放大模块和(n-1)路负载调制模块中的至少一路辅功率放大模块;
其中,所述主功率放大模块包括两个异相Outphasing功率放大单元,以及,所述辅功率放大模块包括两个Outphasing功率放大器阵列或一个数字极化Digital Polar功率放大器阵列。
7.根据权利要求6所述的方法,其特征在于,所述基于所述信号的功率值,开启所述n路负载调制模块中的一路或一路以上负载调制模块的步骤,包括:
若所述信号的幅度值小于或等于第二阈值,则开启所述主功率放大模块;
若所述信号的幅度值大于所述第二阈值,则开启所述至少一路辅功率放大模块。
8.根据权利要求6或7所述的方法,其特征在于,所述开启所述一路主功率放大模块和(n-1)路负载调制模块中的至少一路辅功率放大模块的步骤,包括:
若所述信号的幅度值满足所述Outphasing功率放大器阵列或所述Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件,则开启所述一个或一个以上功率放大器。
9.根据权利要求6所述的方法,其特征在于,所述基于所述信号的功率值,开启所述n路负载调制模块中的一路或一路以上负载调制模块的步骤,包括:
若所述信号的相位值大于或等于第三阈值,则开启所述主功率放大模块;
若所述信号的相位值小于所述第三阈值,则开启所述至少一路辅功率放大模块;
其中,所述相位值为将所述信号进行Outphasing变换后得到的。
10.根据权利要求9所述的方法,其特征在于,所述开启所述一路主功率放大模块和(n-1)路负载调制模块中的至少一路辅功率放大模块的步骤,包括:
若所述信号的相位值满足所述Outphasing功率放大器阵列或所述Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件,则开启所述一个或一个以上功率放大器。
11.一种信号处理装置,其特征在于,包括:
控制模块,用于控制并联的n路负载调制模块接收信号;
所述控制模块进一步用于基于所述信号的功率值,开启所述n路负载调制模块中的一路或一路以上负载调制模块;
其中,若所述功率值小于或等于第一阈值,则开启所述n路负载调制模块中的一路主功率放大模块;
若所述功率值大于所述第一阈值,则开启所述一路主功率放大模块和(n-1)路负载调制模块中的至少一路辅功率放大模块;
其中,所述主功率放大模块包括两个异相Outphasing功率放大单元,以及,所述辅功率放大模块包括两个Outphasing功率放大器阵列或一个数字极化Digital Polar功率放大器阵列。
12.根据权利要求11所述的装置,其特征在于,所述控制模块进一步用于:
若所述信号的幅度值小于或等于第二阈值,则开启所述主功率放大模块;
若所述信号的幅度值大于所述第二阈值,则开启所述至少一路辅功率放大模块。
13.根据权利要11或12所述的装置,其特征在于,所述控制模块进一步用于:
若所述信号的幅度值满足所述Outphasing功率放大器阵列或所述Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件,则开启所述一个或一个以上功率放大器。
14.根据权利要求11所述的装置,其特征在于,所述控制模块进一步用于:
若所述信号的相位值大于或等于第三阈值,则开启所述主功率放大模块;
若所述信号的相位值小于所述第三阈值,则开启所述至少一路辅功率放大模块;
其中,所述相位值为将所述信号进行Outphasing变换后得到的。
15.根据权利要求14所述的装置,其特征在于,所述控制模块进一步用于:
若所述信号的相位值满足所述Outphasing功率放大器阵列或所述Digital Polar功率放大器阵列中的一个或一个以上功率放大器的触发条件,则开启所述一个或一个以上功率放大器。
16.一种芯片,所述处理电路、收发管脚;其中,所述收发管脚、和该处理器通过内部连接通路互相通信,所述处理电路用于如权利要求6-10任一项所述的方法。
CN201910340782.6A 2019-04-25 2019-04-25 信号处理方法、装置及系统 Active CN111865236B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201910340782.6A CN111865236B (zh) 2019-04-25 2019-04-25 信号处理方法、装置及系统
EP19925642.1A EP3944496A4 (en) 2019-04-25 2019-12-06 SIGNAL PROCESSING METHOD, DEVICE AND SYSTEM
PCT/CN2019/123584 WO2020215732A1 (zh) 2019-04-25 2019-12-06 信号处理方法、装置及系统
US17/508,080 US20220045649A1 (en) 2019-04-25 2021-10-22 Signal processing method, apparatus, and system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910340782.6A CN111865236B (zh) 2019-04-25 2019-04-25 信号处理方法、装置及系统

Publications (2)

Publication Number Publication Date
CN111865236A true CN111865236A (zh) 2020-10-30
CN111865236B CN111865236B (zh) 2022-07-26

Family

ID=72941447

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910340782.6A Active CN111865236B (zh) 2019-04-25 2019-04-25 信号处理方法、装置及系统

Country Status (4)

Country Link
US (1) US20220045649A1 (zh)
EP (1) EP3944496A4 (zh)
CN (1) CN111865236B (zh)
WO (1) WO2020215732A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022217945A1 (zh) * 2021-04-12 2022-10-20 华为技术有限公司 一种数字功率放大器及通信系统
WO2023035922A1 (zh) * 2021-09-09 2023-03-16 中兴通讯股份有限公司 功率放大器架构、控制方法、电路板以及控制器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102187570A (zh) * 2008-08-19 2011-09-14 克里公司 包括具有不同开启功率水平的并联晶体管放大器组的集成电路
US20170063316A1 (en) * 2014-02-06 2017-03-02 Fadhel M. Ghannouchi High Efficiency Ultra-Wideband Amplifier
CN108683412A (zh) * 2018-04-11 2018-10-19 杭州电子科技大学 一种应用于异相功率放大系统的多路功率合成电路
CN108923758A (zh) * 2018-06-08 2018-11-30 广州慧智微电子有限公司 一种射频功率放大方法、放大器及电子设备

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004023647A1 (en) * 2002-09-06 2004-03-18 Telefonaktiebolaget Lm Ericsson Composite power amplifier
WO2004057755A1 (en) * 2002-12-19 2004-07-08 Telefonaktiebolaget Lm Ericsson Composite amplifier structure
US7755452B2 (en) * 2007-02-27 2010-07-13 Coherent, Inc. Power combiner
US20160241201A1 (en) * 2013-10-18 2016-08-18 Telefonaktiebolaget Lm Ericsson (Publ) Power amplifier for amplification of an input signal into an output signal
CN107005200B (zh) * 2014-12-02 2020-08-04 诸暨市元畅信息技术咨询服务部 用于放大通信信号的放大系统
EP3317962A1 (en) * 2015-07-01 2018-05-09 Telefonaktiebolaget LM Ericsson (PUBL) Class-b/c doherty power amplifier
US9948246B1 (en) * 2016-10-18 2018-04-17 Mitsubishi Electric Research Laboratories, Inc. Impedance flattening network for high efficiency wideband doherty power amplifier

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102187570A (zh) * 2008-08-19 2011-09-14 克里公司 包括具有不同开启功率水平的并联晶体管放大器组的集成电路
US20170063316A1 (en) * 2014-02-06 2017-03-02 Fadhel M. Ghannouchi High Efficiency Ultra-Wideband Amplifier
CN108683412A (zh) * 2018-04-11 2018-10-19 杭州电子科技大学 一种应用于异相功率放大系统的多路功率合成电路
CN108923758A (zh) * 2018-06-08 2018-11-30 广州慧智微电子有限公司 一种射频功率放大方法、放大器及电子设备

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022217945A1 (zh) * 2021-04-12 2022-10-20 华为技术有限公司 一种数字功率放大器及通信系统
WO2023035922A1 (zh) * 2021-09-09 2023-03-16 中兴通讯股份有限公司 功率放大器架构、控制方法、电路板以及控制器

Also Published As

Publication number Publication date
EP3944496A1 (en) 2022-01-26
US20220045649A1 (en) 2022-02-10
CN111865236B (zh) 2022-07-26
EP3944496A4 (en) 2022-05-18
WO2020215732A1 (zh) 2020-10-29

Similar Documents

Publication Publication Date Title
US9768732B2 (en) Asymmetric multilevel backoff amplifier with radio-frequency splitter
US8988147B2 (en) Multi-way Doherty amplifier
JP5609890B2 (ja) 送信装置
JP6501322B2 (ja) 電力増幅器、リモート無線ユニット、及び基地局
EP2713505B1 (en) Doherty power amplifier and signal processing method
US9906193B2 (en) Power amplifier for amplification of an input signal into an output signal
KR20150005838A (ko) 고조파 정합을 위한 방법 및 장치
CN104054260A (zh) Doherty功率放大设备和方法
KR101119374B1 (ko) 비대칭 전력 분배기
US20150340996A1 (en) Power amplifier, transceiver, and base station
CN111865236B (zh) 信号处理方法、装置及系统
US11411540B2 (en) Power amplifier and radio frequency device comprising the same
US8036301B2 (en) Radio transmitter with reduced power consumption
CN109905092B (zh) 一种功率放大装置及信号处理方法
WO2014172849A1 (zh) 发射机和用于信号发射的方法
WO2015180064A1 (zh) 多赫蒂功率放大器和发射机
CN107005200B (zh) 用于放大通信信号的放大系统
CN107112956A (zh) 功率放大器、功率放大方法、功率放大控制装置及方法
CN108702133B (zh) 复合功率放大器
WO2021005633A1 (ja) アウトフェージング増幅器及び通信装置
US11411587B2 (en) Signal processing method and system
WO2023203738A1 (ja) ドハティ増幅器
CN105917576B (zh) 一种射频电路、发射机、基站与用户终端
US9479119B2 (en) Amplifier circuit and operation method thereof
CN111293994B (zh) 单元复用变压器合成功率放大器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant