CN111766563A - 信号处理和波形产生装置及其方法 - Google Patents

信号处理和波形产生装置及其方法 Download PDF

Info

Publication number
CN111766563A
CN111766563A CN201910986253.3A CN201910986253A CN111766563A CN 111766563 A CN111766563 A CN 111766563A CN 201910986253 A CN201910986253 A CN 201910986253A CN 111766563 A CN111766563 A CN 111766563A
Authority
CN
China
Prior art keywords
dsp processor
domain
radar
analog signal
fpga
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910986253.3A
Other languages
English (en)
Inventor
骆云飞
李玉楠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing National Electronic Technology Co ltd
Original Assignee
Nanjing National Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing National Electronic Technology Co ltd filed Critical Nanjing National Electronic Technology Co ltd
Priority to CN201910986253.3A priority Critical patent/CN111766563A/zh
Publication of CN111766563A publication Critical patent/CN111766563A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/02Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
    • G01S7/28Details of pulse systems
    • G01S7/282Transmitters

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Radar Systems Or Details Thereof (AREA)

Abstract

一种信号处理和波形产生装置及其方法,包括信号处理设备,所述信号处理设备用于生成雷达模拟信号的脉冲描述字;所述信号处理和波形产生装置还包括波形产生设备,所述信号处理设备与所述波形产生设备连接;所述信号处理设备控制所述波形产生设备来生成雷达模拟信号。结合其它结构或方法有效避免了现有技术中针对模拟生成雷达信号的方式负担重、效率低下、容易出错、使得模拟生成雷达信号的响应速度慢的缺陷。

Description

信号处理和波形产生装置及其方法
技术领域
本发明涉及信号处理技术领域,也涉及波形产生的技术领域,具体涉及一种信号处理和波形产生装置及其方法。
背景技术
为充分发挥雷达以及雷达对抗装备的实际效能,必须要求装备操作员足够熟悉装备的特性及操作技能。实际雷达装备由于造价昂贵、场地限制、维护困难等因素无法部署,且在实际使用过程中具有高辐射。因此,目前现役雷达或雷达对抗装备进行训练时,雷达信号模拟系统是必不可少的配套设备。受实有雷达信号源的限制,雷达信号模拟系统生成的信号环境与训练时的信号环境存在不小差距,与此相关的部队训练和考核项目难以有效开展进行,影响部队及装备战斗力的发挥。
而在雷达信号模拟状态下,要模拟生成雷达信号,就需要对信号进行处理以及波形生成,在现有的针对模拟生成雷达信号而对信号进行处理以及波形生成往往是通过单一处理器来进行,这样既要对信号进行处理又要让波形生成,负担重、效率低下且容易出错,另外这样单一处理器的运用使得模拟生成雷达信号的响应速度慢。
发明内容
为解决上述问题,本发明提供了一种信号处理和波形产生装置及其方法,有效避免了现有技术中针对模拟生成雷达信号的方式负担重、效率低下、容易出错、使得模拟生成雷达信号的响应速度慢的缺陷。
为了克服现有技术中的不足,本发明提供了一种信号处理和波形产生装置及其方法的解决方案,具体如下:
一种信号处理和波形产生装置,包括信号处理设备,所述信号处理设备用于生成雷达模拟信号的脉冲描述字;
所述信号处理和波形产生装置还包括波形产生设备,所述信号处理设备与所述波形产生设备连接;
所述信号处理设备控制所述波形产生设备来生成雷达模拟信号。
所述信号处理设备包括FPGA、第一DSP处理器以及第二DSP处理器;
所述第一DSP处理器和第二DSP处理器均与所述FPGA连接;
所述第一DSP处理器和所述第二DSP处理器连接;
所述FPGA用于把生成雷达模拟信号的初始参数和动态更新参数发送给所述第一DSP处理器以及第二DSP处理器;
所述第一DSP处理器和所述第二DSP处理器用于共同协作生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把所述脉冲描述字发送给所述FPGA。
所述波形产生装置包括波形发生模块;
所述波形发生模块与所述FPGA连接;
所述FPGA还用于控制所述波形发生模块按照所述脉冲描述字来生成雷达模拟信号。
所述第一DSP处理器和所述第二DSP处理器用于共同协作生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的方式,能够为:
所述第一DSP处理器和所述第二DSP处理器按照预先设定的方式各自分担生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的任务;
或者,所述第一DSP处理器控制所述第二DSP处理器来分配生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的任务。
所述生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的方式,包括:
所述第一DSP处理器或所述第二DSP处理器根据接收到的所述生成雷达模拟信号的初始参数和动态更新参数,实现对该雷达模拟信号的载频调制、重频调制、脉宽调制、脉内调制以及幅度调制这样的实时参数解算,经待生成的雷达模拟信号的脉冲时序的先后次序排队后,生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字。
所述第一DSP处理器或所述第二DSP处理器与SDRAM存储器或SDRAM存储器连接。
所述信号处理和波形产生装置还包括载频调制模块、重频调制模块、脉宽调制模块、脉内调制模块以及幅度调制模块;
所述载频调制模块、重频调制模块、脉宽调制模块、脉内调制模块以及幅度调制模块运行在所述第一DSP处理器或所述第二DSP处理器上;
所述载频调制模块用于实现对该雷达模拟信号的载频调制;
所述重频调制模块用于实现对该雷达模拟信号的重频调制;
所述脉宽调制模块用于实现对该雷达模拟信号的脉宽调制;
所述脉内调制模块用于实现对该雷达模拟信号的脉内调制;
所述幅度调制模块用于实现对该雷达模拟信号的幅度调制。
所述波形发生模块为任意波形发生模块、本振模块、上变频模块或者射频通道模块。
所述FPGA与DDR3存储器和FLASH存储器连接。
所述FPGA和所述波形发生模块均与所述外部时钟连接。
所述FPGA与通信接口连接,所述通信接口包括SFP接口、RJ45接口、串口、SATA接口、74hc245接口。
所述信号处理和波形产生装置的方法,包括:
所述FPGA把生成雷达模拟信号的初始参数和动态更新参数发送给所述第一DSP处理器以及第二DSP处理器;所述第一DSP处理器和所述第二DSP处理器共同协作生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把所述脉冲描述字发送给所述FPGA;所述FPGA控制所述波形发生模块按照所述脉冲描述字来生成雷达模拟信号。
本发明的有益效果为:
本发明结合所述FPGA、第一DSP处理器、第二DSP处理器以及波形发生模块,所述FPGA用于把生成雷达模拟信号的初始参数和动态更新参数发送给所述第一DSP处理器以及第二DSP处理器;所述第一DSP处理器和所述第二DSP处理器用于共同协作生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把所述脉冲描述字发送给所述FPGA,所述FPGA还用于控制所述波形发生模块按照所述脉冲描述字来生成雷达模拟信号。就能把针对模拟生成雷达信号而对信号进行处理以及波形生成的任务分配给所述FPGA、第一DSP处理器、第二DSP处理器以及波形发生模块来分别处理,减轻了由单一处理器来独立进行对信号进行处理以及波形生成的负担过重的问题,提高了雷达模拟信号的生成效率,减小了雷达模拟信号生成的出错率,并使得模拟生成雷达信号的响应速度快。有效避免了现有技术中针对模拟生成雷达信号的方式负担重、效率低下、容易出错、使得模拟生成雷达信号的响应速度慢的缺陷。
附图说明
图1为本发明的信号处理和波形产生装置的结构图。
图2为本发明的信号处理和波形产生装置的方法的流程图。
具体实施方式
下面将结合附图和实施例对本发明做进一步地说明。
实施例1:
如图1所示,信号处理和波形产生装置,包括信号处理设备,信号处理设备用于生成雷达模拟信号的脉冲描述字;信号处理和波形产生装置还包括波形产生设备,信号处理设备与波形产生设备连接;信号处理设备控制波形产生设备来生成雷达模拟信号。这样通过信号处理设备和波形产生设备来生成雷达模拟信号,就能把针对模拟生成雷达信号而对信号进行处理以及波形生成的任务分配给不同的设备来分别处理,减轻了由单一处理器来独立进行对信号进行处理以及波形生成的负担过重的问题,提高了雷达模拟信号的生成效率,减小了雷达模拟信号生成的出错率,并使得模拟生成雷达信号的响应速度快。信号处理设备包括FPGA、第一DSP处理器以及第二DSP处理器;第一DSP处理器和第二DSP处理器均与FPGA连接;第一DSP处理器和第二DSP处理器连接;FPGA用于把生成雷达模拟信号的初始参数和动态更新参数发送给第一DSP处理器以及第二DSP处理器;生成雷达模拟信号的初始参数和动态更新参数分别包括生成雷达模拟信号初始的频率,相位和幅度以及生成雷达模拟信号过程中变化的频率,相位和幅度。第一DSP处理器以及第二DSP处理器根据初始参数和动态更新参数就能生成整个作用周期下的雷达模拟信号。第一DSP处理器和第二DSP处理器用于共同协作生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把脉冲描述字发送给FPGA。波形产生装置包括波形发生模块;波形发生模块与FPGA连接;FPGA还用于控制波形发生模块按照脉冲描述字来生成雷达模拟信号。
这样结合FPGA、第一DSP处理器、第二DSP处理器以及波形发生模块,FPGA用于把生成雷达模拟信号的初始参数和动态更新参数发送给第一DSP处理器以及第二DSP处理器;第一DSP处理器和第二DSP处理器用于共同协作生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把脉冲描述字发送给FPGA,FPGA还用于控制波形发生模块按照脉冲描述字来生成雷达模拟信号。就能把针对模拟生成雷达信号而对信号进行处理以及波形生成的任务分配给FPGA、第一DSP处理器、第二DSP处理器以及波形发生模块来分别处理,减轻了由单一处理器来独立进行对信号进行处理以及波形生成的负担过重的问题,提高了雷达模拟信号的生成效率,减小了雷达模拟信号生成的出错率,并使得模拟生成雷达信号的响应速度快。
第一DSP处理器和第二DSP处理器用于共同协作生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的方式,能够为:第一DSP处理器和第二DSP处理器按照预先设定的方式各自分担生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的任务;或者,第一DSP处理器控制第二DSP处理器来分配生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的任务。这样的不同的分配任务的方式,根据具体情况而定,由此就能更显得灵活配置任务。生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的方式,包括:第一DSP处理器或第二DSP处理器根据接收到的生成雷达模拟信号的初始参数和动态更新参数,实现对该雷达模拟信号的载频调制、重频调制、脉宽调制、脉内调制以及幅度调制这样的实时参数解算,再以流水的方式经待生成的雷达模拟信号的脉冲时序的先后次序排队后,生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字。第一DSP处理器或第二DSP处理器能够与SDRAM存储器或SDRAM存储器连接,这样,SDRAM存储器或SDRAM存储器就能存储在生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字过程中生成的中间数据或者非实时数据。信号处理和波形产生装置还包括载频调制模块、重频调制模块、脉宽调制模块、脉内调制模块以及幅度调制模块;载频调制模块、重频调制模块、脉宽调制模块、脉内调制模块以及幅度调制模块运行在第一DSP处理器或第二DSP处理器上;载频调制模块用于实现对该雷达模拟信号的载频调制;重频调制模块用于实现对该雷达模拟信号的重频调制;脉宽调制模块用于实现对该雷达模拟信号的脉宽调制;脉内调制模块用于实现对该雷达模拟信号的脉内调制;幅度调制模块用于实现对该雷达模拟信号的幅度调制。波形发生模块为任意波形发生模块、本振模块、上变频模块或者射频通道模块,这样就能在FPGA的控制下让任意波形发生模块、本振模块、上变频模块或者射频通道模块来产生雷达模拟信号。FPGA与DDR3存储器和FLASH存储器连接,这样,DDR3存储器和FLASH存储器就能存储在FPGA控制波形发生模块按照脉冲描述字来生成雷达模拟信号的过程中产生的中间数据或者非实时数据。FPGA和波形发生模块均与外部时钟连接,这样外部时钟就能对FPGA和波形发生模块提供时钟信号。FPGA与通信接口连接,通信接口包括SFP接口、RJ45接口、串口、SATA接口、74hc245接口。这样就能让FPGA通过通信接口来与外部设备通信,由此外部设备就能和FPGA进行通信,实现外部设备和FPGA的相互控制。
具体在实施例里,FPGA为XC6VLX240T型FPGA,该XC6VLX240T型FPGA具有241152个逻辑单元、3650个分布式RAM、768个数字信号处理单元、2个PCIE接口、4个网络接口以及最多可提供20个GTX高速接口和600根数字IO,可配置成TTL或者LVDS电平形式,该FPGA具有串行、SPI、BPI配置方式,以及丰富的时钟资源。第一DSP处理器和第二DSP处理器均为TMS320C6678型DSP处理器,外部时钟为AD9516芯片,AD9516芯片能根据输入的时钟信号CLKIN来提供多路输出时钟CLK OUT分配功能,AD9516芯片是一款14位、2.5GSPS高性能RF数模转换器(DAC),可以作为任意波形发生模块运用,XC6VLX240T型FPGA控制AD9516芯片就能输出雷达模拟信号DA1,XC6VLX240T型FPGA与TMS320C6678型DSP处理器之间、TMS320C6678型DSP处理器之间通过LINK口连接,由此实现它们之间的通信,XC6VLX240T型FPGA还能接入同步信号I,这样就能被该同步信号激活来实现信号处理和波形产生,XC6VLX240T型FPGA还连接着CDCE62005芯片,这样就能通过CDCE62005芯片这样的输出时钟发生器来输出时钟,XC6VLX240T型FPGA还连接着XC3S200AN芯片,XC3S200AN芯片为多种总线转换器,采用FPGA将不同总线协议转换成USB2.0、RS232等可与计算机直接交换数据的协议,XC3S200AN芯片还与FT2232H这样的USB/RS232双向转换器、W5100以太网控制器连接,USB/RS232双向转换器、W5100以太网控制器与74hc245接口还同输出端口连接,以此实现与外部通信的目的。
实施例2:
如图1-图2所示,信号处理和波形产生装置,包括信号处理设备,信号处理设备用于生成雷达模拟信号的脉冲描述字;信号处理和波形产生装置还包括波形产生设备,信号处理设备与波形产生设备连接;信号处理设备控制波形产生设备来生成雷达模拟信号。这样通过信号处理设备和波形产生设备来生成雷达模拟信号,就能把针对模拟生成雷达信号而对信号进行处理以及波形生成的任务分配给不同的设备来分别处理,减轻了由单一处理器来独立进行对信号进行处理以及波形生成的负担过重的问题,提高了雷达模拟信号的生成效率,减小了雷达模拟信号生成的出错率,并使得模拟生成雷达信号的响应速度快。信号处理设备包括FPGA、第一DSP处理器以及第二DSP处理器;第一DSP处理器和第二DSP处理器均与FPGA连接;第一DSP处理器和第二DSP处理器连接;FPGA用于把生成雷达模拟信号的初始参数和动态更新参数发送给第一DSP处理器以及第二DSP处理器;生成雷达模拟信号的初始参数和动态更新参数分别包括生成雷达模拟信号初始的频率,相位和幅度以及生成雷达模拟信号过程中变化的频率,相位和幅度。第一DSP处理器以及第二DSP处理器根据初始参数和动态更新参数就能生成整个作用周期下的雷达模拟信号。第一DSP处理器和第二DSP处理器用于共同协作生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把脉冲描述字发送给FPGA。波形产生装置包括波形发生模块;波形发生模块与FPGA连接;FPGA还用于控制波形发生模块按照脉冲描述字来生成雷达模拟信号。
这样结合FPGA、第一DSP处理器、第二DSP处理器以及波形发生模块,FPGA用于把生成雷达模拟信号的初始参数和动态更新参数发送给第一DSP处理器以及第二DSP处理器;第一DSP处理器和第二DSP处理器用于共同协作生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把脉冲描述字发送给FPGA,FPGA还用于控制波形发生模块按照脉冲描述字来生成雷达模拟信号。就能把针对模拟生成雷达信号而对信号进行处理以及波形生成的任务分配给FPGA、第一DSP处理器、第二DSP处理器以及波形发生模块来分别处理,减轻了由单一处理器来独立进行对信号进行处理以及波形生成的负担过重的问题,提高了雷达模拟信号的生成效率,减小了雷达模拟信号生成的出错率,并使得模拟生成雷达信号的响应速度快。
第一DSP处理器和第二DSP处理器用于共同协作生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的方式,能够为:第一DSP处理器和第二DSP处理器按照预先设定的方式各自分担生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的任务;或者,第一DSP处理器控制第二DSP处理器来分配生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的任务。这样的不同的分配任务的方式,根据具体情况而定,由此就能更显得灵活配置任务。生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的方式,包括:第一DSP处理器或第二DSP处理器根据接收到的生成雷达模拟信号的初始参数和动态更新参数,实现对该雷达模拟信号的载频调制、重频调制、脉宽调制、脉内调制以及幅度调制这样的实时参数解算,再以流水的方式经待生成的雷达模拟信号的脉冲时序的先后次序排队后,生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字。第一DSP处理器或第二DSP处理器能够与SDRAM存储器或SDRAM存储器连接,这样,SDRAM存储器或SDRAM存储器就能存储在生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字过程中生成的中间数据或者非实时数据。信号处理和波形产生装置还包括载频调制模块、重频调制模块、脉宽调制模块、脉内调制模块以及幅度调制模块;载频调制模块、重频调制模块、脉宽调制模块、脉内调制模块以及幅度调制模块运行在第一DSP处理器或第二DSP处理器上;载频调制模块用于实现对该雷达模拟信号的载频调制;重频调制模块用于实现对该雷达模拟信号的重频调制;脉宽调制模块用于实现对该雷达模拟信号的脉宽调制;脉内调制模块用于实现对该雷达模拟信号的脉内调制;幅度调制模块用于实现对该雷达模拟信号的幅度调制。波形发生模块为任意波形发生模块、本振模块、上变频模块或者射频通道模块,这样就能在FPGA的控制下让任意波形发生模块、本振模块、上变频模块或者射频通道模块来产生雷达模拟信号。FPGA与DDR3存储器和FLASH存储器连接,这样,DDR3存储器和FLASH存储器就能存储在FPGA控制波形发生模块按照脉冲描述字来生成雷达模拟信号的过程中产生的中间数据或者非实时数据。FPGA和波形发生模块均与外部时钟连接,这样外部时钟就能对FPGA和波形发生模块提供时钟信号。FPGA与通信接口连接,通信接口包括SFP接口、RJ45接口、串口、SATA接口、74hc245接口。这样就能让FPGA通过通信接口来与外部设备通信,由此外部设备就能和FPGA进行通信,实现外部设备和FPGA的相互控制。
具体在实施例里,FPGA为XC6VLX240T型FPGA,该XC6VLX240T型FPGA具有241152个逻辑单元、3650个分布式RAM、768个数字信号处理单元、2个PCIE接口、4个网络接口以及最多可提供20个GTX高速接口和600根数字IO,可配置成TTL或者LVDS电平形式,该FPGA具有串行、SPI、BPI配置方式,以及丰富的时钟资源。第一DSP处理器和第二DSP处理器均为TMS320C6678型DSP处理器,外部时钟为AD9516芯片,AD9516芯片能根据输入的时钟信号CLKIN来提供多路输出时钟CLK OUT分配功能,AD9516芯片是一款14位、2.5GSPS高性能RF数模转换器(DAC),可以作为任意波形发生模块运用,XC6VLX240T型FPGA控制AD9516芯片就能输出雷达模拟信号DA1,XC6VLX240T型FPGA与TMS320C6678型DSP处理器之间、TMS320C6678型DSP处理器之间通过LINK口连接,由此实现它们之间的通信,XC6VLX240T型FPGA还能接入同步信号I,这样就能被该同步信号激活来实现信号处理和波形产生,XC6VLX240T型FPGA还连接着CDCE62005芯片,这样就能通过CDCE62005芯片这样的输出时钟发生器来输出时钟,XC6VLX240T型FPGA还连接着XC3S200AN芯片,XC3S200AN芯片为多种总线转换器,采用FPGA将不同总线协议转换成USB2.0、RS232等可与计算机直接交换数据的协议,XC3S200AN芯片还与FT2232H这样的USB/RS232双向转换器、W5100以太网控制器连接,USB/RS232双向转换器、W5100以太网控制器与74hc245接口还同输出端口连接,以此实现与外部通信的目的。
信号处理和波形产生装置的方法,包括:
FPGA把生成雷达模拟信号的初始参数和动态更新参数发送给第一DSP处理器以及第二DSP处理器;生成雷达模拟信号的初始参数和动态更新参数分别包括生成雷达模拟信号初始的频率,相位和幅度以及生成雷达模拟信号过程中变化的频率,相位和幅度。第一DSP处理器以及第二DSP处理器根据初始参数和动态更新参数就能生成整个作用周期下的雷达模拟信号。第一DSP处理器和第二DSP处理器共同协作生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把脉冲描述字发送给FPGA;FPGA控制波形发生模块按照脉冲描述字来生成雷达模拟信号。
这样,结合FPGA、第一DSP处理器、第二DSP处理器以及波形发生模块,FPGA用于把生成雷达模拟信号的初始参数和动态更新参数发送给第一DSP处理器以及第二DSP处理器;第一DSP处理器和第二DSP处理器用于共同协作生成雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把脉冲描述字发送给FPGA,FPGA还用于控制波形发生模块按照脉冲描述字来生成雷达模拟信号。就能把针对模拟生成雷达信号而对信号进行处理以及波形生成的任务分配给FPGA、第一DSP处理器、第二DSP处理器以及波形发生模块来分别处理,减轻了由单一处理器来独立进行对信号进行处理以及波形生成的负担过重的问题,提高了雷达模拟信号的生成效率,减小了雷达模拟信号生成的出错率,并使得模拟生成雷达信号的响应速度快。
为了达到现场监控生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的目的,所述FPGA还通过Rapid IO接口连接无线通信模块,而给现场工作者配备有无线PDA,所述无线通信模块与所述无线PDA无线连接,这样就能通过所述FPGA控制所述第一FPGA把生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据经由无线通信模块传递到现场工作者的所述无线PDA中显示,以此达到监控生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据的目的。
但是在企业人员共享数据日益重要的时代,现场工作者要把一生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递给全体无线PDA的共享表里的各个共享者的手持终端之际,就须经由该无线PDA选择相应的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据,接着经该无线PDA把生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递给本地共享表中的各个共享者的手持终端,运作过程异常繁琐;并且在一些手持终端不在共享者旁边、位于电量耗尽、实际这样无法运用的条件之际;现场工作者不能把生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递到此类位于无法运用条件的共享表里的各个共享者的手持终端,给现场工作者添加了很大的不便利,现场工作者运用无线PDA的效果差;所述共享表中包括有各个共享者的手持终端的IP地址。手持终端也能够是无线PDA。
经过改进,为了达到现场监控生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的目的,所述FPGA还通过Rapid IO接口连接无线通信模块,而给现场工作者配备有无线PDA,所述无线通信模块与所述无线PDA无线连接,这样就能通过所述FPGA控制所述第一FPGA把生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据从存储器中取出,然后再把该生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传输到所述FPGA中而由所述FPGA经由无线通信模块传递到现场工作者的所述无线PDA中显示,以此达到监控生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据的目的。
在企业人员共享数据日益重要的时代,现场工作者常常要把一生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递给全体无线PDA的共享表里的各个共享者的手持终端,所述共享表中包括有各个共享者的手持终端的IP地址。手持终端也能够是无线PDA。
所述把一生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递给全体无线PDA的共享表里的各个共享者的手持终端的方法,包括如下步骤:
A-1,无线PDA凭借现场工作者录入的均选广播命令,把该无线PDA的共享表和该无线PDA的共享表所在的备份服务器的IP地址传递到处理终端。所述处理终端能够为PC机。
A-1里所述的均选广播命令是代表现场工作者选取对该无线PDA的共享表里全部的共享者的手持终端传递要传递生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据的命令;
A-2,处理终端根据备份服务器的IP地址得到备份服务器中全部共享表,推导所述该无线PDA的共享表中相应的共享者的手持终端的个数K,还有所述全部共享表中相应的全体共享者的手持终端的个数L;
在这里因为同一现场工作者的全部无线PDA的共享表贮存于备份服务器的同一贮存区域里,所以A-2里处理终端得到的所述全部共享表包括所述现场工作者的全部无线PDA的共享表。
A-3,对比K和L,在L高过K之际,就对全体共享者的手持终端执行分群,划分为若干个群的共享表一,顺序朝所述无线PDA传递各个共享表一;
A-3里所述对总共享者的手持终端执行分群,划分为若干个群的共享表一的过程包括:用各个共享表一相应的共享者的手持终端数为K执行分群,划分为L÷K个群共享表一;就像L是1500,K是25,那么用每个共享表一相应的共享者的手持终端数是25执行分群,划分成60个群,也就是1500÷25=60个群的共享表一;在L÷K不能整除之际,就用未除尽部分的共享者的手持终端的个数充当最后一个群的共享表一的共享者的手持终端的个数,就像L是570,K是20,L÷K=28,其未除尽部分为1,就划分成29个群,这里头28个群的共享表一相应的共享者的手持终端个数是20,第29个群的共享表一相应的共享者的手持终端数目是1。
本步骤S30中所述处理终端在向无线PDA传递每一共享表一之际,还并发显示现时传递的共享表一,还有该共享表一在分群里的序列;让现场工作者可实时了解生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递的情况与进程。
在这里,在L未高过K之际,那么处理终端朝相应的无线PDA回应分群失败消息,并终止该进程;无线PDA收受到分群失败消息,就凭借现有的方式,把要传递的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递至该无线PDA的共享表所相应的各个共享者的手持终端。
A-4,无线PDA收受到每一共享表一后,把要传递的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递到相应群的共享表一中的各个共享者的手持终端;
A-4里,无线PDA收受到一共享表一后,就先把相应群的共享表一全部的共享者的手持终端的标识或共享者的手持终端的称谓增设至要传递的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据的收受者录入区里,接着凭借现场工作者录入的传递命令,把事先选定的要传递的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递到所述收受者录入区里的共享者的手持终端的标识或者共享者的手持终端的称谓相应的共享者的手持终端的标识里。所述共享者的手持终端的称谓可以是共享者的手持终端的唯一性编号、也可以是共享者的手持终端的唯一性用户名;所述共享者的手持终端的标识能够为无线PDA的mac地址或者在其上运行的MSN的账号。
所述A-1之前还包括无线PDA把该无线PDA的共享表贮存到备份服务器的方法;所述无线PDA把该无线PDA的共享表贮存到备份服务器的方式如下:
B-1,所述无线PDA朝备份服务器传递具有无线PDA消息、该无线PDA的共享表的共享表贮存请求消息;
B-2,备份服务器凭借所述共享表贮存请求消息,判定备份服务器是不是具有同所述无线PDA消息相应的无线PDA的共享表的贮存区域;如果是,就执行B-3;如果不是,就执行B-4;
B-3,把所述该无线PDA的共享表贮存到所述无线PDA的共享表的贮存区域;
B-4,在备份服务器为所述无线PDA配置无线PDA的共享表的贮存区域,且把该无线PDA的共享表贮存到所述无线PDA的共享表的贮存区域。
这样,经由把同一现场工作者的全部无线PDA的共享表贮存在备份服务器的同一贮存区域里;无线PDA凭借现场工作者录入的均选广播命令,把该无线PDA的共享表和该无线PDA的共享表所在的备份服务器的IP地址传递到处理终端;处理终端得到备份服务器中的全部共享表,推导所述该无线PDA的共享表相应的共享者的手持终端数K,还有所述全部共享表相应的总共享者的手持终端数L;对比K和L,在L高过K之际,就对全体共享者的手持终端执行分群,划分为若干群共享表一,顺序朝所述无线PDA传递各群共享表一;无线PDA收受到各群的共享表一后,把要传递的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递到相应组的共享表一中的各个共享者的手持终端的方式,现场工作者仅须经由其所属的随意一个能运用的无线PDA来激活均选广播命令,就能达到朝现场工作者全部无线PDA的共享表中的各个共享者的手持终端传递生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据,不必顾及另外的无线PDA是不是处于能运用的条件,对比现有的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据的传递方法,极大的降低了生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递处理的繁琐度,让现场工作者运用非常容易,现场工作者运用更为有效。
在这里,所述无线PDA消息能够为无线PDA的称谓、无线PDA的MAC地址;其中,本发明所述的同一现场工作者是指具有同一无线PDA的现场工作者;就像若干无线PDA的相应的无线PDA的称谓一致都是阿东,那么就确定该若干无线PDA就归于同一现场工作者阿东的。
在这里,所述均选广播命令具有所述无线PDA的标识。其中所述处理终端对总共享者的手持终端执行分群,分成若干个群的共享表一后还包括如下处理:所述处理终端备份分群的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据,给所述分群的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据增设所述无线PDA的标识,把增设的所述无线PDA标识的所述分群的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据贮存到备份服务器中的所述无线PDA相应的无线PDA的共享表的贮存区域。
在这里,在A-1之后还包括如下处置方法:所述处理终端判定备份服务器中是不是存在增设有所述无线PDA标识的分群的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据;如果是,那么处理终端得到所述分群的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据,还顺序朝所述无线PDA传递所述分群的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据里每一群的共享表一;如果不是,那么处理终端执行A-2与A-3。在这里所述分群的生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据能够再次运用,极大的降低了生成的雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字这样的数据传递处理的方式,减小了整个体系的软硬件的耗损。
以上以用实施例说明的方式对本发明作了描述,本领域的技术人员应当理解,本公开不限于以上描述的实施例,在不偏离本发明的范围的情况下,可以做出各种变化、改变和替换。

Claims (10)

1.一种信号处理和波形产生装置,其特征在于,包括信号处理设备,所述信号处理设备用于生成雷达模拟信号的脉冲描述字;
所述信号处理和波形产生装置还包括波形产生设备,所述信号处理设备与所述波形产生设备连接;
所述信号处理设备控制所述波形产生设备来生成雷达模拟信号。
2.根据权利要求1所述的信号处理和波形产生装置,其特征在于,所述信号处理设备包括FPGA、第一DSP处理器以及第二DSP处理器;
所述第一DSP处理器和第二DSP处理器均与所述FPGA连接;
所述第一DSP处理器和所述第二DSP处理器连接;
所述FPGA用于把生成雷达模拟信号的初始参数和动态更新参数发送给所述第一DSP处理器以及第二DSP处理器;
所述第一DSP处理器和所述第二DSP处理器用于共同协作生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把所述脉冲描述字发送给所述FPGA。
3.根据权利要求2所述的信号处理和波形产生装置,其特征在于,所述波形产生装置包括波形发生模块;
所述波形发生模块与所述FPGA连接;
所述FPGA还用于控制所述波形发生模块按照所述脉冲描述字来生成雷达模拟信号。
4.根据权利要求2所述的信号处理和波形产生装置,其特征在于,所述第一DSP处理器和所述第二DSP处理器用于共同协作生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的方式,能够为:
所述第一DSP处理器和所述第二DSP处理器按照预先设定的方式各自分担生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的任务;
或者,所述第一DSP处理器控制所述第二DSP处理器来分配生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的任务。
5.根据权利要求4所述的信号处理和波形产生装置,其特征在于,所述生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字的方式,包括:
所述第一DSP处理器或所述第二DSP处理器根据接收到的所述生成雷达模拟信号的初始参数和动态更新参数,实现对该雷达模拟信号的载频调制、重频调制、脉宽调制、脉内调制以及幅度调制这样的实时参数解算,经待生成的雷达模拟信号的脉冲时序的先后次序排队后,生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字。
6.根据权利要求2所述的信号处理和波形产生装置,其特征在于,所述第一DSP处理器或所述第二DSP处理器与SDRAM存储器或SDRAM存储器连接。
7.根据权利要求2所述的信号处理和波形产生装置,其特征在于,所述信号处理和波形产生装置还包括载频调制模块、重频调制模块、脉宽调制模块、脉内调制模块以及幅度调制模块;
所述载频调制模块、重频调制模块、脉宽调制模块、脉内调制模块以及幅度调制模块运行在所述第一DSP处理器或所述第二DSP处理器上;
所述载频调制模块用于实现对该雷达模拟信号的载频调制;
所述重频调制模块用于实现对该雷达模拟信号的重频调制;
所述脉宽调制模块用于实现对该雷达模拟信号的脉宽调制;
所述脉内调制模块用于实现对该雷达模拟信号的脉内调制;
所述幅度调制模块用于实现对该雷达模拟信号的幅度调制。
8.根据权利要求6所述的信号处理和波形产生装置,其特征在于,所述波形发生模块为任意波形发生模块、本振模块、上变频模块或者射频通道模块。
9.根据权利要求8所述的信号处理和波形产生装置,其特征在于,所述FPGA与DDR3存储器和FLASH存储器连接;
所述FPGA和所述波形发生模块均与所述外部时钟连接;
所述FPGA与通信接口连接,所述通信接口包括SFP接口、RJ45接口、串口、SATA接口、74hc245接口。
10.一种信号处理和波形产生装置的方法,其特征在于,包括:
所述FPGA把生成雷达模拟信号的初始参数和动态更新参数发送给所述第一DSP处理器以及第二DSP处理器;所述第一DSP处理器和所述第二DSP处理器共同协作生成所述雷达模拟信号的时域、空域、频域和能域这四域的脉冲描述字,并把所述脉冲描述字发送给所述FPGA;所述FPGA控制所述波形发生模块按照所述脉冲描述字来生成雷达模拟信号。
CN201910986253.3A 2019-10-17 2019-10-17 信号处理和波形产生装置及其方法 Pending CN111766563A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910986253.3A CN111766563A (zh) 2019-10-17 2019-10-17 信号处理和波形产生装置及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910986253.3A CN111766563A (zh) 2019-10-17 2019-10-17 信号处理和波形产生装置及其方法

Publications (1)

Publication Number Publication Date
CN111766563A true CN111766563A (zh) 2020-10-13

Family

ID=72718394

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910986253.3A Pending CN111766563A (zh) 2019-10-17 2019-10-17 信号处理和波形产生装置及其方法

Country Status (1)

Country Link
CN (1) CN111766563A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004264067A (ja) * 2003-02-28 2004-09-24 Fujitsu Ltd パルスレーダ装置及びその距離検出方法
US20070296625A1 (en) * 2004-12-23 2007-12-27 Bruzzone Stephen P Wideband interference cancellation using dsp algorithms
CN206058609U (zh) * 2016-07-01 2017-03-29 青岛海盾雷达声纳工程技术有限公司 一种雷达电磁环境模拟系统
CN107168098A (zh) * 2017-05-12 2017-09-15 中国人民解放军海军航空工程学院 一种电子对抗仿真系统
CN107728120A (zh) * 2017-01-23 2018-02-23 中国船舶工业系统工程研究院 一种船用雷达目标回波的模拟方法
CN107884756A (zh) * 2017-12-29 2018-04-06 扬州宇安电子科技有限公司 一种可通过数据文件产生信号的雷达信号模拟系统及方法
CN109164428A (zh) * 2018-10-15 2019-01-08 华清瑞达(天津)科技有限公司 雷达数字仿真系统及方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004264067A (ja) * 2003-02-28 2004-09-24 Fujitsu Ltd パルスレーダ装置及びその距離検出方法
US20070296625A1 (en) * 2004-12-23 2007-12-27 Bruzzone Stephen P Wideband interference cancellation using dsp algorithms
CN206058609U (zh) * 2016-07-01 2017-03-29 青岛海盾雷达声纳工程技术有限公司 一种雷达电磁环境模拟系统
CN107728120A (zh) * 2017-01-23 2018-02-23 中国船舶工业系统工程研究院 一种船用雷达目标回波的模拟方法
CN107168098A (zh) * 2017-05-12 2017-09-15 中国人民解放军海军航空工程学院 一种电子对抗仿真系统
CN107884756A (zh) * 2017-12-29 2018-04-06 扬州宇安电子科技有限公司 一种可通过数据文件产生信号的雷达信号模拟系统及方法
CN109164428A (zh) * 2018-10-15 2019-01-08 华清瑞达(天津)科技有限公司 雷达数字仿真系统及方法

Non-Patent Citations (6)

* Cited by examiner, † Cited by third party
Title
吕新正 等: "基于多DSP并行处理的脉冲分选技术", 《雷达与对抗》 *
吕新正 等: "基于多DSP并行处理的脉冲分选技术", 《雷达与对抗》, vol. 39, no. 3, 30 September 2019 (2019-09-30), pages 35 - 38 *
穆万里等: "《GSM数字移动通信工程》", 人民邮电出版社, pages: 197 - 198 *
穆月飞: "制导雷达回波模拟的快速实现方法研究", 《中国优秀硕士学位论文全文数据库(信息科技辑)》 *
穆月飞: "制导雷达回波模拟的快速实现方法研究", 《中国优秀硕士学位论文全文数据库(信息科技辑)》, 30 June 2018 (2018-06-30), pages 30 *
马琨: "雷达信号模拟器的应用研究", 《中国优秀硕士学位论文全文数据库(信息科技辑)》, 31 March 2016 (2016-03-31), pages 6 - 8 *

Similar Documents

Publication Publication Date Title
CN110927683B (zh) 干扰信号生成装置及其方法
CN110635982B (zh) 通讯总线上双主机通讯方法、系统、工控网关及储存介质
CN102833141B (zh) 一种基于DSP28335的CANopen从站系统
CN105556496A (zh) 通过快捷外围组件互连高速进行的可扩展直接节点间通信
CN103888293A (zh) 多通道fc网络数据仿真系统的数据通道调度方法
RU2003110976A (ru) Эффективное по мощности планирование каналов в беспроводной сети
CN107277168A (zh) 一种支持云端多用户远程无线仿真调试系统和方法
CN104883264A (zh) 一种虚拟化网络处理平台上网卡的方法及系统
CN104635512B (zh) 基于RT‑Lab和WiGig的MMC型高压变频器实时在线仿真系统
CN111885174B (zh) 一种非相同网段的节点的处理方法及系统
JP2017504286A (ja) オープンフローに基づくグループテーブル処理方法、装置、グループテーブル配置ユニット
CN114285695B (zh) 通信方法、装置、设备、系统和存储介质
CN109828826A (zh) 一种任务进度的轮询方法、装置及系统
CN111766563A (zh) 信号处理和波形产生装置及其方法
CN113836713A (zh) 一种基于无线通信的安全稳定控制装置硬件在环仿真系统
CN109714124B (zh) 用于测试系统的时间同步系统及方法
CN113742424B (zh) 基于rpa的自然资源一体化跨网动态表单数据同步方法
CN103095739A (zh) 机柜服务器系统及其节点通信方法
CN102708181A (zh) 一种充换电站监控系统的分布式数据实例化方法
US20170142227A1 (en) Data processing apparatus and data processing method
CN109639568A (zh) 一种基于OpenDDS的网络实时通信模拟系统
CN104836763A (zh) 一种提高传信率的多通道2fsk调制方法与多通道信号输出系统
CN103098025A (zh) 软件加载处理方法、装置和网络系统
CN104052624A (zh) 一种配置管理方法及装置
CN209803659U (zh) 一种gpu服务器中的时钟控制系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20201013

WD01 Invention patent application deemed withdrawn after publication