CN111756219A - 一种开关频率抖动方法、开关电路及dc-dc转换器 - Google Patents
一种开关频率抖动方法、开关电路及dc-dc转换器 Download PDFInfo
- Publication number
- CN111756219A CN111756219A CN202010637707.9A CN202010637707A CN111756219A CN 111756219 A CN111756219 A CN 111756219A CN 202010637707 A CN202010637707 A CN 202010637707A CN 111756219 A CN111756219 A CN 111756219A
- Authority
- CN
- China
- Prior art keywords
- switching frequency
- target
- nth
- frequency
- random number
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0012—Control circuits using digital or numerical techniques
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0025—Arrangements for modifying reference values, feedback values or error values in the control loop of a converter
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/14—Arrangements for reducing ripples from dc input or output
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/44—Circuits or arrangements for compensating for electromagnetic interference in converters or inverters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00346—Modifications for eliminating interference or parasitic voltages or currents
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0038—Circuits or arrangements for suppressing, e.g. by masking incorrect turn-on or turn-off signals, e.g. due to current spikes in current mode control
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/12—Arrangements for reducing harmonics from ac input or output
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Dc-Dc Converters (AREA)
- Manipulation Of Pulses (AREA)
Abstract
本申请实施例公开了一种开关频率抖动方法、开关电路及DC‑DC转换器,本申请实施例公开的开关频率抖动方法中开关频率在第三开关频率上下抖动或在随机生成的目标开关频率之间上下抖动,本申请实施例还提供一种开关电路及DC‑DC转换器可用于控制时钟信号,在提高系统效率、降低噪声、减小纹波、抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
Description
技术领域
本申请实施例涉及开关频率抖动技术领域,尤其涉及一种开关频率抖动方法、开关电路及DC-DC转换器。
背景技术
在许多应用中,需要通过抖动开关频率来实现展频,从而达到降低噪声、减小纹波、抑制开关谐波和减小电磁辐射的目的。
现有技术中,三角频率抖动方法是一种常用的开关频率抖动方法,其将频率在固定的最大值和最小值之间线性变化,虽然三角频率抖动产生的纹波较小,但抑制开关谐波效果有限。
伪随机数二进制序列是另一种常用的开关频率抖动方法,开关频率按照伪随机二进制序列方式变化,伪随机二进制序列可由线性反馈移位寄存器生成,虽然伪随机数二进制序列抖动方法能较有效抑制开关谐波,但它产生比较大的纹波。
专利号为US 9166471专利文献公开了一种将三角频率抖动和基于伪随机二进制序列抖动相结合的抖动方法,在减小纹波的同时,也抑制了开关谐波,但此种技术方案并没有在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
发明内容
本申请实施例公开了一种开关频率抖动方法、开关电路及DC-DC转换器在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
根据本申请的第一方面,所述抖动方法用于控制时钟频率变化,所述方法包括:
设定第一开关频率、第二开关频率及它们之间的第三开关频率;
在系列时钟周期开始,设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一目标开关频率,再从第一个目标开关频率逐步变化至第三开关频率;
生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
比较第N个目标开关频率和第三开关频率大小;
根据比较结果,调节开关频率从第三开关频率逐步变化至第N个目标开关频率,再从第N个目标开关频率逐步变化至第三开关频率,其中,第一目标开关频率和第N个目标开关频率处于第一开关频率和第二开关频率之间,且不等于第三开关频率,其中,N为从2开始的自然数。
根据本申请实施例第一方面,开关频率在第三开关频率上下根据在系列时钟周期开始随机生成的目标开关频率线性变化,开关频率变化幅度相对较小,故本申请实施例公开的开关频率抖动方法在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
根据本申请实施例第二方面,所述抖动方法用于控制时钟频率变化,所述方法包括:
设定第一开关频率和第二开关频率;
在系列时钟周期开始,设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一个目标开关频率;
生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
比较第N个目标开关频率和第N-1个目标开关频率大小,其中,第N-1个目标开关频率由随机生成的第N-1个伪随机数决定;
根据比较结果,调节开关频率从第N-1个目标开关频率逐步变化至第N个目标开关频率,第N-1目标开关频率和第N个目标开关频率处于第一开关频率与第二开关频率之间,其中,N为从2开始的自然数。
根据本申请实施例的第二方面,开关频率在系列始终开始随机生成的目标开关频率之间线性变化,开关频率变化幅度相对较小,故本申请实施例公开的开关频率抖动方法在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
根据本申请实施例第三方面,本申请实施例公开了一种开关电路,所述电路用于控制时钟频率变化,所述电路包括:控制电路和振荡电路;
控制电路,用于设定第一开关频率、第二开关频率及它们之间的第三开关频率;
在系列时钟周期开始,设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一目标开关频率,再从第一个目标开关频率逐步变化至第三开关频率;
用于生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
用于比较第N个目标开关频率和第三开关频率大小;
根据比较结果,用于调节开关频率从第三开关频率逐步变化至第N个目标开关频率,再从第N个目标开关频率逐步变化至第三开关频率,其中,第一目标开关频率和第N个目标开关频率处于第一开关频率和第二开关频率之间,且不等于第三开关频率,其中,N为从2开始的自然数;
振荡电路,用于接收控制电路输出的开关频率数字信号并转换为具有确定开关频率的时钟信号。
本申请实施例第三方面公开的开关电路有益效果与本申请实施例第一方面公开的技术方案的有益效果相同,在此不再赘述。
根据本申请的第四方面,本申请实施例公开了一种开关电路,所述电路用于控制时钟频率变化,所述电路包括:控制电路和振荡电路;
控制电路,用于设定第一开关频率和第二开关频率;
在系列时钟周期开始,用于设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一个目标开关频率;
用于生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
用于比较第N个目标开关频率和第N-1个目标开关频率大小,其中,第N-1个目标开关频率由随机生成的第N-1个伪随机数决定;
根据比较结果,用于调节开关频率从第N-1个目标开关频率逐步变化至第N个目标开关频率,第N-1个目标开关频率和第N个目标开关频率处于第一开关频率与第二开关频率之间,其中,N为从2开始的自然数;
振荡电路,用于接收控制电路输出的开关频率数字信号并转换为具有确定开关频率的时钟信号。
本申请实施例第四方面公开的开关电路有益效果与本申请实施例第二方面公开的技术方案的有益效果相同,在此不再赘述。
根据本申请的第五方面,本申请实施例公开了一种DC-DC转换器,DC-DC转换器包括第三方面或第四方面任一项技术方案的开关电路。
根据本申请实施例第五方面,本申请实施例公开了一种DC-DC转换器,其有益效果与上述第一和第三方面或第二和第四方面任一项技术方案的有益效果相同,在此不再赘述。
应注意,本申请实施例提供的开关频率抖动方法、开关电路及DC-DC转换器的更多应用和优势将从下面的详细描述中显而易见。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1为现有技术中将三角和基于伪随机二进制序列混合的开关频率抖动示意图;
图2为本申请实施例第一方面提供的开关频率抖动方法流程示意图;
图3为本申请实施例第一方面提供的开关频率根据随机生成的开关频率抖动示意图;
图4为本申请实施例第二方面提供的开关频率抖动方法流程示意图;
图5为本申请实施例第二方面提供的开关频率根据随机生成的开关频率抖动示意图;
图6为本申请实施例第三方面公开的开关电路结构框图;
图7为图6所示的控制电路结构框图;
图8为本申请实施例第四方面公开的开关电路结构框图;
图9为图8所示的控制电路结构框图;
图10为本申请实施例提供的线性反馈移位寄存器生成伪随机二进制序列示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请具体实施例及相应的附图对本申请技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施。
以下结合附图,详细说明本申请各实施例提供的技术方案。
图1为现有技术中三角和基于伪随机二进制序列混合开关频率抖动示意图。
现有技术中,在系列时钟周期开始,生成一个伪随机数,基于该伪随机数决定开关频率调节的最大开关频率,调节开关频率从固定最小开关频率递增至最大开关频率,再从最大开关频率递减到固定最小开关频率,开关频率总是在固定最小开关频率与随机生成的最大开关频率之间抖动,现有技术虽然在减小纹波的同时,也抑制了开关谐波,但此种技术方案并没有在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
相对于图1的三角和基于伪随机二进制序列混合开关频率抖动示意图,图2至图5描述了本申请公开的开关频率抖动方法的两种实施方式。
第一方面,本申请实施例公开的开关频率抖动方法用于在DC-DC转换器中控制时钟频率变化,本申请实施例公开的开关频率抖动方法在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
图2为本申请实施例第一方面提供的开关频率抖动方法流程示意图。
设定第一开关频率为FMIN、第二开关频率为FMAX及它们之间的第三开关频率为FCENTER,其中,第一开关频率小于第二开关频率,第三开关频率在第一开关频率和第二开关频率之间;第三开关频率为根据整个系统的效率、噪声及其它性能参数等综合优化而得出,在本申请实施例中第三开关频率处于或不处于第一开关频率与第二开关频率之间的频率中心位置,本申请实施例对此不做限制。
由于DC-DC转换器切换信号时,会经历频繁的频率切换,所以为了在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化,在系列时钟周期开始,设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一目标开关频率,再从第一个目标开关频率逐步变化至第三开关频率;随后,随机生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率,其中,起始开关频率可以为随机生成的频率,或设定的固定频率,设定的固定频率可以与第三开关频率相等或者不等,设定的固定频率处于第一开关频率与第二开关频率之间。
当第N个目标开关频率小于第三开关频率时,调节开关频率从第三开关频率递减至第N个目标开关频率,再逐步回归到第三开关频率,亦即,此第N个目标开关频率通过在第三开关频率上逐步减少伪随机数获得。
当第N个目标开关频率大于第三开关频率时,调节开关频率从第三开关频率递增至第N个目标开关频率,再逐步回归到第三开关频率,亦即,此第N个目标开关频率通过在第三开关频率上逐步增加伪随机数获得。
当开关频率快接近第三开关频率时,然后随机生成第N+1个伪随机数,基于第N+1个伪随机数确定开关频率调节的第N+1个目标开关频率,基于第N+1个目标开关频率与第三开关频率的大小,决定开关频率的抖动方向,循环上述过程,本实施例中,第一个目标开关频率、第N个目标开关频率和第N+1个目标开关频率处于第一开关频率与第二开关频率之间,且不等于第三开关频率,其中,N为从2开始的自然数。
本申请实施例中,开关频率采用线性步进调节。
根据本申请实施例第一方面,在系列时钟周期开始,开关频率在第三开关频率上下根据每次随机生成的目标开关频率进行线性变化,开关频率变化幅度相对较小,故本申请实施例公开的开关频率抖动方法在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
图3为本申请实施例第一方面提供的开关频率根据随机生成的目标开关频率抖动示意图。
图3表示随机生成第一至第五个目标开关频率FRN1、FRN2、FRN3、FRN4和FRN5,分别处于第一开关频率FMIN和第二开关频率FMAX之间,且在第三开关频率上下变化,当开关频率依次达到第一至第五个目标开关频率时,开关频率都会线性回到第三开关频率。
第二方面,本申请实施例提供的开关频率抖动方法应用在DC-DC转换器中,并用于控制时钟频率变化,本申请实施例公开的开关频率抖动方法在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
图4为本申请实施例第二方面提供的开关频率抖动方法流程示意图。
设定第一开关频率FMIN和第二开关频率FMAX,其中,第一开关频率小于第二开关频率。
在系列时钟周期开始,设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一个目标开关频率;随后,生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率,其中,起始开关频率可以为随机生成的频率,或设定的频率,设定的频率处于第一开关频率与第二开关频率之间。
当第N个目标开关频率大于第N-1个目标开关频率时,调节开关频率从第N-1个目标开关频率递增至第N个目标开关频率,亦即,第N个目标开关频率通过在第N-1个目标开关频率上逐步增加伪随机数获得。
当第N个目标开关频率小于第N-1个目标开关频率时,调节开关频率从第N-1个目标开关频率递减至第N个目标开关频率,亦即,第N个目标开关频率通过在第N-1个目标开关频率上逐步减少伪随机数获得。
当开关频率快接近第N个目标开关频率时,然后随机生成第N+1个伪随机数,基于第N+1伪随机数决定开关频率调节的第N+1目标开关频率,基于第N+1目标开关频率与第N个目标开关频率的大小比较结果,确定开关频率的抖动方向,循环上述过程。
第N-1个目标开关频率,第N个目标开关频率和第N+1个目标开关频率处于第一开关频率与第二开关频率之间,第N个目标开关频率由随机生成的第N个伪随机数决定,其中,N为从2开始的自然数。
本申请实施例中,开关频率采用线性步进调节。
根据本申请实施例的第二方面,在系列时钟周期开始,开关频率在每次随机生成的目标开关频率之间进行线性抖动,开关频率变化幅度相对较小,故本申请实施例公开的开关频率抖动方法在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
图5为本申请实施例第一方面提供的开关频率根据随机生成的目标开关频率变化示意图。
图5示生成的第一至第八目标开关频率FRN1、FRN2、FRN3、FRN4、FRN5、FRN6、FRN7和FRN8,分别处于第二开关频率和第一开关频率之间,当开关频率依次分别达到生成的第一至第八目标开关频率后,随后,根据随机生成的目标开关频率与上一个目标开关频率确定开关频率的抖动方向。
第三方面,图6为本申请实施例公开的开关电路结构框图。
本申请实施例公开的开关电路用于控制时钟频率变化,电路包括:控制电路01和振荡电路02,控制电路01与振动电路02连接;
控制电路01,用于在系列时钟周期开始,根据第一开关频率FMIN、第二开关频率FMAX及它们之间的第三开关频率FCENTRE,设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一目标开关频率,再从第一个目标开关频率逐步变化至第三开关频率;然后,随机生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;比较第N个目标开关频率和第三开关频率大小;根据比较结果,调节开关频率从第三开关频率开始逐步变化至第N个目标开关频率,再从第N个目标开关频率回归至第三开关频率,第N个目标开关频率处于第一开关频率与第二开关频率之间,且不等于第三开关频率,起始开关频率可以为随机生成的频率或设定的频率,设定的频率可以与第三开关频率相等或者不等,设定的频率处于第一开关频率与第二开关频率之间,其中,N为从2开始的自然数。
振荡电路02,用于接收控制电路输出的开关频率数字信号并转换为具有确定开关频率的时钟信号,控制电路接到时钟信号,线性步进调节频率,并进行循环。
图7为图6所示的开关电路中控制电路结构框图。
控制电路01包括线性反馈移位寄存器01-1和加法器电路02-1,其中,加法器电路02-1包括比较单元02-11、加法器02-22和触发器02-33。
线性反馈移位寄存器02-11,用于根据第一开关频率、第二开关频率及它们之间的第三开关频率,生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率;生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率FRN;
加法器电路,用于比较第一个目标开关频率与起始开关频率之间的大小,及第N个目标开关频率和第三开关频率之间的大小;
根据比较结果,用于调节开关频率从起始开关频率逐步变化至第一个目标开关频率;及用于调节开关频率从第N-1个目标开关频率逐步变化至第N个目标开关频率。
比较单元02-11,用于比较第一个目标开关频率与起始开关频率之间的大小,及第N个目标开关频率和第三开关频率之间的大小,比较单元02-11将比较结果输入到加法器02-22。
当第一个目标开关频率小于起始开关频率时,则加法器02-22将开关频率在起始开关频率上逐步减少伪随机数至第一个目标开关频率或第一开关频率,取较大者为开关频率调节的目标开关频率,当第一个目标开关频率大于第三开关频率时,则加法器02-22将开关频率在起始开关频率上逐步增加伪随机数至第一个目标开关频率或第二开关频率,取较小者为开关频率调节的目标开关频率。
当第N个目标开关频率小于第三开关频率时,则加法器02-22将开关频率在第三开关频率上逐步减少伪随机数至第N个目标开关频率或第一开关频率,取较大者为开关频率调节的目标开关频率,当第N个目标开关频率大于第三开关频率时,则加法器02-22将开关频率在第三开关频率上逐步增加伪随机数至第N个目标开关频率或第二开关频率,取较小者为开关频率调节的目标开关频率,调节的开关频率FSET经加法器02-22后得到开关频率FSET_NEXT,然后通过触发器02-33,如此循环直到达到目标开关频率。
根据此开关电路实现对开关频率的抖动,在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。
第四方面,图8为本申请实施例公开的开关电路的结构框图。
本实施例图8与图6所示的开关电路不同之处为控制电路部分,其余部分一致,本申请实施例公开的开关电路用于控制时钟频率变化,所述电路包括:控制电路01和振荡电路02,控制电路01与振动电路02连接;
控制电路01,用于设定第一开关频率和第二开关频率;
在系列时钟周期开始,用于设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一个目标开关频率;
用于生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
用于比较第N个目标开关频率和第N-1个目标开关频率大小,其中,第N-1个目标开关频率由随机生成的第N-1个伪随机数决定;
根据比较结果,用于调节开关频率从第N-1个目标开关频率逐步变化至第N个目标开关频率,第N-1个目标开关频率和第N个目标开关频率处于第一开关频率与第二开关频率之间,起始开关频率可以为随机生成的频率,或设定的频率,设定的频率处于第一开关频率与第二开关频率之间,其中,N为从2开始的自然数。
振荡电路02,用于接收控制电路输出的开关频率数字信号并转换为具有确定开关频率的时钟信号,控制电路接到时钟信号输入,线性步进调节频率,并进行循环。
图9为图8所示的开关电路中的控制电路部分结构框图。
本实施例图9与图7所示的控制电路部分相比,在加法器电路02-1部分增加钳位电路02-44,其余部分相同。
控制电路01包括线性反馈移位寄存器01-1和加法器电路02-1,其中,加法器电路02-1包括:比较单元02-11、加法器02-22、触发器02-33和钳位电路02-44。
线性反馈移位寄存器02-11,用于生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率;
用于生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率。
比较单元02-11,用于比较第一个目标开关频率与起始开关频率之间的大小,及第N个目标开关频率和第N-1开关频率之间的大小,其中,第N-1个目标开关频率由随机生成的第N-1个伪随机数决定;比较单元02-11将比较结果输入到加法器02-22,其中N为从2开始的自然数。
当第一个目标开关频率小于起始开关频率时,则加法器02-22将开关频率在起始开关频率上逐步减少伪随机数至第一个目标开关频率,当第一个目标开关频率大于起始开关频率时,则加法器02-22将开关频率在起始开关频率上逐步增加伪随机数至第一个目标开关频率。
当第N个目标开关频率小于第N-1个目标开关频率时,则加法器02-22将开关频率在第N-1个目标开关频率上递减伪随机数至第N个目标开关频率;当第N个目标开关频率大于第N-1个目标开关频率时,则加法器02-22将开关频率在第N-1个目标开关频率上递增伪随机数至第N个目标开关频率。调节的开关频率FSET通过钳位电路02-44和触发器02-33后,经加法器02-22到下一个开关频率FSET_NEXT,如此循环直到达到目标开关频率,钳位电路02-44设置在加法器02-22输出端与触发器02-33输入端之间用于控制生成开关频率处于第一开关频率和第二开关频率之间。
根据此开关电路实现对开关频率的抖动,在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化从而在提高开关电路转换效率的同时,降低了噪声,较小纹波,抑制了谐波,减小了电磁辐射,有效提升了开关抖动电路的综合性能。
图10为本申请实施例提供的线性反馈移位寄存器生成伪随机二进制序列示意图。本申请实施例提供的开关频率抖动方法、开关电路及使用开关频率抖动方法和开关电路的DC-DC转换器,都需要根据线性反馈移位寄存器生成的伪随机二进制序列生成开关频率。
第五方面,本申请实施例公开了一种DC-DC转换器,DC-DC转换器包括如第三或第四方面公开的开关电路。
本申请实施例提供的DC-DC转换器以用于传输时钟信号,在提高系统效率、降低噪声、减小纹波,抑制开关谐波和减小电磁辐射等系统综合性能方面达到优化。。
本申请实施例提供的DC-DC转换器可以用在智能硬件,如智能手机等等。
以上仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。
Claims (13)
1.一种开关频率抖动方法,其特征在于,所述抖动方法用于控制时钟频率变化,所述方法包括:
设定第一开关频率、第二开关频率及它们之间的第三开关频率;
在系列时钟周期开始,设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一目标开关频率,再从第一个目标开关频率逐步变化至第三开关频率;
生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
比较第N个目标开关频率和第三开关频率大小;
根据比较结果,调节开关频率从第三开关频率逐步变化至第N个目标开关频率,再从第N个目标开关频率逐步变化至第三开关频率,其中,第一目标开关频率和第N个目标开关频率处于第一开关频率和第二开关频率之间,且不等于第三开关频率,其中,N为从2开始的自然数。
2.如权利要求1所述的一种开关频率抖动方法,其特征在于,起始开关频率与第三开关频率相同或不同。
3.如权利要求1所述的一种开关频率抖动方法,其特征在于,第三开关频率位于第一开关频率和第二开关频率之间的频率中心位置。
4.如权利要求1所述的一种开关频率抖动方法,其特征在于,开关频率采用线性步进调节。
5.如权利要求1所述的一种开关频率抖动方法,其特征在于,第N个目标开关频率通过在第三开关频率上逐步递增或递减伪随机数获得。
6.一种开关频率抖动方法,其特征在于,所述抖动方法用于控制时钟频率变化,所述方法包括:
设定第一开关频率和第二开关频率;
在系列时钟周期开始,设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一个目标开关频率;
生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
比较第N个目标开关频率和第N-1个目标开关频率大小,其中,第N-1个目标开关频率由随机生成的第N-1个伪随机数决定;
根据比较结果,调节开关频率从第N-1个目标开关频率逐步变化至第N个目标开关频率,第N-1目标开关频率和第N个目标开关频率处于第一开关频率与第二开关频率之间,其中,N为从2开始的自然数。
7.如权利要求6所述的一种开关频率抖动方法,其特征在于,开关频率采用线性步进调节。
8.如权利要求6所述的一种开关频率抖动方法,其特征在于,第N个目标开关频率通过在第N-1个目标开关频率上递增或递减伪随机数获得。
9.一种开关电路,其特征在于,所述电路用于控制时钟频率变化,所述电路包括:控制电路和振荡电路;
控制电路,用于设定第一开关频率、第二开关频率及它们之间的第三开关频率;
在系列时钟周期开始,设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一目标开关频率,再从第一个目标开关频率逐步变化至第三开关频率;
用于生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
用于比较第N个目标开关频率和第三开关频率大小;
根据比较结果,用于调节开关频率从第三开关频率逐步变化至第N个目标开关频率,再从第N个目标开关频率逐步变化至第三开关频率,其中,第一目标开关频率和第N个目标开关频率处于第一开关频率和第二开关频率之间,且不等于第三开关频率,其中,N为从2开始的自然数;
振荡电路,用于接收控制电路输出的开关频率数字信号并转换为具有确定开关频率的时钟信号。
10.如权利要求8所述的一种开关电路,其特征在于,控制电路包括线性反馈移位寄存器和加法器电路;
线性反馈移位寄存器,用于生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率;
用于生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
加法器电路,用于比较第一个目标开关频率与起始开关频率之间大小,及第N个目标开关频率和第三开关频率之间的大小;
根据比较结果,用于调节开关频率从起始开关频率逐步变化至第一目标开关频率,再从第一个目标开关频率逐步变化至第三开关频率;用于调节开关频率从第三开关频率逐步变化至第N个目标开关频率,再从第N个目标开关频率变化至第三开关频率。
11.一种开关电路,其特征在于,所述电路用于控制时钟频率变化,所述电路包括:控制电路和振荡电路;
控制电路,用于设定第一开关频率和第二开关频率;
在系列时钟周期开始,用于设定起始开关频率,并生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率,调节开关频率从起始开关频率逐步变化至第一个目标开关频率;
用于生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
用于比较第N个目标开关频率和第N-1个目标开关频率大小,其中,第N-1个目标开关频率由随机生成的第N-1个伪随机数决定;
根据比较结果,用于调节开关频率从第N-1个目标开关频率逐步变化至第N个目标开关频率,第N-1个目标开关频率和第N个目标开关频率处于第一开关频率与第二开关频率之间,其中,N为从2开始的自然数;
振荡电路,用于接收控制电路输出的开关频率数字信号并转换为具有确定开关频率的时钟信号。
12.如权利要求10所述的一种开关电路,其特征在于,控制电路包括线性反馈移位寄存器和加法器电路;
线性反馈移位寄存器,用于生成第一个伪随机数,基于第一个伪随机数决定开关频率调节的第一个目标开关频率;
用于生成第N个伪随机数,基于第N个伪随机数决定开关频率调节的第N个目标开关频率;
加法器电路,用于比较第一个目标开关频率与起始开关频率之间的大小,及第N个目标开关频率和第N-1开关频率之间的大小;
根据比较结果,用于调节开关频率从起始开关频率逐步变化至第一个目标开关频率;用于调节开关频率从第N-1个目标开关频率逐步变化至第N个目标开关频率。
13.一种DC-DC转换器,其特征在于,DC-DC转换器包括如权利9-10任一项的开关电路或如权利11-12任一项的开关电路。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010637707.9A CN111756219A (zh) | 2020-07-05 | 2020-07-05 | 一种开关频率抖动方法、开关电路及dc-dc转换器 |
US17/432,667 US20220345025A1 (en) | 2020-07-05 | 2020-07-06 | Switching frequency dithering method, switching circuit and dc-dc converter |
EP20919359.8A EP3926799A4 (en) | 2020-07-05 | 2020-07-06 | JITTER METHOD FOR SWITCHING FREQUENCY, CIRCUIT AND DC-DC CONVERTER |
PCT/CN2020/100507 WO2021212664A1 (zh) | 2020-07-05 | 2020-07-06 | 一种开关频率抖动方法、开关电路及dc-dc转换器 |
JP2021552909A JP2022533877A (ja) | 2020-07-05 | 2020-07-06 | スイッチング周波数ジッタ方法、スイッチング回路及びdc-dcコンバータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010637707.9A CN111756219A (zh) | 2020-07-05 | 2020-07-05 | 一种开关频率抖动方法、开关电路及dc-dc转换器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111756219A true CN111756219A (zh) | 2020-10-09 |
Family
ID=72679252
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010637707.9A Pending CN111756219A (zh) | 2020-07-05 | 2020-07-05 | 一种开关频率抖动方法、开关电路及dc-dc转换器 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20220345025A1 (zh) |
EP (1) | EP3926799A4 (zh) |
JP (1) | JP2022533877A (zh) |
CN (1) | CN111756219A (zh) |
WO (1) | WO2021212664A1 (zh) |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0498884U (zh) * | 1991-01-22 | 1992-08-26 | ||
JP3718830B2 (ja) * | 2001-02-26 | 2005-11-24 | 株式会社日立製作所 | 電力変換装置 |
US6833693B2 (en) * | 2003-04-30 | 2004-12-21 | Agilent Technologies, Inc. | EMI reduction of power converters by way of controlled randomized modulation of oscillating signals |
CN100413191C (zh) * | 2005-03-30 | 2008-08-20 | 昂宝电子(上海)有限公司 | 用于控制电源变换器中的开关频率变化的系统和方法 |
JP4976797B2 (ja) * | 2005-09-29 | 2012-07-18 | クラリオン株式会社 | スイッチング電源装置 |
US9166471B1 (en) * | 2009-03-13 | 2015-10-20 | Rf Micro Devices, Inc. | 3D frequency dithering for DC-to-DC converters used in multi-mode cellular transmitters |
JP5772020B2 (ja) * | 2011-02-03 | 2015-09-02 | 株式会社デンソー | スイッチング制御装置 |
CN107359789B (zh) * | 2017-07-17 | 2019-08-06 | 昂宝电子(上海)有限公司 | 改善反激式开关电源的emi的系统 |
CN107482898B (zh) * | 2017-08-16 | 2020-03-06 | 广东美的制冷设备有限公司 | Pfc电路抖频控制方法、装置及可读存储介质 |
KR102589033B1 (ko) * | 2018-07-17 | 2023-10-17 | 현대자동차주식회사 | 모터 구동을 위한 인버터 제어 장치 및 방법 |
US10541610B1 (en) * | 2018-08-21 | 2020-01-21 | Texas Instruments Incorporated | Spectral shaping of spread spectrum clocks/frequencies through post processing |
US11206014B1 (en) * | 2021-04-27 | 2021-12-21 | High Tech Technology Limited | Digital frequency dithering for switched-mode power supplies (SMPS) using triangular, asymmetric cubic, or random cubic spread spectrum oscillators |
-
2020
- 2020-07-05 CN CN202010637707.9A patent/CN111756219A/zh active Pending
- 2020-07-06 US US17/432,667 patent/US20220345025A1/en not_active Abandoned
- 2020-07-06 JP JP2021552909A patent/JP2022533877A/ja active Pending
- 2020-07-06 EP EP20919359.8A patent/EP3926799A4/en not_active Withdrawn
- 2020-07-06 WO PCT/CN2020/100507 patent/WO2021212664A1/zh unknown
Also Published As
Publication number | Publication date |
---|---|
EP3926799A1 (en) | 2021-12-22 |
US20220345025A1 (en) | 2022-10-27 |
EP3926799A4 (en) | 2022-06-08 |
WO2021212664A1 (zh) | 2021-10-28 |
JP2022533877A (ja) | 2022-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7580443B2 (en) | Clock generating method and clock generating circuit | |
US7684462B2 (en) | System and method for controlling variations of switching frequency | |
US9806726B2 (en) | Spread spectrum clock generator | |
RU2337474C2 (ru) | Система автоматической подстройки частоты по задержке | |
US5426392A (en) | Spread clock source for reducing electromagnetic interference generated by digital circuits | |
CN103843264B (zh) | 用于执行扩频时钟控制的装置和方法 | |
US10148312B2 (en) | Circuit and method to reduce fundamental and modulation spurs with spread spectrum | |
US6147632A (en) | Sampling frequency conversion apparatus and fractional frequency dividing apparatus for sampling frequency conversion | |
CN108199573B (zh) | 一种软启动电路及其方法 | |
US6232903B1 (en) | Sequencing scheme for reducing low frequency tone generation in an analogue output signal | |
CN111756219A (zh) | 一种开关频率抖动方法、开关电路及dc-dc转换器 | |
US20030210758A1 (en) | Recovered clock generator with high phase resolution and recovered clock generating method | |
US20090033374A1 (en) | Clock generator | |
US7786772B2 (en) | Method and apparatus for reducing spurs in a fractional-N synthesizer | |
US7199677B2 (en) | Frequency modulation apparatus | |
CN110719089B (zh) | 一种控制数位脉冲宽度调变分辨率的方法 | |
KR101666830B1 (ko) | 디지털 로직을 이용한 분산 클록 생성 장치 및 방법 | |
CN109687874B (zh) | 一种晶振的激励信号的生成装置、芯片及晶振激励系统 | |
CN116938233B (zh) | 锁相环的时钟中心扩频方法和装置 | |
CN115149932A (zh) | 应用于电机驱动芯片的抑制emi的混合调制方法 | |
JPH06112785A (ja) | ジッタ発生装置 | |
Muqueem et al. | An Intensified Fractional-NPLL for Deepened low Phase Noise | |
GB2466521A (en) | Frequency generation using a delay locked loop |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |