CN111666236A - 服务器和通信方法 - Google Patents

服务器和通信方法 Download PDF

Info

Publication number
CN111666236A
CN111666236A CN202010540264.1A CN202010540264A CN111666236A CN 111666236 A CN111666236 A CN 111666236A CN 202010540264 A CN202010540264 A CN 202010540264A CN 111666236 A CN111666236 A CN 111666236A
Authority
CN
China
Prior art keywords
data
random access
access memory
gate array
field programmable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010540264.1A
Other languages
English (en)
Other versions
CN111666236B (zh
Inventor
余新来
秦晓宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dawning Information Industry Beijing Co Ltd
Dawning Information Industry Co Ltd
Original Assignee
Dawning Information Industry Beijing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dawning Information Industry Beijing Co Ltd filed Critical Dawning Information Industry Beijing Co Ltd
Priority to CN202010540264.1A priority Critical patent/CN111666236B/zh
Publication of CN111666236A publication Critical patent/CN111666236A/zh
Application granted granted Critical
Publication of CN111666236B publication Critical patent/CN111666236B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Storage Device Security (AREA)

Abstract

本申请提供了一种服务器和通信方法,其中,该服务器包括:现场可编程逻辑门阵列,包括第一数据接口和第二数据接口;中央处理器,中央处理器与现场可编程逻辑门阵列的第一数据接口连接;基板管理器控制器,基板管理器控制器与现场可编程逻辑门阵列的第二数据接口连接;与现场可编程逻辑门阵列连接的随机存取存储器;与中央处理器连接的基本输入输出系统,用于向随机存取存储器写入数据,基板管理器控制器在基本输入输出系统向随机存取存储器后,读取基本输入输出系统写入随机存取存储器中的数据。本申请实施例能够提高基板管理器控制器与基本输入输出系统之间的数据通信的速度。

Description

服务器和通信方法
技术领域
本发明涉及计算机技术领域,具体而言,涉及一种服务器和通信方法。
背景技术
基板管理器控制器(Baseboard Management Controller,简称:BMC)和基本输入输出系统(Basic Input Output System,简称:BIOS)是当前服务器设计中重要的两个固件模块。随着智能运维管理要求的提高,基本输入输出系统和基板管理器控制器之间的数据通信越来越多,通信数据量和速度要求也越来越高。
发明内容
本发明的目的在于提供一种服务器和通信方法,能够提高基板管理器控制器与基本输入输出系统之间通信速度。
第一方面,本发明实施例提供一种服务器,包括:
现场可编程逻辑门阵列,包括第一数据接口和第二数据接口;
中央处理器,所述中央处理器与所述现场可编程逻辑门阵列的所述第一数据接口连接;
基板管理器控制器,所述基板管理器控制器与所述现场可编程逻辑门阵列的所述第二数据接口连接;
与所述现场可编程逻辑门阵列连接的随机存取存储器;
与所述中央处理器连接的基本输入输出系统,用于向所述随机存取存储器写入数据,所述基板管理器控制器在所述基本输入输出系统向所述随机存取存储器后,读取所述基本输入输出系统写入所述随机存取存储器中的数据。
在可选的实施方式中,所述第一数据接口为高速串行计算机扩展总线标准数据接口,所述中央处理器的高速串行计算机扩展总线标准通道与所述现场可编程逻辑门阵列的高速串行计算机扩展总线标准数据接口连接。
本申请的服务器实施例,通过高速串行计算机扩展总线标准(PeripheralComponent Interconnect Express简称:PCIE)数据接口实现中央处理器与现场可编程逻辑门阵列之间的连接,由于的中央处理器存在PCIE数据接口,从而使服务器适用性更强。
在可选的实施方式中,所述第二数据接口为串行外设接口,所述基板管理器控制器的串行外设接口与所述现场可编程逻辑门阵列的串行外设接口连接。
本申请的服务器实施例,通过使用串行外设接口实现基板管理器控制器与现场可编程逻辑门阵列的连接,从而可以服务器的适应性更好,从而可以减少对服务器原有的硬件的更改。
在可选的实施方式中,所述现场可编程逻辑门阵列包括:内存控制器逻辑模块,用于管理所述中央处理器和所述基板管理器控制器的数据读写操作。
本申请的服务器实施例,通过内存控制器逻辑模块从而可以统一管理外部的中央处理器与基板管理器控制器对随机存取存储器的读写操作,从而可以使现场可编程逻辑门阵列的管理逻辑更有序。
在可选的实施方式中,所述现场可编程逻辑门阵列还包括:逻辑锁定模块,用于对所述中央处理器的数据写入访问进行过滤。
本申请的服务器实施例,通过设置逻辑锁定模块从而可以控制中央处理器的数据的访问,从而可以仅使安全的可信的实体才能够实现数据的读写操作,从而可以提高BIOS和BMC数据通信的安全。
在可选的实施方式中,所述随机存取存储器包括多个按照使用目的划分的存储区域,每个存储区域用于响应所述基本输入输出系统读写的读写请求,和响应所述基板管理器控制器的读写请求。
本申请的服务器实施例,通过将随机存取存储器包进行分区,从而可以有序地管理不同任务的数据。
第二方面,本发明实施例提供一种通信方法,应用于前述实施方式任意一项所述的服务器,所述通信方法包括:
当服务器存在系统事件时,通过所述基本输入输出系统获得系统数据,并将所述系统数据写入所述现场可编程逻辑门阵列连接的随机存取存储器;
在所述基本输入输出系统写入所述系统数据后,通过所述基板管理器控制器从所述随机存取存储器中读取所述系统数据;
通过所述基板管理器控制器对所述系统数据进行处理。
在可选的实施方式中,还包括:
在所述基板管理器控制器读取所述系统数据后,标记所述系统数据被读取完成。
本申请的通信方法实施例,通过标记数据已被读取,从而可以减少数据被重复读取的概率,提高数据处理的有效性。
在可选的实施方式中,所述将所述系统数据写入所述随机存取存储器包括:
通过所述基本输入输出系统,根据所述系统数据解锁所述随机存取存储器对应的目标存储区域;
将所述系统数据写入所述目标存储区域。
本申请的通信方法实施例,通过将系统数据存入对应的目标存储区域,从而可以更有序地管理和处理数据。
在可选的实施方式中,所述通过所述基板管理器控制器从所述随机存取存储器中读取所述系统数据,包括:
通过所述基板管理器控制器,确定所述目标存储区域;
从所述目标存储区域读取所述系统数据。
本申请实施例的服务器及通信方法,通过使用现场可编程逻辑门阵列将中央处理器和基板管理器控制器连接起来,从而可以实现基本输入输出系统与基板管理器控制器的大数量通信。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本申请实施例提供的服务器的方框示意图。
图2为本申请实施例提供的服务器的现场可编程逻辑门阵列的方框示意图。
图3为本申请实施例提供的服务器的随机存取存储器的方框示意图。
图4为本申请实施例提供的通信方法的流程图。
图5为本申请实施例提供的通信方法的另一流程图。
图标:100-服务器;110-现场可编程逻辑门阵列;111-内存控制器逻辑模块;112-逻辑锁定模块;120-中央处理器;130-基板管理器控制器;140-随机存取存储器;150-基本输入输出系统。
具体实施方式
下面将结合本申请实施例中附图,对本申请实施例中的技术方案进行描述。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。同时,在本申请的描述中,术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
目前,基本输入输出系统在启动和Runtime阶段需要推送大量的系统日志信息和告警信息给基板管理器控制器,标准的服务器硬件方案设计中,基本输入输出系统和基板管理器控制器之间的数据通信在协议上一般是以标准的智能平台管理接口(IntelligentPlatform Management Interface,IPMI)命令方式,物理链路是通过键盘控制器样式输入输出(Keyboard Controller Style in out,简称:KCS IO)通道。
但是,IPMI通信协议对命令格式和数据长度有明确的限定,KCSIO是一个慢速的输入/输出接口,这也限制了基本输入输出系统和基板管理器控制器之间进行大数据高速通信的应用。为了解决这一难题,提出了一些其他方案:
第一种方案:利用基板管理器控制器的通用串行总线(Universal Serial Bus,简称USB)虚拟媒体功能,通过基板管理器控制器挂载一个虚拟的USB存储设备在主机端,主机端读写该USB存储设备实现主机端与基板管理器控制器的大数据交互目的。经研究,该方案需要在主机操作系统(Operating System,简称:OS)端新增一虚拟USB存储设备,该USB存储设备暴露给所有主机端的软件,而且新增设备本身影响了原有系统的设备列表,从安全性和兼容性上都存在缺陷。
第二种方案:利用基板管理器控制器提供的用于内部Debug调试的PCIE接口,中央处理器主机端可以访问基板管理器控制器的内部内存,利用基板管理器控制器的内存作为共享内存(share memory),基本输入输出系统和基板管理器控制器进行数据通信。经研究,了解到这种方式存在严重的安全隐患,该Debug接口一旦开启,任何主机端的软件都可以通过PCIE接口随意读写基板管理器控制器的任意内存区域。
基于上述研究,本申请实施例提供了一种服务器和通信方法。在保持基板管理器控制器的数据的安全性的情况下,能够提高基本输入输出系统和基板管理器控制器之间的通信的数据量。
实施例一
为便于对本实施例进行理解,首先对执行本申请实施例所公开的通信方法的服务器进行详细介绍。
如图1所示,是服务器的方框示意图。服务器100可以包括:现场可编程逻辑门阵列110、中央处理器120、基板管理器控制器130、随机存取存储器140、基本输入输出系统150。
可选地,上述的中央处理器120可以是通用的中央处理器标准芯片。
可选地,基板管理器控制器130也可以是通用的基板管理器控制器标准芯片。
示例性地,通过现场可编程逻辑门阵列110可以搭建出基板管理器控制器130与中央处理器120的数据交互的通道。
本实施例中,现场可编程逻辑门阵列110包括第一数据接口和第二数据接口。
本实施例中,该现场可编程逻辑门阵列110的第一数据接口用于与中央处理器120连接。
示例性地,中央处理器120上有一组与第一数据接口对应的通道用于与现场可编程逻辑门阵列110的第一数据接口连接。
可选地,第一数据接口可以为高速串行计算机扩展总线标准数据接口。中央处理器120上的高速串行计算机扩展总线标准通道与现场可编程逻辑门阵列110的高速串行计算机扩展总线标准数据接口连接。
本实施例中,上述现场可编程逻辑门阵列110的高速串行计算机扩展总线标准数据接口的模式可以是RC(Root Complex,根复合体)模式,也可以是EP(Endpoint Device,端点设备)模式。其中,在RC模式时,使用PCIE类型1配置头。在EP模式时,使用PCIE类型0配置头。请参阅图2所示,本实施例中的现场可编程逻辑门阵列110的高速串行计算机扩展总线标准数据接口的模式可以是EP模式。
通过在现场可编程逻辑门阵列110设置高速串行计算机扩展总线标准数据接口与中央处理器120连接,对中央处理器120而言现场可编程逻辑门阵列110可以作为一组标准的高速串行计算机扩展总线标准设备。中央处理器120的软件或基本输入输出系统150则可以按照正常的需求配置。
本实施例中,该现场可编程逻辑门阵列110的第二数据接口用于与基板管理器控制器130连接。
示例性地,基板管理器控制器130上设置有与现场可编程逻辑门阵列110的第二数据接口匹配的接口。
可选地,第二数据接口可以为串行外设接口,基板管理器控制器130的串行外设接口与现场可编程逻辑门阵列110的串行外设接口连接。
现场可编程逻辑门阵列110通过串行外设接口与基板管理器控制器130连接,则现场可编程逻辑门阵列110则可以作为从设备与基板管理器控制器130实现标准连接。对基板管理器控制器130而言,则可以按照访问串行外设接口外部设备的方式对现场可编程逻辑门阵列110进行访问。
本实施例中,中央处理器120的高速串行计算机扩展总线标准访问速度,和基板管理器控制器130串行外设接口的访问速度相较于物理链路KCSIO的传输。进一步地,由于本实施例中的服务器可以使用通用的标准芯片,从而可以使服务器的制作和构建更加方便。
本实施例中,随机存取存储器140(Random Access Memory,简称:RAM)可以连接在现场可编程逻辑门阵列110上。
可选地,随机存取存储器140可以是静态随机存取存储器140(Static Random-Access Memory,简称:SRAM)。
本实施例中,基本输入输出系统150与中央处理器120连接。
可选地,该基本输入输出系统150可以向随机存取存储器140写入数据,并在写入完成后向基板管理器控制器130发送中断信号。其中,基板管理器控制器130接收到该中断信号后,则可以读取基本输入输出系统150写入随机存取存储器140中的数据,并对该数据进行处理。
可选地,基板管理器控制器130也可以采用轮询的方式读取基本输入输出系统150写入随机存取存储器140中的数据,并对该数据进行处理。
本实施例中,如图2所示,现场可编程逻辑门阵列110可以包括:内存控制器逻辑模块111。
该内存控制器逻辑模块111用于管理中央处理器120和基板管理器控制器130的数据读写操作。
可选地,现场可编程逻辑门阵列110还可以包括:逻辑锁定模块112。
该逻辑锁定模块112用于对中央处理器120的数据写入访问进行过滤。
可选地,该逻辑锁定模块可以基于逻辑锁定方法学设置。逻辑锁定方法学(LogicLock Methodology)是在设计时采用逻辑锁定的基于模块设计流程(LogicLockblock-based design flow),来达到固定单模块优化的目的。通过逻辑锁定方法学设置逻辑锁定模块可以对写入现场可编程逻辑门阵列110的实体进行锁定,从而可以使可信合法的实体(例如,基本输入输出系统150)访问可以实现向现场可编程逻辑门阵列110外挂的随机存取存储器140写入数据,其他主机端软件不能向现场可编程逻辑门阵列110外挂的随机存取存储器140写入数据,从而可以实现安全可控的基本输入输出系统150和基板管理器控制器130数据通信。
进一步地,如图2所示,现场可编程逻辑门阵列110串行外设接口可以配置有SPI逻辑模块,该SPI逻辑模块用于为该现场可编程逻辑门阵列110串行外设接口匹配对应的交互机制。
可选地,内存控制器逻辑模块111与现场可编程逻辑门阵列110内部的为控制单元连接。上述的SPI逻辑模块通过总线与微控制单元连接。
本实施例中,如图3所示,随机存取存储器140包括多个按照使用目的划分的存储区域。示例性地,图3所示的随机存取存储器140包括n个存储区域,分别为:R1、R2、…R(n-1)、Rn。如图3所示,基板管理器控制器130和基本输入输出系统150通过对随机存取存储器140的写入数据和读取数据实现数据的通信。
示例性地,每个存储区域用于响应所述基本输入输出系统150读写的读写请求。
示例性地,每个存储区域用于响应所述基板管理器控制器130的读写请求。
在一个实例中,在发生系统事件后,基本输入输出系统150收集系统数据后,解锁该系统数据对应的数据区的写操作。然后,将系统数据写入对应的存储区域。
可选地,基板管理器控制器130和基本输入输出系统150的数据同步采用中断通知的方式,基本输入输出系统150完成写入后发出基板管理器控制器130中断,基板管理器控制器130收到来自基本输入输出系统150的中断信号,则可以从对应的存储读取基本输入输出系统150写入的系统数据。
可选地,基板管理器控制器130和基本输入输出系统150之间也可以通过定义相应的数据结构,采用轮询的方式来获取更新的数据。
本实施例中,服务器可以是数据库服务器、网络服务器等。
可选地,该服务器除了包括上述描述的结构外,还可以包括其它结构。示例性地,服务器还可以包括网络模块。
该网络模块用于接收以及发送网络信号。上述网络信号可包括无线信号或者有线信号。在一个实例中,上述网络信号为有线网络信号。此时,网络模块可包括处理器、随机存储器、转换器、晶体振荡器等元件。
可选地,该服务器还可以包括用于存储其它服务器可以实现的功能对应的计算机程序。该存储器可以是,但不限于,随机存取存储器140(Random Access Memory,简称RAM),只读存储器(Read Only Memory,简称ROM),可编程只读存储器(Programmable Read-OnlyMemory,简称PROM),可擦除只读存储器(Erasable Programmable Read-Only Memory,简称EPROM),电可擦除只读存储器(Electric Erasable Programmable Read-Only Memory,简称EEPROM)等。其中,该存储器存储的计算机程序,可以由处理器在接收到执行指令后执行。
示例性地,根据服务器的使用场景,服务器还可以包括比上述描述的结构中更多的结构。
本申请实施例的服务器,通过使用现场可编程逻辑门阵列110将中央处理器120和基板管理器控制器130连接起来,从而可以实现基本输入输出系统150与基板管理器控制器130的大数量通信。
进一步地,本实施例利用现场可编程逻辑门阵列110,实现了PCIE和SPI通用接口和内部随机存取存储器140访问逻辑,可以适配常规中央处理器120和基板管理器控制器130芯片,各种服务器主板开发只需要将该现场可编程逻辑门阵列110作为一颗普通物料导入线路设计中,基板管理器控制器130和基本输入输出系统150就可以利用其实现的安全逻辑和访问配置接口,定义软件层面的数据结构和交互机制,实现安全高速的大数量通信。进一步地,能够提高服务器的适用范围和兼容性的同时,且不需要更改基板管理器控制器130的任何内部芯片逻辑和外部接口,也不需要更改中央处理器120的内外逻辑和接口,只需要增加该接口模块和针对该接口模块的基板管理器控制器130和基本输入输出系统150固件代码,就可以搭建起一个安全的高速数据通道。
本实施例中的服务器100可以用于执行本申请实施例提供的各个通信方法中的各个步骤。下面通过实施例详细描述本申请实施例中的通信方法的实现过程。
实施例二
请参阅图4,是本申请实施例提供的通信方法的流程图。下面将对图4所示的具体流程进行详细阐述。
步骤202,当服务器存在系统事件时,通过所述基本输入输出系统获得系统数据,并将所述系统数据写入所述现场可编程逻辑门阵列连接的随机存取存储器。
示例性地,系统事件是指影响实例运行状态的有计划的底层运维事件,或非预期维修事件。例如,因探测到更新维护、违规操作、系统故障、软硬件故障、到期或欠费时,发生的重启、停止或者释放弹性计算服务(Elastic Compute Service,简称:ECS)实例等操作的事件。
示例性地,上述的系统数据可以是系统日志数据、告警数据、与系统事件相关的其它相关信息等。
本实施例中,随机存取存储器可以包括多个存储区域,每个存储区域用于存储不同任务的数据。示例性地,可以根据基板管理器控制器需要处理的系统事件的类型对随机存取存储器进行存储区域的划分。
可选地,上述将所述系统数据写入所述随机存取存储器可以包括:通过所述基本输入输出系统,根据所述系统数据解锁所述随机存取存储器对应的目标存储区域,将所述系统数据写入所述目标存储区域。
示例性地,系统数据中的日志数据可以包含对应的系统事件的事件类型。可选地,基本输入输出系统则可以根据该事件类型确定出对应的目标存储区域。
可选地,如图5所示,本实施例中的数据通信方法还可以包括:步骤203,在所述系统数据被写入所述随机存取存储器后,通过所述基本输入输出系统向所述基板管理器控制器发送中断信号。
步骤204,在所述基本输入输出系统写入所述系统数据后,通过所述基板管理器控制器从所述随机存取存储器中读取所述系统数据。
可选地,基板管理器控制器可以在接收到基本输入输出系统发送中断信号后,从所述随机存取存储器中读取所述系统数据。
可选地,基板管理器控制器和基本输入输出系统之间也可以通过定义相应的数据结构,采用轮询的方式来获取更新的数据。
示例性地,步骤204可以包括:所述基板管理器控制器采用轮询的方式从随机存取存储器中读取所述系统数据。
可选地,步骤204可以包括:通过所述基板管理器控制器,确定所述目标存储区域;从所述目标存储区域读取所述系统数据。
可选地,可以根据接收到的中断信号确定出目标存储区域。
可选地,如图5所示,本实施例中的通信方法还可以包括:步骤205,在所述基板管理器控制器读取所述系统数据后,标记所述系统数据被读取完成。
步骤206,通过所述基板管理器控制器对所述系统数据进行处理。
通过本实施例中的通信方法,可以提高基本输入输出系统和基板管理器控制器之间的数据通信的速度。进一步地,由于基本输入输出系统和基板管理器控制器通过对现场可编程逻辑门阵列外挂的随机存取存储器的存储区域的访问实现数据通信,可以在不改变基本输入输出系统和基板管理器控制器的结构的基础上提高基本输入输出系统和基板管理器控制器之间的数据通信的速度。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,也可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本申请的多个实施例的服务器、方法的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本申请各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种服务器,其特征在于,包括:
现场可编程逻辑门阵列,包括第一数据接口和第二数据接口;
中央处理器,所述中央处理器与所述现场可编程逻辑门阵列的所述第一数据接口连接;
基板管理器控制器,所述基板管理器控制器与所述现场可编程逻辑门阵列的所述第二数据接口连接;
与所述现场可编程逻辑门阵列连接的随机存取存储器;
与所述中央处理器连接的基本输入输出系统,用于向所述随机存取存储器写入数据,所述基板管理器控制器在所述基本输入输出系统向所述随机存取存储器后,读取所述基本输入输出系统写入所述随机存取存储器中的数据。
2.根据权利要求1所述的服务器,其特征在于,所述第一数据接口为高速串行计算机扩展总线标准数据接口,所述中央处理器的高速串行计算机扩展总线标准通道与所述现场可编程逻辑门阵列的高速串行计算机扩展总线标准数据接口连接。
3.根据权利要求1所述的服务器,其特征在于,所述第二数据接口为串行外设接口,所述基板管理器控制器的串行外设接口与所述现场可编程逻辑门阵列的串行外设接口连接。
4.根据权利要求1所述的服务器,其特征在于,所述现场可编程逻辑门阵列包括:内存控制器逻辑模块,用于管理所述中央处理器和所述基板管理器控制器的数据读写操作。
5.根据权利要求1所述的服务器,其特征在于,所述现场可编程逻辑门阵列还包括:逻辑锁定模块,用于对所述中央处理器的数据写入访问进行过滤。
6.根据权利要求1所述的服务器,其特征在于,所述随机存取存储器包括多个按照使用目的划分的存储区域,每个存储区域用于响应所述基本输入输出系统读写的读写请求,和响应所述基板管理器控制器的读写请求。
7.一种通信方法,其特征在于,应用于权利要求1-6任意一项所述的服务器,所述通信方法包括:
当服务器存在系统事件时,通过所述基本输入输出系统获得系统数据,并将所述系统数据写入所述现场可编程逻辑门阵列连接的随机存取存储器;
在所述基本输入输出系统写入所述系统数据后,通过所述基板管理器控制器从所述随机存取存储器中读取所述系统数据;
通过所述基板管理器控制器对所述系统数据进行处理。
8.根据权利要求7所述的方法,其特征在于,还包括:
在所述基板管理器控制器读取所述系统数据后,标记所述系统数据被读取完成。
9.根据权利要求7所述的方法,其特征在于,所述将所述系统数据写入所述随机存取存储器包括:
通过所述基本输入输出系统,根据所述系统数据解锁所述随机存取存储器对应的目标存储区域;
将所述系统数据写入所述目标存储区域。
10.根据权利要求9所述的方法,其特征在于,所述通过所述基板管理器控制器从所述随机存取存储器中读取所述系统数据,包括:
通过所述基板管理器控制器,确定所述目标存储区域;
从所述目标存储区域读取所述系统数据。
CN202010540264.1A 2020-06-13 2020-06-13 服务器和通信方法 Active CN111666236B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010540264.1A CN111666236B (zh) 2020-06-13 2020-06-13 服务器和通信方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010540264.1A CN111666236B (zh) 2020-06-13 2020-06-13 服务器和通信方法

Publications (2)

Publication Number Publication Date
CN111666236A true CN111666236A (zh) 2020-09-15
CN111666236B CN111666236B (zh) 2022-04-22

Family

ID=72387588

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010540264.1A Active CN111666236B (zh) 2020-06-13 2020-06-13 服务器和通信方法

Country Status (1)

Country Link
CN (1) CN111666236B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113627110A (zh) * 2021-08-25 2021-11-09 深圳市同泰怡信息技术有限公司 双基本输入输出系统可信度量的方法、装置、计算机设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101902355A (zh) * 2009-05-27 2010-12-01 宏正自动科技股份有限公司 服务器、计算机系统及计算机系统的监控方法
CN102403033A (zh) * 2010-09-08 2012-04-04 盛乐信息技术(上海)有限公司 用fpga实现快速sram读写控制的装置及方法
CN106227683A (zh) * 2016-07-26 2016-12-14 联想(北京)有限公司 电子设备及信息处理方法
CN106774698A (zh) * 2016-11-15 2017-05-31 郑州云海信息技术有限公司 一种基于fpga的带外管理服务器及控制方法
US20170155573A1 (en) * 2015-11-26 2017-06-01 Dell Products, L.P. Switching of host network traffic through baseboard management controller (bmc)
CN108021518A (zh) * 2017-11-17 2018-05-11 华为技术有限公司 一种数据交互方法和计算设备
CN110109715A (zh) * 2019-05-08 2019-08-09 苏州浪潮智能科技有限公司 一种服务器安全启动的系统和方法
CN111190749A (zh) * 2019-12-24 2020-05-22 曙光信息产业(北京)有限公司 服务器以及bmc和bios之间数据交换的方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101902355A (zh) * 2009-05-27 2010-12-01 宏正自动科技股份有限公司 服务器、计算机系统及计算机系统的监控方法
CN102403033A (zh) * 2010-09-08 2012-04-04 盛乐信息技术(上海)有限公司 用fpga实现快速sram读写控制的装置及方法
US20170155573A1 (en) * 2015-11-26 2017-06-01 Dell Products, L.P. Switching of host network traffic through baseboard management controller (bmc)
CN106227683A (zh) * 2016-07-26 2016-12-14 联想(北京)有限公司 电子设备及信息处理方法
CN106774698A (zh) * 2016-11-15 2017-05-31 郑州云海信息技术有限公司 一种基于fpga的带外管理服务器及控制方法
CN108021518A (zh) * 2017-11-17 2018-05-11 华为技术有限公司 一种数据交互方法和计算设备
CN110109715A (zh) * 2019-05-08 2019-08-09 苏州浪潮智能科技有限公司 一种服务器安全启动的系统和方法
CN111190749A (zh) * 2019-12-24 2020-05-22 曙光信息产业(北京)有限公司 服务器以及bmc和bios之间数据交换的方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113627110A (zh) * 2021-08-25 2021-11-09 深圳市同泰怡信息技术有限公司 双基本输入输出系统可信度量的方法、装置、计算机设备
CN113627110B (zh) * 2021-08-25 2023-11-07 深圳市同泰怡信息技术有限公司 双基本输入输出系统可信度量的方法、装置、计算机设备

Also Published As

Publication number Publication date
CN111666236B (zh) 2022-04-22

Similar Documents

Publication Publication Date Title
EP2601588B1 (en) Providing fast non-volatile storage in a secure environment
US9843564B2 (en) Securing data using integrated host-based data loss agent with encryption detection
US8484327B2 (en) Method and system for generic real time management of devices on computers connected to a network
US20050193182A1 (en) Method and apparatus for preventing un-authorized computer data access
US8863109B2 (en) Updating secure pre-boot firmware in a computing system in real-time
JP4579547B2 (ja) 優れたセキュリティのためのセキュリティデバイスの直接接続により埋め込まれたプロセッサ
US6288645B1 (en) Electronic location tag
US8082551B2 (en) System and method for sharing a trusted platform module
CN111552434B (zh) 保护计算系统的存储器设备的方法、计算系统及存储介质
US10182076B2 (en) Method of managing system utilities access control
CN101080722A (zh) 用于过滤访问部件核心逻辑的尝试的技术
CN111666236B (zh) 服务器和通信方法
US20150058926A1 (en) Shared Page Access Control Among Cloud Objects In A Distributed Cloud Environment
US11531760B1 (en) Baseboard management controller (BMC)-based security processor
US11354259B1 (en) Computer system configurations based on accessing data elements presented by baseboard management controllers
EP4006758B1 (en) Data storage apparatus with variable computer file system
WO2018063558A1 (en) Modifying access to a service based on configuration data
JP2004326751A (ja) ロジカル・パーティショニング
CN115344834A (zh) 应用安全运行方法、装置、电子设备和计算机可读介质
CN110050272B (zh) 外部介质的安全挂载
US11847226B1 (en) Baseboard Management Controller (BMC)-based security processor
US20240086288A1 (en) Privacy and security assurance during operating system crash events
US20230305908A1 (en) Hardware event messages
TWM607372U (zh) 企業電腦中應用程式稽查管理系統
Butler et al. Protecting Portable Data with Host Validation

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20220726

Address after: 100089 building 36, courtyard 8, Dongbeiwang West Road, Haidian District, Beijing

Patentee after: Dawning Information Industry (Beijing) Co.,Ltd.

Patentee after: DAWNING INFORMATION INDUSTRY Co.,Ltd.

Address before: Building 36, yard 8, Dongbei Wangxi Road, Haidian District, Beijing

Patentee before: Dawning Information Industry (Beijing) Co.,Ltd.

TR01 Transfer of patent right