CN111651397A - 一种访问PXIe外设模块的方法和设备 - Google Patents

一种访问PXIe外设模块的方法和设备 Download PDF

Info

Publication number
CN111651397A
CN111651397A CN202010387392.7A CN202010387392A CN111651397A CN 111651397 A CN111651397 A CN 111651397A CN 202010387392 A CN202010387392 A CN 202010387392A CN 111651397 A CN111651397 A CN 111651397A
Authority
CN
China
Prior art keywords
pxie
peripheral
pcie bus
peripheral module
mapping table
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010387392.7A
Other languages
English (en)
Other versions
CN111651397B (zh
Inventor
李清石
金长新
刘强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Inspur Scientific Research Institute Co Ltd
Original Assignee
Jinan Inspur Hi Tech Investment and Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jinan Inspur Hi Tech Investment and Development Co Ltd filed Critical Jinan Inspur Hi Tech Investment and Development Co Ltd
Priority to CN202010387392.7A priority Critical patent/CN111651397B/zh
Publication of CN111651397A publication Critical patent/CN111651397A/zh
Application granted granted Critical
Publication of CN111651397B publication Critical patent/CN111651397B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

本发明涉及一种访问PXIe外设模块的方法和设备,方法包括:基于PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成基础映射表,根据所述基础映射表,生成在位映射表,其中,所述在位映射表是在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表;通过加载PXIe外设模块的设备驱动程序和所述在位映射表,生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表;创建链接并通过PXIe外设模块槽位号对所述链接进行标识,以使用户通过所述链接对PXIe机箱中各个槽位的多个PXIe外设模块进行访问。

Description

一种访问PXIe外设模块的方法和设备
技术领域
本发明涉及仪器测控技术领域,特别涉及访问PXIe外设模块的方法和设备。
背景技术
符合PXIe总线规范的仪器在测控领域有着重要应用,当在PXIe机箱中的任意PXIe外设插槽位置放置多个PXIe外设模块时,用户无法通过加载设备驱动程序时在相关目录(/dev目录)下生成的设备文件名确定设备文件究竟对应的是哪一个PXIe外设模块。因此,提供无需额外硬件对PXIe机箱中任意PXIe外设插槽位置的多个PXIe外设模块进行访问的方法是一个需要解决的技术问题。
发明内容
本发明实施例提供了一种访问PXIe外设模块的方法和设备,旨在至少在一定程度上解决以下技术问题:
用户无法通过加载设备驱动程序时在相关目录下确定设备对应的是哪一个PXIe外设模块。
本发明实施例的第一方面提供了一种访问PXIe外设模块的方法,包括:
基于PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成基础映射表,其中,所述基础映射表是PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表;
根据所述基础映射表,生成在位映射表,其中,所述在位映射表是在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表;
通过加载PXIe外设模块的设备驱动程序和所述在位映射表,生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表;
创建链接并通过PXIe外设模块槽位号对所述链接进行标识,以使用户通过所述链接对PXIe机箱中各个槽位的多个PXIe外设模块进行访问。
在一个示例中,所述PXIe外设模块相对PCIe总线号是PXIe外设模块PCIe总线号相对于PXIe系统接口模块上游端口PCIe总线号的PCIe总线号相对值,相对值等于各个槽位的PXIe外设模块PCIe总线号减去PXIe系统接口模块上游端口PCIe总线号。
在一个示例中,所述基于PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成基础映射表,包括:
获取PXIe系统接口模块上游端口PCIe总线号和PXIe外设模块PCIe总线号;
根据所述PXIe系统接口模块上游端口PCIe总线号和PXIe外设模块PCIe总线号,通过软件生成基础映射表。
在一个示例中,所述获取PXIe系统接口模块上游端口PCIe总线号,包括:
通过搜索、选择和提取lspci命令输出中包含PXIe系统接口模块所用PCIe Switch的设备ID或者设备描述的PCIe设备文本行中的PCIe总线号字段,获取PXIe系统接口模块上游端口PCIe总线号。
在一个示例中,所述获取PXIe外设模块PCIe总线号,包括:
通过依次放置一个PXIe外设模块在PXIe机箱的不同槽位上时搜索、选择和提取lspci命令输出中包含PXIe外设模块所用PCIe Switch的设备ID或者设备描述的PCIe设备文本行中的PCIe总线号字段,获取PXIe外设模块PCIe总线号。
在一个示例中,所述根据所述基础映射表,生成在位映射表,包括:
获取在位的PXIe外设模块的PXIe外设模块PCIe总线号、在位的PXIe外设模块数量和PXIe外设模块相对PCIe总线号;
根据所述基础映射表确定在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表。
在一个示例中,所述获取在位的PXIe外设模块的PXIe外设模块PCIe总线号、在位的PXIe外设模块数量和PXIe外设模块相对PCIe总线号,包括:
获取在位的PXIe外设模块的PXIe外设模块PCIe总线号;
根据在位的PXIe外设模块的PXIe外设模块PCIe总线号和PXIe系统接口模块上游端口PCIe总线号,计算在位的PXIe外设模块的PXIe外设模块相对PCIe总线号。
在一个示例中,所述加载PXIe外设模块的设备驱动程序,包括:
根据PXIe外设模块PCIe总线号,对所述在位映射表中的项进行排序;
按照所述在位映射表中的项的顺序,确定加载PXIe外设模块的设备驱动程序的顺序。
在一个示例中,所述生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表,包括:
将一个初始状态为空的在位PXIe外设模块数组,在全部PCIe总线号范围内遍历;
根据PCIe总线号是否被记录于所述在位基础表,生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表。
本发明实施例的第二方面提供了一种访问PXIe外设模块的设备,包括:
处理器;以及
与所述处理器通信连接的存储器,其中,
所述存储器上存储有可被所述处理器执行的指令,所述指令被所述处理器执行,以使所述处理器能够:
基于PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成基础映射表,其中,所述基础映射表是PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表;
根据所述基础映射表,生成在位映射表,其中,所述在位映射表是在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表;
通过加载PXIe外设模块的设备驱动程序和所述在位映射表,生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表;
创建链接并通过PXIe外设模块槽位号对所述链接进行标识,以使用户通过所述链接对PXIe机箱中各个槽位的多个PXIe外设模块进行访问。
有益效果:
通过软件自动建立当前PXIe系统配置下的PXIe外设模块槽位号与设备驱动程序目录下相应设备文件名序号的映射关系,达到通过PXIe外设模块槽位号标识的指向PXIe外设模块设备文件的软链接文件访问相应PXIe外设模块的目的,无需额外硬件即可实现对PXIe机箱中任意PXIe外设插槽位置的多个PXIe外设模块的访问。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1为本发明实施例提供的访问PXIe外设模块的方法流程示意图;
图2为本发明实施例提供的PXIe系统拓扑结构示意图;
图3为本发明实施例提供的访问PXIe外设模块的设备示意图。
具体实施方式
为了更清楚的阐释本申请的整体构思,下面结合说明书附图以示例的方式进行详细说明。
根据本发明实施例的第一方面,本发明提供了一种访问PXIe外设模块的方法,图1为本发明实施例提供的访问PXIe外设模块的方法流程示意图,如图1所示,方法包括:
S101基于PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成基础映射表,其中,所述基础映射表是PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表;
S102根据所述基础映射表,生成在位映射表,其中,所述在位映射表是在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表;
S103通过加载PXIe外设模块的设备驱动程序和所述在位映射表,生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表;
S104创建链接并通过PXIe外设模块槽位号对所述链接进行标识,以使用户通过所述链接对PXIe机箱中各个槽位的多个PXIe外设模块进行访问。
基于当前PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表,后续操作将此映射表作为当前PXIe系统配置下的已知项。
在本发明的一些具体的实施例中,PXIe外设模块相对PCIe总线号是PXIe外设模块PCIe总线号相对于PXIe系统接口模块上游端口PCIe总线号的PCIe总线号相对值的简称,其值等于各个槽位的PXIe外设模块PCIe总线号减去PXIe系统接口模块上游端口PCIe总线号。
根据本发明的具体实施例,PXIe系统接口模块上游端口PCIe总线号通过搜索、选择和提取lspci命令输出中包含PXIe系统接口模块所用PCIe Switch的设备ID(Identitydocument)或者设备描述的PCIe设备文本行中的PCIe总线号字段的方式获取。
根据本发明的具体实施例,PXIe外设模块PCIe总线号通过依次放置一个PXIe外设模块在PXIe机箱的不同槽位上时搜索、选择和提取lspci命令输出中包含PXIe外设模块所用PCIe Switch的设备ID或者设备描述的PCIe设备文本行中的PCIe总线号字段的方式获取。
本发明实施例之所以需要生成PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表,是因为根据PCIe总线规范,在PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构不变即PXIe系统接口模块和PXIe机箱不变的情况下,即使测控计算机、PXIe主机适配器或者测控计算机放置PXIe主机适配器的PCIe插槽位置改变,或者PXIe机箱中任意PXIe外设插槽位置的多个PXIe外设模块的位置或者数量改变,PXIe外设模块相对PCIe总线号是不变的,PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表也是不变的,这就可以作为软件通过PXIe外设模块相对PCIe总线号自动获取PXIe外设模块槽位号的依据。
在本发明的一些实施例中,可以理解的是,当前PXIe系统配置指的是PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构不变即PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表不变的PXIe系统配置,因此测控计算机、PXIe主机适配器或者测控计算机放置PXIe主机适配器的PCIe插槽位置改变,或者PXIe机箱中任意PXIe外设插槽位置的多个PXIe外设模块的位置或者数量改变不属于改变当前PXIe系统配置的范围;
根据本发明的具体实施例,对于由测控计算机、PXIe主机适配器、PXIe系统接口模块、PXIe机箱和PXIe机箱中任意PXIe外设插槽位置的多个PXIe外设模块组成的一个PXIe系统,先获取该PXIe系统的PXIe系统接口模块上游端口PCIe总线号。
然后获取所有在位的PXIe外设模块的PXIe外设模块PCIe总线号以及所有在位的PXIe外设模块的数量;再然后所有在位的PXIe外设模块,计算每个PXIe外设模块的PXIe外设模块相对PCIe总线号;
根据已知的PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表计算每个PXIe外设模块所在PXIe外设插槽位置的PXIe外设模块槽位号;生成所有在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表;可以理解的是,PXIe外设模块PCIe总线号等于PXIe外设模块相对PCIe总线号加上PXIe系统接口模块上游端口PCIe总线号。
按照PXIe外设模块PCIe总线号由小到大的顺序对所有在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表中的项进行排序。
加载PXIe外设模块设备驱动程序;其中,加载PXIe外设模块设备驱动程序时,udev守护进程按照PXIe外设模块添加的顺序根据自定义的规则文件在/dev目录下为PXIe外设模块生成包含以0开始的数字的设备文件名。其中,PXIe外设模块添加顺序是PCIe设备的枚举顺序,也就是PXIe外设模块PCIe总线号由小到大的顺序;
生成设备文件名序号与所有在位的PXIe外设模块的PXIe外设模块PCIe总线号映射表;其中,映射表生成方法为使用一个初始状态为空的在位PXIe外设模块数组,在全部PCIe总线号范围0x00~0xff内遍历,如果一个PCIe总线号已被记录在所有在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表中,则向在位PXIe外设模块数组添加一个元素,数组下标i指示设备文件名序号,数组元素的值为第i个在位PXIe外设模块的PCIe总线号,第一个元素的下标为0,遍历完成后得到的在位PXIe外设模块数组就是设备文件名序号与所有在位的PXIe外设模块的PXIe外设模块PCIe总线号映射表,表中的数据项数等于所有在位的PXIe外设模块的数量;
根据设备文件名序号与所有在位的PXIe外设模块的PXIe外设模块PCIe总线号映射表,从下标0开始,使用下标i索引映射表中第i个在位PXIe外设模块的PCIe总线号,再由在位PXIe外设模块的PCIe总线号根据所有在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表索引到PXIe外设模块槽位号,生成设备文件名序号与所有在位的PXIe外设模块的PXIe外设模块槽位号映射表;
按照设备文件名序号与所有在位的PXIe外设模块的PXIe外设模块槽位号映射表对在/dev目录下包含以0开始的数字的PXIe外设模块设备文件名创建软链接文件,软链接文件的名字以PXIe外设模块槽位号为标识。
用户可以通过PXIe外设模块槽位号标识的指向相应PXIe外设模块设备文件的软链接文件实现对PXIe机箱中任意PXIe外设插槽位置的多个PXIe外设模块的访问。
图2为本发明实施例提供的PXIe系统拓扑结构示意图,下面结合图2对本发明实施例的具体应用进行介绍,如图2所示,由测控计算机、PXIe主机适配器、PXIe系统接口模块、PXIe机箱和PXIe机箱中的PXIe外设模块组成一个PXIe系统,PCIe总线号以十六进制标识。按照本发明实施例所述的方法得到的PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表如表1所示:
Figure BDA0002484557540000081
表1
软件的工作以PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表为基础。假设在PXIe机箱中的槽位3、5和14处放置3个相同的PXIe外设模块。
获取PXIe系统接口模块上游端口PCIe总线号,相关主要代码如下:
pcie_bus_num_of_pxie_system_interface_module_upstream_port=0xb5
获取所有在位的PXIe外设模块的PXIe外设模块PCIe总线号以及所有在位的PXIe外设模块的数量(按照lspci输出的顺序),相关主要代码如下:
pcie_bus_num_of_pxie_peripheral_module_1=0xba
pcie_bus_num_of_pxie_peripheral_module_2=0xbc
pcie_bus_num_of_pxie_peripheral_module_3=0xcf
count_of_pxie_peripheral_module=3
对于所有在位的PXIe外设模块,计算每个PXIe外设模块的PXIe外设模块相对PCIe总线号,相关主要代码如下:
relative_pcie_bus_num_of_pxie_peripheral_module_1=0xba-0xb5=0x05
relative_pcie_bus_num_of_pxie_peripheral_module_2=0xbc-0xb5=0x07
relative_pcie_bus_num_of_pxie_peripheral_module_3=0xcf-0xb5=0x1a
根据已知的PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表计算每个PXIe外设模块所在PXIe外设插槽位置的PXIe外设模块槽位号,相关主要代码如下:
slot_number_of_pxie_peripheral_module_1=5
slot_number_of_pxie_peripheral_module_2=3
slot_number_of_pxie_peripheral_module_3=14
生成所有在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表,具体如表2所示:
Figure BDA0002484557540000091
表2
按照PXIe外设模块PCIe总线号由小到大的顺序对所有在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表中的项进行排序,由于获取所有在位的PXIe外设模块的PXIe外设模块PCIe总线号时是按照lspci输出的顺序处理的,所以排序后的表与上表相同,具体如表3所示;
Figure BDA0002484557540000101
表3
执行加载PXIe外设模块设备驱动程序的脚本,在/dev目录下为PXIe外设模块生成包含以0开始的数字的设备文件名,相关主要代码如下:
PXIe外设模块1:/dev/xdma/card0/user,/dev/xdma/card0/h2c
PXIe外设模块2:/dev/xdma/card1/user,/dev/xdma/card1/h2c
PXIe外设模块3:/dev/xdma/card2/user,/dev/xdma/card2/h2c
生成设备文件名序号与所有在位的PXIe外设模块的PXIe外设模块PCIe总线号映射表,具体如表4所示:
Figure BDA0002484557540000102
表4
生成设备文件名序号与所有在位的PXIe外设模块的PXIe外设模块槽位号映射表,具体如表5所示:
设备文件名序号(十进制) PXIe外设模块槽位号(十进制)
0 5
1 3
2 14
表5
对在/dev目录下包含以0开始的数字的PXIe外设模块设备文件名创建以PXIe外设模块槽位号为标识的软链接文件,相关主要代码如下:
ln-s/dev/xdma/card0/user/dev/xdma/slot5/user
ln-s/dev/xdma/card0/h2c/dev/xdma/slot5/h2c
ln-s/dev/xdma/card1/user/dev/xdma/slot3/user
ln-s/dev/xdma/card1/h2c/dev/xdma/slot3/h2c
ln-s/dev/xdma/card2/user/dev/xdma/slot14/user
ln-s/dev/xdma/card2/h2c/dev/xdma/slot14/h2c
用户可以通过PXIe外设模块槽位号标识的指向相应PXIe外设模块设备文件的软链接文件实现对PXIe机箱中任意PXIe外设插槽位置的多个PXIe外设模块的访问。
综上,本发明的实施例通过软件自动建立当前PXIe系统配置下的PXIe外设模块槽位号与设备驱动程序目录下相应设备文件名序号的映射关系,达到通过PXIe外设模块槽位号标识的指向PXIe外设模块设备文件的软链接文件访问相应PXIe外设模块的目的,无需额外硬件即可实现对PXIe机箱中任意PXIe外设插槽位置的多个PXIe外设模块的访问。
本发明实施例的第二方面还提供了与访问PXIe外设模块的方法相对应的访问PXIe外设模块的设备,图3为本发明实施例提供的访问PXIe外设模块的设备示意图,如图3所示,设备包括:
处理器;以及
与所述处理器通信连接的存储器,其中,
所述存储器上存储有可被所述处理器执行的指令,所述指令被所述处理器执行,以使所述处理器能够:
基于PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成基础映射表,其中,所述基础映射表是PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表;
根据所述基础映射表,生成在位映射表,其中,所述在位映射表是在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表;
通过加载PXIe外设模块的设备驱动程序和所述在位映射表,生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表;
创建链接并通过PXIe外设模块槽位号对所述链接进行标识,以使用户通过所述链接对PXIe机箱中各个槽位的多个PXIe外设模块进行访问。
本发明实施例本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于装置实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
以上仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在申请中。

Claims (10)

1.一种访问PXIe外设模块的方法,其特征在于,包括:
基于PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成基础映射表,其中,所述基础映射表是PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表;
根据所述基础映射表,生成在位映射表,其中,所述在位映射表是在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表;
通过加载PXIe外设模块的设备驱动程序和所述在位映射表,生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表;
创建链接并通过PXIe外设模块槽位号对所述链接进行标识,以使用户通过所述链接对PXIe机箱中各个槽位的多个PXIe外设模块进行访问。
2.根据权利要求1所述的方法,其特征在于,所述PXIe外设模块相对PCIe总线号是PXIe外设模块PCIe总线号相对于PXIe系统接口模块上游端口PCIe总线号的PCIe总线号相对值,相对值等于各个槽位的PXIe外设模块PCIe总线号减去PXIe系统接口模块上游端口PCIe总线号。
3.根据权利要求1所述的方法,其特征在于,所述基于PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成基础映射表,包括:
获取PXIe系统接口模块上游端口PCIe总线号和PXIe外设模块PCIe总线号;
根据所述PXIe系统接口模块上游端口PCIe总线号和PXIe外设模块PCIe总线号,通过软件生成基础映射表。
4.根据权利要求3所述的方法,其特征在于,所述获取PXIe系统接口模块上游端口PCIe总线号,包括:
通过搜索、选择和提取lspci命令输出中包含PXIe系统接口模块所用PCIe Switch的设备ID或者设备描述的PCIe设备文本行中的PCIe总线号字段,获取PXIe系统接口模块上游端口PCIe总线号。
5.根据权利要求3所述的方法,其特征在于,所述获取PXIe外设模块PCIe总线号,包括:
通过依次放置一个PXIe外设模块在PXIe机箱的不同槽位上时搜索、选择和提取lspci命令输出中包含PXIe外设模块所用PCIe Switch的设备ID或者设备描述的PCIe设备文本行中的PCIe总线号字段,获取PXIe外设模块PCIe总线号。
6.根据权利要求1所述的方法,其特征在于,所述根据所述基础映射表,生成在位映射表,包括:
获取在位的PXIe外设模块的PXIe外设模块PCIe总线号、在位的PXIe外设模块数量和PXIe外设模块相对PCIe总线号;
根据所述基础映射表确定在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表。
7.根据权利要求6所述的方法,其特征在于,所述获取在位的PXIe外设模块的PXIe外设模块PCIe总线号、在位的PXIe外设模块数量和PXIe外设模块相对PCIe总线号,包括:
获取在位的PXIe外设模块的PXIe外设模块PCIe总线号;
根据在位的PXIe外设模块的PXIe外设模块PCIe总线号和PXIe系统接口模块上游端口PCIe总线号,计算在位的PXIe外设模块的PXIe外设模块相对PCIe总线号。
8.根据权利要求1所述的方法,其特征在于,所述加载PXIe外设模块的设备驱动程序,包括:
根据PXIe外设模块PCIe总线号,对所述在位映射表中的项进行排序;
按照所述在位映射表中的项的顺序,确定加载PXIe外设模块的设备驱动程序的顺序。
9.根据权利要求1所述的方法,其特征在于,所述生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表,包括:
将一个初始状态为空的在位PXIe外设模块数组,在全部PCIe总线号范围内遍历;
根据PCIe总线号是否被记录于所述在位基础表,生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表。
10.一种访问PXIe外设模块的设备,其特征在于,包括:
处理器;以及
与所述处理器通信连接的存储器,其中,
所述存储器上存储有可被所述处理器执行的指令,所述指令被所述处理器执行,以使所述处理器能够:
基于PXIe系统中PXIe系统接口模块和PXIe机箱各个槽位的PCIe总线拓扑结构,生成基础映射表,其中,所述基础映射表是PXIe外设模块相对PCIe总线号与PXIe外设模块槽位号映射表;
根据所述基础映射表,生成在位映射表,其中,所述在位映射表是在位的PXIe外设模块的PXIe外设模块PCIe总线号与PXIe外设模块槽位号映射表;
通过加载PXIe外设模块的设备驱动程序和所述在位映射表,生成设备与在位的PXIe外设模块的PXIe外设模块槽位号映射表;
创建链接并通过PXIe外设模块槽位号对所述链接进行标识,以使用户通过所述链接对PXIe机箱中各个槽位的多个PXIe外设模块进行访问。
CN202010387392.7A 2020-05-09 2020-05-09 一种访问PXIe外设模块的方法和设备 Active CN111651397B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010387392.7A CN111651397B (zh) 2020-05-09 2020-05-09 一种访问PXIe外设模块的方法和设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010387392.7A CN111651397B (zh) 2020-05-09 2020-05-09 一种访问PXIe外设模块的方法和设备

Publications (2)

Publication Number Publication Date
CN111651397A true CN111651397A (zh) 2020-09-11
CN111651397B CN111651397B (zh) 2022-11-15

Family

ID=72346747

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010387392.7A Active CN111651397B (zh) 2020-05-09 2020-05-09 一种访问PXIe外设模块的方法和设备

Country Status (1)

Country Link
CN (1) CN111651397B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112256618A (zh) * 2020-10-23 2021-01-22 新华三信息安全技术有限公司 一种映射关系确定方法及装置
CN113468086A (zh) * 2021-06-23 2021-10-01 山东浪潮科学研究院有限公司 一种PXIe机箱扩展方法、设备及介质

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020152335A1 (en) * 2001-04-17 2002-10-17 International Business Machines Corporation Method for PCI IO using PCI device memory mapping in a logically partitioned system
US20130124775A1 (en) * 2008-08-05 2013-05-16 Hitachi, Ltd. Computer system and bus assignment method
CN103763129A (zh) * 2013-12-31 2014-04-30 华为技术有限公司 一种PCIe设备管理方法及装置
US20140372657A1 (en) * 2013-06-14 2014-12-18 National Instruments Corporation Hidden Base Address Register Programming in Peripheral Component Interconnect Express Buses
US20150006780A1 (en) * 2013-06-28 2015-01-01 Futurewei Technologies, Inc. System and Method for Extended Peripheral Component Interconnect Express Fabrics
CN105653481A (zh) * 2014-11-14 2016-06-08 华为技术有限公司 基于PCIe总线的数据传输方法和装置
CN107193763A (zh) * 2017-04-13 2017-09-22 联想(北京)有限公司 一种信息处理的方法及电子设备
CN108255410A (zh) * 2016-12-28 2018-07-06 华为技术有限公司 一种处理磁盘漫游的方法、装置和设备
CN108268609A (zh) * 2017-12-29 2018-07-10 新浪网技术(中国)有限公司 一种文件路径的建立、访问方法和装置
CN108696394A (zh) * 2018-05-18 2018-10-23 深圳市智微智能科技开发有限公司 一种linux系统下多个PCIE网卡的通讯方法及设备
US20190213147A1 (en) * 2017-05-22 2019-07-11 Hitachi, Ltd. Storage system and mapping method
CN110716892A (zh) * 2019-10-12 2020-01-21 迈普通信技术股份有限公司 板卡管理方法、装置及通信板卡
CN110795374A (zh) * 2019-10-16 2020-02-14 苏州浪潮智能科技有限公司 一种设备访问的方法、装置及可读存储介质

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020152335A1 (en) * 2001-04-17 2002-10-17 International Business Machines Corporation Method for PCI IO using PCI device memory mapping in a logically partitioned system
US20130124775A1 (en) * 2008-08-05 2013-05-16 Hitachi, Ltd. Computer system and bus assignment method
US20140372657A1 (en) * 2013-06-14 2014-12-18 National Instruments Corporation Hidden Base Address Register Programming in Peripheral Component Interconnect Express Buses
US20150006780A1 (en) * 2013-06-28 2015-01-01 Futurewei Technologies, Inc. System and Method for Extended Peripheral Component Interconnect Express Fabrics
CN103763129A (zh) * 2013-12-31 2014-04-30 华为技术有限公司 一种PCIe设备管理方法及装置
CN105653481A (zh) * 2014-11-14 2016-06-08 华为技术有限公司 基于PCIe总线的数据传输方法和装置
CN108255410A (zh) * 2016-12-28 2018-07-06 华为技术有限公司 一种处理磁盘漫游的方法、装置和设备
CN107193763A (zh) * 2017-04-13 2017-09-22 联想(北京)有限公司 一种信息处理的方法及电子设备
US20190213147A1 (en) * 2017-05-22 2019-07-11 Hitachi, Ltd. Storage system and mapping method
CN108268609A (zh) * 2017-12-29 2018-07-10 新浪网技术(中国)有限公司 一种文件路径的建立、访问方法和装置
CN108696394A (zh) * 2018-05-18 2018-10-23 深圳市智微智能科技开发有限公司 一种linux系统下多个PCIE网卡的通讯方法及设备
CN110716892A (zh) * 2019-10-12 2020-01-21 迈普通信技术股份有限公司 板卡管理方法、装置及通信板卡
CN110795374A (zh) * 2019-10-16 2020-02-14 苏州浪潮智能科技有限公司 一种设备访问的方法、装置及可读存储介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PAEBBELS: "How do I discover the PCIe bus topology and slot numbers on the board?", 《HTTPS://STACKOVERFLOW.COM/QUESTIONS/32073667/HOW-DO-I-DISCOVER-THE-PCIE-BUS-TOPOLOGY-AND-SLOT-NUMBERS-ON-THE-BOARD》 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112256618A (zh) * 2020-10-23 2021-01-22 新华三信息安全技术有限公司 一种映射关系确定方法及装置
CN113468086A (zh) * 2021-06-23 2021-10-01 山东浪潮科学研究院有限公司 一种PXIe机箱扩展方法、设备及介质
CN113468086B (zh) * 2021-06-23 2024-02-06 山东浪潮科学研究院有限公司 一种PXIe机箱扩展方法、设备及介质

Also Published As

Publication number Publication date
CN111651397B (zh) 2022-11-15

Similar Documents

Publication Publication Date Title
CN107807982B (zh) 一种异构数据库的一致性校验方法及装置
CN109558525B (zh) 一种测试数据集的生成方法、装置、设备和存储介质
CN104850301A (zh) 一种在系统桌面上将应用程序图标分类的方法和系统
CN102279749A (zh) 一种代码归并方法和设备
CN111651397B (zh) 一种访问PXIe外设模块的方法和设备
CN110688096B (zh) 包含插件的应用程序的构建方法、装置、介质及电子设备
CN109656815B (zh) 有配置文件的测试语句编写方法、装置、介质及电子设备
US20090049235A1 (en) Enabling parallel access volumes in virtual machine environments
CN110941547B (zh) 自动化测试用例库管理方法、装置、介质及电子设备
CN111984729A (zh) 异构数据库数据同步方法、装置、介质和电子设备
CN107066522B (zh) 数据库的访问方法和装置
CN112650692A (zh) 堆内存分配方法、装置及存储介质
CN105389394A (zh) 基于多个数据库集群的数据请求处理方法及装置
CN110688305B (zh) 测试环境同步方法、装置、介质、电子设备
CN116719843A (zh) 数据库系统的查询方法、存储介质及设备
CN110109867A (zh) 改进在线模式检测的方法、装置和计算机程序产品
CN109783440B (zh) 数据存储方法及数据检索方法、装置、介质、电子设备
CN116148636A (zh) 嵌入式板卡测试方法、装置、电子设备及可读存储介质
CN102799528A (zh) 一种用于电路板级测试的脚本调试方法、装置及其系统
CN116089527A (zh) 一种数据校验方法、存储介质与设备
CN107766228B (zh) 一种基于多语种的自动化测试方法和装置
CN114564799A (zh) 卡件接线图生成方法、系统及存储介质
CN113760237A (zh) 编译地址的更新方法、装置、终端设备及可读存储介质
CN112667538A (zh) 一种获取网卡标识号方法、系统、设备以及介质
CN112417012A (zh) 数据处理方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20221010

Address after: 250101 building S02, 1036 Chaochao Road, high tech Zone, Jinan City, Shandong Province

Applicant after: Shandong Inspur Scientific Research Institute Co.,Ltd.

Address before: Floor 6, Chaochao Road, Shandong Province

Applicant before: JINAN INSPUR HIGH-TECH TECHNOLOGY DEVELOPMENT Co.,Ltd.

GR01 Patent grant
GR01 Patent grant