CN111586828B - 一种pucch时延累积存储器、功率控制方法和基站 - Google Patents

一种pucch时延累积存储器、功率控制方法和基站 Download PDF

Info

Publication number
CN111586828B
CN111586828B CN201910120870.5A CN201910120870A CN111586828B CN 111586828 B CN111586828 B CN 111586828B CN 201910120870 A CN201910120870 A CN 201910120870A CN 111586828 B CN111586828 B CN 111586828B
Authority
CN
China
Prior art keywords
pucch
command word
tpc command
target
sinr
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910120870.5A
Other languages
English (en)
Other versions
CN111586828A (zh
Inventor
董敏
魏燚潍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Potevio Information Technology Co Ltd
Original Assignee
Potevio Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Potevio Information Technology Co Ltd filed Critical Potevio Information Technology Co Ltd
Priority to CN201910120870.5A priority Critical patent/CN111586828B/zh
Publication of CN111586828A publication Critical patent/CN111586828A/zh
Application granted granted Critical
Publication of CN111586828B publication Critical patent/CN111586828B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/30TPC using constraints in the total amount of available transmission power
    • H04W52/32TPC of broadcast or control channels
    • H04W52/325Power control of control or pilot channels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/18TPC being performed according to specific parameters
    • H04W52/24TPC being performed according to specific parameters using SIR [Signal to Interference Ratio] or other wireless path parameters
    • H04W52/241TPC being performed according to specific parameters using SIR [Signal to Interference Ratio] or other wireless path parameters taking into account channel quality metrics, e.g. SIR, SNR, CIR, Eb/lo
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明的实施例提供了一种PUCCH时延累积存储器、功率控制方法和基站,由多个寄存器组成的PUCCH时延累积存储器按照先入先出的方式,在上行PUCCH信道接收时刻,向PUCCH时延累积存储器存储设定初始值并进行存储数据后移。在下行调度DCI组包时刻,只有下发存储的Tpc命令字的情况下才将该Tpc命令字存入PUCCH时延累积存储器。在接收到PUCCH SINR测量值后,根据当前的第二网络制式从PUCCH时延累积存储器获取对应的第二输出结果,通过第二输出结果对计算出的原始SINR基准值进行修正,得到目标SINR基准值,根据目标SINR基准值确定下次要发送的目标Tpc命令字。该方法在计算本次接收功率时,提前预估了已经发送的DCI中会引起的未来终端上行发送功率变化的Tpc命令字,使得功率控制更为准确。

Description

一种PUCCH时延累积存储器、功率控制方法和基站
技术领域
本发明实施例涉及无线通信技术领域,尤其是涉及一种PUCCH时延累积存储器、功率控制方法和基站。
背景技术
目前LTE(Long Term Evolution,长期演进)系统的物理上行链路控制信道PUCCH信道通过SINR(Signal to Interference plus Noise Ratio,信号与干扰加噪声比)进行功率控制。PUCCH信道(Physical Uplink Control Channel,物理上行链路控制信道)发送信号为序列,与常规编解码后测量得到的上行功率SINR值有一定区别,接收机对序列进行相关解调后在接收窗内信号幅度值更高,即接收机对高功率更为敏感,相对PUSCH(上行共享信道)易发生功率溢出的现象。如果PUCCH信道采用与PUSCH信道相同的功率控制方法会使得近点出现上行功率溢出,此时导致计算出的SINR值很低,从而引发功率控制错误调整,在多用户时会干扰与PUCCH信道相邻的PUSCH信道用户的业务性能,使得相邻PUSCH信道的误码率升高。轨道交通系统对上行业务的可靠性要求较高,短时间的业务中断就有可能会引发刹车等操作,为使得列车更为平稳的运行,必须研究更为精确的PUCCH信道功率控制方法。
在实现本发明实施例的过程中,发明人发现基站和终端之间存在延时响应,而在对PUCCH的发送功率进行控制的过程中没有考虑延时响应对功率控制的影响,因此通过现有的Tpc命令字进行功率控制容易引起功率过调。
发明内容
本发明所要解决的技术问题是如何解决现有的基站和终端之间存在延时响应,而在对PUCCH的发送功率进行控制的过程中没有考虑延时响应对功率控制的影响,因此通过现有的Tpc命令字进行功率控制容易引起功率过调的问题。
针对以上技术问题,本发明的实施例提供了一种PUCCH时延累积存储器,包括输入端、多个寄存器、数据处理模块和输出端;
多个寄存器依次连接,前一寄存器的输出连接后一寄存器的输入,首个寄存器的输入连接所述输入端;
对于任一第一网络制式,将与所述第一网络制式对应的各寄存器的输出连接到所述数据处理模块,所述数据处理模块根据各寄存器的输出值计算与所述第一网络制式对应的第一输出结果,所述输出端输出所述第一输出结果;
其中,在上行PUCCH信道接收时刻,前一寄存器中的存储值移动到后一寄存器中,并从所述输入端向所述首个寄存器输入设定初始值;在下行调度DCI组包时刻,从所述输入端向所述首个寄存器输入DCI组包中的Tpc命令字。
本发明提供了一种基于上述PUCCH时延累积存储器的PUCCH功率控制方法,包括:
在上行PUCCH信道接收时刻,若接收到终端上报的PUCCH SINR测量值,则获取根据所述PUCCH SINR测量值计算得到的原始SINR基准值和当前的第二网络制式;
从所述PUCCH时延累积存储器的输出端获取与所述第二网络制式对应的第二输出结果,根据所述第二输出结果对所述原始SINR基准值进行修正,得到目标SINR基准值;
根据所述目标SINR基准值和预设的期望SINR确定Tpc命令字,作为欲发送的目标Tpc命令字,存储所述目标Tpc命令字,并将Tpc标志位修改为表示存在需要发送的Tpc命令字的第一Tpc标志位;
其中,在通过DCI将所述目标Tpc命令字发送到终端后,终端根据所述目标Tpc命令字对PUCCH功率进行调节。
本发明提供了基站,包括权利以上所述的PUCCH时延累积存储器,并基于所述PUCCH时延累积存储器通过以上所述的PUCCH功率控制方法进行PUCCH信道上行功率控制。
本发明的实施例提供了一种PUCCH时延累积存储器、功率控制方法和基站,由多个寄存器组成的PUCCH时延累积存储器按照先入先出的方式,在上行PUCCH信道接收时刻,向PUCCH时延累积存储器存储设定初始值,并执行“前一寄存器中的存储值移动到后一寄存器中”的操作。在下行调度DCI组包时刻,只有下发存储的Tpc命令字的情况下才将该Tpc命令字存入PUCCH时延累积存储器的首个寄存器,而在没有Tpc命令字下发DCI的情况下不对PUCCH时延累积存储器进行操作。在接收到PUCCH SINR测量值后,根据当前的第二网络制式从PUCCH时延累积存储器获取对应的第二输出结果,通过第二输出结果对计算出的原始SINR基准值进行修正,得到目标SINR基准值,根据目标SINR基准值确定下次要发送的目标Tpc命令字。该方法在计算本次接收功率时,提前预估了已经发送的DCI(Downlink ControlInformation)中会引起的未来终端上行发送功率变化的Tpc命令字,使得功率控制更为准确。此外,PUCCH时延累积存储器的设计在任何异常场景下均能保证寄存器中对应的Tpc值与空口实际发送情况保持一致,能够节省存储空间、提高处理效率,具备可扩展性且易于实现。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例提供的PUCCH时延累积存储器的原理示意图;
图2是本发明另一个实施例提供的PUCCH功率控制方法流程示意图PUCCH命令字发送处理流程图;
图3是本发明另一个实施例提供的上行PUCCH接收处理流程图;
图4是本发明另一个实施例提供的PUCCH命令字发送处理流程图;
图5是本发明另一个实施例提供的上行PUCCH功率控制的总体流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1示出了本实施例提供的PUCCH时延累积存储器的原理示意图,参见图1,该PUCCH时延累积存储器包括输入端、多个寄存器、数据处理模块和输出端;
多个寄存器依次连接,前一寄存器的输出连接后一寄存器的输入,首个寄存器的输入连接所述输入端;
对于任一第一网络制式,将与所述第一网络制式对应的各寄存器的输出连接到所述数据处理模块,所述数据处理模块根据各寄存器的输出值计算与所述第一网络制式对应的第一输出结果,所述输出端输出所述第一输出结果;
其中,在上行PUCCH信道接收时刻,前一寄存器中的存储值移动到后一寄存器中,并从所述输入端向所述首个寄存器输入设定初始值;在下行调度DCI组包时刻,从所述输入端向所述首个寄存器输入DCI组包中的TPC命令字。
PUCCH时延累积存储器中反馈环最大延迟个数为N,N可以根据根据实际需要进行设计。对于单用户,最多只需7字节内存用作累积时延存储器即可实现LTE各制式下的基于N阶反馈环的PUCCH功率控制方法。
参见图1,该PUCCH时延累积存储器包括7个依次连接的寄存器(图1中的D)。与不同的网络制式对应的寄存器不相同,例如FDD制式对应了图1中的7个寄存器,TDD制式(TimeDivision Duplexing,时分双工)下配比为0时对应了图1中第1-4个寄存器。对于任一第一网络制式,数据处理模块根据与第一网络制式对应的各寄存器的输出值计算出第一输出结果,通过输出端输出该第一输出结果。例如,如图1所示,对于FDD制式(全双工通信技术),数据处理模块对这7个寄存器的输出值进行计算的公式为
Figure BDA0001971370690000051
即将这7个寄存器的输出值求和,得到第一输出结果SdFDD,输出该第一输出结果。
不同的网络制式下,采集不同的寄存器的输出值进行运算得到不同的输出结果。图1中仅示出了FDD制式和TDD制式下配比为0和1的情况下输出结果的计算原理。在FDD制式下,需要将这7个寄存器的输出均输入到数据处理模块,即将7个寄存器的输出dk(1)至dk(7)均输入到数据处理模块,此时数据处理模块根据图1所示的在FDD模式下的计算公式
Figure BDA0001971370690000061
进行计算,得到FDD制式对应的输出结果。在TDD制式配比为0的情况下,将前四个寄存器的输出dk(1)至dk(4)均输入到数据处理模块,此时数据处理模块根据图1所示的在TDD制式配比为0的情况下的计算公式/>
Figure BDA0001971370690000062
进行计算,得到TDD制式配比为0时对应的输出结果。在TDD制式配比为1的情况下,将前三个寄存器的输出dk(1)至dk(3)均输入到数据处理模块,此时数据处理模块根据图1所示的在TDD制式配比为1的情况下的计算公式/>
Figure BDA0001971370690000063
进行计算,得到TDD制式配比为1时的输出结果。
对该PUCCH时延累积存储器,在每一上行PUCCH信道接收时刻,均进行数据更新,将寄存器中存储的数据依次后移,并在首个寄存器中存入设定初始值。在下行调度DCI组包时刻,只是在首个寄存器中存入组包到DCI中的Tpc命令字,不执行“寄存器中存储的数据依次后移”这一操作。
进一步地,所述设定初始值为1,即输入Tpc命令字为不动状态。
本发明的实施例提供了一种PUCCH时延累积存储器,PUCCH时延累积存储器在上行PUCCH信道接收时刻对寄存器中的数据进行更新。在下行调度DCI组包时刻,只有下发存储的Tpc命令字的情况下才将该Tpc命令字存入PUCCH时延累积存储器的首个寄存器,而在没有Tpc命令字下发DCI的情况下不对PUCCH时延累积存储器进行操作。PUCCH时延累积存储器的这种更新方式使得寄存器中对应的Tpc值与空口实际发送情况保持一致,能够节省存储空间、提高处理效率,具备可扩展性且易于实现。由多个寄存器组成的PUCCH时延累积存储器按照先入先出的方式,在上行PUCCH信道接收时刻,向PUCCH时延累积存储器存储设定初始值。在下行调度DCI组包时刻,只在首个寄存器存储Tpc命令字,不进行寄存器更新这一操作,即不执行“前一寄存器中的存储值移动到后一寄存器中”这一操作。
进一步地,在上述实施例的基础上,对于所述第一网络制式,所述数据处理模块中包括与所述第一网络制式对应的第一子数据处理模块,所述输出端中包括与所述第一网络制式对应的第一子输出端;
与所述第一网络制式对应的各寄存器的输出连接到所述第一子数据处理模块,所述第一子数据处理模块连接所述第一子输出端;
所述第一子数据处理模块根据连接的各寄存器的输出值计算所述第一输出结果,所述第一子输出端输出所述第一输出结果。
如图1所示,本实施例提供的PUCCH时延累积存储器对应多个输出端,每一网络制式对应一个输出端,从该输出端输出与该网络制式对应的输出结果。
本发明的实施例提供了一种PUCCH时延累积存储器,设置多个输出端便于在应用过程中直接从相应网络制式对应的输出端采集输出结果计算Tpc命令字。
进一步地,PUCCH时延累积存储器中各寄存器的初始值为所述设定初始值。
具体来说,本实施例提供的PUCCH时延累积存储器的维护遵循以下几个原则:(1)各寄存器均被初始化为不动,即Tpc初始值为1。该初始化操作统一了累积型时延寄存器的维护方式,在后续接收到PUCCH信道测量值后可以用同样的公式计算空口延时响应的Tpc命令字的值,节约DSP中的处理量。(2)更新寄存器方式为将第二维数组中的值顺次后移一个单位长度,遵循先进先出原则,寄存器中最后一个数组中的值被移除出寄存器。(3)更新时间点为PUCCH信道接收时刻点。也就是说,在上行PUCCH信道接收时刻,不论有没有接收到该用户PUCCH信道的测量值,均需要更新寄存器,以保证寄存器中的Tpc时延排列与空口时延一致。(4)在时隙软中断处理下行调度的时刻,在对应用户确实有DCI组包填写Tpc命令字时,将首个寄存器的值更新为实际发送的Tpc的值。其中,如果计算出的Tpc对应多个下行DCI发送,则该Tpc值只发送一次。(5)在接收到用户的PUCCH信道的SINR测量值后,计算后续调度模块中需要发送的Tpc,此时需要考虑累积型时延寄存器中前面N个命令字的累加值
Figure BDA0001971370690000081
(6)根据配置的制式和配比在小区建立时存储对应的N值,在上行PUCCH接收处理模块中计算/>
Figure BDA0001971370690000082
值使用N值,即/>
Figure BDA0001971370690000083
可见上行PUCCH接收处理流程中可以使用统一的公式修正空口时延产生的功率调整。
Figure BDA0001971370690000084
中,N的取值与LTE制式和TDD配比相关。其中,LTE FDD时N值为7,LTE TDD的N值与配比相关,表1示出了TDD不同配比的N值。
表1TDD不同配比的N值
Figure BDA0001971370690000085
在PUCCH时延累积存储器中,在没有下行PDSCH或PDCCH资源等情况导致用户未成功下发DCI,即计算出的Tpc命令字最终没有发送给终端的情况下,不会向首个寄存器存入Tpc命令字,避免了在Tpc命令字没有下发到终端时向PUCCH时延累积存储器中存入Tpc命令字,使得对应的Tpc值与空口实际发送情况不一致,导致根据PUCCH时延累积存储器计算的输出结果误差,从而对功率进行错误修正。另一方面,PUCCH时延累积存储器中延时值N依据不同配比配置固定下来,通过公式
Figure BDA0001971370690000091
便可对不同制式下的时延进行计算。
基于上述实施例提供的PUCCH时延累积存储器,图2为本实施例提供的PUCCH功率控制方法流程示意图,包括:
201:在上行PUCCH信道接收时刻,若接收到终端上报的PUCCH SINR测量值,则获取根据所述PUCCH SINR测量值计算得到的原始SINR基准值和当前的第二网络制式;
202:从所述PUCCH时延累积存储器的输出端获取与所述第二网络制式对应的第二输出结果,根据所述第二输出结果对所述原始SINR基准值进行修正,得到目标SINR基准值;
203:根据所述目标SINR基准值和预设的期望SINR确定Tpc命令字,作为欲发送的目标Tpc命令字,存储所述目标Tpc命令字,并将Tpc标志位修改为表示存在需要发送的Tpc命令字的第一Tpc标志位;
其中,在通过DCI将所述目标Tpc命令字发送到终端后,终端根据所述目标Tpc命令字对PUCCH功率进行调节。
本实施例提供的PUCCH功率控制方法由基站执行,在该方法中,一方面,在上行PUCCH信道接收时刻,根据PUCCH时延累积存储器输出结果计算下一次发送的Tpc命令字,将该Tpc命令字发送到终端后,根据该Tpc命令字进行功率调整。另一方面,在下行调度DCI组包时刻,将发送的Tpc命令字写入PUCCH时延累积存储器的首个寄存器,但不进行将“前一寄存器中的存储值移动到后一寄存器中”这一操作。通过上行PUCCH信道接收时刻对PUCCH时延累积存储器进行将“前一寄存器中的存储值移动到后一寄存器中”的更新,根据PUCCH时延累积存储器的输出生成用于进行功率调整的Tpc命令字,在下行调度DCI组包后,将该Tpc命令字发送到终端,实现PUCCH功率控制。
原始SINR基准值为没有通过PUCCH时延累积存储器的输出进行修正得到的SINR基准值。由目标SINR基准值和预设的期望SINR确定Tpc命令字为现有的计算方法,本实施例对此不再赘述。Tpc标志位用于表示当前是否存在需要发送的Tpc命令字,若存在,则Tpc标志位为第一Tpc标志位,例如,第一Tpc标志位为TRUE,否则,Tpc标志位为第二Tpc标志位,例如,第二Tpc标志位为FALSE。
例如,当前的第二网络制式为FDD,则从PUCCH时延累积存储器中FDD对应的输出端获取第二输出结果SdFDD,通过SdFDD对原始SINR基准值进行修正。
本实施例提供了一种基于上述PUCCH时延累积存储器的功率控制方法,在接收到PUCCH SINR测量值后,根据当前的第二网络制式从PUCCH时延累积存储器获取对应的第二输出结果,通过第二输出结果对计算出的原始SINR基准值进行修正,得到目标SINR基准值,根据目标SINR基准值确定下次要发送的目标Tpc命令字。该方法在计算本次接收功率时,提前预估了已经发送的DCI中会引起的未来终端上行发送功率变化的Tpc命令字,使得功率控制更为准确。
进一步地,在上述实施例的基础上,还包括:
根据所述目标SINR基准值和预设的期望SINR确定Tpc命令字后,获取基站接收机的RSRP;
若获取的PSRP大于预设RSRP且确定的Tpc命令字为上升状态,则将所述设定初始值作为所述目标Tpc命令字,存储所述目标Tpc命令字,并将Tpc标志位修改为所述第一Tpc标志位。
需要说明的是,Tpc命令字可以为0、1、2和3,表2为TPC和δPUCCH对应关系,参见表2,0对应的δPUCCH为-1,为下调状态(下调-1dB),1对应的δPUCCH为0,为不动状态,2对应的δPUCCH为1,为上升状态(上升1dB),3对应的δPUCCH为3,为上升状态(上升3dB)。
表2TPC和δPUCCH对应关系
Figure BDA0001971370690000111
本实施例提供的方法在上述功率控制方法的基础上,引入RSRP(接收信号功率)这一测量值来进行功率控制,从两个维度来更好的控制PUCCH的发送功率,在保证接收SINR能够满足接收机解调需要的同时,能够防止近点功率溢出引发的SINR值异常(用户有用信号S被削峰,但是干扰值N较小(不会发生削峰),导致计算出的Si/No相对实际值变小),引发PUCCH信道错误的反向调整功率。
进一步地,在上述各实施例的基础上,所述获取根据所述PUCCH SINR测量值计算得到的原始SINR基准值,包括:
获取参数h(nCQI,nHARQ,nSR)、ΔF_PUCCH(F)和ΔTxD_PUCCH(F),根据公式原始SINR基准值=PUCCH SINR测量值-h(nCQI,nHARQ,nSR)-ΔF_PUCCH(F)-ΔTxD_PUCCH(F),计算所述原始SINR基准值;
其中,h(nCQI,nHARQ,nSR)为根据PUCCH格式和PUCCH格式上承载的原始信息比特数的生成的值,ΔF_PUCCH(F)为PUCCH格式与PUCCH格式1a相关的功率差,ΔTxD_PUCCH(F)为根据配置的天线端口确定的值。
进一步地,在上述各实施例的基础上,所述根据所述第二输出结果对所述原始SINR基准值进行修正,得到目标SINR基准值,包括:
根据所述第二输出结果对所述原始SINR基准值,通过公式目标
Figure BDA0001971370690000121
对所述原始SINR基准值进行修正,得到目标SINR基准值;
其中,
Figure BDA0001971370690000122
为所述第二输出结果。
以下对PUCCH信道功率控制的计算进行介绍,终端的PUCCH信道功率控制计算公式:
Figure BDA0001971370690000123
其中,PCMAX,c(i)是配置的服务小区c中子帧i上的UE传输功率,参数ΔF_PUCCH(F)由高层配置,表示该格式与和PUCCH格式1a相关的功率差。如果UE被高层配置为在两个天线端口上传输,每一种PUCCH格式F’,由高层配置ΔTxD(F');如为单天线端口则,ΔTxD(F')=0。h(nCQI,nHARQ,nSR)是一个依赖于PUCCH格式和该种格式上承载的原始信息比特数的值。PO_PUCCH由高层提供的两个参数PO_NOMINAL_PUCCH和PO_UE_PUCCH之和组成。
Figure BDA0001971370690000124
g(i)是当前的PUCCH功控调整状态,g(0)是重置后的初始值。对于FDD,M=1,k0=4。对于TDD,M和km的值由表3给出。
δPUCCH是一个UE专有的修正值,也称为TPC命令字,包含在主小区的DCI格式1A/1B/1D/1/2A/2/2B/2C的PDCCH中;或者与其它UE的PUCCH专有修正值(在DCI格式3/3A的PDCCH上)联合编码进行发送,此时其CRC校验位以TPC-PUCCH-RNTI进行加扰。
表3 TDD下M和km的对应值
Figure BDA0001971370690000131
图3为本实施例提供的上行PUCCH接收处理流程图,参见图3,在上行PUCCH信道接收时刻执行的流程包括:
步骤1:开始;
步骤2:判断是否收到用户的PUCCH SINR,是则执行下一步,否则跳到步骤9;
步骤3:PUCCH功控开关是否打开,是则执行下一步,否则跳到步骤9;
步骤4:根据物理层上报的格式和Ncqi和Nharq计算h(n);
步骤5:根据PUCCH格式和高层配置的每种格式的功率偏移量获取此种格式下的ΔF_PUCCH(F);
步骤6:PUCCH配置两天线端口时,根据PUCCH格式和高层配置的功率偏移量获取ΔTxD_PUCCH(F);
步骤7:计算SINR基准值=基带上报的SINR测量值-h(n)-ΔF_PUCCH(F)-ΔTxD_PUCCH(F)+累积型时延寄存器输出的累加值
Figure BDA0001971370690000132
其中/>
Figure BDA0001971370690000133
N的取值见表1,计算累加值/>
Figure BDA0001971370690000134
时需要映射为空口实际值δPUCCH
步骤8:根据目标值(即期望SINR),SINR基准值(即目标SINR基准值),计算出Tpc命令字,更新到用户内存中,并更新用户的Tpc标志位为TRUE,表示有新的待发送命令字产生。如果RSRP测量值>预设值,且内存中的Tpc值为上升(Tpc为2或3),则修改内存中的Tpc为不动(Tpc赋值为1)。
步骤9:结束。
本实施例提供了一种基于上述PUCCH时延累积存储器的功率控制方法,通过PUCCH时延累积存储器中输出的对应于网络制式的输出值对原始SINR基准值进行修正,得到目标SINR基准值,由目标SINR基准值生成Tpc命令字,提前预估了已经发送的DCI中会引起的未来终端上行发送功率变化的Tpc命令字,使得功率控制更为准确。
进一步地,在上述各实施例的基础上,还包括:
当有下行调度DCI发送,判断是否存储有所述目标Tpc命令字,若是,则进行下行调度DCI组包,将所述目标Tpc命令字组包到DCI中得到目标DCI,从所述输入端向所述首个寄存器输入所述目标Tpc命令字,将Tpc标志位修改为表示不存在需要发送的Tpc命令字的第二Tpc标志位,并将所述目标DCI发送到终端。
进一步地,在上述各实施例的基础上,还包括:
若判断没有存储所述目标Tpc命令字,则将Tpc命令字为所述设定初始值的DCI发送到终端。
进一步地,在上述各实施例的基础上,所述判断是否存储有所述目标Tpc命令字,包括:
判断当前的Tpc标志位是否为所述第一Tpc标志位,若是,则存储有所述目标Tpc命令字,否则,没有存储所述目标Tpc命令字。
下发DCI时,如果存储有欲下发的目标Tpc命令字,将该目标Tpc命令字写入DCI中发送到终端,同时将该Tpc命令字写入PUCCH时延累积存储器的首个寄存器中。如果没有欲下发的目标Tpc命令字,则DCI中的Tpc命令字为不动,PUCCH时延累积存储器不做更新。
图4为本实施例提供的PUCCH命令字发送处理流程图,参见图4,该过程包括:
步骤1:开始;
步骤2:判断是否有下行调度DCI发送(DCI中承载PUCCH信道计算出的Tpc命令字),是则执行下一步,否则跳到步骤8;
步骤3:是否有新产生的命令字需要发送(即判断Tpc标志位是否为TRUE),是则执行下一步,否则跳到步骤7;
步骤4:在调度授权DCI信息中填入用户内存中的Tpc命令字;
步骤5:更新累积型存储器第二维首部位置寄存器中的Tpc命令字为对应的用户内存中的Tpc值;
步骤6:将用户内存中的Tpc命令字置位为1;更新Tpc标志位为FALSE,之后跳到步骤8结束流程;
步骤7:直接在调度授权DCI信息中填入命令字为不动,执行步骤8结束流程;
步骤8:结束。
本实施例提供了一种基于上述PUCCH时延累积存储器的功率控制方法,只有在确实下了目标Tpc命令字后才在PUCCH时延累积存储器的首个寄存器存储下发的目标Tpc命令字,使得只有在有测量依据时才进行功率调整,功率控制更精准。
总结来说,本实施例提供的PUCCH时延累积存储器的功率控制方法在执行过程中遵循以下几个原则:
(1)图5为上行PUCCH功率控制的总体流程图,参见图1,上行PUCCH功率控制实现分为两部分,一部分以上行PUCCH信道接收时刻点为依据开始处理,另一部分以下行调度时刻即DCI组包填写TPC和发送PDSCH相关指示为时刻点,这两部分处理在TDD制式并非一一对应,TDD上下行信道并非对称分布。
(2)更新TPC以接收PUCCH为准,只有拿到了上行测量值才有更新的TPC的依据,为保证上行PUCCH功控的准确性,不会在没有PUCCH上报的时间点更新TPC,另外即使更新了TPC该TPC也不能保证一定会发送给终端,因此本次计算出的TPC不会直接写入累积型时延寄存器,而是保存在内存中,同时更新Tpc标志位为TRUE。
(3)累积型时延寄存器的移位更新在有可能收到PUCCH时刻都需要操作,保证了寄存器中的值与空口时延对应。
(4)由于TDD上下行信道的不对称行,为保证接收信道产生的TPC只携带一次,利用Tpc标志位进行判断,在下行调度中的PUCCH TPC发送时刻增加保护,先行判断是否有新命令字需要发送,如果没有新命令字则填写不动,且不会更新累积型时延寄存器中的值,即下行多于上行时保证计算产生的TPC与下行DCI组包发送TPC一一对应;且如果没有TPC产生则发送不动,有测量依据才进行功率调整,会使功率控制更精准。
此外,本实施例提供了一种基站,包括权利以上所述的PUCCH时延累积存储器,并基于所述PUCCH时延累积存储器通过以上所述的PUCCH功率控制方法进行PUCCH信道上行功率控制。
本实施例提供了一种基站,由多个寄存器组成的PUCCH时延累积存储器按照先入先出的方式,在上行PUCCH信道接收时刻,向PUCCH时延累积存储器存储设定初始值,并执行“前一寄存器中的存储值移动到后一寄存器中”的操作。在下行调度DCI组包时刻,只有下发存储的Tpc命令字的情况下才将该Tpc命令字存入PUCCH时延累积存储器的首个寄存器,而在没有Tpc命令字下发DCI的情况下不对PUCCH时延累积存储器进行操作。在接收到PUCCHSINR测量值后,根据当前的第二网络制式从PUCCH时延累积存储器获取对应的第二输出结果,通过第二输出结果对计算出的原始SINR基准值进行修正,得到目标SINR基准值,根据目标SINR基准值确定下次要发送的目标Tpc命令字。该方法在计算本次接收功率时,提前预估了已经发送的DCI中会引起的未来终端上行发送功率变化的Tpc命令字,使得功率控制更为准确。此外,PUCCH时延累积存储器的设计在任何异常场景下均能保证寄存器中对应的Tpc值与空口实际发送情况保持一致,能够节省存储空间、提高处理效率,具备可扩展性且易于实现。
本实施例提供的PUCCH时延累积存储器设计了紧凑型二维数组(最大激活用户数*反馈环最大延迟个数),以及设计的寄存器更新维护原则。TDD和FDD双模制式单用户只需要增加7个字节的内存做为存储器即可实现基于反馈环的PUCCH功率控制方案,如果只支持LTE TDD制式则单用户只需要增加4字节内存做为存储器,该方案能够节省存储空间、提高处理效率,使得PUCCH功率控制更为精确。此外,RSRP和接收SINR两者结合的PUCCH功率控制方法,在上行功率溢出的异常场景下防止因为SINR值异常引起的上行PUCCH功控反向调整,增加了上行PUCCH功率控制的可靠性。
最后应说明的是:以上各实施例仅用以说明本发明的实施例的技术方案,而非对其限制;尽管参照前述各实施例对本发明的实施例进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明的实施例各实施例技术方案的范围。

Claims (9)

1.一种PUCCH时延累积存储器,其特征在于,包括输入端、多个寄存器、数据处理模块和输出端;
多个寄存器依次连接,前一寄存器的输出连接后一寄存器的输入,首个寄存器的输入连接所述输入端;
对于任一第一网络制式,将与所述第一网络制式对应的各寄存器的输出连接到所述数据处理模块,所述数据处理模块根据各寄存器的输出值计算与所述第一网络制式对应的第一输出结果,所述输出端输出所述第一输出结果;
其中,在上行PUCCH信道接收时刻,前一寄存器中的存储值移动到后一寄存器中,并从所述输入端向所述首个寄存器输入设定初始值;在下行调度DCI组包时刻,从所述输入端向所述首个寄存器输入DCI组包中的Tpc命令字;
在上行PUCCH信道接收时刻,若接收到终端上报的PUCCH SINR测量值,获取根据所述PUCCH SINR测量值计算得到的原始SINR基准值和当前的第二网络制式;
从所述PUCCH时延累积存储器的输出端获取与所述第二网络制式对应的第二输出结果,根据所述第二输出结果对所述原始SINR基准值进行修正,得到目标SINR基准值;
根据所述目标SINR基准值和预设的期望SINR确定Tpc命令字,作为欲发送的目标Tpc命令字;
其中,在通过DCI将所述目标Tpc命令字发送到终端后,终端根据所述目标Tpc命令字对PUCCH功率进行调节;
所述获取根据所述PUCCH SINR测量值计算得到的原始SINR基准值,包括:
获取参数h(nCQI,nHARQ,nSR)、ΔF_PUCCH(F)和ΔTxD_PUCCH(F),根据公式原始SINR基准值=PUCCH SINR测量值-h(nCQI,nHARQ,nSR)-ΔF_PUCCH(F)-ΔTxD_PUCCH(F),计算所述原始SINR基准值;
其中,h(nCQI,nHARQ,nSR)为根据PUCCH格式和PUCCH格式上承载的原始信息比特数的生成的值,ΔF_PUCCH(F)为PUCCH格式与PUCCH格式1a相关的功率差,ΔTxD_PUCCH(F)为根据配置的天线端口确定的值。
2.根据权利要求1所述的PUCCH时延累积存储器,其特征在于,对于所述第一网络制式,所述数据处理模块中包括与所述第一网络制式对应的第一子数据处理模块,所述输出端中包括与所述第一网络制式对应的第一子输出端;
与所述第一网络制式对应的各寄存器的输出连接到所述第一子数据处理模块,所述第一子数据处理模块连接所述第一子输出端;
所述第一子数据处理模块根据连接的各寄存器的输出值计算所述第一输出结果,所述第一子输出端输出所述第一输出结果。
3.一种基于权利要求1或2所述的PUCCH时延累积存储器的PUCCH功率控制方法,其特征在于,包括:
在上行PUCCH信道接收时刻,若接收到终端上报的PUCCH SINR测量值,则获取根据所述PUCCH SINR测量值计算得到的原始SINR基准值和当前的第二网络制式;
从所述PUCCH时延累积存储器的输出端获取与所述第二网络制式对应的第二输出结果,根据所述第二输出结果对所述原始SINR基准值进行修正,得到目标SINR基准值;
根据所述目标SINR基准值和预设的期望SINR确定Tpc命令字,作为欲发送的目标Tpc命令字,存储所述目标Tpc命令字,并将Tpc标志位修改为表示存在需要发送的Tpc命令字的第一Tpc标志位;
其中,在通过DCI将所述目标Tpc命令字发送到终端后,终端根据所述目标Tpc命令字对PUCCH功率进行调节;
所述获取根据所述PUCCH SINR测量值计算得到的原始SINR基准值,包括:
获取参数h(nCQI,nHARQ,nSR)、ΔF_PUCCH(F)和ΔTxD_PUCCH(F),根据公式原始SINR基准值=PUCCH SINR测量值-h(nCQI,nHARQ,nSR)-ΔF_PUCCH(F)-ΔTxD_PUCCH(F),计算所述原始SINR基准值;
其中,h(nCQI,nHARQ,nSR)为根据PUCCH格式和PUCCH格式上承载的原始信息比特数的生成的值,ΔF_PUCCH(F)为PUCCH格式与PUCCH格式1a相关的功率差,ΔTxD_PUCCH(F)为根据配置的天线端口确定的值。
4.根据权利要求3所述的方法,其特征在于,还包括:
根据所述目标SINR基准值和预设的期望SINR确定Tpc命令字后,获取基站接收机的RSRP;
若获取的PSRP大于预设RSRP且确定的Tpc命令字为上升状态,则将所述设定初始值作为所述目标Tpc命令字,存储所述目标Tpc命令字,并将Tpc标志位修改为所述第一Tpc标志位。
5.根据权利要求3所述的方法,其特征在于,还包括:
当有下行调度DCI发送,判断是否存储有所述目标Tpc命令字,若是,则进行下行调度DCI组包,将所述目标Tpc命令字组包到DCI中得到目标DCI,从所述输入端向所述首个寄存器输入所述目标Tpc命令字,将Tpc标志位修改为表示不存在需要发送的Tpc命令字的第二Tpc标志位,并将所述目标DCI发送到终端。
6.根据权利要求5所述的方法,其特征在于,还包括:
若判断没有存储所述目标Tpc命令字,则将Tpc命令字为所述设定初始值的DCI发送到终端。
7.根据权利要求3所述的方法,其特征在于,所述根据所述第二输出结果对所述原始SINR基准值进行修正,得到目标SINR基准值,包括:
根据所述第二输出结果对所述原始SINR基准值,通过公式目标
Figure FDA0004074475030000031
对所述原始SINR基准值进行修正,得到目标SINR基准值;
其中,
Figure FDA0004074475030000041
为所述第二输出结果。
8.根据权利要求5所述的方法,其特征在于,所述判断是否存储有所述目标Tpc命令字,包括:
判断当前的Tpc标志位是否为所述第一Tpc标志位,若是,则存储有所述目标Tpc命令字,否则,没有存储所述目标Tpc命令字。
9.一种基站,其特征在于,包括权利要求1或2中所述的PUCCH时延累积存储器,并基于所述PUCCH时延累积存储器通过权利要求3-8任一项所述的PUCCH功率控制方法进行PUCCH信道上行功率控制。
CN201910120870.5A 2019-02-18 2019-02-18 一种pucch时延累积存储器、功率控制方法和基站 Active CN111586828B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910120870.5A CN111586828B (zh) 2019-02-18 2019-02-18 一种pucch时延累积存储器、功率控制方法和基站

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910120870.5A CN111586828B (zh) 2019-02-18 2019-02-18 一种pucch时延累积存储器、功率控制方法和基站

Publications (2)

Publication Number Publication Date
CN111586828A CN111586828A (zh) 2020-08-25
CN111586828B true CN111586828B (zh) 2023-06-23

Family

ID=72122456

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910120870.5A Active CN111586828B (zh) 2019-02-18 2019-02-18 一种pucch时延累积存储器、功率控制方法和基站

Country Status (1)

Country Link
CN (1) CN111586828B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115334628A (zh) * 2021-05-10 2022-11-11 华为技术有限公司 传输方法、通信装置、计算机可读存储介质和芯片

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102340856B (zh) * 2010-07-19 2014-12-10 中兴通讯股份有限公司 上行闭环功率控制方法及装置
JP6014421B2 (ja) * 2012-08-30 2016-10-25 株式会社Nttドコモ 基地局及び送信電力制御方法
CN103260232B (zh) * 2013-05-30 2015-10-28 哈尔滨工业大学 Lte-a系统下d2d通信模糊参数功率控制方法

Also Published As

Publication number Publication date
CN111586828A (zh) 2020-08-25

Similar Documents

Publication Publication Date Title
US10517046B2 (en) Wireless communication terminal device, wireless communication method and integrated circuit for controlling transmission power of sounding reference signal (SRS)
CN106465295B (zh) 对载波聚合中的两个小区上的上行链路控制信息的传输的功率控制
US11212821B2 (en) Method and apparatus for cancelling transmission based on overlapping transmission occasions
CN107613553B (zh) 一种上行传输功率控制的方法及装置
US6845088B2 (en) System and method for fast dynamic link adaptation
CN107734622B (zh) 上行功率控制方法及装置
CN112671506A (zh) 用于上行链路控制信道的传输功率控制的用户设备、基站和方法
CN102573030A (zh) 一种上行功率控制方法及装置
WO2012152000A1 (zh) 测量参考信号发射方法及装置
CN101103551A (zh) 无线通信系统中控制上链/下链通信传输功率位准的方法、存取点及wtru
CN103312484A (zh) 探测参考信号发射功率的控制方法、用户设备和基站
US20230068109A1 (en) Aperiodic Channel State Information for Ultra-Reliable Low-Latency Communication
CN113841449A (zh) 用于超可靠低时延通信上行链路的资源选择
WO2015018040A1 (en) DOWNLINK ASSIGNMENT INDEX (DAI) AND TIMING DESIGN FOR TIME DIVISION DUPLEXING (TDD) ENHANCEMENT FOR INTERFERENCE MANAGEMENT AND TRAFFIC ADAPTATION (eIMTA)
CA2386818C (en) A method and arrangement for timing the diversity weight changes in a cellular radio system
CN111586828B (zh) 一种pucch时延累积存储器、功率控制方法和基站
EP3586462B1 (en) Feedback with configurable latency
CN1312853C (zh) 移动通信系统、无线基站装置和所使用的功率控制方法
CN108631910B (zh) 一种数据传输方法及装置
CN103379602B (zh) 下行链路多时隙业务下的终端自动增益控制方法及终端
RU2796253C1 (ru) Способ и аппаратура управления мощностью передачи в восходящей линии связи
WO2021219125A1 (zh) 一种上行功率控制方法及装置
WO2021031996A1 (zh) 功率控制方法和装置
BR132016015100E2 (pt) Controle de potência de adaptação rápida para sistema de comunicações de múltiplas velocidades variáveis

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant