CN111339016A - 基于oc门并行接口的数字译码通信接口及其使用方法 - Google Patents
基于oc门并行接口的数字译码通信接口及其使用方法 Download PDFInfo
- Publication number
- CN111339016A CN111339016A CN202010038866.7A CN202010038866A CN111339016A CN 111339016 A CN111339016 A CN 111339016A CN 202010038866 A CN202010038866 A CN 202010038866A CN 111339016 A CN111339016 A CN 111339016A
- Authority
- CN
- China
- Prior art keywords
- data
- decoding
- interface
- time sequence
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0004—Parallel ports, e.g. centronics
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
Abstract
本发明公开了一种基于OC门并行接口的数字译码通信接口及其使用方法,基于OC门并行接口的数字译码通信接口包括数据译码检测、时序控制电路、发送接口、接收接口、译码电路及并行通信时序等,译码数据检测电路是对接收到的数据进行检测判断是否为有效数据,数据之间需保持2位的码距,时序控制电路按并行通信时序的要求对数据进行控制输出,发送端采用三极管集电极开路输出,接收端使用施密特整形接收,译码电路进行译码识别。本发明基于OC门并行接口的数字译码通信接口及其使用方法以纯硬件电路的设计方式实现了卫星产品间数字译码的并行通信,有效避免单点失效故障,设计简单,减少了整星的资源占用。
Description
技术领域
本发明涉及卫星产品通信接口技术领域,具体地,基于OC门并行接口的数字译码通信接口及其使用方法,尤其地,涉及航天器用基于OC门并行接口的数字译码通信接口及其使用方法。
背景技术
航天器产品具有发射入轨后不可维修的特点,必须一次成功,要求高可靠性和容错性,并行通信及数据之间需保持2位的码距有效的避免了单点故障的情况。
专利文献CN104252438B(申请号:201410461993.2)公开了一种基于RS-422串行接口的数字译码通信接口及方法,包括:RS-422串行接口模块、滤波整型模块、逻辑控制模块、串转并模块以及译码模块,RS-422串行接口模块接收串行数据输入;串行数据经滤波整型模块后形成门控信号、时钟信号和串行数据;逻辑控制模块在门控信号和时钟信号共同控制下,按需求实施逻辑控制;串转并模块根据逻辑控制将串行数据转换为并行数据;译码模块将并行数据提供给一个或多个译码单元进行译码,进一步实施控制。
发明内容
针对现有技术中的缺陷,本发明的目的是提供一种基于OC门并行接口的数字译码通信接口及其使用方法。
根据本发明提供的一种基于OC门并行接口的数字译码通信接口,包括数据译码检测、时序控制电路、发送接口、接收接口、译码电路及并行通信时序等;
译码数据检测电路:是对接收到的数据进行检测判断是否为有效数据,数据之间需保持2位的码距;
时序控制电路:按并行通信时序的要求对数据进行控制输出至发送接口;
发送接口:采用三极管集电极开路输出至数据接收接口端;
接收接口:通过上拉电阻并使用施密特整形接收发送接口输出的数据;
译码电路:进行译码识别。
优选地,施密特整形接收:通过接收接口内的施密特电路进行整形。
优选地,所述判断是否为有效数据:
在数据格式中规定了同步字、方式字、特征字及指令字,当收到的数据中同步字、方式字及特征字均与预先设定数据一致,则认为数据有效。
优选地,所述时序控制电路:
所述并行通信时序具备边接收边执行的特点;
所述数据包括:并行信号、选择信号。
优选地,所述译码电路:
对数据进行译码识别,译码识别用以区分数据的用途,译码识别通过4-16译码器及比较器进行识别。
根据本发明提供的一种基于OC门并行接口的数字译码通信接口的使用方法,包括下列步骤:
数据检测步骤:译码数据检测电路对译码数据进行检测,译码数据之间需保持2位的码距;
数据输出步骤:通过译码数据检测后,时序控制电路按时序关系图,将数据通过发送接口输出;
数据进行施密特整形步骤:接收接口对数据进行施密特整形,避免整星电缆传输产生的干扰信号;
译码识别步骤:译码电路进行译码识别,识别后对相应的指令驱动输出。
与现有技术相比,本发明具有如下的有益效果:
1、本发明基于OC门并行接口的数字译码通信接口的使用方法以纯硬件电路的设计方式实现了卫星产品间的基于OC门并行接口的数字译码通信,并行接口的数字译码通信时序设计简单,节省了卫星上产品的设计成本,减少了整星的资源占用。
2、本发明通过引入并口数字译码通信时序、译码数据之间需保持2位的码距的设计实现航天器产品间的基于OC门并行接口的数字译码通信接口,有效避免了单点故障,大大提高航天器通信的可靠性;
3、由于采取上述的技术方案,可通过纯硬件电子线路的设计方式实现,具有产品设计简化、节约航天器资源的特点。
综上所述,本发明一种基于OC门并行接口的数字译码通信接口及其使用方法以纯硬件电路的设计方式实现了卫星产品间数字译码的并行通信,数据之间需保持2位的码距有效避免单点失效故障,设计简单,节省了卫星上产品的设计成本,减少了整星的资源占用。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1为本发明提供的基于OC门并行接口的数字译码通信接口及其使用方法的实施例示意图。
图2为本发明提供的时序示意图。
具体实施方式
下面结合具体实施例对本发明进行详细说明。以下实施例将有助于本领域的技术人员进一步理解本发明,但不以任何形式限制本发明。应当指出的是,对本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变化和改进。这些都属于本发明的保护范围。
根据本发明提供的一种基于OC门并行接口的数字译码通信接口,包括数据译码检测、时序控制电路、发送接口、接收接口、译码电路及并行通信时序等;
译码数据检测电路:是对接收到的数据进行检测判断是否为有效数据,数据之间需保持2位的码距;
时序控制电路:按并行通信时序的要求对数据进行控制输出至发送接口;
发送接口:采用三极管集电极开路输出至数据接收接口端;
接收接口:通过上拉电阻并使用施密特整形接收发送接口输出的数据;
译码电路:进行译码识别。
具体地,施密特整形接收:通过接收接口内的施密特电路进行整形。
具体地,所述判断是否为有效数据:
在数据格式中规定了同步字、方式字、特征字及指令字,当收到的数据中同步字、方式字及特征字均与预先设定数据一致,则认为数据有效。
具体地,所述时序控制电路:
所述并行通信时序具备边接收边执行的特点;
所述数据包括:并行信号、选择信号。
具体地,所述译码电路:
对数据进行译码识别,译码识别用以区分数据的用途,译码识别通过4-16译码器及比较器进行识别。
根据本发明提供的一种基于OC门并行接口的数字译码通信接口的使用方法,包括下列步骤:
数据检测步骤:译码数据检测电路对译码数据进行检测,译码数据之间需保持2位的码距;
数据输出步骤:通过译码数据检测后,时序控制电路按时序关系图,将数据通过发送接口输出;
数据进行施密特整形步骤:接收接口对数据进行施密特整形,避免整星电缆传输产生的干扰信号;
译码识别步骤:译码电路进行译码识别,识别后对相应的指令驱动输出。
以上对本发明的具体实施例进行了描述。需要理解的是,本发明并不局限于上述特定实施方式,本领域技术人员可以在权利要求的范围内做出各种变化或修改,这并不影响本发明的实质内容。在不冲突的情况下,本申请的实施例和实施例中的特征可以任意相互组合。
下面通过优选例,对本发明进行更为具体地说明。
优选例1:
一种航天器用基于OC门并行接口的数字译码通信接口及其使用方法,航天器用基于OC门并行接口的数字译码通信接口包括数据译码检测、时序控制电路、发送接口、接收接口、译码电路及并行通信时序等,译码数据检测电路是对接收到的数据进行检测判断是否为有效数据,数据之间需保持2位的码距,时序控制电路按并行通信时序的要求对数据进行控制输出,发送接口采用三极管集电极开路输出,接收接口通过上拉电阻并使用施密特整形接收,译码电路进行译码识别。
所述判断是否为有效数据:在数据格式中规定了同步字(16bit)、方式字(8bit),特征字(8bit),及指令字(32bit),当收到的数据中同步字、方式字及特征字均与预先设定数据一致,则认为数据有效。例如:预先设定的方式字为0xEB90H,方式字为0xCDH,特征字为0x8B或0x7C,当收到数据为0xEB90CD8B……时则认为是有效数据,当接收到0xEB90AC8B时则认为是无效数据。
所述并行通信时序是指一种时序关系,具体见图2,其具有边接收边执行的特点。
本发明一种基于OC门并行接口的数字译码通信接口的使用方法,其包括下列步骤:
步骤一,译码数据检测电路对译码数据进行检测,译码数据之间需保持2位的码距;
步骤二,通过译码数据检测后,时序控制电路按时序关系图(图1)将数据通过发送接口输出;
步骤三,接收接口对数据进行施密特整形,避免整星电缆传输产生的干扰信号;
步骤四,译码电路进行译码识别,识别后对相应的指令驱动输出。
优选例2:
本发明是通过下述技术方案来解决上述技术问题的:一种航天器用基于OC门并行接口的数字译码通信,其包括数据译码检测、时序控制电路、发送接口、接收接口及并行通信时序,发送接口通过集电极开路输出信号,接收端采用上拉电阻及施密特整形电路接收信号,原理框图见图1,通信协议见图2,其中数据之间需保持2位的码距。
如图1所示,一种航天器用基于OC门并行接口的数字译码通信接口及其使用方法,航天器用基于OC门并行接口的数字译码通信接口包括数据译码检测、时序控制电路、发送接口、接收接口及并行通信时序等,译码数据检测电路是对接收到的数据进行检测判断是否为有效数据,数据之间需保持2位的码距,时序控制电路按并行通信时序的要求对数据进行控制输出,发送端采三极管集电极开路输出,接收端通过上拉电阻并使用施密特整形接收,译码电路对指令数据进行译码识别。
本发明一种航天器用基于OC门并行接口的数字译码通信接口的使用方法,其包括下列步骤:
步骤一,译码数据检测电路对译码数据进行检测,译码数据之间需保持2位的码距;
步骤二,通过译码数据检测后,时序控制电路对按时序关系图(图1)将数据通过发送接口输出;
步骤三,接收接口对数据进行施密特整形,避免整星电缆传输产生的干扰信号;
步骤四,译码电路进行译码识别,识别后对相应的指令驱动输出。
本领域技术人员知道,除了以纯计算机可读程序代码方式实现本发明提供的系统、装置及其各个模块以外,完全可以通过将方法步骤进行逻辑编程来使得本发明提供的系统、装置及其各个模块以逻辑门、开关、专用集成电路、可编程逻辑控制器以及嵌入式微控制器等的形式来实现相同程序。所以,本发明提供的系统、装置及其各个模块可以被认为是一种硬件部件,而对其内包括的用于实现各种程序的模块也可以视为硬件部件内的结构;也可以将用于实现各种功能的模块视为既可以是实现方法的软件程序又可以是硬件部件内的结构。
以上对本发明的具体实施例进行了描述。需要理解的是,本发明并不局限于上述特定实施方式,本领域技术人员可以在权利要求的范围内做出各种变化或修改,这并不影响本发明的实质内容。在不冲突的情况下,本申请的实施例和实施例中的特征可以任意相互组合。
Claims (6)
1.一种基于OC门并行接口的数字译码通信接口,其特征在于,包括数据译码检测、时序控制电路、发送接口、接收接口、译码电路及并行通信时序等;
译码数据检测电路:是对接收到的数据进行检测判断是否为有效数据,数据之间需保持2位的码距;
时序控制电路:按并行通信时序的要求对数据进行控制输出至发送接口;
发送接口:采用三极管集电极开路输出至数据接收接口端;
接收接口:通过上拉电阻并使用施密特整形接收发送接口输出的数据;
译码电路:进行译码识别。
2.根据权利要求1所述的一种基于OC门并行接口的数字译码通信接口,其特征在于,施密特整形接收:通过接收接口内的施密特电路进行整形。
3.根据权利要求1所述的一种基于OC门并行接口的数字译码通信接口,其特征在于,所述判断是否为有效数据:
在数据格式中规定了同步字、方式字、特征字及指令字,当收到的数据中同步字、方式字及特征字均与预先设定数据一致,则认为数据有效。
4.根据权利要求1所述的一种基于OC门并行接口的数字译码通信接口,其特征在于,所述时序控制电路:
所述并行通信时序具备边接收边执行的特点;
所述数据包括:并行信号、选择信号。
5.根据权利要求1所述的一种基于OC门并行接口的数字译码通信接口,其特征在于,所述译码电路:
对数据进行译码识别,译码识别用以区分数据的用途,译码识别通过4-16译码器及比较器进行识别。
6.一种基于OC门并行接口的数字译码通信接口的使用方法,其特征在于,包括下列步骤:
数据检测步骤:译码数据检测电路对译码数据进行检测,译码数据之间需保持2位的码距;
数据输出步骤:通过译码数据检测后,时序控制电路按时序关系图,将数据通过发送接口输出;
数据进行施密特整形步骤:接收接口对数据进行施密特整形,避免整星电缆传输产生的干扰信号;
译码识别步骤:译码电路进行译码识别,识别后对相应的指令驱动输出。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010038866.7A CN111339016A (zh) | 2020-01-14 | 2020-01-14 | 基于oc门并行接口的数字译码通信接口及其使用方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010038866.7A CN111339016A (zh) | 2020-01-14 | 2020-01-14 | 基于oc门并行接口的数字译码通信接口及其使用方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111339016A true CN111339016A (zh) | 2020-06-26 |
Family
ID=71185239
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010038866.7A Pending CN111339016A (zh) | 2020-01-14 | 2020-01-14 | 基于oc门并行接口的数字译码通信接口及其使用方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111339016A (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102364908A (zh) * | 2011-10-21 | 2012-02-29 | 深圳航天东方红海特卫星有限公司 | 基于星载电子设备的信息传输系统及方法 |
CN103149860A (zh) * | 2013-01-30 | 2013-06-12 | 北京空间机电研究所 | 一种制冷红外探测器的加断电控制系统 |
US20140258765A1 (en) * | 2013-03-05 | 2014-09-11 | St-Ericsson Sa | CPU Current Ripple and OCV Effect Mitigation |
CN104252438A (zh) * | 2014-09-11 | 2014-12-31 | 上海卫星工程研究所 | 基于rs-422串行接口的数字译码通信接口及方法 |
CN109470293A (zh) * | 2018-12-25 | 2019-03-15 | 哈工大机器人(合肥)国际创新研究院 | 一种自适应编码器输出的检测装置和检测方法 |
-
2020
- 2020-01-14 CN CN202010038866.7A patent/CN111339016A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102364908A (zh) * | 2011-10-21 | 2012-02-29 | 深圳航天东方红海特卫星有限公司 | 基于星载电子设备的信息传输系统及方法 |
CN103149860A (zh) * | 2013-01-30 | 2013-06-12 | 北京空间机电研究所 | 一种制冷红外探测器的加断电控制系统 |
US20140258765A1 (en) * | 2013-03-05 | 2014-09-11 | St-Ericsson Sa | CPU Current Ripple and OCV Effect Mitigation |
CN104252438A (zh) * | 2014-09-11 | 2014-12-31 | 上海卫星工程研究所 | 基于rs-422串行接口的数字译码通信接口及方法 |
CN109470293A (zh) * | 2018-12-25 | 2019-03-15 | 哈工大机器人(合肥)国际创新研究院 | 一种自适应编码器输出的检测装置和检测方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8082373B2 (en) | Specialized universal serial bus controller | |
KR101911059B1 (ko) | Ufs 인터페이스의 테스트 방법 및 이의 테스트 방법으로 테스트를 수행하는 메모리 장치 | |
US20150220472A1 (en) | Increasing throughput on multi-wire and multi-lane interfaces | |
JP2863771B2 (ja) | 同期直列インターフェイスの再同期化方法及び回路 | |
WO2018017232A1 (en) | Signaling camera configuration changes using metadata defined for a camera command set | |
US9621332B2 (en) | Clock and data recovery for pulse based multi-wire link | |
EP1979822A1 (en) | Data bus interface with interruptible clock | |
CN112187789B (zh) | 一种数据链路协议转换系统 | |
CN103714029A (zh) | 新型二线同步通信协议及应用 | |
CN104991876B (zh) | 一种串行总线控制方法及装置 | |
CN105208034A (zh) | 一种spi总线与can总线协议转换电路及方法 | |
US20200004708A1 (en) | I2c data communication system and method | |
US9426082B2 (en) | Low-voltage differential signaling or 2-wire differential link with symbol transition clocking | |
EP3134820B1 (en) | Synchronization method for multi-symbol words | |
US8074004B2 (en) | Electronic device for contention detection of bidirectional bus and related method | |
CN113824501A (zh) | 一种基于cpld的异步串行信号采样译码方法 | |
CN111339016A (zh) | 基于oc门并行接口的数字译码通信接口及其使用方法 | |
CN109815181B (zh) | 一种基于axi协议接口的任意位宽转换方法及装置 | |
CN116209115A (zh) | 数据信号处理装置和数据信号处理系统 | |
CN116384305A (zh) | 数据通信方法、装置、系统、设备及计算机存储介质 | |
US20200097434A1 (en) | Enhanced high data rate technique for i3c | |
CN110971342B (zh) | Mipi信号编码方法、装置、移动设备、及系统 | |
CN106685584B (zh) | 基于fpga的hdlc收发控制器 | |
WO2014027223A1 (en) | Data bus network interface module and method therefor | |
CN107741920B (zh) | 一种精简的选针器数据传输方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200626 |