CN111245542B - 获取时间戳的方法、时间的同步系统 - Google Patents

获取时间戳的方法、时间的同步系统 Download PDF

Info

Publication number
CN111245542B
CN111245542B CN201811437249.3A CN201811437249A CN111245542B CN 111245542 B CN111245542 B CN 111245542B CN 201811437249 A CN201811437249 A CN 201811437249A CN 111245542 B CN111245542 B CN 111245542B
Authority
CN
China
Prior art keywords
message
mark
time
timestamp
sent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811437249.3A
Other languages
English (en)
Other versions
CN111245542A (zh
Inventor
王琳琳
何力
游俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN201811437249.3A priority Critical patent/CN111245542B/zh
Priority to EP19889817.3A priority patent/EP3890218A4/en
Priority to PCT/CN2019/113735 priority patent/WO2020108202A1/zh
Publication of CN111245542A publication Critical patent/CN111245542A/zh
Application granted granted Critical
Publication of CN111245542B publication Critical patent/CN111245542B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/403Bus networks with centralised control, e.g. polling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0647Synchronisation among TDM nodes
    • H04J3/065Synchronisation among TDM nodes using timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0691Synchronisation in a TDM node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
    • H04L25/4908Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0073Services, e.g. multimedia, GOS, QOS
    • H04J2203/0082Interaction of SDH with non-ATM protocols
    • H04J2203/0085Support of Ethernet

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本申请提供了一种获取时间戳的方法、时间的同步系统,其中,该方法包括:第一设备为待发送至第二设备的第一报文设置第一标记;在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻T1为发送所述第一报文的发送时间戳,采用上述技术方案,将第一报文的时间戳位置下沉到PCS层,通过在PCS层进行时间戳处理,后续不确定时延大大减少,解决了相关技术中确定时间戳的方案的精确度较低的问题,极大地提高了时戳处理的准确度,增加了系统的时间同步精度。

Description

获取时间戳的方法、时间的同步系统
技术领域
本申请涉及通信领域,具体而言,涉及一种获取时间戳的方法、时间的同步系统。
背景技术
在相关技术中,时间传递技术在承载网中由来已久,从2008年第一版1588V2标准面世以来,承载设备已经支持了时间传递的技术,但由于之前的标准对于时间传递的精度要求不高,所以承载网的时间传递技术一直没有大面积应用。
进入第5代移动通信系统5G技术之后,在承载网系统中,高精度的时间传递成为一个新的主流需求,近些年一些高精度时间传递技术方案的推出,使得承载网时间传递的技术可以得到大面积应用。各种不同的方式可以用以提高承载设备的时间精度。和普通高精度比较起来,高精度的一个显著变化就是打时间戳的位置尽量靠近与物理PHY层,以减少设备内部的抖动引起的时延,从而增加时间戳的精度。但是如何提高这个精度,不同厂商提出了不同的技术方案。
FlexE指灵活以太网技术(Flex Ethernet),其目的是把ETH业务和物理通道隔离开来,为此在传统ETH的MAC和PCS层之间增加了一个FlexE shim层。图1是根据相关技术中的FlexE的各部分之间的关系示意图,如图1所示:FlexE Group包含1-n个以太网PHY;FlexEclient对应业务流,FlexE Shim实现了FlexE client和FlexE group之间的映射/解映射功能,从而Client的速率不再需要和PHY的速率一一对应。
图2是根据相关技术中的FlexE复用结构图,图3是根据相关技术中的FlexE解复用结构图,如图2和图3所示,802.3的ETH层次结构和FlexE层次结构的关系如图,FlexE Shim层进行64/66bit编码,Idle帧插入,OverHead插入,PHY分发,PCS层进行扰码/lane分发,AM码插入的处理。在FLEXE层面插入的开销用来携带一些控制信息,图4是根据相关技术中的FlexE开销结构示意图,如图4所示,FlexE开销结构由8*66bit的复帧结构组成,其中后面5个66bit块用来存放各种管理信息。
针对相关技术中确定时间戳的方案的精确度较低的问题,目前还没有有效的解决方案。
发明内容
本申请实施例提供了一种获取时间戳的方法、时间的同步系统,以至少解决相关技术中确定时间戳的方案的精确度较低的问题。
根据本申请的一个实施例,提供了一种获取时间戳的方法,包括:第一设备为待发送至第二设备的第一报文设置第一标记;在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻T1为发送所述第一报文的发送时间戳。
根据本申请文件的另一个实施例,还提供了第二设备接收第一设备发送的第一报文,其中所述第一报文为FlexE开销块格式;记录所述第二设备的PCS层接收到所述第一报文第一个开销块的第一个66bit的时间T2,确定所述T2为接收所述第一报文的接收时间戳。
根据本申请文件的另一个实施例,还提供了一种时间的同步系统,包括:第一设备为待发送至第二设备的第一报文设置第一标记,在所述第一设备的PCS层检测到所述第一标记时,确定当前时刻t1,并反馈所述t1至所述第二设备;第二设备接收所述第一设备发送的第一报文,确定接收到所述第一报文的时刻为t2时刻;所述第二设备为待发送至所述第一设备的第二报文设置第二标记,在所述第二设备的PCS层检测到所述第二标记时,确定当前时刻t3;所述第一设备接收所述第二报文,确定接收到所述第二报文的时刻为t4时刻,并反馈至所述第二设备;所述第二设备依据所述t1、t2、t3、t4进行时间同步。
根据本申请的又一个实施例,还提供了一种存储介质,所述存储介质中存储有计算机程序,其中,所述计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。
根据本申请的又一个实施例,还提供了一种电子装置,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器被设置为运行所述计算机程序以执行上述任一项方法实施例中的步骤。
通过本申请,第一设备为待发送至第二设备的第一报文设置第一标记;在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻T1为发送所述第一报文的发送时间戳,采用上述技术方案,将第一报文的时间戳位置下沉到PCS层,通过在PCS层进行时间戳处理,后续不确定时延大大减少,解决了相关技术中确定时间戳的方案的精确度较低的问题,极大地提高了时戳处理的准确度,增加了系统的时间同步精度。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1是根据相关技术中的FlexE的各部分之间的关系示意图;
图2是根据相关技术中的FlexE复用结构图;
图3是根据相关技术中的FlexE解复用结构图;
图4是根据相关技术中的FlexE开销结构示意图;
图5是本申请实施例的一种获取时间戳的方法的通信设备的硬件结构框图;
图6是根据本申请实施例的一种获取时间戳的方法的流程图;
图7是根据本申请文件的发送系统和接收系统的结构示意图;
图8是根据本申请文件的E2E的时间信息交互图。
具体实施方式
下文中将参考附图并结合实施例来详细说明本申请。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
实施例一
本申请实施例一所提供的方法实施例可以在通信设备或者类似的运算装置中执行。以运行在通信设备上为例,图5是本申请实施例的一种获取时间戳的方法的通信设备的硬件结构框图,如图5所示,通信设备50可以包括一个或多个(图5中仅示出一个)处理器502(处理器502可以包括但不限于微处理器MCU或可编程逻辑器件FPGA等的处理装置)和用于存储数据的存储器504,可选地,上述通信设备还可以包括用于通信功能的传输装置506以及输入输出设备508。本领域普通技术人员可以理解,图5所示的结构仅为示意,其并不对上述通信设备的结构造成限定。例如,通信设备50还可包括比图5中所示更多或者更少的组件,或者具有与图5所示不同的配置。
存储器504可用于存储应用软件的软件程序以及模块,如本申请实施例中的一种时间的同步方法对应的程序指令/模块,处理器502通过运行存储在存储器504内的软件程序以及模块,从而执行各种功能应用以及数据处理,即实现上述的方法。存储器504可包括高速随机存储器,还可包括非易失性存储器,如一个或者多个磁性存储装置、闪存、或者其他非易失性固态存储器。在一些实例中,存储器504可进一步包括相对于处理器502远程设置的存储器,这些远程存储器可以通过网络连接至通信设备50。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
传输装置506用于经由一个网络接收或者发送数据。上述的网络具体实例可包括通信设备50的通信供应商提供的无线网络。在一个实例中,传输装置506包括一个网络适配器(Network Interface Controller,NIC),其可通过基站与其他网络设备相连从而可与互联网进行通讯。在一个实例中,传输装置506可以为射频(Radio Frequency,RF)模块,其用于通过无线方式与互联网进行通讯。
在本实施例中提供了一种运行于上述通信设备的一种时间的同步方法,图6是根据本申请实施例的一种获取时间戳的方法的流程图,如图6所示,该流程包括如下步骤:
步骤S602,第一设备为待发送至第二设备的第一报文设置第一标记;
步骤S604,在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻T1为发送所述第一报文的发送时间戳。
物理编码子层(Physical Coding Sublayer,简称为PCS)。
本申请文件的第一报文和第二报文可以是精确时间协议(Precise TimeProtocol,PTP)报文。
通过上述步骤,第一设备为待发送至第二设备的第一报文设置第一标记;在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻T1为发送所述第一报文的发送时间戳,采用上述技术方案,将第一报文的时间戳位置下沉到PCS层,通过在PCS层进行时间戳处理,后续不确定时延大大减少,解决了相关技术中确定时间戳的方案的精确度较低的问题,极大地提高了时戳处理的准确度,增加了系统的时间同步精度。
可选地,第一设备为待发送至第二设备的第一报文设置第一标记,包括:所述第一设备将所述第一报文构造为FlexE开销块格式,其中,所述FlexE开销块格式为8*66bit;将所述第一报文的第一开销块的第一个66bit打上第一标记。
可选地,将所述第一报文的第一开销块的第一个66bit打上第一标记之后,通过增加信号线的方式传输所述第一标记。
可选地,所述第一报文为FollowUp报文。
可选地,在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻为发送所述第一报文的发送时间戳之后,包括以下之一:将所述T1打入到Sync报文发送至所述第二设备,其中,所述第一报文为所述Sync报文;或者,在发送所述第一报文之后,将所述T1通过FollowUp报文发送至所述第二设备。
根据本申请文件的另一个实施例,还提供了一种获取时间戳的方法,包括以下步骤:
步骤一,第二设备接收第一设备发送的第一报文,其中所述第一报文为FlexE开销块格式;
步骤二,记录所述第二设备的PCS层接收到所述第一报文第一个开销块的第一个66bit的时间T2,确定所述T2为接收所述第一报文的接收时间戳。
通过上述步骤,将第一报文的时间戳位置下沉到PCS层,通过在PCS层进行时间戳处理,后续不确定时延大大减少,解决了相关技术中确定时间戳的方案的精确度较低的问题,极大地提高了时戳处理的准确度,增加了系统的时间同步精度。
可选地,第二设备接收第一设备发送的第一报文,还包括以下之一:
所述第二设备在所述第一报文中接收到所述第一报文的发送时间戳T1;所述第二设备在接收到所述第一报文之后,在FollowUp报文中接收到所述第一报文的发送时间戳T1。
下面结合本申请文件的另一个实施例进行说明。
相关技术中的普通高精度的PTP报文在MAC层生成并在MAC层获取时间戳。由于MAC之后的FlexE和PCS层还进行了一系列的处理,引入了链路时延,链路相差,FIFO缓存时延等不确定因素。如果打时戳的位置在这些不确定时延之上,则时戳的精确度会大大降低。
本申请提供了一种将FLEXE时间戳位置下沉到PCS层的方法。通过在PCS层进行时戳处理,极大的提高了时戳处理的准确度,增加了系统的时间同步精度。
本发明提供一种适用于FLEXE接口的高精度时间传递的方法,可以应用于如下系统:完整的最小系统由两个设备组成,每个设备由发送系统和接收系统组成,图7是根据本申请文件的发送系统和接收系统的结构示意图,如图7所示,发送系统和接收系统又分为PTP处理模块,FlexE处理模块,PCS处理模块等几个关键模块。
PTP处理模块位于MAC层之上,负责PTP报文的生成和终结;
FLEXE处理模块在FLEXE的SHIM层,负责FLEXE的业务和开销处理。
PCS处理模块位于PCS层,负责识别PTP报文并且生成时间戳。
发送方向处理:
步骤11、在发送侧,PTP处理模块负责构造完整的ETH格式的PTP报文,并将其转换为图4所示8*66bit的FlexE开销块格式,发送给FlexE的开销处理模块。由于一个PTP报文长度可能在一个开销块中承载不下,所以一个PTP报文可能会分解到多个FlexE的开销块中进行传递。每个开销块独立发送到FlexE处理模块。
步骤12、FlexE模块按照FlexE Shim层的标准处理原则,将PTP模块插入的8*66bit开销块分解为多个66bit块间插到PHY上去。为了实现时戳的下沉处理,在标准的处理流程之外,FlexE模块需要做一个特殊处理:FlexE模块接收到PTP模块传递过来的携带PTP报文的第一个开销块时,对这个开销块的第一个66bit块进行标记,标记做为随路信号传递到PHY的PCS层。这个标记可以通过增加信号线的方式进行传递,也可以采用其他方式进行传递。
步骤13、在PCS层检测到这个携带了随路标记的66bit块后,记录这个66bit块在PCS层发送时的时间戳信息,做为这个PTP报文的发送时间戳。如果使用的是一步法,直接将时间戳信息打入到对应的PTP报文体中;如果使用的是两步法,则PCS层返回时间戳信息给PTP处理模块做后续处理。此位置记录的时间戳信息是真正的靠近物理层的时间戳,其后续的处理基本没抖动时延存在。
步骤14、当采用一步法的时候,每一个PTP报文重复上述步骤独立发送并且在PCS层进行时间戳的采集和打入。
步骤15、当采用两步法的时候,PTP处理模块发送后续的FollowUp报文的时候,将这个时间戳信息打入到FollowUp报文体中,做为t1时间戳,再通过前述方式发送给对端设备。
步骤16、对端反馈的Delay_Req报文时,采用与上述步骤11-13相同的步骤,参见附图8。
步骤17、通过这种在FLEXE层面做标记,在PCS层记录时戳的方式,可以实现发送侧的时间戳下沉处理,提高时间戳的精度。
接收方向处理:
步骤21、接收侧在进行PCS层处理的时候,对每一个接收到的66bit块记录时间戳信息。
步骤22、66bit块的接收时间戳信息随路上传到FLEXE的处理模块。
步骤23、FLEXE处理模块终结开销信息中的PTP报文切片,并且携带PTP报文所在的第一个开销块的第一个66bit时间戳信息上传给PTP处理模块。
步骤24、PTP处理模块接收到完所有的PTP报文切片,完成PTP报文的组装,将PTP报文的第一个切片携带的时间戳信息做为此报文的接收时间戳信息。
步骤25、对于一步法,各个报文重复上述步骤21-23,对于两步法,接收端从FollowUp报文中取出对应的时间戳信息做为t1的接收时间戳信息。
通过这种方式,可以在PCS层实现对报文的时间戳的插入和提取,从而提高了时间的处理精度。
下面讲解BC-BC模型下,按照E2E的两步法进行FlexE高精度时间处理的例子,图8是根据本申请文件的E2E的时间信息交互图,如图8所示:
Master端发送方向:
步骤31、PTP处理模块构造Sync报文,并且把Sync报文分解为多个FlexE的8*66bit块结构发送到FlexE处理模块。
步骤32、FlexE处理模块检测到来自于PTP模块的开销插入信息,在收到携带Sync报文的第一个开销块的第一个66bit的时候,对这个66bit块进行标记并且将这个66bit块以及随路标记发送到PCS层。
步骤33、在PCS层检测到携带随路标记的这个66bit块后,记录相应的发送时间戳信息t1,发送Sync报文给Slave设备,并返回记录的时间戳信息给PTP报文处理模块。可选地,如果是一步法,则直接在该Sync报文中加入时间戳信息。
步骤34、PTP模块记录这个时间戳信息,在发送下一个FollowUp报文的时候,将这个时间戳信息也就是t1时间打入到FollowUp报文体中,再通过上述方式发送给对端接收设备。以实现两步法的发送处理;
Slave端接收处理:
步骤41、Slave接收设备在进行PCS层处理的时候,对每一个接收到的66bit块记录时间戳。
步骤42、66bit块的接收时间戳信息随路上传到FLEXE的开销处理模块。
步骤43、开销处理模块接收到8*66bit开销信息,也就是完整的FlexE开销复帧后,上传给PTP处理模块,同时携带这个开销块的第一个66bit块的时间戳信息上送。
步骤44、PTP模块进行多个FlexE开销的拼接处理,当识别到Sync报文后,记录Sync所在的第一个开销块的接收时间戳信息做为t2时间。当识别到FollowUp报文后,记录FollowUp所在的第一个开销块的接收时间戳信息作为t1时间。
步骤45、Slave端发送应答报文Delay_Req报文,流程和Master端发送Sync报文类似,携带随路标记的Delay_Req报文的第一个开销块的第一个66bit块在PCS层被识别,PCS层记录发送的时间戳信息被返回给PTP模块。PTP报文记录这个时间戳信息作为t3时间。
Master端接收处理
步骤51、Master接收端在进行PCS层处理的时候,对每一个接收到的66bit块记录时间戳。
步骤52、66bit块的接收时间戳信息随路上传到FLEXE的开销处理模块。
步骤53、开销处理模块接收到8*66bit开销信息,也就是完整的FlexE开销复帧后,上传给PTP处理模块,同时携带这个开销块的第一个66bit块的时间戳信息上送。
步骤54、PTP模块模块进行多个FlexE开销的拼接处理,当识别到Delay_Req报文后,记录Delay_Req所在的第一个开销块的接收时间戳信息做为t4时间。
步骤55、Master端发送应答报文Delay_Resp报文,将前面记录的t4时间戳信息打入到Delay_Resp报文体中,重复发送流程发送给Slave端。
Slave端接收处理
步骤61、Slave端重复之前的接收流程,
步骤62、当PTP模块接收到Delay_Resp报文并且提取出其中的T4时间戳后,Slave端就可以利用业界已知的公式
Figure GDA0003338805900000111
来计算相对于Master端的时间偏移,从而实现和Master之间的时间精度的调整。
通过上述方式,单设备精度可以达到5ns,极大的提高设备的时间同步精度。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到根据上述实施例的方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,或者网络设备等)执行本申请各个实施例所述的方法。
实施例二
在本实施例中还提供了一种获取时间戳的装置,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
根据本申请文件的另一个实施例,还提供了一种获取时间戳的装置,应用于第一设备,包括:
设置模块,用于为待发送至第二设备的第一报文设置第一标记;
获取模块,用于在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻T1为发送所述第一报文的发送时间戳。
采用上述方案,解决了相关技术中确定时间戳的方案的精确度较低的问题,极大地提高了时戳处理的准确度,增加了系统的时间同步精度。
根据本申请的另一个实施例,还提供了一种获取时间戳的装置,应用于第二设备,包括:
接收模块,用于接收第一设备发送的第一报文,其中所述第一报文为FlexE开销块格式;
记录模块,用于记录所述第二设备的PCS层接收到所述第一报文第一个开销块的第一个66bit的时间T2,确定所述T2为接收所述第一报文的接收时间戳。
采用上述方案,解决了相关技术中确定时间戳的方案的精确度较低的问题,极大地提高了时戳处理的准确度,增加了系统的时间同步精度。
需要说明的是,上述各个模块是可以通过软件或硬件来实现的,对于后者,可以通过以下方式实现,但不限于此:上述模块均位于同一处理器中;或者,上述各个模块以任意组合的形式分别位于不同的处理器中。
实施例三
根据本申请文件的另一个实施例,还提供了一种时间的同步系统,包括:
第一设备为待发送至第二设备的第一报文设置第一标记,在所述第一设备的PCS层检测到所述第一标记时,确定当前时刻t1,并反馈所述t1至所述第二设备;
第二设备接收所述第一设备发送的第一报文,确定接收到所述第一报文的时刻为t2时刻;
所述第二设备为待发送至所述第一设备的第二报文设置第二标记,在所述第二设备的PCS层检测到所述第二标记时,确定当前时刻t3;
所述第一设备接收所述第二报文,确定接收到所述第二报文的时刻为t4时刻,并反馈至所述第二设备;
所述第二设备依据所述t1、t2、t3、t4进行时间同步。
可选地,设置所述第一标记或第二标记的方式包括:
将待发送至对端的第三报文构造为FlexE开销块格式,其中,所述FlexE开销块格式为8*66bit;
将所述第三报文的第一开销块的第一个66bit打上所述第一标记或所述第二标记。
实施例四
本申请的实施例还提供了一种存储介质。可选地,在本实施例中,上述存储介质可以被设置为存储用于执行以下步骤的程序代码:
S1,第一设备为待发送至第二设备的第一报文设置第一标记;
S2,在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻T1为发送所述第一报文的发送时间戳。
可选地,在本实施例中,上述存储介质可以包括但不限于:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
本申请的实施例还提供了一种电子装置,包括存储器和处理器,该存储器中存储有计算机程序,该处理器被设置为运行计算机程序以执行上述任一项方法实施例中的步骤。
可选地,上述电子装置还可以包括传输装置以及输入输出设备,其中,该传输装置和上述处理器连接,该输入输出设备和上述处理器连接。
可选地,在本实施例中,上述处理器可以被设置为通过计算机程序执行以下步骤:
S1,第一设备为待发送至第二设备的第一报文设置第一标记;
S2,在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻T1为发送所述第一报文的发送时间戳。
可选地,本实施例中的具体示例可以参考上述实施例及可选实施方式中所描述的示例,本实施例在此不再赘述。
可选地,本实施例中的具体示例可以参考上述实施例及可选实施方式中所描述的示例,本实施例在此不再赘述。
显然,本领域的技术人员应该明白,上述的本申请的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本申请不限制于任何特定的硬件和软件结合。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (8)

1.一种获取时间戳的方法,其特征在于,包括:
第一设备为待发送至第二设备的第一报文设置第一标记;
在所述第一设备的物理编码子层PCS层检测到所述第一标记时,所述物理编码子层PCS层获取当前时刻T1为发送所述第一报文的发送时间戳;
其中,所述第一设备为待发送至第二设备的第一报文设置第一标记,包括:
所述第一设备将所述第一报文构造为灵活以太网技术FlexE开销块格式,其中,所述FlexE开销块格式为8*66bit;
将所述第一报文的第一开销块的第一个66bit打上第一标记。
2.根据权利要求1所述的方法,其特征在于,将所述第一报文的第一开销块的第一个66bit打上第一标记之后,所述方法还包括:
通过增加信号线的方式传输所述第一标记。
3.根据权利要求1所述的方法,其特征在于,在所述第一设备的物理编码子层PCS层检测到所述第一标记时,获取当前时刻为发送所述第一报文的发送时间戳之后,包括以下之一:
将所述T1打入到Sync报文发送至所述第二设备,其中,所述第一报文为所述Sync报文;
或者,
在发送所述第一报文之后,将所述T1通过FollowUp报文发送至所述第二设备。
4.一种获取时间戳的方法,其特征在于,包括:
第二设备接收第一设备发送的第一报文,其中所述第一报文为灵活以太网技术FlexE开销块格式,所述FlexE开销块格式为8*66bit;
记录所述第二设备的PCS层接收到所述第一报文第一个开销块的第一个66bit的时间T2,确定所述T2为接收所述第一报文的接收时间戳。
5.根据权利要求4所述的方法,其特征在于,第二设备接收第一设备发送的第一报文,还包括以下之一:
所述第二设备在所述第一报文中接收到所述第一报文的发送时间戳T1,所述第一报文为Sync报文;
所述第二设备在接收到所述第一报文之后,在FollowUp报文中接收到所述第一报文的发送时间戳T1。
6.一种时间的同步系统,其特征在于,包括:
第一设备为待发送至第二设备的第一报文设置第一标记,在所述第一设备的PCS层检测到所述第一标记时,所述PCS层确定当前时刻t1,并反馈所述t1至所述第二设备;
第二设备接收所述第一设备发送的第一报文,确定接收到所述第一报文的时刻为t2时刻;
所述第二设备为待发送至所述第一设备的第二报文设置第二标记,在所述第二设备的PCS层检测到所述第二标记时,所述PCS层确定当前时刻t3;
所述第一设备接收所述第二报文,确定接收到所述第二报文的时刻为t4时刻,并反馈至所述第二设备;
所述第二设备依据所述t1、t2、t3、t4进行时间同步:
其中,所述设置所述第一标记或第二标记的方式包括:
将待发送至对端的第三报文构造为FlexE开销块格式,其中,所述FlexE开销块格式为8*66bit;
将所述第三报文的第一开销块的第一个66bit打上所述第一标记或所述第二标记。
7.一种存储介质,其特征在于,所述存储介质中存储有计算机程序,其中,所述计算机程序被设置为运行时执行所述权利要求1至5任一项中所述的方法。
8.一种电子装置,包括存储器和处理器,其特征在于,所述存储器中存储有计算机程序,所述处理器被设置为运行所述计算机程序以执行所述权利要求1至5任一项中所述的方法。
CN201811437249.3A 2018-11-28 2018-11-28 获取时间戳的方法、时间的同步系统 Active CN111245542B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201811437249.3A CN111245542B (zh) 2018-11-28 2018-11-28 获取时间戳的方法、时间的同步系统
EP19889817.3A EP3890218A4 (en) 2018-11-28 2019-10-28 TIME STAMP ACQUISITION METHOD AND TIME SYNCHRONIZATION SYSTEM
PCT/CN2019/113735 WO2020108202A1 (zh) 2018-11-28 2019-10-28 获取时间戳的方法、时间的同步系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811437249.3A CN111245542B (zh) 2018-11-28 2018-11-28 获取时间戳的方法、时间的同步系统

Publications (2)

Publication Number Publication Date
CN111245542A CN111245542A (zh) 2020-06-05
CN111245542B true CN111245542B (zh) 2022-01-28

Family

ID=70852717

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811437249.3A Active CN111245542B (zh) 2018-11-28 2018-11-28 获取时间戳的方法、时间的同步系统

Country Status (3)

Country Link
EP (1) EP3890218A4 (zh)
CN (1) CN111245542B (zh)
WO (1) WO2020108202A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11916661B2 (en) * 2019-06-27 2024-02-27 Ciena Corporation Distributing timing over metro transport networking
CN111948471A (zh) * 2020-06-28 2020-11-17 国网江西省电力有限公司电力科学研究院 一种智能变电站二次设备对时精度性能检测方法及其系统
CN114221733B (zh) * 2021-12-27 2023-11-07 深圳市紫光同创电子有限公司 一种时间戳同步的误差补偿方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107528654A (zh) * 2016-06-21 2017-12-29 中兴通讯股份有限公司 一种基于1588的时间同步方法及装置
CN108259106A (zh) * 2016-12-29 2018-07-06 深圳市中兴微电子技术有限公司 一种以太网无源光网络中的时戳处理方法和装置
CN108768572A (zh) * 2018-04-13 2018-11-06 烽火通信科技股份有限公司 一种基于令牌的时间戳生成系统及方法
CN108880722A (zh) * 2017-05-10 2018-11-23 深圳市中兴软件有限责任公司 时钟同步的方法、系统和光传输设备

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140226683A1 (en) * 2013-02-14 2014-08-14 Silicom Ltd. Network adapter with high performance in-line timestamp
CN103812592B (zh) * 2014-02-13 2016-07-13 南京航空航天大学 基于链状工业以太网的时间同步协议系统及同步方法
CN108075903B (zh) * 2016-11-15 2020-04-21 华为技术有限公司 用于建立灵活以太网群组的方法和设备
CN108155982B (zh) * 2016-12-02 2020-02-21 深圳市中兴微电子技术有限公司 一种时间戳处理方法及设备
US10298345B2 (en) * 2017-01-13 2019-05-21 Globalfoundries Inc. Clock synchronizaton using codeword marker

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107528654A (zh) * 2016-06-21 2017-12-29 中兴通讯股份有限公司 一种基于1588的时间同步方法及装置
CN108259106A (zh) * 2016-12-29 2018-07-06 深圳市中兴微电子技术有限公司 一种以太网无源光网络中的时戳处理方法和装置
CN108880722A (zh) * 2017-05-10 2018-11-23 深圳市中兴软件有限责任公司 时钟同步的方法、系统和光传输设备
CN108768572A (zh) * 2018-04-13 2018-11-06 烽火通信科技股份有限公司 一种基于令牌的时间戳生成系统及方法

Also Published As

Publication number Publication date
WO2020108202A1 (zh) 2020-06-04
EP3890218A4 (en) 2022-04-27
EP3890218A1 (en) 2021-10-06
CN111245542A (zh) 2020-06-05

Similar Documents

Publication Publication Date Title
CN111245542B (zh) 获取时间戳的方法、时间的同步系统
US11824636B2 (en) Method and apparatus for sending and receiving clock synchronization packet
CN101455014B (zh) 传送所发送的或者所接收的消息的发送时间信息或者接收时间信息的方法和装置
CN103201971B (zh) 用于同步具有节点之间的聚合连接的分组交换网络的主时钟和从时钟的方法以及相关联的同步装置
EP2472754A1 (en) A method for realizing time and clock synchronization and a transmission device thereof
CN111385048B (zh) 一种时间同步方法及系统
WO2018041228A1 (zh) 一种传输同步信息的方法、装置和系统
WO2008098491A1 (fr) Méthode, système et appareil de synchronisation
CN110224775A (zh) 一种时间信息确定的方法、装置及设备
CN101582733A (zh) 一种在sdh设备之间实现高精度时间同步的方法和系统
WO2019084732A1 (zh) 时钟同步的方法和装置
IL164037A (en) Synchronization system for all optical slotted ring dynamic networks
CN102859912B (zh) 涉及嵌入式时钟信号的复用和解复用的数据传输
CN101159502A (zh) 用于传输时戳信息的方法和设施
CN102932083A (zh) 一种微波同步对时的方法和装置
US11412508B2 (en) Data transmission method and device
CN106712885A (zh) 时钟同步方法、网络设备和网络系统
CN108990083B (zh) 一种进行同步告警的方法及设备
CN107959537B (zh) 一种状态同步方法及装置
EP2312775B1 (en) Physical time-stamping
CN102342051B (zh) 用于通过经由至少一个时间分发协议分开传输第一和第二数据来同步时钟的方法和相关的系统及模块
CN111052632A (zh) 一种光传送网中时延测量的方法、装置和系统
JP2009231885A (ja) Phs基地局間同期システム及び方法
CN106161121B (zh) 一种报文转发时延的测量方法、装置及系统
US6792101B2 (en) Method to transport a reference clock signal

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant