CN111158764A - 一种基于双bmc flash芯片的bmc启动方法和设备 - Google Patents

一种基于双bmc flash芯片的bmc启动方法和设备 Download PDF

Info

Publication number
CN111158764A
CN111158764A CN201911243876.8A CN201911243876A CN111158764A CN 111158764 A CN111158764 A CN 111158764A CN 201911243876 A CN201911243876 A CN 201911243876A CN 111158764 A CN111158764 A CN 111158764A
Authority
CN
China
Prior art keywords
bmc
chip
flash chip
starting
standby
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911243876.8A
Other languages
English (en)
Other versions
CN111158764B (zh
Inventor
朱英澍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN201911243876.8A priority Critical patent/CN111158764B/zh
Publication of CN111158764A publication Critical patent/CN111158764A/zh
Application granted granted Critical
Publication of CN111158764B publication Critical patent/CN111158764B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/50Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
    • G06F21/51Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems at application loading time, e.g. accepting, rejecting, starting or inhibiting executable software based on integrity or source reliability
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Stored Programmes (AREA)

Abstract

本发明公开了一种基于双BMC FLASH芯片的BMC启动方法,包括以下步骤:响应于启动BMC启动过程中的UBOOT和KERNEL,分别对BMC的WDT进行定时喂狗操作并设置相应的超时时间以检测UBOOT或KERNEL是否超时;响应于UBOOT的启动和KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时;响应于UBOOT或KERNEL超时,或者指定BMC服务超时,基于备用BMC FLASH芯片启动BMC;将主用BMC FLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMC FLASH芯片。本发明还公开了一种计算机设备。本发明实现对所有阶段的BMC异常监控并进行数据恢复,且避免多次重启及启动顺序迁移造成的用户数据丢失及运行异常。

Description

一种基于双BMC FLASH芯片的BMC启动方法和设备
技术领域
本发明属于通信设备技术领域,更具体地,特别是指一种基于双BMC FLASH芯片的BMC启动方法和设备。
背景技术
BMC在服务器或交换机等应用BMC商用产品,一经上电即可运行的管理软件系统。BMC拥有单独的CPU、内存等硬件资源,可以不依赖于CPU侧OS运行。
有的服务器或交换机产品,为了产品可靠性,可能采用双BMC FLASH方案,在单BMCFLASH失效的场景下,可以启用备用BMC FLASH,以保证BMC功能的正常运行。
在一些现有技术的实施例中,BMC在主BMC FLASH发生异常,无法启动时,从备用BMC FLASH启动。并采取恢复措施后,重启设备,再次从主BMC FLASH中启动。
然而,主BMC FLASH启动异常检测时间段,目前现有方案仅检测22S内是否能够启动,如若不能启动,则从备用BMC FLASH启动。此判断标准并不能完全适用于BMC无法正常工作的场景。且从备用BMC FLASH中启动完成后,需要进行一系列恢复后,再次从主BMC FLASH中启动,可能造成在备用BMC FLASH运行器件的数据丢失。
发明内容
有鉴于此,本发明实施例的目的在于提出一种双BMC FLASH场景下启动镜像选择方案,使得能够有效检测BMC是否功能正常的运行起来,以及规避频繁重启设备,造成用户数据丢失及业务中断情况发生。
基于上述目的,本发明实施例的一方面提供了一种基于双BMC FLASH芯片的BMC启动方法,包括如下步骤:
响应于启动BMC启动过程中的UBOOT和KERNEL,分别对BMC的WDT进行定时喂狗操作并设置相应的超时时间以检测UBOOT或KERNEL是否超时;
响应于UBOOT的启动和KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时;
响应于UBOOT或KERNEL超时,或者指定BMC服务超时,基于备用BMC FLASH芯片启动BMC;
将主用BMC FLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMC FLASH芯片。
在本发明的基于双BMC FLASH芯片的BMC启动方法的一些实施方式中,响应于UBOOT的启动和KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时还包括:
响应于在预设次数的喂狗操作内检测到指定BMC服务启动完成,关闭WDT;
响应于在预设次数的喂狗操作内检测到未启动指定BMC服务,停止喂狗操作。
在本发明的基于双BMC FLASH芯片的BMC启动方法的一些实施方式中,将主用BMCFLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMCFLASH芯片切换为备用BMC FLASH芯片还包括:
将备用BMC FLASH芯片镜像整体恢复至主用BMC FLASH芯片。
在本发明的基于双BMC FLASH芯片的BMC启动方法的一些实施方式中,方法还包括:
BMC通过查询BMC的WDT寄存器检测启动BMC的主用BMC FLASH芯片是否已切换。
在本发明的基于双BMC FLASH芯片的BMC启动方法的一些实施方式中,将主用BMCFLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMCFLASH芯片切换为备用BMC FLASH芯片还包括:
通过修改BMC的芯片寄存器,将默认启动芯片的选分区选为备用BMC FLASH芯片。
本发明实施例的另一方面,还提供了一种计算机设备,包括:至少一个处理器;以及存储器,存储器存储有可在处理器上运行的计算机指令,指令由处理器执行时实现以下步骤:响应于启动BMC启动过程中的UBOOT和KERNEL,分别对BMC的WDT进行定时喂狗操作并设置相应的超时时间以检测UBOOT或KERNEL是否超时;
响应于UBOOT的启动和KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时;
响应于UBOOT或KERNEL超时,或者指定BMC服务超时,基于备用BMC FLASH芯片启动BMC;
将主用BMC FLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMC FLASH芯片。
在本发明的计算机设备的一些实施方式中,响应于UBOOT的启动和KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时还包括:
响应于在预设次数的喂狗操作内检测到指定BMC服务启动完成,关闭WDT;
响应于在预设次数的喂狗操作内检测到未启动指定BMC服务,停止喂狗操作。
在本发明的计算机设备的一些实施方式中,将主用BMC FLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMCFLASH芯片还包括:
将备用BMC FLASH芯片镜像整体恢复至主用BMC FLASH芯片。
在本发明的计算机设备的一些实施方式中,方法还包括:
BMC通过查询BMC的WDT寄存器检测启动BMC的主用BMC FLASH芯片是否已切换。
在本发明的计算机设备的一些实施方式中,将主用BMC FLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMCFLASH芯片还包括:
通过修改BMC的芯片寄存器,将默认启动芯片的选分区选为备用BMC FLASH芯片。
本发明具有以下有益技术效果:结合本发明,在双FLASH BMC场景下,可以对BMC全启动生命周期进行跟踪,并实现对所有阶段的BMC异常监控。在BMC异常时能够将BMC从备用BMC FLASH启动,并做到数据恢复。从备用BMC FLASH启动后,能够进行数据恢复,并将默认BMC启动芯片选分区进行重设,避免多次重启及启动顺序迁移造成的用户数据丢失及运行异常。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明提供的基于双BMC FLASH芯片的BMC启动方法的实施例的步骤的示意性框图;
图2为本发明提供的基于双BMC FLASH芯片的BMC启动方法的实施例的流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
基于上述目的,本发明实施例的第一个方面,提出了一种基于双BMC FLASH芯片的BMC启动方法的实施例。图1示出的是本发明提供的基于双BMC FLASH芯片的BMC启动方法的实施例的步骤的示意性框图。如图1所示,本发明实施例包括如下步骤:
S100、响应于启动BMC启动过程中的UBOOT和KERNEL,分别对BMC的WDT进行定时喂狗操作并设置相应的超时时间以检测UBOOT或KERNEL是否超时;
S200、响应于UBOOT的启动和KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时;
S300、响应于UBOOT或KERNEL超时,或者指定BMC服务超时,基于备用BMC FLASH芯片启动BMC;
S400、将主用BMC FLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMC FLASH芯片。
本发明通过重新定义BMC FLASH切换标准及切换后动作来保证BMC切换的有效性及切换后用户数据安全性和操作便利性。其中,步骤S100、步骤S200以及步骤S300是关于双BMC FLASH芯片的切换,在现有技术的一些实施例中,当BMC发生主用BMC FLASH芯片在22s内没有将BMC WDT关闭,则BMC芯片会认为主BMC FLASH启动异常,则将BMC FLASH芯片选分区选至备用BMC FLASH芯片。由于目前BMC OS大体启动流程分为首先启动UBOOT阶段,UBOOT启动完成后启动KERNEL。目前现有技术中的一些实施例的方案是在UBOOT阶段完成对WDT的关闭操作。当UBOOT启动完成后,KERNEL阶段的启动依然可能会失败。针对关于双BMC FLASH芯片的切换的现有技术中的上述问题,本发明通过如下方式保证BMC WDT可以顺利检测至BMC正常运行且指定BMC关键的服务运行正常:在本发明的一些实施例中,首先在UBOOT启动阶段,在22s的时间间隔内,对WDT进行喂狗操作,并将超时时间重设为60s。之后在KERNEL启动阶段,对WDT进行喂狗操作,保证KERNEL正常启动时WDT不发生超时事件。最后进入BMC OS后,新建CRON定时任务,每30s对WDT进行喂狗操作,对BMC服务进行检测。
针对双BMC FLASH切换,通过此种方案,可保证BMC在UBOOT、KERNEL及用户空间部分发生BMC故障时,都可切换至备用BMC FLASH芯片中启动。防止发生UBOOT正常启动而KERNEL异常等情况下,BMC无法顺利启动,且无法切换至备用BMC FLASH芯片的场景发生。
步骤S400是关于双BMC FLASH芯片的切换后配置更改。在现有技术的一些实施例中,在主用BMC FLASH芯片启动异常,将片选分区选至备用BMC FLASH芯片之后,用户需要将备用BMC FLASH芯片中的正常固件镜像恢复至主用BMC FLASH芯片中去,然后重启设备,让设备再次从主用BMC FLASH芯片启动BMC。否在可能造成在备用BMC FLASH芯片运行期间的数据丢失。而在本发明的一些实施例中,通过如下方式,避免多次设备重启及用户数据丢失:首先,BMC检测到BMC是从备用BMC FLASH芯片启动。之后将主用BMC FLASH芯片读写分区导出,并烧录至备用BMC FLASH芯片中去,并将备用BMC FLASH芯片作为默认启动芯片。即更改默认BMC启动芯片选BMC FLASH芯片。互换主备BMC FLASH芯片。持续在备用BMC FLASH芯片运行即可,不需要重启。重启后,BMC也不会切换至原主BMC FLASH芯片。
针对双BMC FLASH芯片切换后的配置,通过以上步骤,可以在主用BMC FLASH芯片发生启动异常时,从备用BMC FLASH芯片启动。然后通过本发明,互换两个BMC FLASH芯片的主备关系。由于BMC启动不成功与用户数据无关,通过本发明,可以将用户数据从损坏的BMCFLASH芯片中备份出来。更由于本发明互换了两个BMC FLASH芯片的主备关系,避免了用户需要频分重启设备以及用户数据丢失的场景发生。而且也避免了由于主用BMC FLASH芯片不可恢复性错误,导致的频繁切换至备用BMC FLASH芯片的场景发生。
在本发明的基于双BMC FLASH芯片的BMC启动方法的一些实施方式中,步骤S200、响应于UBOOT的启动和KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时还包括:
响应于在预设次数的喂狗操作内检测到指定BMC服务启动完成,关闭WDT;
响应于在预设次数的喂狗操作内检测到未启动指定BMC服务,停止喂狗操作。
在本发明的一些实施例中,若指定的BMC关键服务启动完成,则对WDT进行关闭操作,并关闭此定时任务;若持续喂狗10次,即5分钟内BMC依然未正常将指定BMC服务启动完成,则不再对WDT进行喂狗操作。等待WDT超时,并将BMC FLASH片选分区选至备用BMCFLASH,进行BMC从备用BMC FLASH启动操作。
在本发明的基于双BMC FLASH芯片的BMC启动方法的一些实施方式中,将主用BMCFLASH芯片读写分区恢复到备用BMC FLASH芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMC FLASH芯片还包括:将备用BMC FLASH芯片镜像整体恢复至主用BMC FLASH芯片。通过本发明的该实施方式,可以使数据无损的实现完全的主用BMCFLASH芯片与备用BMC FLASH芯片的互换,避免用户数据丢失。
在本发明的基于双BMC FLASH芯片的BMC启动方法的一些实施方式中,方法还包括:BMC通过查询BMC的WDT寄存器检测启动BMC的主用BMC FLASH芯片是否已切换。响应于主用BMC FLASH芯片切换,将会把切换的相关数据存入寄存器中,寄存器拥有非常高的读写速度,因此,在本发明的一些实施方式中通过查询BMC的WDT寄存器检测启动BMC的主用BMCFLASH芯片是否切换。
在本发明的基于双BMC FLASH芯片的BMC启动方法的一些实施方式中,将主用BMCFLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMCFLASH芯片切换为备用BMC FLASH芯片还包括:通过修改BMC的芯片寄存器,将默认启动芯片的选分区选为备用BMC FLASH芯片。对寄存器的修改简单方便且寄存器拥有非常高的读写速度,因此,在本发明的一些实施方式中通过修改BMC的芯片寄存器,将默认启动芯片的选分区选为备用BMC FLASH芯片。
图2示出的是本发明提供的基于双BMC FLASH芯片的BMC启动方法的实施例的流程图。如图2所示,在该实施例中,在白盒交换机中采用双BMC FLASH架构,BMC FLASH芯片为AST2520芯片。在该实施例中通过如下步骤实现本发明的方案:首先BMC上电运行,在UBOOT阶段,对WDT进行喂狗,并重置超时时间为60S,超时即从备用BMC FLASH启动;启动KERNEL阶段,对WDT进行喂狗,超时即从备用BMC FLASH启动;进入用户空间后,启动定时任务,定时对WDT进行喂狗,并监测指定BMC服务启动状态。超时即从备用BMC FLASH启动;若指定BMC服务启动完成,则关闭WDT及定时任务,结束流程。否则即从备用BMC FLASH启动;当满足上述超时条件之一,从备用BMC FLASH启动,导出主BMC FLASH读写分区数据;将导出的主BMCFLASH读写分区数据导入备用BMC FLASH相应分区中;将备用BMC FLASH固件恢复至主BMCFLASH中;修改BMC芯片寄存器,将主备BMC FLASH切换顺序互换,默认启动芯片选分区选为备用BMC FLASH。在该实施例中,从UBOOT、KERNEL及用户空间三个层面对BMC是否启动异常进行监测,防止了BMC在KERNEL或用户空间异常时导致的无法进行BMC FLASH切换。从备用BMC FLASH启动成功后,进行用户数据恢复,及重设BMC启动FLASH片选设置,互换主备FLASH启动顺序,避免了多次进行设备重启。
需要特别指出的是,上述基于双BMC FLASH芯片的BMC启动方法的各个实施例中的各个步骤均可以相互交叉、替换、增加、删减,因此,这些合理的排列组合变换之于基于双BMC FLASH芯片的BMC启动方法也应当属于本发明的保护范围,并且不应将本发明的保护范围局限在实施例之上。
基于上述目的,本发明实施例的第二个方面,提出了一种计算机设备,包括:至少一个处理器;以及存储器,存储器存储有可在处理器上运行的计算机指令,指令由处理器执行以实现如下步骤:
S100、响应于启动BMC启动过程中的UBOOT和KERNEL,分别对BMC的WDT进行定时喂狗操作并设置相应的超时时间以检测UBOOT或KERNEL是否超时;
S200、响应于UBOOT的启动和KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时;
S300、响应于UBOOT或KERNEL超时,或者指定BMC服务超时,基于备用BMC FLASH芯片启动BMC;
S400、将主用BMC FLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMC FLASH芯片。
在本发明的计算机设备的一些实施方式中,响应于UBOOT的启动和KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时还包括:
响应于在预设次数的喂狗操作内检测到指定BMC服务启动完成,关闭WDT;
响应于在预设次数的喂狗操作内检测到未启动指定BMC服务,停止喂狗操作。
在本发明的计算机设备的一些实施方式中,将主用BMC FLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMCFLASH芯片还包括:
将备用BMC FLASH芯片镜像整体恢复至主用BMC FLASH芯片。
在本发明的计算机设备的一些实施方式中,方法还包括:
BMC通过查询BMC的WDT寄存器检测启动BMC的主用BMC FLASH芯片是否已切换。
在本发明的计算机设备的一些实施方式中,将主用BMC FLASH芯片读写分区恢复到备用芯片的相应分区,并将BMC的默认启动芯片从主用BMC FLASH芯片切换为备用BMCFLASH芯片还包括:
通过修改BMC的芯片寄存器,将默认启动芯片的选分区选为备用BMC FLASH芯片。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,基于双BMC FLASH芯片的BMC启动方法的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,程序的存储介质可为磁碟、光盘、只读存储记忆体(ROM)或随机存储记忆体(RAM)等。上述计算机设备的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。
此外,根据本发明实施例公开的方法还可以被实现为由处理器执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机设备中的程序被处理器执行时,执行本发明实施例公开的方法中限定的上述功能。
此外,上述方法步骤以及系统单元也可以利用控制器以及用于存储使得控制器实现上述步骤或单元功能的计算机程序的计算机可读存储介质实现。
此外,应该明白的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。作为例子而非限制性的,非易失性存储器可以包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦写可编程ROM(EEPROM)或快闪存储器。易失性存储器可以包括随机存取存储器(RAM),该RAM可以充当外部高速缓存存储器。作为例子而非限制性的,RAM可以以多种形式获得,比如同步RAM(DRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据速率SDRAM(DDRSDRAM)、增强SDRAM(ESDRAM)、同步链路DRAM(SLDRAM)、以及直接Rambus RAM(DRRAM)。所公开的方面的存储设备意在包括但不限于这些和其它合适类型的存储器。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
结合这里的公开所描述的各种示例性逻辑块、模块和电路可以利用被设计成用于执行这里功能的下列部件来实现或执行:通用处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑器件、分立门或晶体管逻辑、分立的硬件组件或者这些部件的任何组合。通用处理器可以是微处理器,但是可替换地,处理器可以是任何传统处理器、控制器、微控制器或状态机。处理器也可以被实现为计算设备的组合,例如,DSP和微处理器的组合、多个微处理器、一个或多个微处理器结合DSP和/或任何其它这种配置。
结合这里的公开所描述的方法或算法的步骤可以直接包含在硬件中、由处理器执行的软件模块中或这两者的组合中。软件模块可以驻留在RAM存储器、快闪存储器、ROM存储器、EPROM存储器、EEPROM存储器、寄存器、硬盘、可移动盘、CD-ROM、或本领域已知的任何其它形式的存储介质中。示例性的存储介质被耦合到处理器,使得处理器能够从该存储介质中读取信息或向该存储介质写入信息。在一个替换方案中,存储介质可以与处理器集成在一起。处理器和存储介质可以驻留在ASIC中。ASIC可以驻留在用户终端中。在一个替换方案中,处理器和存储介质可以作为分立组件驻留在用户终端中。
在一个或多个示例性设计中,功能可以在硬件、软件、固件或其任意组合中实现。如果在软件中实现,则可以将功能作为一个或多个指令或代码存储在计算机可读介质上或通过计算机可读介质来传送。计算机可读介质包括计算机存储介质和通信介质,该通信介质包括有助于将计算机程序从一个位置传送到另一个位置的任何介质。存储介质可以是能够被通用或专用计算机访问的任何可用介质。作为例子而非限制性的,该计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储设备、磁盘存储设备或其它磁性存储设备,或者是可以用于携带或存储形式为指令或数据结构的所需程序代码并且能够被通用或专用计算机或者通用或专用处理器访问的任何其它介质。此外,任何连接都可以适当地称为计算机可读介质。例如,如果使用同轴线缆、光纤线缆、双绞线、数字用户线路(DSL)或诸如红外线、无线电和微波的无线技术来从网站、服务器或其它远程源发送软件,则上述同轴线缆、光纤线缆、双绞线、DSL或诸如红外线、无线电和微波的无线技术均包括在介质的定义。如这里所使用的,磁盘和光盘包括压缩盘(CD)、激光盘、光盘、数字多功能盘(DVD)、软盘、蓝光盘,其中磁盘通常磁性地再现数据,而光盘利用激光光学地再现数据。上述内容的组合也应当包括在计算机可读介质的范围内。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。

Claims (10)

1.一种基于双BMC FLASH芯片的BMC启动方法,其特征在于,所述方法包括:
响应于启动BMC启动过程中的UBOOT和KERNEL,分别对所述BMC的WDT进行定时喂狗操作并设置相应的超时时间以检测所述UBOOT或所述KERNEL是否超时;
响应于所述UBOOT的启动和所述KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时;
响应于所述UBOOT或所述KERNEL超时,或者所述指定BMC服务超时,基于备用BMC FLASH芯片启动所述BMC;
将主用BMC FLASH芯片读写分区恢复到所述备用芯片的相应分区,并将所述BMC的默认启动芯片从所述主用BMC FLASH芯片切换为所述备用BMC FLASH芯片。
2.根据权利要求1所述的基于双BMC FLASH芯片的BMC启动方法,其特征在于,所述响应于所述UBOOT的启动和所述KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时还包括:
响应于在预设次数的所述喂狗操作内检测到所述指定BMC服务启动完成,关闭所述WDT;
响应于在预设次数的所述喂狗操作内检测到未启动所述指定BMC服务,停止所述喂狗操作。
3.根据权利要求1所述的基于双BMC FLASH芯片的BMC启动方法,其特征在于,所述将主用BMC FLASH芯片读写分区恢复到所述备用芯片的相应分区,并将所述BMC的默认启动芯片从所述主用BMC FLASH芯片切换为所述备用BMC FLASH芯片还包括:
将所述备用BMC FLASH芯片镜像整体恢复至所述主用BMC FLASH芯片。
4.根据权利要求1所述的基于双BMC FLASH芯片的BMC启动方法,其特征在于,所述方法还包括:
所述BMC通过查询所述BMC的WDT寄存器检测启动所述BMC的所述主用BMC FLASH芯片是否已切换。
5.根据权利要求1所述的基于双BMC FLASH芯片的BMC启动方法,其特征在于,所述将主用BMC FLASH芯片读写分区恢复到所述备用芯片的相应分区,并将所述BMC的默认启动芯片从所述主用BMC FLASH芯片切换为所述备用BMC FLASH芯片还包括:
通过修改所述BMC的芯片寄存器,将所述默认启动芯片的选分区选为所述备用BMCFLASH芯片。
6.一种计算机设备,,其特征在于,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机指令,所述指令由所述处理器执行时实现以下步骤:
响应于启动BMC启动过程中的UBOOT和KERNEL,分别对所述BMC的WDT进行定时喂狗操作并设置相应的超时时间以检测所述UBOOT或所述KERNEL是否超时;
响应于所述UBOOT的启动和所述KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时;
响应于所述UBOOT或所述KERNEL超时,或者所述指定BMC服务超时,基于备用BMC FLASH芯片启动所述BMC;
将主用BMC FLASH芯片读写分区恢复到所述备用芯片的相应分区,并将所述BMC的默认启动芯片从所述主用BMC FLASH芯片切换为所述备用BMC FLASH芯片。
7.根据权利要求6所述的计算机设备,其特征在于,所述响应于所述UBOOT的启动和所述KERNEL的启动没超时,启动新的定时喂狗操作并设置新的超时时间以检测指定BMC服务的启动是否超时还包括:
响应于在预设次数的所述喂狗操作内检测到所述指定BMC服务启动完成,关闭所述WDT;
响应于在预设次数的所述喂狗操作内检测到未启动所述指定BMC服务,停止所述喂狗操作。
8.根据权利要求6所述的计算机设备,其特征在于,所述将主用BMC FLASH芯片读写分区恢复到所述备用芯片的相应分区,并将所述BMC的默认启动芯片从所述主用BMC FLASH芯片切换为所述备用BMC FLASH芯片还包括:
将所述备用BMC FLASH芯片镜像整体恢复至所述主用BMC FLASH芯片。
9.根据权利要求6所述的计算机设备,其特征在于,所述方法还包括:
所述BMC通过查询所述BMC的WDT寄存器检测启动所述BMC的所述主用BMC FLASH芯片是否已切换。
10.根据权利要求6所述的计算机设备,其特征在于,所述将主用BMC FLASH芯片读写分区恢复到所述备用芯片的相应分区,并将所述BMC的默认启动芯片从所述主用BMC FLASH芯片切换为所述备用BMC FLASH芯片还包括:
通过修改所述BMC的芯片寄存器,将所述默认启动芯片的选分区选为所述备用BMCFLASH芯片。
CN201911243876.8A 2019-12-06 2019-12-06 一种基于双bmc flash芯片的bmc启动方法和设备 Active CN111158764B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911243876.8A CN111158764B (zh) 2019-12-06 2019-12-06 一种基于双bmc flash芯片的bmc启动方法和设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911243876.8A CN111158764B (zh) 2019-12-06 2019-12-06 一种基于双bmc flash芯片的bmc启动方法和设备

Publications (2)

Publication Number Publication Date
CN111158764A true CN111158764A (zh) 2020-05-15
CN111158764B CN111158764B (zh) 2022-11-15

Family

ID=70556400

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911243876.8A Active CN111158764B (zh) 2019-12-06 2019-12-06 一种基于双bmc flash芯片的bmc启动方法和设备

Country Status (1)

Country Link
CN (1) CN111158764B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111737064A (zh) * 2020-06-29 2020-10-02 深圳市同泰怡信息技术有限公司 一种bmc系统控制方法、装置、存储介质和计算机设备
CN112099412A (zh) * 2020-09-22 2020-12-18 郑州嘉晨电器有限公司 一种微控制单元的安全冗余架构
CN112380083A (zh) * 2020-10-23 2021-02-19 浪潮电子信息产业股份有限公司 一种bmc主备切换稳定性测试方法和系统
CN113656081A (zh) * 2021-08-05 2021-11-16 深圳市同泰怡信息技术有限公司 同步基板管理控制器配置信息的方法、装置、计算机设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110297724A (zh) * 2019-06-27 2019-10-01 厦门四信通信科技有限公司 嵌入式软件看门狗设计方法、装置、设备及存储介质
CN110427296A (zh) * 2019-06-29 2019-11-08 苏州浪潮智能科技有限公司 一种基于硬件wdt进行监测的方法、设备及可读介质

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110297724A (zh) * 2019-06-27 2019-10-01 厦门四信通信科技有限公司 嵌入式软件看门狗设计方法、装置、设备及存储介质
CN110427296A (zh) * 2019-06-29 2019-11-08 苏州浪潮智能科技有限公司 一种基于硬件wdt进行监测的方法、设备及可读介质

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111737064A (zh) * 2020-06-29 2020-10-02 深圳市同泰怡信息技术有限公司 一种bmc系统控制方法、装置、存储介质和计算机设备
CN112099412A (zh) * 2020-09-22 2020-12-18 郑州嘉晨电器有限公司 一种微控制单元的安全冗余架构
CN112099412B (zh) * 2020-09-22 2022-02-25 河南嘉晨智能控制股份有限公司 一种微控制单元的安全冗余架构
CN112380083A (zh) * 2020-10-23 2021-02-19 浪潮电子信息产业股份有限公司 一种bmc主备切换稳定性测试方法和系统
CN112380083B (zh) * 2020-10-23 2023-01-06 浪潮电子信息产业股份有限公司 一种bmc主备切换稳定性测试方法和系统
CN113656081A (zh) * 2021-08-05 2021-11-16 深圳市同泰怡信息技术有限公司 同步基板管理控制器配置信息的方法、装置、计算机设备
CN113656081B (zh) * 2021-08-05 2023-08-22 深圳市同泰怡信息技术有限公司 同步基板管理控制器配置信息的方法、装置、计算机设备

Also Published As

Publication number Publication date
CN111158764B (zh) 2022-11-15

Similar Documents

Publication Publication Date Title
CN111158764B (zh) 一种基于双bmc flash芯片的bmc启动方法和设备
WO2022198972A1 (zh) 一种服务器启动过程中的故障定位方法、系统及装置
US6785838B2 (en) Method and apparatus for recovering from failure of a mirrored boot device
CN104778102A (zh) 一种主备切换方法及系统
CN111143132B (zh) 一种bios恢复方法、装置、设备及可读存储介质
CN111722960A (zh) 一种cmos信息异常下的开机方法、系统、设备以及介质
CN110781157A (zh) 一种基于nas的备份与恢复方法和装置
CN112199240A (zh) 一种节点故障时进行节点切换的方法及相关设备
CN110764799A (zh) 一种优化远程更新fpga加速卡的方法、设备及介质
CN112600690B (zh) 一种配置数据同步方法、装置、设备及存储介质
CN111158963A (zh) 一种服务器固件冗余启动方法和服务器
CN111813606A (zh) 一种双节点虚拟机容错的方法、系统、设备及介质
CN107181608B (zh) 一种恢复服务及性能提升的方法及运维管理系统
CN112131043A (zh) 一种基本输入输出系统的异常检测与恢复方法和装置
CN110968456B (zh) 分布式存储系统中故障磁盘的处理方法及装置
CN113778607A (zh) 虚拟机实现高可用方法及装置、云管理平台、存储介质
CN111966520A (zh) 数据库高可用切换方法、设备及系统
JP2001142650A (ja) アレイディスク制御方法及び装置
CN111427721B (zh) 异常恢复方法及装置
CN111367572A (zh) 一种双flash热备份方法、装置、设备和介质
CN113986450A (zh) 一种虚拟机备份方法及装置
CN115686951A (zh) 一种数据库服务器的故障处理方法和装置
JP2001005693A (ja) 障害自動復旧システム、障害自動復旧方法および障害自動復旧用プログラムを記録した記録媒体
CN115344327B (zh) 应用模块的切换方法、装置、电子设备及可读存储介质
CN116028128B (zh) 磁盘分区存储方法、操作系统自动化恢复方法和存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant