CN111124790A - 一种可重用仿真接口模型的生成系统 - Google Patents

一种可重用仿真接口模型的生成系统 Download PDF

Info

Publication number
CN111124790A
CN111124790A CN201911243722.9A CN201911243722A CN111124790A CN 111124790 A CN111124790 A CN 111124790A CN 201911243722 A CN201911243722 A CN 201911243722A CN 111124790 A CN111124790 A CN 111124790A
Authority
CN
China
Prior art keywords
interface model
simulation interface
simulation
module
reusable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911243722.9A
Other languages
English (en)
Other versions
CN111124790B (zh
Inventor
张清
陈朋
安鹏伟
刘伟
陈盼
王嬴超
赵常
邢海波
张玉晓
刘义
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Jinghang Computing Communication Research Institute
Original Assignee
Beijing Jinghang Computing Communication Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Jinghang Computing Communication Research Institute filed Critical Beijing Jinghang Computing Communication Research Institute
Priority to CN201911243722.9A priority Critical patent/CN111124790B/zh
Publication of CN111124790A publication Critical patent/CN111124790A/zh
Application granted granted Critical
Publication of CN111124790B publication Critical patent/CN111124790B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/261Functional testing by simulating additional hardware, e.g. fault simulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)
  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明涉及一种可重用仿真接口模型的生成系统,属于可编程逻辑器件软件的测试与验证领域。所述系统包括:所述信息获取模块用于获取外部接口器件手册信息,将所述信息输出至参数提取模块;所述参数提取模块依据输入信息,分析并提取可扩展参数;所述结构体生成模块用于生成仿真接口模型结构体;所述实体生成模块用于生成仿真接口模型实体;所述组合封装模块用于将所述仿真接口模型结构体以及仿真接口模型结构体组合封装,生成可重用仿真接口模型。与现有技术相比,本发明形成的仿真接口模型具有可重用特性,对可扩展参数进行设置后,可用于其他可编程逻辑器件软件的仿真平台,提高可编程逻辑器件软件仿真平台的搭建效率。

Description

一种可重用仿真接口模型的生成系统
技术领域
本发明属于可编程逻辑器件软件的测试与验证领域,具体涉及一种可重复使用仿真接口模型的生成系统。
背景技术
本仿真验证是可编程逻辑器件测试的一种主要的手段,在开展可编程逻辑器件仿真测试时,主要是采用人工编写Testbench(仿真验证平台)的方法。编写Testbench的主要目的是为了对使用硬件描述语言生成的电路仿真测试,测试生成电路的功能、部分性能是否与预期的目标相符,从而对生成的正确性进行验证。
Testbench的一个主要功能是模拟被测可编程逻辑器件的外围接口电路的功能并搭建仿真测试的测试环境,由于可编程逻辑器件的外围接口包括多种专用的器件,因此为了能够模拟这些器件的功能,测试人员必须查阅相关的器件手册或技术资料,在充分了解了这些器件的原理及功能后,才能编写出合适的Testbench。这一过程通常占用了仿真测试周期中的很大一部分。而且不同的测试人员在遇到相同的接口器件时,会重新编写相应的Testbench代码,给测试人员带来很多重复性工作,效率较低。
发明内容
(一)要解决的技术问题
本发明要解决的技术问题是:如何解决不同的测试人员在遇到相同的接口器件时,会重新编写相应的仿真验证平台代码,给测试人员带来很多重复性工作,效率低下的问题。
(二)技术方案
为解决上述技术问题,本发明提供一种可重用仿真接口模型的生成系统,所述可重用仿真接口模型的生成系统包括:信息获取模块、参数提取模块、结构体生成模块、实体生成模块、组合封装模块;
所述信息获取模块用于获取外部接口器件手册信息,将所述信息输出至参数提取模块;
所述参数提取模块依据输入信息,分析并提取可扩展参数;
所述结构体生成模块用于生成仿真接口模型结构体;
所述实体生成模块用于生成仿真接口模型实体;
所述组合封装模块用于将所述仿真接口模型结构体以及仿真接口模型结构体组合封装,生成可重用仿真接口模型。
所述信息获取模块获取外部接口器件信息依据可编程逻辑器件软件的外部接口器件手册;
所述外部接口器件手册信息包括外部接口器件手册的接口协议、时序及功能描述。
所述参数提取模块根据外部接口器件手册中的接口协议、时序及功能描述提取可扩展参数。
所述结构体生成模块用于创建文本,在文本中采用硬件描述语言模拟待生成的仿真接口模型中接口协议、时序及功能描述;同时使用所述可扩展参数对待生成的仿真接口模型中接口协议、时序及功能描述进行控制,形成待生成的仿真接口模型中的结构体。
所述实体生成模块生成仿真接口模型结构体过程为:
依据所述结构体,提取待生成的仿真接口模型的端口输入输出信号,形成待生成的仿真接口模型中的实体。
所述组合封装模块将所述结构体以及所述实体组合封装为module格式,并将该文本以*.v的格式进行存储,形成可重用仿真接口模型;
所述*为仿真接口模型的名称。
所述可扩展参数包括波特率、有无奇偶校验、校验方式和停止位的位数。
(三)有益效果
与现有技术相比较,本发明具备如下有益效果:本发明采用可扩展参数对生成的仿真接口模型进行控制,生成的仿真接口模型在进行不同接口器件的仿真测试时,通过对可扩展参数进行设置,可用于其他可编程逻辑器件软件的仿真平台,具有可重用特性,提高了可编程逻辑器件软件仿真平台的搭建效率。
附图说明
图1为本发明一种可重用仿真接口模型的生成系统流程图;
具体实施方式
为使本发明的目的、内容、和优点更加清楚,下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。
本发明一种可重用仿真接口模型的生成系统,所述可重用仿真接口模型的生成系统包括:信息获取模块、参数提取模块、结构体生成模块、实体生成模块、组合封装模块;
所述信息获取模块用于获取外部接口器件手册信息,将所述信息输出至参数提取模块;
所述参数提取模块依据输入信息,分析并提取可扩展参数;
所述结构体生成模块用于生成仿真接口模型结构体;
所述实体生成模块用于生成仿真接口模型实体;
所述组合封装模块用于将所述仿真接口模型结构体以及仿真接口模型结构体组合封装,生成可重用的仿真接口模型。
所述信息获取模块获取外部接口器件信息依据可编程逻辑器件软件的外部接口器件手册;
所述外部接口器件手册信息包括外部接口器件手册的接口协议、时序及功能描述。
所述参数提取模块根据外部接口器件手册中的接口协议、时序及功能描述提取可扩展参数。
所述结构体生成模块用于创建文本,在文本中采用硬件描述语言模拟待生成的仿真接口模型中接口协议、时序及功能描述;同时使用所述可扩展参数对待生成的仿真接口模型中接口协议、时序及功能描述进行控制,形成待生成的仿真接口模型中的结构体。
所述实体生成模块生成仿真接口模型结构体过程为:
依据所述结构体,提取待生成的仿真接口模型的端口输入输出信号,形成待生成的仿真接口模型中的实体。
所述组合封装模块将所述结构体以及所述实体组合封装为module格式,并将该文本以*.v的格式进行存储,形成可重用的仿真接口模型;
所述*为仿真接口模型的名称。
所述可扩展参数包括波特率、有无奇偶校验、校验方式和停止位的位数。
实施例1
一种可重用的仿真接口模型的生成系统基于一种可重用仿真接口模型的生成方法实施,本实施例中所述生成方法依靠于异步串行接口物理层接收协议实施。
如图1所示,所述生成方法包括如下步骤:
步骤1:依据可编程逻辑器件软件的外部接口器件手册,获取外部接口器件手册中的接口协议、时序及功能描述;
依据异步串行接口器件手册,获取异步串口器件手册中的物理层接收协议、时序及功能描述;
本实施例中涉及的异步串行接口物理层接收协议具体为当空闲状态数据输入端口为高电平,判断起始位有效后,连续接收8bit数据位,并可以对接收到的数据位进行数据校验和计算,最后判断停止位为1位或2位。通过对异步串行接口物理层接收协议分析。
步骤2:依据步骤1中获取的接口协议、时序及功能描述,分析并提取用于接口协议、时序及功能描述的可扩展参数;
通过对异步串行接口物理层协议进行分析,提取的可扩展参数包括波特率、有无奇偶校验、校验方式和停止位的位数。
表1配置参数说明
Figure BDA0002306950390000051
步骤3:创建文本,依据步骤1中获取的接口协议、时序及功能描述,在文本中采用硬件描述语言对接口协议、时序及功能描述进行模拟,同时使用步骤2中提取的可扩展参数对接口协议、时序及功能描述进行控制,形成异步串口接收的仿真接口模型中的结构体;
本实施例采用的硬件描述语言为Veri log HDL,在文本中使用步骤2中提取的可扩展参数(包括波特率、有无奇偶校验、校验方式和停止位的位数),对异步串行接口接收物理层协议、时序及功能描述进行描述,形成异步串口接收仿真接口模型中的结构体;
步骤4:依据步骤3中异步串口接收的仿真接口模型中的结构体,提取仿真接口模型的端口输入输出信号,形成异步串口接收的仿真接口模型中的实体;
本实施例中依据步骤3中仿真接口模型中的结构体,提取的仿真接口模型的端口输入输出信号详见表2。
表2端口说明
Figure BDA0002306950390000052
Figure BDA0002306950390000061
步骤5:将步骤3中异步串口接收的仿真接口模型中的结构体以及步骤4中异步串口接收的仿真接口模型中的实体组合封装为module格式,并将该文本存储为*.v的格式进行存储,形成使用可扩展参数控制的可重用的异步串口接收仿真接口模型。
所述*为仿真接口模型的名称,本实施例中封装为module的名称为UART_RX,形成文本的存储名称为UART_RX.v,该异步串口接收仿真接口模型可在可编程逻辑器件软件的仿真平台进行参数设置后例化使用。
本发明采用了可扩展参数对仿真接口模型进行控制,生成了可重用的仿真接口模型。对比传统技术,本发明技术形成的仿真接口模型具有可重用特性,对可扩展参数进行设置后,可用于其他可编程逻辑器件软件的仿真平台,可大大提高可编程逻辑器件软件仿真平台的搭建效率。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本发明的保护范围。

Claims (6)

1.一种可重用仿真接口模型的生成系统,其特征在于,所述可重用仿真接口模型的生成系统包括:信息获取模块、参数提取模块、结构体生成模块、实体生成模块、组合封装模块;
所述信息获取模块用于获取外部接口器件手册信息,将所述信息输出至参数提取模块;
所述参数提取模块依据输入信息,分析并提取可扩展参数;
所述结构体生成模块用于生成仿真接口模型结构体;
所述实体生成模块用于生成仿真接口模型实体;
所述组合封装模块用于将所述仿真接口模型结构体以及仿真接口模型结构体组合封装,生成可重用仿真接口模型。
2.如权利要求1所述的可重用仿真接口模型的生成系统,其特征在于,所述信息获取模块获取外部接口器件信息依据可编程逻辑器件软件的外部接口器件手册;
所述外部接口器件手册信息包括外部接口器件手册的接口协议、时序及功能描述。
3.如权利要求2所述的可重用仿真接口模型的生成系统,其特征在于,所述参数提取模块根据外部接口器件手册中的接口协议、时序及功能描述提取可扩展参数。
4.如权利要求3所述的可重用仿真接口模型的生成系统,其特征在于,所述结构体生成模块用于创建文本,在文本中采用硬件描述语言模拟待生成的仿真接口模型中接口协议、时序及功能描述;同时使用所述可扩展参数对待生成的仿真接口模型中接口协议、时序及功能描述进行控制,形成待生成的仿真接口模型中的结构体。
5.如权利要求4所述的可重用仿真接口模型的生成系统,其特征在于,所述实体生成模块生成仿真接口模型结构体过程为:
依据所述结构体,提取待生成的仿真接口模型的端口输入输出信号,形成待生成的仿真接口模型中的实体。
6.如权利要求4所述的可重用仿真接口模型的生成系统,其特征在于,所述组合封装模块将所述结构体以及所述实体组合封装为module格式,并将该文本以*.v的格式进行存储,形成可重用仿真接口模型;
所述*为仿真接口模型的名称。
CN201911243722.9A 2019-12-06 2019-12-06 一种可重用仿真接口模型的生成系统 Active CN111124790B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911243722.9A CN111124790B (zh) 2019-12-06 2019-12-06 一种可重用仿真接口模型的生成系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911243722.9A CN111124790B (zh) 2019-12-06 2019-12-06 一种可重用仿真接口模型的生成系统

Publications (2)

Publication Number Publication Date
CN111124790A true CN111124790A (zh) 2020-05-08
CN111124790B CN111124790B (zh) 2023-01-10

Family

ID=70497618

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911243722.9A Active CN111124790B (zh) 2019-12-06 2019-12-06 一种可重用仿真接口模型的生成系统

Country Status (1)

Country Link
CN (1) CN111124790B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112416760A (zh) * 2020-11-11 2021-02-26 北京京航计算通讯研究所 一种通用的测试平台TestBench的模块封装方法及装置
CN112559643A (zh) * 2020-12-21 2021-03-26 北京仿真中心 一种仿真实体模型描述方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6477580B1 (en) * 1999-08-31 2002-11-05 Accenture Llp Self-described stream in a communication services patterns environment
CN103400013A (zh) * 2013-08-14 2013-11-20 中国人民解放军国防科学技术大学 一种可重用的仿真模型及其开发和使用方法
CN106648658A (zh) * 2016-12-21 2017-05-10 北京航空航天大学 面向实况/虚拟/构造混合系统的仿真方法
CN107743072A (zh) * 2017-07-04 2018-02-27 中国电力科学研究院 高效可扩展的网络仿真场景生成方法
CN108280291A (zh) * 2018-01-22 2018-07-13 湖南和信智仿信息科技有限公司 可重用仿真模型接口设计与对接方法、装置和计算机设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6477580B1 (en) * 1999-08-31 2002-11-05 Accenture Llp Self-described stream in a communication services patterns environment
CN103400013A (zh) * 2013-08-14 2013-11-20 中国人民解放军国防科学技术大学 一种可重用的仿真模型及其开发和使用方法
CN106648658A (zh) * 2016-12-21 2017-05-10 北京航空航天大学 面向实况/虚拟/构造混合系统的仿真方法
CN107743072A (zh) * 2017-07-04 2018-02-27 中国电力科学研究院 高效可扩展的网络仿真场景生成方法
CN108280291A (zh) * 2018-01-22 2018-07-13 湖南和信智仿信息科技有限公司 可重用仿真模型接口设计与对接方法、装置和计算机设备

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
S. XU等: ""Creating a reusable testbench using cadence"s testbuilder and AMBA TVM"", 《CCECE 2003 - CANADIAN CONFERENCE ON ELECTRICAL AND COMPUTER ENGINEERING. TOWARD A CARING AND HUMANE TECHNOLOGY (CAT. NO.03CH37436)》 *
刘兴刚等: "基于MATLAB的可重用动态仿真模型库的设计与实现", 《系统仿真学报》 *
郭伟: ""基于OPNET的Mesh安全协议仿真平台研究"", 《中国优秀硕士学位论文全文数据库 信息科技辑》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112416760A (zh) * 2020-11-11 2021-02-26 北京京航计算通讯研究所 一种通用的测试平台TestBench的模块封装方法及装置
CN112559643A (zh) * 2020-12-21 2021-03-26 北京仿真中心 一种仿真实体模型描述方法

Also Published As

Publication number Publication date
CN111124790B (zh) 2023-01-10

Similar Documents

Publication Publication Date Title
CN106133537B (zh) 一种fpga功能模块仿真验证方法及其系统
US9495492B1 (en) Implementing synchronous triggers for waveform capture in an FPGA prototyping system
CN101093521B (zh) 一种fpga仿真装置及其方法
CN111124790B (zh) 一种可重用仿真接口模型的生成系统
CN103150441B (zh) 一种软硬件协同仿真的验证平台及其构建方法
CN104899076A (zh) 一种超大规模集成电路门级网表仿真的加速方法
CN113835945A (zh) 芯片的测试方法、装置、设备及系统
CN108197351B (zh) 一种受单片机控制的集成电路的仿真验证方法
CN102480467A (zh) 一种基于网络通讯协议的soc软硬件协同仿真验证方法
CN110941934A (zh) 一种fpga原型验证开发板分割仿真系统、方法、介质及终端
CN110688269B (zh) 采用axi总线接口的rtl代码自动化验证装置及方法
US8140315B2 (en) Test bench, method, and computer program product for performing a test case on an integrated circuit
CN115576768A (zh) 一种基于uvm的通用验证平台架构自动生成方法
CN106295048A (zh) 一种数字芯片功能验证方法及系统
CN107293330A (zh) 对随机存取存储器ram进行仿真验证的方法和仿真验证系统
CN106777729A (zh) 一种基于fpga的算法库仿真验证平台实现方法
WO2015131697A1 (zh) 多路帧随机数据验证处理方法及装置
CN104636521A (zh) 基于vmm的智能卡芯片安检验证方法及验证环境平台
CN112860587A (zh) Ui自动测试方法和装置
CN102565683A (zh) 一种测试向量的生成与验证方法
CN102495778B (zh) 一种测试单包正则匹配逻辑的系统和方法
CN111124897B (zh) 一种可重用仿真接口模型的生成方法
CN107872358B (zh) 一种针对hdlc协议的自动化仿真测试方法
CN115617673A (zh) 基于Cosim平台的测试用例配置的方法及应用
CN113704126A (zh) 验证方法及其装置、计算机存储介质以及处理器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant