CN111092839B - 一种调制方法、装置以及计算机存储介质 - Google Patents

一种调制方法、装置以及计算机存储介质 Download PDF

Info

Publication number
CN111092839B
CN111092839B CN201811244606.4A CN201811244606A CN111092839B CN 111092839 B CN111092839 B CN 111092839B CN 201811244606 A CN201811244606 A CN 201811244606A CN 111092839 B CN111092839 B CN 111092839B
Authority
CN
China
Prior art keywords
groups
sets
complex
group
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811244606.4A
Other languages
English (en)
Other versions
CN111092839A (zh
Inventor
陆小凡
曹南山
姚扬中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanechips Technology Co Ltd
Original Assignee
Sanechips Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanechips Technology Co Ltd filed Critical Sanechips Technology Co Ltd
Priority to CN201811244606.4A priority Critical patent/CN111092839B/zh
Publication of CN111092839A publication Critical patent/CN111092839A/zh
Application granted granted Critical
Publication of CN111092839B publication Critical patent/CN111092839B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits

Abstract

本发明实施例公开了一种调制方法、装置以及计算机存储介质,通过对缓存输入的K组输入信息和M‑1组历史信息进行编码处理,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号,K表示并行度且K取值为正整数,M表示滤波累加长度且M取值为正整数,N表示采样率且N为大于等于1的有理数,P=K×N为正整数;基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;其中,每一组复数集合包括M个复数;通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号;从而能够减少发端调制滤波所需要的大量乘法器和加法器,降低了调制器的实现复杂性。

Description

一种调制方法、装置以及计算机存储介质
技术领域
本发明涉及高速有线通信技术领域,尤其涉及一种调制方法、装置以及计算机存储介质。
背景技术
在数字通信领域,信号在发送出去之前一般都需要进行信号调制。正交振幅调制(Quadrature Amplitude Modulation,QAM)是一种调制方式,数据信号由相互正交的两个载波的幅度变化表示。QAM是一种矢量调制,将输入比特先通过映射到复平面以形成复数调制符号,然后将该复数调制符号的I和Q分量(对应复平面的实部和虚部)分别对应调制在相互正交的两个载波上。与幅度调制(Amplitude Modulation,AM)相比,QAM是幅度、相位联合调制的技术,它同时利用了载波的幅度和相位来传递信息比特,可以在最小距离相同的条件下实现更高的频带利用率;而且样点数目越多,其传输效率越高。
随着光通信技术的日益发展,高阶调制是提高光通信频谱利用率的重要手段。然而目前的高阶调制和发端预滤波技术,虽然提高了传输频谱效率,而且与传输算法相比,降低了一定复杂度,但是仍然需要大量的乘法器和加法器进行运算,计算较为复杂。
发明内容
有鉴于此,本发明的主要目的在于提出一种调制方法、装置以及计算机存储介质,可以减少构建高阶调制器和发端滤波器时所需要的大量乘法器和加法器,从而降低了调制器的实现复杂性,进而提高了整个数字通信系统的性能。
为达到上述目的,本发明的技术方案是这样实现的:
第一方面,本发明实施例提供了一种调制方法,所述方法包括:
对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号,K表示并行度且K取值为正整数,M表示滤波累加长度且M取值为正整数,N表示采样率且N为大于等于1的有理数,P=K×N为正整数;
基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;其中,每一组复数集合包括M个复数;
通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号。
在上述方案中,所述对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合,包括:
获取K组输入信息以及所述K组输入信息之前最接近的M-1组历史信息,得到K+M-1组信息,并将所述K+M-1组信息进行缓存;其中,每一组信息包括L个比特信息;
根据发端滤波器结构,通过P个编码信号生成器中每一个编码信号生成器分别从所述K+M-1组信息中选择对应的M组比特信息,得到P×M组比特信息;
基于预先计算并存储的编码表,由所述P个编码信号生成器将所述P×M组比特信息中每一组比特信息转换为一个编码后信号,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号。
在上述方案中,所述获取K组输入信息以及所述K组输入信息之前最接近的M-1组历史信息,包括:
获取K组输入信息;
基于所述K组输入信息以及先入先出原则,更新M-1组历史信息,得到所述K组输入信息之前最接近的M-1组历史信息。
在上述方案中,在所述基于预先计算并存储的编码表,由所述P个编码信号生成器将所述P×M组比特信息中每一组比特信息转换为一个编码后信号,得到P组编码后信号集合之前,所述方法还包括:
通过对星座映射点坐标的预先排列,获取比特信息与星座映射表坐标的排列序号之间的对应关系,将所述比特信息与所述星座映射点坐标的排列序号之间的对应关系作为所述编码表。
在上述方案中,所述基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合,包括:
将所述P组编码后信号集合并行输入到P个编码信号分发器;
通过每一个编码信号分发器将接收的M个编码后信号分发至M个查找表模块,并基于所述转换表,由每一个查找表模块输出调制符号与对应滤波器系数的乘积复数信号,得到每一个编码信号分发器对应的一组复数集合;其中,每组复数集合包括M个乘积复数信号;
基于所述P个编码信号分发器,得到P组复数集合。
在上述方案中,所述通过每一个编码信号分发器将接收的M个编码后信号分发至M个查找表模块,并基于所述转换表,由每一个查找表模块输出调制符号与对应滤波器系数的乘积复数信号,得到每一个编码信号分发器对应的一组复数集合,包括:
将所述M个编码后信号并行输入到M个查找表模块;
每一个查找表模块将接收到的编码后信号对应的编码作为查找表地址,并基于所述转换表,根据所述查找表地址得到对应的星座映射点坐标与滤波器系数的乘积复数信号;
基于所述M个查找表模块,得到M个乘积复数信号,将所述M个乘积复数信号作为每一个编码信号分发器对应的一组复数集合。
在上述方案中,在所述基于所述转换表,根据所述查找表地址得到对应的星座映射点坐标与滤波器系数的乘积复数信号之前,所述方法还包括:
预先计算星座映射点坐标与滤波器系数的乘积;
将计算得到的星座映射点坐标与滤波器系数的乘积以星座映射点坐标的排列序号为地址进行存储。
在上述方案中,所述通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号,包括:
将所述P组复数集合并行输入到P个求和器;
由每一个求和器将接收的M个复数进行累加,输出每一个求和器对应的一个滤波后调制符号;
基于所述P个求和器,得到P个滤波后调制符号。
第二方面,本发明实施例提供了一种调制装置,所述调制装置包括:编码单元、转换单元和累加单元,其中,
所述编码单元,配置为对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号,K表示并行度且K取值为正整数,M表示滤波累加长度且M取值为正整数,N表示采样率且N为大于等于1的有理数,P=K×N为正整数;
所述转换单元,配置为基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;其中,每一组复数集合包括M个复数;
所述累加单元,配置为通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号。
第三方面,本发明实施例提供了一种调制装置,所述调制装置包括:存储器和处理器;其中,
所述存储器,用于存储能够在所述处理器上运行的计算机程序;
所述处理器,用于在运行所述计算机程序时,执行如第一方面中任一项所述调制方法的步骤。
第四方面,本发明实施例提供了一种计算机存储介质,所述计算机存储介质存储有调制程序,所述调制程序被至少一个处理器执行时实现如第一方面中任一项所述调制方法的步骤。
本发明实施例所提供的一种调制方法、装置以及计算机存储介质,首先对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号,K表示并行度且K取值为正整数,M表示滤波累加长度且M取值为正整数,N表示采样率且N为大于等于1的有理数,P=K×N为正整数;然后基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;其中,每一组复数集合包括M个复数;最后通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号;能够减少构建高阶调制器和发端滤波器时所需要的大量乘法器和加法器,从而降低了调制器的实现复杂性,进而提高了整个数字通信系统的性能。
附图说明
图1为本发明实施例提供的一种调制方法的流程示意图;
图2为本发明实施例提供的一种编码处理模块的组成结构示意图;
图3为本发明实施例提供的一种查找表模块的组成结构示意图;
图4为本发明实施例提供的一种转换及累加处理模块的组成结构示意图;
图5为本发明实施例提供的一种调制星座的结构示意图;
图6为本发明实施例提供的一种调制方法的详细流程示意图;
图7为本发明实施例提供的另一种调制星座的结构示意图;
图8为本发明实施例提供的另一种调制方法的详细流程示意图;
图9为本发明实施例提供的一种调制装置的组成结构示意图;
图10为本发明实施例提供的一种调制装置的具体硬件结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。
可以理解地,本发明实施例可以应用于各种通信系统,本发明实施例不作具体限定。
在相关技术方案中,高阶调制技术包含三个功能:第一、星座映射功能,即输入一组比特信息,输出一组复平面上的信号;第二、采样速率转换功能,即将星座映射输出的信号进行内插和抽取,并同时进行适当的滤波,转换为所需采样速率的信号;第三、成型滤波功能,即对输入信号进行成型滤波,满足系统对频谱边带的要求。根据数字信号处理的相关理论,可以将第二和第三功能合并实现为一组滤波器,本发明实施例将其称之为“发端滤波器”。
为了减少发端调制滤波所需要的大量乘法器和加法器,本发明实施例提供了一种调制方法,通过针对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合;然后基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号,从而降低了调制器的实现复杂性。下面将结合附图和具体实施例对本发明作进一步详细说明。
实施例一
参见图1,其示出了本发明实施例提供的一种调制方法的流程示意图,该方法可以包括:
S101:对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号,K表示并行度且K取值为正整数,M表示滤波累加长度且M取值为正整数,N表示采样率且N为大于等于1的有理数,P=K×N为正整数;
S102:基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;其中,每一组复数集合包括M个复数;
S103:通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号。
需要说明的是,针对K、M和N的取值,根据实际情况进行设置,本发明实施例不作具体限定。
还需要说明的是,本发明实施例应用于正交幅度调制,所述正交幅度调制可以包括8QAM、16QAM和64QAM等多种调制方式;其中,正交幅度调制信号对应的空间信号矢量端点分布图称之为调制星座图,分别具有8个、16个和64个矢量端点。对于正交幅度调制方式,本发明实施例也不作具体限定。
对于图1所示的技术方案,在一种可能的实现方式中,所述对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合,包括:
获取K组输入信息以及所述K组输入信息之前最接近的M-1组历史信息,得到K+M-1组信息,并将所述K+M-1组信息进行缓存;其中,每一组信息包括L个比特信息;
根据发端滤波器结构,通过P个编码信号生成器中每一个编码信号生成器分别从所述K+M-1组信息中选择对应的M组比特信息,得到P×M组比特信息;
基于预先计算并存储的编码表,由所述P个编码信号生成器将所述P×M组比特信息中每一组比特信息转换为一个编码后信号,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号。
需要说明的是,针对L的取值是根据所选择的调制方式进行具体设置;比如若采用的是8QAM的调制方式,则L的取值为3;若采用的是16QAM的调制方式,则L的取值为4;本发明实施例不作具体限定。
在上述实现方式中,具体地,所述获取K组输入信息以及所述K组输入信息之前最接近的M-1组历史信息,包括:
获取K组输入信息;
基于所述K组输入信息以及先入先出原则,更新M-1组历史信息,得到所述K组输入信息之前最接近的M-1组历史信息。
在上述实现方式中,具体地,预先计算并存储的编码表是按照下述步骤得到的,包括:
通过对星座映射点坐标的预先排列,获取比特信息与星座映射表坐标的排列序号之间的对应关系,将所述比特信息与所述星座映射点坐标的排列序号之间的对应关系作为所述编码表。
参见图2,其示出本发明实施例提供的一种编码处理模块200的组成结构示意图;如图2所示,编码处理模块200可以包括存储器201、比特信息缓存器202和编码信号生成器集合203;其中,从存储器201中获取M-1组历史信息,比如TBki-M+2、TBki-M+1、…、TBki-1、TBki+0等缓存于比特信息缓存器202中,K组输入信息包括Bki+1、Bki+2、…、Bki+K,这些输入信息也会缓存于比特信息缓存器202中,分别表示为TBki+1、TBki+2、…、TBki+K;编码信号生成器集合203包括P个编码信号生成器,分别用GSKNi+1、GSKNi+2、GSKNi+3、…、GSKNi+KN表示;将这些信息对应输入到编码信号生成器集合203中每一个编码信号生成器,由于这P个编码信号生成器并行工作,从而可以得到P组编码后信号集合,分别用SKNi+1、SKNi+2、SKNi+3、…、SKNi+KN表示。
对于图1所示的技术方案,在一种可能的实现方式中,所述基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合,包括:
将所述P组编码后信号集合并行输入到P个编码信号分发器;
通过每一个编码信号分发器将接收的M个编码后信号分发至M个查找表模块,并基于所述转换表,由每一个查找表模块输出调制符号与对应滤波器系数的乘积复数信号,得到每一个编码信号分发器对应的一组复数集合;其中,每组复数集合包括M个乘积复数信号;
基于所述P个编码信号分发器,得到P组复数集合。
在上述实现方式中,具体地,所述通过每一个编码信号分发器将接收的M个编码后信号分发至M个查找表模块,并基于所述转换表,由每一个查找表模块输出调制符号与对应滤波器系数的乘积复数信号,得到每一个编码信号分发器对应的一组复数集合,包括:
将所述M个编码后信号并行输入到M个查找表模块;
每一个查找表模块将接收到的编码后信号对应的编码作为查找表地址,并基于所述转换表,根据所述查找表地址得到对应的星座映射点坐标与滤波器系数的乘积复数信号;
基于所述M个查找表模块,得到M个乘积复数信号,将所述M个乘积复数信号作为每一个编码信号分发器对应的一组复数集合。
在上述实现方式中,具体地,预先计算并存储的转换表是按照下述步骤得到的,包括:
预先计算星座映射点坐标与滤波器系数的乘积;
将计算得到的星座映射点坐标与滤波器系数的乘积以星座映射点坐标的排列序号为地址进行存储。
需要说明的是,一个查找表模块可以包括映射表、查找表编码器和合成器。其中,将所得到的星座映射点坐标与滤波器系数的乘积进行存储,可以直接将该乘积存储在映射表中,并将星座映射点坐标对应的映射表地址存储在查找表编码器中;也可以将该乘积取绝对值后合并归类,并将合并归类后的数值存储在映射表中,然后将星座映射点坐标对应的映射表地址和是否需要取负操作的信息存储在查找表编码器中。
参见图3,其示出本发明实施例提供的一种查找表模块300的组成结构示意图;从图3中可以看出,查找表模块300包括查找表模块编码器301、映射表302和合成器303,其中,在将所述M个编码后信号并行输入到M个查找表模块之后,针对每一个查找表模块300,可以根据输入的一个编码后信号(比如SKNi+j,m)输出映射表302地址;根据该映射表302地址,可以从查找表模块编码器301中得到查找表模块300所对应的星座映射点坐标与滤波器系数的乘积信息;其中,该乘积信息包括实部信息和虚部信息;通过合成器303将所述实部信息和所述虚部信息进行合成,从而可以得到查找表模块300对应的一个复数,比如AKNMi+Mj+m。在本发明实施例中,预先存储的转换表可以包括映射表和查找表编码器对应的表格信息,从而能够实现通过一个查找表模块300将一个编码后信号转换为一个复数;这样,基于M个这样的查找表模块,则可以得到M个复数,所得到的M个复数也就可以作为一个编码信号分发器所对应的一组复数集合。
对于图1所示的技术方案,在一种可能的实现方式中,所述通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号,包括:
将所述P组复数集合并行输入到P个求和器;
由每一个求和器将接收的M个复数进行累加,输出每一个求和器对应的一个滤波后调制符号;
基于所述P个求和器,得到P个滤波后调制符号。
需要说明的是,将所得到的P组复数集合并行输入到P个求和器,每一个求和器接收M个复数,将所接收的M个复数进行组内累加,则每一个求和器可以输出一个滤波后调制符号;根据P个求和器的并行工作,则可以得到P个滤波后调制符号。
参见图4,其示出了本发明实施例提供的一种转换及累加处理模块400的组成结构示意图;如图4所示,转换及累加处理模块400可以包括转换处理模块401和累加处理模块402,转换处理模块401包括编码信号分发器集合4011和查找表模块集合4012,累加处理模块402包括求和器集合4021;其中,在转换处理模块401中,编码信号分发器集合4011包括P个编码信号分发器,分别用SSKNi+1、SSKNi+2、…、SSKNi+KN表示;查找表模块集合4012包括P×M个查找表模块300,分别用LUT1、LUT2、…、LUTM、LUTM+1、LUTM+2、…、LUTKNM表示;在累加处理模块402中,求和器集合4021包括P个求和器,分别用SUM1、SUM2、…、SUMKN表示;根据图2所示的编码处理模块200所得到的SKNi+1、SKNi+2、…、SKNi+KN等P组编码后信号集合,将其对应输入到编码信号分发器集合4011中每一个编码信号分发器;然后每一个编码信号分发器将接收到的M个编码后信号分发至查找表模块集合4012中M个查找表模块,每一个查找表模块会对应输出一个乘积信息,即每一个查找表模块会对应输出一个复数;这样根据P×M个查找表模块300的并行工作,可以得到P×M个复数,分别用AKNMi+1、AKNMi+2、…、AKNMi+M、AKNMi+M+1、AKNMi+M+2、…、AKNMi+KNM;其中,每M个复数组成一组复数集合;将一组复数集合中的M个复数通过一个求和器进行累加,可以得到一个滤波后调制符号;根据求和器集合403中P个求和器的并行工作,则可以得到P个滤波后调制符号,分别用TKNi+1、TKNi+2、…、TKNi+KN表示。
本实施例提供了一种调制方法,通过本实施例的技术方案对接收到的比特信息进行星座映射、采样速率转换和成型滤波,然后输出滤波后调制符号;能够减少构建高阶调制器和发端滤波器时所需要的大量乘法器和加法器,从而降低了实现代价,提高了整个数字通信系统的性能。
实施例二
参见图5,其示出了本发明实施例提供的一种调制星座的结构示意图;其中,设定如图5所示的调制星座信号的平均能量归一化为:
Figure BDA0001840215020000113
同时设定并行度K为1,采样率N为2,滤波累加长度M为2。
针对图5所示的调制星座的结构示例,调制星座点坐标的映射关系如下式(1)所示,
Figure BDA0001840215020000111
为了便于描述,下述将设定滤波器系数为:0.031、0.525、0.525、0.031,设定滤波器的星座映射后符号为(dn、dn+1),那么重采样并滤波后调制符号用下式(2)表示,
Figure BDA0001840215020000112
参见图6,其示出了本发明实施例提供的一种调制方法的详细流程示意图;结合图5所示的调制星座的结构示例,以8QAM调制方式为例,该详细流程可以包括:
S601:针对缓存输入的1组输入信息和1组历史信息进行编码处理,得到2组编码后信号集合;其中,每一组输入信息包括3个比特信息,每一组编码后信号集合包括2个编码后信号;
S602:基于预先存储的转换表,将所述2组编码后信号集合进行转换处理,得到2组复数集合;其中,每一组复数集合包括2个复数;
S603:通过对所述2组复数集合中每一组复数集合进行组内累加处理,得到2个滤波后调制符号。
对于图6所示的技术方案,在一种可能的实现方式中,所述针对缓存输入的1组输入信息和1组历史信息进行编码处理,得到2组编码后信号集合,包括:
基于存储器,存储所述1组输入信息之前最接近的1组历史信息Bn;其中,所述1组历史信息包括3个比特信息,Bn=[bn,1bn,2bn,3];
基于比特信息缓存器,缓存所述1组输入信息和所述1组历史信息;其中,TBn=Bn=[bn,1bn,2bn,3],TBn+1=Bn+1=[bn+1,1bn+1,2bn+1,3];
基于编码信号生成器,根据发端滤波器结构,由2个编码信号生成器中每一个编码信号生成器分别从所述1组输入信息和所述1组历史信息中选择对应的2个比特信息,通过2个编码信号生成器对应输出2组编码后信号集合;其中,S2n+1=[TBn TBn+1],S2n+2=[TBnTBn+1]。
对于图6所示的技术方案,在一种可能的实现方式中,所述基于预先存储的转换表,将所述2组编码后信号集合进行转换处理,得到2组复数集合,包括:
将所述2组编码后信号集合并行输入到2个编码信号分发器;
由所述2个编码信号分发器将分别接收的2个编码后信号并行分发至4个查找表模块;其中,S2n+1,1=TBn,S2n+1,2=TBn+1,S2n+2,1=TBn,S3n+2,2=TBn+1
针对每一个查找表模块,根据输入的一个编码后信号对应输出一个星座映射点坐标与滤波器系数的乘积复数信号;
根据所述乘积复数信号,由4个查找表模块并行输出2组复数集合;其中,每一组复数集合包括2个复数。
在上述实现方式中,具体地,所述针对每一个查找表模块,根据输入的一个编码后信号对应输出一个星座映射点坐标与滤波器系数的乘积复数信号,包括:
根据输入的一个编码后信号输出每一个查找表模块对应的映射表地址;
根据所述映射表地址,得到每一个查找表模块对应的星座映射点坐标与滤波器系数的乘积信息;其中,所述乘积信息包括实部信息和虚部信息;
将所述实部信息和所述虚部信息进行合成,得到每一个查找表模块对应的一个复数。
需要说明的是,在所述根据所述映射表地址,得到每一个查找表模块对应的星座映射点坐标与滤波器系数的乘积信息之前,还可以事先计算星座映射点坐标与滤波器系数的乘积信息并且合并归类后进行存储。在本实施例中查找表模块的查找表编码器和映射表如下表1所示,
表1
Figure BDA0001840215020000131
对于图6所示的技术方案,在一种可能的实现方式中,所述通过对所述2组复数集合中每一组复数集合进行组内累加处理,得到2个滤波后调制符号,包括:
将所述2组复数集合并行输入到2个求和器;
由每一个求和器将接收的2个复数进行累加,输出每一个求和器对应的一个滤波后调制符号;
基于所述2个求和器,得到2个滤波后调制符号。
通过上述实施例,对前述实施例的具体实现进行了详细阐述,从中可以看出,通过前述实施例的技术方案,从而能够减少构建高阶调制器和发端滤波器时所需要的大量乘法器和加法器,降低了实现代价。
实施例三
参见图7,其示出了本发明实施例提供的另一种调制星座的结构示意图;其中,设定如图7所示的调制星座信号的平均能量归一化为:α2=10,同时设定并行度K为2,采样率N为1.5,滤波累加长度M为3。
针对图7所示的调制星座的结构示例,调制星座点坐标的映射关系如下式(3)所示,
Figure BDA0001840215020000141
为了便于描述,下述将设定滤波器的系数为:-0.070、-0.040、0.108、0.293、0.377、0.293、0.108、-0.040、-0.070,设定滤波器的星座映射后符号为(d2n-1、d2n、d2n+1、d2n+2),那么重采样并滤波后调制符号则用下式(4)表示,
Figure BDA0001840215020000142
参见图8,其示出了本发明实施例提供的另一种调制方法的详细流程示意图;结合图7所示的调制星座的结构示例,以8QAM调制方式为例,该详细流程可以包括:
S801:针对缓存输入的2组输入信息和2组历史信息进行编码处理,得到3组编码后信号集合;其中,每一组输入信息包括3个比特信息,每一组编码后信号集合包括3个编码后信号;
S802:基于预先存储的转换表,将所述3组编码后信号集合进行转换处理,得到3组复数集合;其中,每一组复数集合包括3个复数;
S803:通过对所述3组复数集合中每一组复数集合进行组内累加处理,得到3个滤波后调制符号。
对于图8所示的技术方案,在一种可能的实现方式中,所述针对缓存输入的2组输入信息和2组历史信息进行编码处理,得到3组编码后信号集合,包括:
基于存储器,存储所述2组输入信息之前最接近的2组历史信息B2n-1、B2n;其中,每一组历史信息包括3个比特信息,B2n-1=[b2n-1,1 b2n-1,2 b2n-1,3],B2n=[b2n,1 b2n,2 b2n,3];
基于比特信息缓存器,缓存所述2组输入信息和所述2组历史信息;其中,TB2n-1=B2n-1=[b2n-1,1 b2n-1,2 b2n-1,3],TB2n=B2n=[b2n,1 b2n,2 b2n,3],TB2n+1=B2n+1=[b2n+1,1 b2n+1,2b2n+1,3],TB2n+2=B2n+2=[b2n+2,1 b2n+2,2 b2n+2,3];
基于编码信号生成器,根据发端滤波器结构,由3个编码信号生成器中每一个编码信号生成器分别从所述2组输入信息和所述2组历史信息中选择对应的3个比特信息,通过3个编码信号生成器对应输出3组编码后信号集合;其中,S3n+1=[TB2n-1 TB2n TB2n+1],S3n+2=[TB2n-1 TB2n TB2n+1],S3n+3=[TB2n TB2n+1 TB2n+2]。
对于图8所示的技术方案,在一种可能的实现方式中,所述基于预先存储的转换表,将所述3组编码后信号集合进行转换处理,得到3组复数集合,包括:
将所述3组编码后信号集合并行输入到3个编码信号分发器;
由所述3个编码信号分发器将分别接收的3个编码后信号并行分发至9个查找表模块;其中,S3n+1,1=TB2n-1,S3n+1,2=TB2n,S3n+1,3=TB2n+1,S3n+2,1=TB2n-1,S3n+2,2=TB2n,S3n+2,3=TB2n+1,S3n+3,1=TB2n,S3n+3,2=TB2n+1,S3n+3,3=TB2n+2
针对每一个查找表模块,根据输入的一个编码后信号对应输出一个星座映射点坐标与滤波器系数的乘积复数信号;
根据所述乘积复数信号,由9个查找表模块并行输出3组复数集合;其中,每一组复数集合包括3个复数。
在上述实现方式中,具体地,所述针对每一个查找表模块,根据输入的一个编码后信号对应输出一个星座映射点坐标与滤波器系数的乘积复数信号,包括:
根据输入的一个编码后信号输出每一个查找表模块对应的映射表地址;
根据所述映射表地址,得到每一个查找表模块对应的星座映射点坐标与滤波器系数的乘积信息;其中,所述乘积信息包括实部信息和虚部信息;
将所述实部信息和所述虚部信息进行合成,得到每一个查找表模块对应的一个复数。
需要说明的是,在所述根据所述映射表地址,得到每一个查找表模块对应的星座映射点坐标与滤波器系数的乘积信息之前,还可以事先计算星座映射点坐标与滤波器系数的乘积信息并且合并归类后进行存储。在本实施例中查找表模块的查找表编码器和映射表如下表2所示,
表2
Figure BDA0001840215020000161
Figure BDA0001840215020000171
对于图8所示的技术方案,在一种可能的实现方式中,所述通过对所述3组复数集合中每一组复数集合进行组内累加处理,得到3个滤波后调制符号,包括:
将所述3组复数集合并行输入到3个求和器;
由每一个求和器将接收的3个复数进行累加,输出每一个求和器对应的一个滤波后调制符号;
基于所述3个求和器,得到3个滤波后调制符号。
通过上述实施例,对前述实施例的具体实现进行了详细阐述,从中可以看出,通过前述实施例的技术方案,从而能够减少构建高阶调制器和发端滤波器时所需要的大量乘法器和加法器,降低了实现代价。
实施例四
基于前述实施例相同的发明构思,参见图9,其示出了本发明实施例提供的一种调制装置90的组成,调制装置90可以包括:编码单元901、转换单元902和累加单元903,其中,
所述编码单元901,配置为对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号,K表示并行度且K取值为正整数,M表示滤波累加长度且M取值为正整数,N表示采样率且N为大于等于1的有理数,P=K×N为正整数;
所述转换单元902,配置为基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;其中,每一组复数集合包括M个复数;
所述累加单元903,配置为通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号。通过对所述K×N组复数集合中每一组复数集合进行组内累加处理,得到K×N个滤波后调制符号。
在上述方案中,调制装置90还包括获取单元904,配置为获取K组输入信息以及所述K组输入信息之前最接近的M-1组历史信息,得到K+M-1组信息,并将所述K+M-1组信息进行缓存;其中,每一组信息包括L个比特信息;
所述编码单元901,配置为根据发端滤波器结构,通过P个编码信号生成器中每一个编码信号生成器分别从所述K+M-1组信息中选择对应的M组比特信息,得到P×M组比特信息;以及基于预先计算并存储的编码表,由所述P个编码信号生成器将所述P×M组比特信息中每一组比特信息转换为一个编码后信号,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号。
在上述方案中,所述获取单元904,还配置为获取K组输入信息;以及基于所述K组输入信息以及先入先出原则,更新M-1组历史信息,得到所述K组输入信息之前最接近的M-1组历史信息。
在上述方案中,所述获取单元904,还配置为通过对星座映射点坐标的预先排列,获取比特信息与星座映射表坐标的排列序号之间的对应关系,将所述比特信息与所述星座映射点坐标的排列序号之间的对应关系作为所述编码表。
在上述方案中,所述转换单元902,配置为将所述P组编码后信号集合并行输入到P个编码信号分发器;以及通过每一个编码信号分发器将接收的M个编码后信号分发至M个查找表模块,并基于所述转换表,由每一个查找表模块输出调制符号与对应滤波器系数的乘积复数信号,得到每一个编码信号分发器对应的一组复数集合;其中,每组复数集合包括M个乘积复数信号;以及基于所述P个编码信号分发器,得到P组复数集合。
在上述方案中,所述调制装置90还包括查找单元905,配置为将所述M个编码后信号并行输入到M个查找表模块;以及每一个查找表模块将接收到的编码后信号对应的编码作为查找表地址,并基于所述转换表,根据所述查找表地址得到对应的星座映射点坐标与滤波器系数的乘积复数信号;以及基于所述M个查找表模块,得到M个乘积复数信号,将所述M个乘积复数信号作为每一个编码信号分发器对应的一组复数集合。
在上述方案中,所述查找单元905,还配置为预先计算星座映射点坐标与滤波器系数的乘积;以及将计算得到的星座映射点坐标与滤波器系数的乘积以星座映射点坐标的排列序号为地址进行存储。
在上述方案中,所述累加单元903,配置为将所述P组复数集合并行输入到P个求和器;以及由每一个求和器将接收的M个复数进行累加,输出每一个求和器对应的一个滤波后调制符号;以及基于所述P个求和器,得到P个滤波后调制符号。
可以理解地,在本发明实施例中,“单元”可以是部分电路、部分处理器、部分程序或软件等等,当然也可以是模块,还可以是非模块化的。
另外,在本发明实施例中的各组成单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。所述集成的单元如果以软件功能模块的形式实现并非作为独立的产品进行销售或使用时,可以存储在一个计算机可读取存储介质中。
因此,本发明实施例提供了一种计算机存储介质,该计算机存储介质存储有调制程序,所述调制程序被至少一个处理器执行时实现前述实施例中所述调制方法的步骤。
基于上述调制装置90的组成以及计算机存储介质,参见图10,其示出了本发明实施例提供的调制装置90的具体硬件结构,可以包括:网络接口1001、存储器1002和处理器1003;各个组件通过总线系统1004耦合在一起。可理解,总线系统1004用于实现这些组件之间的连接通信。总线系统1004除包括数据总线之外,还包括电源总线、控制总线和状态信号总线。但是为了清楚说明起见,在图10中将各种总线都标为总线系统1004。
其中,网络接口1001,用于在与其他外部网元之间进行收发信息过程中,信号的接收和发送;存储器1002,用于存储能够在处理器1003上运行的计算机程序;处理器1003,用于在运行所述计算机程序时,执行:对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号,K表示并行度且K取值为正整数,M表示滤波累加长度且M取值为正整数,N表示采样率且N为大于等于1的有理数,P=K×N为正整数;基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;其中,每一组复数集合包括M个复数;通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号。
可以理解,本发明实施例中的存储器1002可以是易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(Read-Only Memory,ROM)、可编程只读存储器(Programmable ROM,PROM)、可擦除可编程只读存储器(Erasable PROM,EPROM)、电可擦除可编程只读存储器(Electrically EPROM,EEPROM)或闪存。易失性存储器可以是随机存取存储器(Random Access Memory,RAM),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的RAM可用,例如静态随机存取存储器(Static RAM,SRAM)、动态随机存取存储器(Dynamic RAM,DRAM)、同步动态随机存取存储器(Synchronous DRAM,SDRAM)、双倍数据速率同步动态随机存取存储器(Double DataRate SDRAM,DDRSDRAM)、增强型同步动态随机存取存储器(Enhanced SDRAM,ESDRAM)、同步连接动态随机存取存储器(Synchlink DRAM,SLDRAM)和直接内存总线随机存取存储器(Direct Rambus RAM,DRRAM)。本文描述的系统和方法的存储器1002旨在包括但不限于这些和任意其它适合类型的存储器。
而处理器1003可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器1003中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器1003可以是通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本发明实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器1002,处理器1003读取存储器1002中的信息,结合其硬件完成上述方法的步骤。
可以理解的是,本文描述的这些实施例可以用硬件、软件、固件、中间件、微码或其组合来实现。对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ApplicationSpecific Integrated Circuits,ASIC)、数字信号处理器(Digital Signal Processing,DSP)、数字信号处理设备(DSP Device,DSPD)、可编程逻辑设备(Programmable LogicDevice,PLD)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、通用处理器、控制器、微控制器、微处理器、用于执行本发明所述功能的其它电子单元或其组合中。
对于软件实现,可通过执行本文所述功能的模块(例如过程、函数等)来实现本文所述的技术。软件代码可存储在存储器中并通过处理器执行。存储器可以在处理器中或在处理器外部实现。
可选地,作为另一个实施例,处理器1003还配置为在运行所述计算机程序时,执行前述实施例中所述调制方法的步骤。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端(可以是手机、计算机、服务器、或者网络设备等)执行本发明各个实施例所述的方法。
上面结合附图对本发明的实施例进行了描述,但是本发明并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本发明的启示下,在不脱离本发明宗旨和权利要求所保护的范围情况下,还可做出很多形式,这些均属于本发明的保护之内。

Claims (11)

1.一种调制方法,其特征在于,所述方法包括:
对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号,K表示并行度且K取值为正整数,M表示滤波累加长度且M取值为正整数,N表示采样率且N为大于等于1的有理数,P=K×N为正整数;
基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;其中,每一组复数集合包括M个复数;
通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号。
2.根据权利要求1所述的方法,其特征在于,所述对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合,包括:
获取K组输入信息以及所述K组输入信息之前最接近的M-1组历史信息,得到K+M-1组信息,并将所述K+M-1组信息进行缓存;其中,每一组信息包括L个比特信息;
根据发端滤波器结构,通过P个编码信号生成器中每一个编码信号生成器分别从所述K+M-1组信息中选择对应的M组比特信息,得到P×M组比特信息;
基于预先计算并存储的编码表,由所述P个编码信号生成器将所述P×M组比特信息中每一组比特信息转换为一个编码后信号,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号。
3.根据权利要求2所述的方法,其特征在于,所述获取K组输入信息以及所述K组输入信息之前最接近的M-1组历史信息,包括:
获取K组输入信息;
基于所述K组输入信息以及先入先出原则,更新M-1组历史信息,得到所述K组输入信息之前最接近的M-1组历史信息。
4.根据权利要求2所述的方法,其特征在于,在所述基于预先计算并存储的编码表,由所述P个编码信号生成器将所述P×M组比特信息中每一组比特信息转换为一个编码后信号,得到P组编码后信号集合之前,所述方法还包括:
通过对星座映射点坐标的预先排列,获取比特信息与星座映射表坐标的排列序号之间的对应关系,将所述比特信息与所述星座映射点坐标的排列序号之间的对应关系作为所述编码表。
5.根据权利要求1所述的方法,其特征在于,所述基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合,包括:
将所述P组编码后信号集合并行输入到P个编码信号分发器;
通过每一个编码信号分发器将接收的M个编码后信号分发至M个查找表模块,并基于所述转换表,由每一个查找表模块输出调制符号与对应滤波器系数的乘积复数信号,得到每一个编码信号分发器对应的一组复数集合;其中,每组复数集合包括M个乘积复数信号;
基于所述P个编码信号分发器,得到P组复数集合。
6.根据权利要求5所述的方法,其特征在于,所述通过每一个编码信号分发器将接收的M个编码后信号分发至M个查找表模块,并基于所述转换表,由每一个查找表模块输出调制符号与对应滤波器系数的乘积复数信号,得到每一个编码信号分发器对应的一组复数集合,包括:
将所述M个编码后信号并行输入到M个查找表模块;
每一个查找表模块将接收到的编码后信号对应的编码作为查找表地址,并基于所述转换表,根据所述查找表地址得到对应的星座映射点坐标与滤波器系数的乘积复数信号;
基于所述M个查找表模块,得到M个乘积复数信号,将所述M个乘积复数信号作为每一个编码信号分发器对应的一组复数集合。
7.根据权利要求6所述的方法,其特征在于,在所述基于所述转换表,根据所述查找表地址得到对应的星座映射点坐标与滤波器系数的乘积复数信号之前,所述方法还包括:
预先计算星座映射点坐标与滤波器系数的乘积;
将计算得到的星座映射点坐标与滤波器系数的乘积以星座映射点坐标的排列序号为地址进行存储。
8.根据权利要求1所述的方法,其特征在于,所述通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号,包括:
将所述P组复数集合并行输入到P个求和器;
由每一个求和器将接收的M个复数进行累加,输出每一个求和器对应的一个滤波后调制符号;
基于所述P个求和器,得到P个滤波后调制符号。
9.一种调制装置,其特征在于,所述调制装置包括:编码单元、转换单元和累加单元,其中,
所述编码单元,配置为对缓存输入的K组输入信息和M-1组历史信息进行编码处理,得到P组编码后信号集合;其中,每一组编码后信号集合包括M个编码后信号,K表示并行度且K取值为正整数,M表示滤波累加长度且M取值为正整数,N表示采样率且N为大于等于1的有理数,P=K×N为正整数;
所述转换单元,配置为基于预先计算并存储的转换表,将所述P组编码后信号集合进行转换处理,得到P组复数集合;其中,每一组复数集合包括M个复数;
所述累加单元,配置为通过对所述P组复数集合中每一组复数集合进行组内累加处理,得到P个滤波后调制符号。
10.一种调制装置,其特征在于,所述调制装置包括:存储器和处理器;其中,
所述存储器,用于存储能够在所述处理器上运行的计算机程序;
所述处理器,用于在运行所述计算机程序时,执行如权利要求1至8任一项所述调制方法的步骤。
11.一种计算机存储介质,其特征在于,所述计算机存储介质存储有调制程序,所述调制程序被至少一个处理器执行时实现如权利要求1至8任一项所述调制方法的步骤。
CN201811244606.4A 2018-10-24 2018-10-24 一种调制方法、装置以及计算机存储介质 Active CN111092839B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811244606.4A CN111092839B (zh) 2018-10-24 2018-10-24 一种调制方法、装置以及计算机存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811244606.4A CN111092839B (zh) 2018-10-24 2018-10-24 一种调制方法、装置以及计算机存储介质

Publications (2)

Publication Number Publication Date
CN111092839A CN111092839A (zh) 2020-05-01
CN111092839B true CN111092839B (zh) 2023-01-24

Family

ID=70392247

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811244606.4A Active CN111092839B (zh) 2018-10-24 2018-10-24 一种调制方法、装置以及计算机存储介质

Country Status (1)

Country Link
CN (1) CN111092839B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002028126A1 (fr) * 2000-08-31 2002-04-04 Huawei Technologies Co., Ltd. Procede de modulation par deplacement de 8 phases (8mdp) et dispositif associe
CN101444002A (zh) * 2006-03-20 2009-05-27 株式会社Ntt都科摩 用于进行信道编码及解码的装置和方法
CN101989887A (zh) * 2009-07-31 2011-03-23 清华大学 一种编码调制方法、解调解码方法及系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5141197B2 (ja) * 2007-11-13 2013-02-13 富士通株式会社 符号化装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002028126A1 (fr) * 2000-08-31 2002-04-04 Huawei Technologies Co., Ltd. Procede de modulation par deplacement de 8 phases (8mdp) et dispositif associe
CN101444002A (zh) * 2006-03-20 2009-05-27 株式会社Ntt都科摩 用于进行信道编码及解码的装置和方法
CN101989887A (zh) * 2009-07-31 2011-03-23 清华大学 一种编码调制方法、解调解码方法及系统

Also Published As

Publication number Publication date
CN111092839A (zh) 2020-05-01

Similar Documents

Publication Publication Date Title
EP3549315B1 (en) Wireless devices and systems including examples of mixing input data with coefficient data
US10951455B2 (en) Methods of converting or reconverting a data signal and method and system for data transmission and/or data reception
WO2019134681A1 (en) Probabilistically shaped multi-level pulse modulation with gray code mapping
JP5764237B2 (ja) Cranでduとru間のi/qデータ圧縮及びその解除方法
EP2858283A1 (en) Code modulation and demodulation methods and apparatuses for high order modulation
WO2016112836A1 (zh) 一种定位信息传输的方法、装置及系统
JPH11331122A (ja) 情報符号化方法
CN105940740B (zh) 处理数据的方法、网络节点和终端
CN111092839B (zh) 一种调制方法、装置以及计算机存储介质
WO2019149180A1 (zh) 交织方法和交织装置
CN105336339A (zh) 一种语音频信号的处理方法和装置
JP2003516037A (ja) 転送シーケンスを作成する装置及び方法、及び受信した転送シーケンスから情報を復元する装置及び方法
WO2017117818A1 (zh) 一种信号处理方法及发送端设备
EP4170983A1 (en) Data modulation method and apparatus, and device and storage medium
JP6323087B2 (ja) 変調装置
KR20080077996A (ko) 다중 반송파 신호를 수신하기 위한 방법, 대응하는 송신 방법, 수신기 및 송신기
US6697831B2 (en) Device and method for performing multiple modulus conversion using inverse modulus multiplication
CN102510365A (zh) 一种基于压缩编码的频域均衡装置及方法
Ma et al. A novel SLM scheme for PAPR reduction in OFDM systems
WO2018066263A1 (ja) 光受信装置及び制御方法
CN112118202B (zh) 基站数据调制方法及装置
Liang et al. Improving the peak-to-average power ratio of single-carrier frequency division multiple access systems by using an improved constellation extension scheme with error correction
CN107425919B (zh) 一种基于qam的调制、解调方法及装置
CN114465860A (zh) 一种ofdm信号的降峰均比方法、装置及存储介质
CN117873280A (zh) 数字信号生成系统及生成方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant