CN111031015A - 混合协议转换设计的验证方法、装置、设备及存储介质 - Google Patents
混合协议转换设计的验证方法、装置、设备及存储介质 Download PDFInfo
- Publication number
- CN111031015A CN111031015A CN201911202508.9A CN201911202508A CN111031015A CN 111031015 A CN111031015 A CN 111031015A CN 201911202508 A CN201911202508 A CN 201911202508A CN 111031015 A CN111031015 A CN 111031015A
- Authority
- CN
- China
- Prior art keywords
- assertion
- verification
- output
- constraint
- hybrid protocol
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/08—Protocols for interworking; Protocol conversion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L63/00—Network architectures or network communication protocols for network security
- H04L63/12—Applying verification of the received information
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
- Communication Control (AREA)
Abstract
本发明实施例公开了一种混合协议转换设计的验证方法、装置、设备及存储介质,其中,所述方法包括:根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言;根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言;确定所述验证对象的时钟信号和复位信号;将激励输入信号输入到所述混合协议转换设计中,所述激励输入信号包括:约束断言、时钟信号和复位信号;接收输出结果,根据所述输出结果与检查断言的比较结果得到验证结果。可做到报文类型和激励组合的最大化遍历,保证验证的完备性;可根据需求的变化快速实现对不同种协议的转换支持。
Description
技术领域
本发明涉及网络通信技术领域,尤其涉及一种混合协议转换设计的验证方法及系统。
背景技术
混合协议转换设计包括针对RapidIO、PCIE、Ethernet、Fibre Channel及自定义协议等通信协议的互相转换,设计复杂度极高。在混合协议转换设计完成后,需要对其进行验证,以确保混合协议转换设计安全可靠。
目前针对混合协议转换设计的常规验证方式是搭建基于UVM(UniversalVerification Methodology)验证方法学的验证平台,验证平台包括激励产生器、配置产生器、参考模型、自动比较器四个部件。其中激励产生器根据各协议定义的报文格式,随机产生各协议报文,输入到混合协议转换设计中;配置产生器根据混合协议转换设计的工作场景生成各转换表项的配置内容,配置到混合协议转换设计中;参考模型把混合协议转换设计的功能进行抽象,用System Verilog等高级语言实现与设计相同的功能,将输入报文经协议转换处理后输出到自动比较器中,作为转换结果的预期;自动比较器将转换设计的输出与参考模型的输出进行比较,从而判断转换设计的功能是否正确。
发明人在实现本发明的过程中,发现如下技术问题:通用设计复杂度极高,相应平台各部件的开发难度也极大,因此很难做到在短时间内完成平台各部件的完备性开发,且很难保证针对协议转换设计的各验证场景能构造完备,需要大量的人力进行平台开发、维护和评审,同时也需要大量人力进行测试用例开发和调试,较难在短时间内完成针对混合协议转换设计的验证收敛,进而导致设计推出时间的滞后。同时平台的四个部件都需要进行人工开发,正确性需要经过较长时间才能与转换设计同步收敛,且基于混合协议转换设计的复杂性,很难做到将各种可能的功能场景全部完成测试,做到真正意义上的百分之百的功能验证。
发明内容
本发明实施例提供了一种混合协议转换设计的验证方法、装置、存储介质及设备,以解决现有技术中针对混合协议转换设计进行验证设计复杂的技术问题。
第一方面,本发明实施例提供了一种混合协议转换设计的验证方法,包括:
根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言;
根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言;
确定所述验证对象的时钟信号和复位信号;
将激励输入信号输入到所述混合协议转换设计中,所述激励输入信号包括:约束断言、时钟信号和复位信号;
接收输出结果,根据所述输出结果与检查断言的比较结果得到验证结果。
进一步的,所述根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言,包括:
基于混合协议中各协议文档明确包格式,获取验证对象的协议包激励输入形态和约束条件;
并根据所述混合协议中各协议文档对应相应的输入接口,并生成相应的约束断言。
进一步的,所述根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言,包括:
基于各协议文档明确包格式,明确验证对象的协议包输出形态和预期格式;
并根据所述混合协议中各协议文档对应相应的输出接口,并生成相应的检查断言。
进一步的,所述根据所述输出结果与检查断言的比较结果得到验证结果,包括:
在各种约束断言输入时,所有输出结构符合相应的检查断言,则验证结果为完全通过。
进一步的,所述将激励输入信号输入到所述混合协议转换设计中,包括:
设定运行时间;
相应的,所述根据所述输出结果与检查断言的比较结果得到验证结果,包括:
在运行时间到达时,所有输出结果均满足检查断言,则所述验证结果为未完全证明。
进一步的,述将激励输入信号输入到所述混合协议转换设计中,包括:
设定运行时间;
相应的,所述根据所述输出结果与检查断言的比较结果得到验证结果,包括:
在输出结果不符合检查断言时,确定存在反例,所述验证结果为找到反例。
进一步的,在所述在输出结构不符合检查断言时,所述验证结果为找到反例后,所述方法还包括:
根据所述反例对应输出的波形判断所述约束断言是否错误;
在存在错误时,调整约束断言重新进行验证。
进一步的,所述将激励输入信号输入到所述混合协议转换设计中,包括:
将激励输入信号输入到所述预先设定的混合协议转换设计代码路径中。
更进一步的,所述激励输入信号还包括:
其它功能输入信号。
第二方面,本发明实施例还提供了一种混合协议转换设计的验证装置,包括:
约束断言生成模块,用于根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言;
检查断言生成模块,用于根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言;
信号确定模块,用于确定所述验证对象的时钟信号和复位信号;
输入模块,用于将激励输入信号输入到所述混合协议转换设计中,所述激励输入信号包括:约束断言、时钟信号和复位信号;
验证模块,用于接收输出结果,根据所述输出结果与检查断言的比较结果得到验证结果。
进一步的,所述约束断言生成模块包括:
获取单元,用于基于混合协议中各协议文档明确包格式,获取验证对象的协议包激励输入形态和约束条件;
生成单元,用于并根据所述混合协议中各协议文档对应相应的输入接口,并生成相应的约束断言。
进一步的,所述检查断言生成模块包括:
明确单元,用于基于各协议文档明确包格式,明确验证对象的协议包输出形态和预期格式;
生成单元,用于并根据所述混合协议中各协议文档对应相应的输出接口,并生成相应的检查断言。
进一步的,所述验证模块,包括:
第一验证单元,用于在各种约束断言输入时,所有输出结构符合相应的检查断言,则验证结果为完全通过。
进一步的,所述输入模块还包括:
设定单元,用于设定运行时间;
相应的,所述验证模块,包括:
第二验证单元,用于在运行时间到达时,所有输出结果均满足检查断言,则所述验证结果为未完全证明。
进一步的,所述输入模块还包括:
设定单元,用于设定运行时间;
相应的,所述验证模块,包括:
第三验证单元,用于在输出结果不符合检查断言时,确定存在反例,所述验证结果为找到反例。
进一步的,所述装置还包括:
判断模块,用于根据所述反例对应输出的波形判断所述约束断言是否错误;
调整模块,用于在存在错误时,调整约束断言重新进行验证。
进一步的,所述输入模块,包括:
输入单元,用于将激励输入信号输入到所述预先设定的混合协议转换设计代码路径中。
更进一步的,所述激励输入信号还包括:
其它功能输入信号。
第三方面,本发明实施例还提供了一种设备,包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序,
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如上述实施例提供的任一所述的混合协议转换设计的验证方法。
第四方面,本发明实施例还提供了一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时用于执行上述实施例提供的任一所述的混合协议转换设计的验证方法。
本发明实施例提供的混合协议转换设计的验证方法及系统,通过根据所述混合协议生成相应的约束断言和检查断言,并确定对应的时钟信号和复位信号,将约束断言、时钟信号和复位信号输入到混合协议转换设计中进行验证;并可根据输出结构和检查断言得出验证结果。与传统的验证方式相比,不需要搭建传统的验证平台,即激励产生器、配置产生器、参考模型、自动比较器等部件,而是直接基于接口描述进行约束断言和检查断言的编写,避免在验证环境侧引入过多问题,加快了验证环境正确性收敛速度,同时缩短了整体验证周期。传统的验证方式很难遍历所有可能的激励组合,同时鉴于各种协议的报文类型很多,很难避免某种报文类型的漏测,形式化验证的激励产生都是在一定约束下进行的穷举遍历,因此可以做到报文类型和激励组合的最大化遍历,保证验证的完备性;可根据需求的变化快速实现对不同种协议的转换支持,但对于传统的验证平台来说,如果设计有变化,平台需要对各部件进行较大幅度的调整和调试,收敛速度远远赶不上设计的开发速度,形式化验证可以高效的解决设计变更问题,可以快速进行断言的修改,和设计并行迭代开发。
附图说明
通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1是本发明实施例一提供的混合协议转换设计的验证方法的流程示意图;
图2是本发明实施例一提供的混合协议转换设计的验证方法中约束断言生成的示意图;
图3是本发明实施例一提供的混合协议转换设计的验证方法中检查断言生成的示意图;
图4是本发明实施例一提供的混合协议转换设计的验证方法中检查断言生成的示意图中时钟信号和复位信号生成示意图;
图5是本发明实施例二提供的混合协议转换设计的验证方法的流程示意图;
图6是本发明实施例三提供的混合协议转换设计的验证方法的流程示意图;
图7是本发明实施例四提供的混合协议转换设计的验证装置的结构示意图;
图8是本发明实施例五提供的设备的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
实施例一
图1是本发明实施例一提供混合协议转换设计的验证方法的流程示意图,本实施例可适用于对混合协议转换设计是否正确进行验证的情况,该方法可以由混合协议转换设计的验证装置来执行,具体包括如下步骤:
S110,根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言。
断言就是用来测试程序中的假设是否正确的。在本实施例中,所述约束断言可以是在激励输入形态下,不同的输入信号之间的逻辑关系。其可表现为各种逻辑表达式。用以约束各个输入量。在本实施例中,可以根据所述混合协议生成与各个接口对应的约束断言。示例性的,所述根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言,可以包括:基于混合协议中各协议文档明确包格式,获取验证对象的协议包激励输入形态和约束条件;并根据所述混合协议中各协议文档对应相应的输入接口,并生成相应的约束断言。图2是本发明实施例一提供的混合协议转换设计的验证方法中约束断言生成的示意图。参见图2,由于协议包中设有各种协议的格式,其中包括了各种输入条件之间的逻辑关系,因此,可以利用协议包中内容生成相应的约束断言,此外,由于每种输入分别对应不同的接口,因此,所述约束断言中应包括各个接口输入的逻辑关系。
S120,根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言。
所述检查断言可以是最终的输出结果。其生成方式与上述步骤类似。示例性的,所述根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言,可以包括:基于各协议文档明确包格式,明确验证对象的协议包输出形态和预期格式,并根据所述混合协议中各协议文档对应相应的输出接口,并生成相应的检查断言。图3是本发明实施例一提供的混合协议转换设计的验证方法中检查断言生成的示意图。利用协议文档中记载的输出接口对应的输出内容,以及输出内容的预期格式。
S130,确定所述验证对象的时钟信号和复位信号。
在进行验证运行过程中,需要利用时钟信号确定执行相应指令的顺序,利用复位信号实现程序运行。因此,需要确定验证对象相应的时钟信号和复位信号。图4是本发明实施例一提供的混合协议转换设计的验证方法中检查断言生成的示意图中时钟信号和复位信号生成示意图。所述时钟信号和复位信号可以根据实际运行各种混合协议转换设计的网络设备中的时钟信号和复位信号进行设计。示例性的,可以通过伪码方式制定。或在运行形式化验证工具时,通过命令形式进行设置。
S140,将激励输入信号输入到所述混合协议转换设计中,所述激励输入信号包括:约束断言、时钟信号和复位信号。
将各种激励输入信号输入到所述混合协议转换设计中,以使得所述混合协议转换设计根据所述激励输入信号运行,并输出相应的结果。
S150,接收输出结果,根据所述输出结果与检查断言的比较结果得到验证结果。
示例性的,可以将各个输出接口对应的输出结果与检查断言进行匹配,根据匹配结果得到相应的验证结果,以证明所述混合协议转换设计的功能验证。
本实施例提供的混合协议转换设计的验证方法,通过根据所述混合协议生成相应的约束断言和检查断言,并确定对应的时钟信号和复位信号,将约束断言、时钟信号和复位信号输入到混合协议转换设计中进行验证;并可根据输出结构和检查断言得出验证结果。与传统的验证方式相比,不需要搭建传统的验证平台,即激励产生器、配置产生器、参考模型、自动比较器等部件,而是直接基于接口描述进行约束断言和检查断言的编写,避免在验证环境侧引入过多问题,加快了验证环境正确性收敛速度,同时缩短了整体验证周期。传统的验证方式很难遍历所有可能的激励组合,同时鉴于各种协议的报文类型很多,很难避免某种报文类型的漏测,形式化验证的激励产生都是在一定约束下进行的穷举遍历,因此可以做到报文类型和激励组合的最大化遍历,保证验证的完备性;可根据需求的变化快速实现对不同种协议的转换支持,但对于传统的验证平台来说,如果设计有变化,平台需要对各部件进行较大幅度的调整和调试,收敛速度远远赶不上设计的开发速度,形式化验证可以高效的解决设计变更问题,可以快速进行断言的修改,和设计并行迭代开发。需要开发各验证组件,直接用断言的形式描述输入约束和输出检查,缩短验证平台开发时间;可对混合协议各类型协议包和包序列组合输入做到穷举,保证对各功能点的遍历验证;随机产生满足输入约束的各种激励,可能冲击出认知之外但存在的激励组合,弥补人工撰写激励的认知盲区;被验证对象协议类型变化或所支持协议类型增加时,能够快速完成验证平台的更新,从而完成对验证对象的高效迭代验证。
在本实施例的一个优选实施方式中,所述激励输入信号还可包括:其它功能输入信号。示例性的,明确验证对象除协议包输入接口、协议包输出接口、时钟信号和复位信号外,是否有其他功能输入信号;如果有其他功能输入信号,需明确是否通过形式化验证工具产生随机激励,进行相关功能的检查,如果是,则和协议包转化的验证方式一样,明确激励输入接口和输出检查接口,转化成输入信号的约束断言和输出信号的检查断言;如果否,则将输入激励常接为不影响功能的值,保证不会对正常功能造成干扰。以确保验证时输入的激励信号能够满足验证的要求。
实施例二
图5为本发明实施例二提供的混合协议转换设计的验证方法的流程示意图。本实施例以上述实施例为基础进行优化,在本实施例中,将所述根据所述输出结果与检查断言的比较结果得到验证结果,具体优化为:在各种约束断言输入时,所有输出结构符合相应的检查断言,则验证结果为完全通过。
相应的,本实施例所提供的混合协议转换设计的验证方法,具体包括:
S210,根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言。
S220,根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言。
S230,确定所述验证对象的时钟信号和复位信号。
S240,将激励输入信号输入到所述混合协议转换设计中,所述激励输入信号包括:约束断言、时钟信号和复位信号。
S250,接收输出结果,在各种约束断言输入时,所有输出结构符合相应的检查断言,则验证结果为完全通过。
由于约束断言包括多种激励信号输入情况,因此,根据约束断言生成多种激励信号,与其对应的输出都符合检查断言,则说明工具已穷尽所有可能情况,证明验证对象在各种条件组合下的输出都符合检查断言,相当于完全证明。验证结果为完全通过。
本实施例通过将所述根据所述输出结果与检查断言的比较结果得到验证结果,具体优化为:在各种约束断言输入时,所有输出结构符合相应的检查断言,则验证结果为完全通过。由于协议转换设计本身复杂度高,各种场景组合多,基于传统的验证方式很难遍历所有可能的激励组合,同时鉴于各种协议的报文类型很多,很难避免某种报文类型的漏测,形式化验证的激励产生都是在一定约束下进行的穷举遍历,因此可以做到报文类型和激励组合的最大化遍历,保证验证的完备性。
在本实施例的一个优选实施方式中,还可将激励输入信号输入到所述混合协议转换设计中,具体优化为:设定运行时间;相应的,将所述根据所述输出结果与检查断言的比较结果得到验证结果,具体优化为:在运行时间到达时,所有输出结果均满足检查断言,则所述验证结果为未完全证明。说明已运行到验证上限时间,且在上限时间内计算的所有激励组合下,验证对象的输出都符合检查断言,但各种组合未完成穷举。可以基于时间快速完成验证,实现对验证对象的高效迭代验证。
在本实施例的另一优选实施方式中,将所述将激励输入信号输入到所述混合协议转换设计中,具体优化为:设定运行时间;相应的,将所述根据所述输出结果与检查断言的比较结果得到验证结果,具体优化为:在输出结果不符合检查断言时,确定存在反例,所述验证结果为找到反例。即在验证上限时间内,找到了符合约束断言,且验证对象的输出不符合检查断言的条件组合。可以打开工具针对反例情况输出的波形进行确认,确认结果有两种可能,一是约束断言错误,即反例对应的组合条件不符合实际情况,需要调整约束断言重新运行;另一种可能就是验证对象本身错误,这种情况下即需要修改设计,并重新运行。
实施例三
图6为本发明实施例三提供的混合协议转换设计的验证方法的流程示意图。本实施例以上述实施例为基础进行优化,在本实施例中,将所述将激励输入信号输入到所述混合协议转换设计中,具体优化为:将激励输入信号输入到所述预先设定的混合协议转换设计代码路径中。
相应的,本实施例所提供的混合协议转换设计的验证方法,具体包括:
S310,根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言。
S320,根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言。
S330,确定所述验证对象的时钟信号和复位信号。
S340,将激励输入信号输入到所述预先设定的混合协议转换设计代码路径中,所述激励输入信号包括:约束断言、时钟信号和复位信号。
设置相应的混合协议转换设计代码路径中,可以根据转换涉及的部分功能进行分别验证。以实现提高验证效率,便于查找验证对象错误。
在本实施例中,可以预先设定混合协议转换设计代码路径,示例性的,可以通过选取不同的存储路径方式,实现对不同混合协议转换设计代码的验证。
S350,接收输出结果,根据所述输出结果与检查断言的比较结果得到验证结果。
本发明实施例通过将所述将激励输入信号输入到所述混合协议转换设计中,具体优化为:将激励输入信号输入到所述预先设定的混合协议转换设计代码路径中。可以根据验证设计需要验证的代码部分灵活进行验证,可以实现提高验证效率,便于查找验证对象错误。
实施例四
图7是本发明实施例四提供的混合协议转换设计的验证装置的结构示意图,如图7所示,所述装置包括:
约束断言生成模块410,用于根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言;
检查断言生成模块420,用于根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言;
信号确定模块430,用于确定所述验证对象的时钟信号和复位信号;
输入模块440,用于将激励输入信号输入到所述混合协议转换设计中,所述激励输入信号包括:约束断言、时钟信号和复位信号;
验证模块450,用于接收输出结果,根据所述输出结果与检查断言的比较结果得到验证结果。
本实施例提供的混合协议转换设计的验证方法,通过根据所述混合协议生成相应的约束断言和检查断言,并确定对应的时钟信号和复位信号,将约束断言、时钟信号和复位信号输入到混合协议转换设计中进行验证;并可根据输出结构和检查断言得出验证结果。与传统的验证方式相比,不需要搭建传统的验证平台,即激励产生器、配置产生器、参考模型、自动比较器等部件,而是直接基于接口描述进行约束断言和检查断言的编写,避免在验证环境侧引入过多问题,加快了验证环境正确性收敛速度,同时缩短了整体验证周期。传统的验证方式很难遍历所有可能的激励组合,同时鉴于各种协议的报文类型很多,很难避免某种报文类型的漏测,形式化验证的激励产生都是在一定约束下进行的穷举遍历,因此可以做到报文类型和激励组合的最大化遍历,保证验证的完备性;可根据需求的变化快速实现对不同种协议的转换支持,但对于传统的验证平台来说,如果设计有变化,平台需要对各部件进行较大幅度的调整和调试,收敛速度远远赶不上设计的开发速度,形式化验证可以高效的解决设计变更问题,可以快速进行断言的修改,和设计并行迭代开发。需要开发各验证组件,直接用断言的形式描述输入约束和输出检查,缩短验证平台开发时间;可对混合协议各类型协议包和包序列组合输入做到穷举,保证对各功能点的遍历验证;随机产生满足输入约束的各种激励,可能冲击出认知之外但存在的激励组合,弥补人工撰写激励的认知盲区;被验证对象协议类型变化或所支持协议类型增加时,能够快速完成验证平台的更新,从而完成对验证对象的高效迭代验证。
在上述各实施例的基础上,所述约束断言生成模块包括:
获取单元,用于基于混合协议中各协议文档明确包格式,获取验证对象的协议包激励输入形态和约束条件;
生成单元,用于并根据所述混合协议中各协议文档对应相应的输入接口,并生成相应的约束断言。
在上述各实施例的基础上,所述检查断言生成模块包括:
明确单元,用于基于各协议文档明确包格式,明确验证对象的协议包输出形态和预期格式;
生成单元,用于并根据所述混合协议中各协议文档对应相应的输出接口,并生成相应的检查断言。
在上述各实施例的基础上,所述验证模块,包括:
第一验证单元,用于在各种约束断言输入时,所有输出结构符合相应的检查断言,则验证结果为完全通过。
在上述各实施例的基础上,所述输入模块还包括:
设定单元,用于设定运行时间;
相应的,所述验证模块,包括:
第二验证单元,用于在运行时间到达时,所有输出结果均满足检查断言,则所述验证结果为未完全证明。
在上述各实施例的基础上,所述输入模块还包括:
设定单元,用于设定运行时间;
相应的,所述验证模块,包括:
第三验证单元,用于在输出结果不符合检查断言时,确定存在反例,所述验证结果为找到反例。
在上述各实施例的基础上,所述装置还包括:
判断模块,用于根据所述反例对应输出的波形判断所述约束断言是否错误;
调整模块,用于在存在错误时,调整约束断言重新进行验证。
在上述各实施例的基础上,所述输入模块,包括:
输入单元,用于将激励输入信号输入到所述预先设定的混合协议转换设计代码路径中。
在上述各实施例的基础上,所述激励输入信号还包括:
其它功能输入信号。本发明实施例所提供的混合协议转换设计的验证装置可执行本发明任意实施例所提供的混合协议转换设计的验证方法,具备执行方法相应的功能模块和有益效果。
实施例五
图8为本发明实施例五提供的一种设备的结构示意图。图8示出了适于用来实现本发明实施方式的示例性设备12的框图。图8显示的设备12仅仅是一个示例,不应对本发明实施例的功能和使用范围带来任何限制。
如图8所示,设备12以通用计算设备的形式表现。设备12的组件可以包括但不限于:一个或者多个处理器或者处理单元16,系统存储器28,连接不同系统组件(包括系统存储器28和处理单元16)的总线18。
总线18表示几类总线结构中的一种或多种,包括存储器总线或者存储器控制器,外围总线,图形加速端口,处理器或者使用多种总线结构中的任意总线结构的局域总线。举例来说,这些体系结构包括但不限于工业标准体系结构(ISA)总线,微通道体系结构(MAC)总线,增强型ISA总线、视频电子标准协会(VESA)局域总线以及外围组件互连(PCI)总线。
设备12典型地包括多种计算机系统可读介质。这些介质可以是任何能够被设备12访问的可用介质,包括易失性和非易失性介质,可移动的和不可移动的介质。
系统存储器28可以包括易失性存储器形式的计算机系统可读介质,例如随机存取存储器(RAM)30和/或高速缓存存储器32。设备12可以进一步包括其它可移动/不可移动的、易失性/非易失性计算机系统存储介质。仅作为举例,存储系统34可以用于读写不可移动的、非易失性磁介质(图8未显示,通常称为“硬盘驱动器”)。尽管图8中未示出,可以提供用于对可移动非易失性磁盘(例如“软盘”)读写的磁盘驱动器,以及对可移动非易失性光盘(例如CD-ROM,DVD-ROM或者其它光介质)读写的光盘驱动器。在这些情况下,每个驱动器可以通过一个或者多个数据介质接口与总线18相连。存储器28可以包括至少一个程序产品,该程序产品具有一组(例如至少一个)程序模块,这些程序模块被配置以执行本发明各实施例的功能。
具有一组(至少一个)程序模块42的程序/实用工具40,可以存储在例如存储器28中,这样的程序模块42包括但不限于操作系统、一个或者多个应用程序、其它程序模块以及程序数据,这些示例中的每一个或某种组合中可能包括网络环境的实现。程序模块42通常执行本发明所描述的实施例中的功能和/或方法。
设备12也可以与一个或多个外部设备14(例如键盘、指向设备、显示器24等)通信,还可与一个或者多个使得用户能与该设备12交互的设备通信,和/或与使得该服务器12能与一个或多个其它计算设备进行通信的任何设备(例如网卡,调制解调器等等)通信。这种通信可以通过输入/输出(I/O)接口22进行。并且,服务器12还可以通过网络适配器20与一个或者多个网络(例如局域网(LAN),广域网(WAN)和/或公共网络,例如因特网)通信。如图所示,网络适配器20通过总线18与服务器12的其它模块通信。应当明白,尽管图中未示出,可以结合服务器12使用其它硬件和/或软件模块,包括但不限于:微代码、设备驱动器、冗余处理单元、外部磁盘驱动阵列、RAID系统、磁带驱动器以及数据备份存储系统等。
处理单元16通过运行存储在系统存储器28中的程序,从而执行各种功能应用以及数据处理,例如实现本发明实施例所提供的混合协议转换设计的验证方法。
实施例六
本发明实施例六还提供了一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时用于执行如上述实施例提供的混合协议转换设计的验证方法。
本发明实施例的计算机存储介质,可以采用一个或多个计算机可读的介质的任意组合。计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质例如可以是——但不限于——电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本文件中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
计算机可读的信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读的信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括——但不限于无线、电线、光缆、RF等等,或者上述的任意合适的组合。
可以以一种或多种程序设计语言或其组合来编写用于执行本发明操作的计算机程序代码,所述程序设计语言包括面向对象的程序设计语言—诸如Java、Smalltalk、C++,还包括常规的过程式程序设计语言—诸如”C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (12)
1.一种混合协议转换设计的验证方法,其特征在于,包括:
根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言;
根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言;
确定所述验证对象的时钟信号和复位信号;
将激励输入信号输入到所述混合协议转换设计中,所述激励输入信号包括:约束断言、时钟信号和复位信号;
接收输出结果,根据所述输出结果与检查断言的比较结果得到验证结果。
2.根据权利要求1所述的方法,其特征在于,所述根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言,包括:
基于混合协议中各协议文档明确包格式,获取验证对象的协议包激励输入形态和约束条件;
并根据所述混合协议中各协议文档对应相应的输入接口,并生成相应的约束断言。
3.根据权利要求1所述的方法,其特征在于,所述根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言,包括:
基于各协议文档明确包格式,明确验证对象的协议包输出形态和预期格式;
并根据所述混合协议中各协议文档对应相应的输出接口,并生成相应的检查断言。
4.根据权利要求1所述的方法,其特征在于,所述根据所述输出结果与检查断言的比较结果得到验证结果,包括:
在各种约束断言输入时,所有输出结构符合相应的检查断言,则验证结果为完全通过。
5.根据权利要求1所述的方法,其特征在于,所述将激励输入信号输入到所述混合协议转换设计中,包括:
设定运行时间;
相应的,所述根据所述输出结果与检查断言的比较结果得到验证结果,包括:
在运行时间到达时,所有输出结果均满足检查断言,则所述验证结果为未完全证明。
6.根据权利要求1所述的方法,其特征在于,所述将激励输入信号输入到所述混合协议转换设计中,包括:
设定运行时间;
相应的,所述根据所述输出结果与检查断言的比较结果得到验证结果,包括:
在输出结果不符合检查断言时,确定存在反例,所述验证结果为找到反例。
7.根据权利要求6所述的方法,其特征在于,在所述在输出结构不符合检查断言时,所述验证结果为找到反例后,所述方法还包括:
根据所述反例对应输出的波形判断所述约束断言是否错误;
在存在错误时,调整约束断言重新进行验证。
8.根据权利要求1所述的方法,其特征在于,所述将激励输入信号输入到所述混合协议转换设计中,包括:
将激励输入信号输入到所述预先设定的混合协议转换设计代码路径中。
9.根据权利要求1所述的方法,其特征在于,所述激励输入信号还包括:
其它功能输入信号。
10.一种混合协议转换设计的验证装置,其特征在于,包括:
约束断言生成模块,用于根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言;
检查断言生成模块,用于根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言;
信号确定模块,用于确定所述验证对象的时钟信号和复位信号;
输入模块,用于将激励输入信号输入到所述混合协议转换设计中,所述激励输入信号包括:约束断言、时钟信号和复位信号;
验证模块,用于接收输出结果,根据所述输出结果与检查断言的比较结果得到验证结果。
11.一种设备,其特征在于,所述设备包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序,
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如权利要求1-9任一所述的混合协议转换设计的验证方法。
12.一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时用于执行如权利要求1-9一所述的混合协议转换设计的验证方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911202508.9A CN111031015B (zh) | 2019-11-29 | 2019-11-29 | 混合协议转换设计的验证方法、装置、设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911202508.9A CN111031015B (zh) | 2019-11-29 | 2019-11-29 | 混合协议转换设计的验证方法、装置、设备及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111031015A true CN111031015A (zh) | 2020-04-17 |
CN111031015B CN111031015B (zh) | 2022-05-06 |
Family
ID=70203604
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911202508.9A Active CN111031015B (zh) | 2019-11-29 | 2019-11-29 | 混合协议转换设计的验证方法、装置、设备及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111031015B (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104135397A (zh) * | 2014-07-01 | 2014-11-05 | 浙江工业大学 | 面向无线传感网安全协议设计与实现的形式化验证方法 |
CN104408264A (zh) * | 2014-12-12 | 2015-03-11 | 浪潮电子信息产业股份有限公司 | 一种基于断言的嵌入式存储控制器验证系统及方法 |
CN105049420A (zh) * | 2015-06-23 | 2015-11-11 | 天津大学 | 基于扩展uml的轻量级安全协议形式化验证方法 |
JP2016009232A (ja) * | 2014-06-23 | 2016-01-18 | 京セラドキュメントソリューションズ株式会社 | フォーマル検証装置およびプログラム |
CN106713280A (zh) * | 2016-11-30 | 2017-05-24 | 北京得瑞领新科技有限公司 | 一种激励信号处理方法、装置及模块验证系统 |
CN107797929A (zh) * | 2017-10-26 | 2018-03-13 | 北京广利核系统工程有限公司 | 可编程逻辑仿真测试功能覆盖率的统计方法和装置 |
CN110290105A (zh) * | 2019-05-10 | 2019-09-27 | 中国人民解放军战略支援部队信息工程大学 | 一种异构协议转换的验证平台和方法 |
-
2019
- 2019-11-29 CN CN201911202508.9A patent/CN111031015B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016009232A (ja) * | 2014-06-23 | 2016-01-18 | 京セラドキュメントソリューションズ株式会社 | フォーマル検証装置およびプログラム |
CN104135397A (zh) * | 2014-07-01 | 2014-11-05 | 浙江工业大学 | 面向无线传感网安全协议设计与实现的形式化验证方法 |
CN104408264A (zh) * | 2014-12-12 | 2015-03-11 | 浪潮电子信息产业股份有限公司 | 一种基于断言的嵌入式存储控制器验证系统及方法 |
CN105049420A (zh) * | 2015-06-23 | 2015-11-11 | 天津大学 | 基于扩展uml的轻量级安全协议形式化验证方法 |
CN106713280A (zh) * | 2016-11-30 | 2017-05-24 | 北京得瑞领新科技有限公司 | 一种激励信号处理方法、装置及模块验证系统 |
CN107797929A (zh) * | 2017-10-26 | 2018-03-13 | 北京广利核系统工程有限公司 | 可编程逻辑仿真测试功能覆盖率的统计方法和装置 |
CN110290105A (zh) * | 2019-05-10 | 2019-09-27 | 中国人民解放军战略支援部队信息工程大学 | 一种异构协议转换的验证平台和方法 |
Non-Patent Citations (1)
Title |
---|
杨清发: "面向多核DSP的低功耗时钟复位系统设计", 《中国优秀博硕士学位论文全文数据库(硕士)信息科技辑》 * |
Also Published As
Publication number | Publication date |
---|---|
CN111031015B (zh) | 2022-05-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111428462B (zh) | 通讯协议模板构建的方法及终端设备 | |
EP2381367A1 (en) | Method and apparatus for the performing unit testing of software modules in software systems | |
CN113297073B (zh) | 芯片中算法模块的验证方法、装置、设备及可读存储介质 | |
CN108319575B (zh) | 一种页面组件的校验方法、装置、服务器和存储介质 | |
US10203371B2 (en) | Methods and systems for generating functional test patterns for manufacture test | |
US8589837B1 (en) | Constructing inductive counterexamples in a multi-algorithm verification framework | |
WO2022042397A1 (zh) | 逻辑综合方法、设备和存储介质 | |
CN102736975A (zh) | 一种对可信计算密码支撑平台进行测试的测试方法及系统 | |
CN115952758A (zh) | 芯片验证方法、装置、电子设备及存储介质 | |
CN112286750A (zh) | 一种gpio验证方法、装置、电子设备和介质 | |
JP2000207440A (ja) | 半導体集積回路の設計検証装置、方法及び記憶媒体 | |
CN112860587B (zh) | Ui自动测试方法和装置 | |
US6963997B2 (en) | Transaction logging and intelligent error reporting in an expectation-based memory agent checker | |
CN111031015B (zh) | 混合协议转换设计的验证方法、装置、设备及存储介质 | |
CN113138937A (zh) | 测试方法和装置 | |
CN115684895B (zh) | 芯片可测性设计测试方法、测试平台及其生成方法及装置 | |
CN111861858A (zh) | 一种启动图像压缩功能验证的方法、装置及相关设备 | |
WO2023116110A1 (zh) | 一种核电站非安全级dcs逻辑回路的验证系统和方法 | |
CN110717305A (zh) | 适用于fpga的验证与确认的方法、系统、设备及介质 | |
CN114091391A (zh) | 芯片验证方法、装置、设备和存储介质 | |
US11665165B2 (en) | Whitelist generator, whitelist evaluator, whitelist generator/evaluator, whitelist generation method, whitelist evaluation method, and whitelist generation/evaluation method | |
CN112559359B (zh) | 一种基于s2ml的安全攸关系统分析与验证方法 | |
CN112232031B (zh) | 电力物联网边缘数据模型校验方法、装置及存储介质 | |
US8397189B2 (en) | Model checking in state transition machine verification | |
KR20150052725A (ko) | 모델링 코드 검증 방법, 이를 수행하는 모델링 코드 검증 장치 및 이를 저장하는 기록매체 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |