CN110989948B - 一种基于ufcp绘图帧率提升方法 - Google Patents

一种基于ufcp绘图帧率提升方法 Download PDF

Info

Publication number
CN110989948B
CN110989948B CN201911049232.5A CN201911049232A CN110989948B CN 110989948 B CN110989948 B CN 110989948B CN 201911049232 A CN201911049232 A CN 201911049232A CN 110989948 B CN110989948 B CN 110989948B
Authority
CN
China
Prior art keywords
finished
ufcp
display
stm32f7
frame rate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911049232.5A
Other languages
English (en)
Other versions
CN110989948A (zh
Inventor
孙汉振
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Luoyang Institute of Electro Optical Equipment AVIC
Original Assignee
Luoyang Institute of Electro Optical Equipment AVIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Luoyang Institute of Electro Optical Equipment AVIC filed Critical Luoyang Institute of Electro Optical Equipment AVIC
Priority to CN201911049232.5A priority Critical patent/CN110989948B/zh
Publication of CN110989948A publication Critical patent/CN110989948A/zh
Application granted granted Critical
Publication of CN110989948B publication Critical patent/CN110989948B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1407General aspects irrespective of display type, e.g. determination of decimal point position, display with fixed or driving decimal point, suppression of non-significant zeros

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明涉及一种基于UFCP的绘图帧率提升方法,结合UFCP的高可靠性、高实时性、低功耗要求。根据STM32F7芯片的特点,设计两个绘图缓存区,将STM32F7的两个显示层分别对应到两个绘图缓存区。通过监控一帧显示完成的中断,并结合绘图结束标志。进行绘图区域和显示层的切换,保证一个区域用于显示,另一个区域用于缓存。将绘图和显示所用的存储空间隔离开,可以有效的提升UFCP的绘图帧率,满足并提升UFCP实时性显示的需求。

Description

一种基于UFCP绘图帧率提升方法
技术领域
本发明涉及航空图像领域,特别涉及一种基于UFCP绘图帧率提升方法。
背景技术
UFCP是作为飞机的正前方控制板,具备高实时性和高可靠性的要求。由于UFCP的体积有限,所以电路设计一般采用低功耗高可靠的处理器。
近年来,由于ST公司推出的STM32F系列微处理器性能提升明显,特别在F4系列以后增加了LCD接口,很大程度上增加了该系列微处理的使用范围;同时该系列处理器在低功耗方面表现优异,另外稳定性也得到了业界的一致认可。所以目前在智能穿戴、工业控制、航空显示等领用被广泛的采用。
目前基于STM32F7系列微处理的绘图,采用官方的驱动,在存储芯片上设置一个与图像分辨率相同的存储区域,利用逐点方式进行字符绘制,然后利用DMA方式将图像数据搬至LCD接口上。此种方式,由于图像的绘制、清除、搬运都在同一个区域,为了防止图像显示抖动,必须在绘制下一帧图像前,将前一帧图像全部清除,绘图帧率很低,在显示实时性要求很高的应用领域,存在明显不足。
因此设计一种利用STM32F7处理器的UFCP绘图帧率提升算法,有效的提升其绘图帧率,增加该系列处理器在实时性显示领域的应用,具有很大的实用意义。
发明内容
要解决的技术问题
为了避免现有技术的不足之处,本发明提出一种基于UFCP的绘图帧率提升方法。利用STM32F7芯片的显示接口有两个显示层的特性,开辟双缓存区,将两个缓存区分别对应到两个显示层。利用一个缓存区进行绘图,一个缓存区用于显示。将绘图和显示涉及到的存储区域隔离开,可以有效的提升绘图和显示的效率及实时性。
技术方案
一种基于UFCP的绘图帧率提升方法,所述的UFCP由STM32F7作为主控处理器,SDRAM存储绘制的视频数据,线收发器用于与外部设备进行通信,时钟与复位用于向STM32F7提供运行时钟和复位,电源模块对整个模块提供二次电源;其特征在于步骤如下:
步骤1:在SDRAM中设置两块绘图区域,一块用于绘图,另一块用于显示;
步骤2:STM32F7的视频接口有两个显示图层,将两个显示图层的数据区域分别对应两个绘图区域;
步骤3:初始化绘图功能,并开启一帧视频结束中断功能;
步骤4:判断一帧图像是否显示完成,如果完成则产生中断,调用中断服务程序;
步骤5:在中断服务程序中监控新的一帧视频是否绘制完成:在绘图程序开始阶段,将绘图标志位拉低,在绘图完成后,将绘图标志位拉高;通过监控绘图标志位,可以判断绘图是否完成;如果完成,则将视频接口的显示层切换到绘图完成区域对应的显示层,同时切换绘图到另一个区域;
步骤6:切换完成后,判断是否结束绘图,如果不结束,跳转到第5步;如果结束绘图,则结束。
有益效果
本发明提出的一种基于UFCP的绘图帧率提升方法,结合UFCP的高可靠性、高实时性、低功耗要求。根据STM32F7芯片的特点,设计两个绘图缓存区,将STM32F7的两个显示层分别对应到两个绘图缓存区。通过监控一帧显示完成的中断,并结合绘图结束标志。进行绘图区域和显示层的切换,保证一个区域用于显示,另一个区域用于缓存。将绘图和显示所用的存储空间隔离开,可以有效的提升UFCP的绘图帧率,满足并提升UFCP实时性显示的需求。
附图说明
图1是UFCP绘图的硬件架构;
图2是绘图帧率提升算法的流程图。
其中,1-STM32F7处理器,2-SDRAM存储器,3-时钟、复位单元,4-电源单元,5.线性收发器单元。
具体实施方式
现结合实施例、附图对本发明作进一步描述:
本发明利用STM32F7系列微处理的硬件平台,设计了一种新的绘图方法。该方法采用双区域绘图方式,一个区域用于显示,另一个区域用于绘图;并且利用监控硬件状态和软件状态,设计了状态转换算法。在保证绘图和显示正确性的前提下,有效的提升了绘图帧率;经测试,在绘制相同字符画面的情况下,本方面提出的绘图方式速率较官方绘图方式提升了6倍。
本发明实现利用STM32F7处理器的UFCP绘图帧率提升方法,包括以下几步:
步骤1:开辟两块绘图存储区域;
步骤2:将两块绘图存储区域与显示接口的两个绘图层进行关联;
步骤3:根据显示结束中断和绘图结束标志控制绘图区域的切换和显示区域的切换,保证开辟的两块绘图存储区域,一块区域用于绘图,另一块区域用于显示。
详细实施步骤如下:
1、在SDRAM中设置两块绘图区域,一块用于绘图,另一块用于显示;
2、STM32F7的视频接口有两个显示图层,将两个图层的数据区域分别对应到2中的两个绘图区域;
3、初始化绘图功能,并开启一帧视频结束中断功能;
4、判断一帧图像是否显示完成,产生中断,调用中断服务程序;
5、在中断服务程序中监控新的一帧视频是否绘制完成(监控的方案为:在绘图程序开始阶段,将绘图标志位拉低,在绘图完成后,将绘图标志位拉高。通过监控绘图标志位,可以判断绘图是否完成。),如果完成,则将视频接口的显示层切换到绘图完成区域对应的显示层,同时切换绘图到另一个区域;如果绘图未完成,则跳转到步骤4。
6、切换完成后,判断是否结束绘图,如果不结束,跳转到第4步。
7、如果结束绘图,则结束。

Claims (1)

1.一种基于UFCP的绘图帧率提升方法,所述的UFCP由STM32F7作为主控处理器,SDRAM存储绘制的视频数据,线收发器用于与外部设备进行通信,时钟与复位用于向STM32F7提供运行时钟和复位,电源模块对整个模块提供二次电源;其特征在于步骤如下:
步骤1:在SDRAM中设置两块绘图区域,一块用于绘图,另一块用于显示;
步骤2:STM32F7的视频接口有两个显示图层,将两个显示图层的数据区域分别对应两个绘图区域;
步骤3:初始化绘图功能,并开启一帧视频结束中断功能;
步骤4:判断一帧图像是否显示完成,如果完成则产生中断,调用中断服务程序;
步骤5:在中断服务程序中监控新的一帧视频是否绘制完成:在绘图程序开始阶段,将绘图标志位拉低,在绘图完成后,将绘图标志位拉高;通过监控绘图标志位,可以判断绘图是否完成;如果完成,则将视频接口的显示层切换到绘图完成区域对应的显示层,同时切换绘图到另一个区域;如果绘图未完成,则跳转到步骤4;
步骤6:切换完成后,判断是否结束绘图,如果不结束,跳转到步骤4;如果结束绘图,则结束。
CN201911049232.5A 2019-10-31 2019-10-31 一种基于ufcp绘图帧率提升方法 Active CN110989948B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911049232.5A CN110989948B (zh) 2019-10-31 2019-10-31 一种基于ufcp绘图帧率提升方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911049232.5A CN110989948B (zh) 2019-10-31 2019-10-31 一种基于ufcp绘图帧率提升方法

Publications (2)

Publication Number Publication Date
CN110989948A CN110989948A (zh) 2020-04-10
CN110989948B true CN110989948B (zh) 2023-03-21

Family

ID=70082939

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911049232.5A Active CN110989948B (zh) 2019-10-31 2019-10-31 一种基于ufcp绘图帧率提升方法

Country Status (1)

Country Link
CN (1) CN110989948B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103034729A (zh) * 2012-12-20 2013-04-10 深圳Tcl新技术有限公司 网页绘制系统和方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1994014155A1 (en) * 1992-12-17 1994-06-23 Seiko Epson Corporation Graphics control planes for windowing and other display operations
JP2003030641A (ja) * 2001-07-19 2003-01-31 Nec System Technologies Ltd 描画装置とその並列描画方法、及び並列描画プログラム
KR20100084338A (ko) * 2009-01-16 2010-07-26 삼성전자주식회사 이미지 드로잉 방법 및 장치
CN103680461B (zh) * 2012-09-20 2017-06-23 广东新岸线计算机系统芯片有限公司 一种实现显示帧缓存切换的方法及显示系统
CN107027068B (zh) * 2016-02-01 2021-04-13 斑马智行网络(香港)有限公司 渲染方法、解码方法、播放多媒体数据流的方法及装置
WO2017173576A1 (zh) * 2016-04-05 2017-10-12 华为技术有限公司 一种显示方法及终端
CN107329720B (zh) * 2017-06-30 2020-07-03 中国航空工业集团公司雷华电子技术研究所 一种基于zynq的雷达图像显示加速系统

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103034729A (zh) * 2012-12-20 2013-04-10 深圳Tcl新技术有限公司 网页绘制系统和方法

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
Masayuki Shimoda.Demonstration of Object Detection for Event-Driven Cameras on FPGAs and GPUs.2018,全文. *
刘高明 ; 荣葵 ; 朱辉 ; 谭怀亮. 应用于嵌入式RTOS的图形显示系统设计.2014,第52卷(第52期),全文. *
高伟林 ; 曹峰 ; 郭超 ; .基于双处理器系统的图形生成电路研究与应用.2016,(第02期),全文. *

Also Published As

Publication number Publication date
CN110989948A (zh) 2020-04-10

Similar Documents

Publication Publication Date Title
US9196013B2 (en) GPU workload prediction and management
EP3160150A1 (en) Electronic device and method for executing function using speech recognition thereof
US10347166B2 (en) Electronic device and operating method thereof
US20090219295A1 (en) Display System and Method for Reducing Power Consumption of Same
WO2021013055A1 (zh) 数据处理的方法、装置及电子设备
US20070101325A1 (en) System and method for utilizing a remote memory to perform an interface save/restore procedure
US9152201B2 (en) Method and system for display output stutter
US20120287337A1 (en) Updating Non-Shadow Registers in Video Encoder
CN103474036B (zh) 显示器亮度调节方法、系统
US20150143277A1 (en) Method for changing an input mode in an electronic device
CN110634920A (zh) 一种显示面板及显示装置
CN109196865A (zh) 一种数据处理方法及终端
WO2023001163A1 (zh) 一种可提升动效性能的屏幕刷新方法及设备
JP2022169633A (ja) 完全フレーム通知および部分フレーム通知を用いた非同期フレーム更新の拡張
CN108769815A (zh) 视频处理方法及其装置
CN110989948B (zh) 一种基于ufcp绘图帧率提升方法
CN109147701A (zh) 显示控制结构、显示控制方法、显示基板和显示装置
CN114302087B (zh) 一种mipi数据传输模式转换方法、装置及电子设备
US11307822B2 (en) Display control device, display device, and control method
WO2023103800A1 (zh) 绘制方法及电子设备
US7081874B2 (en) Portable display device and method utilizing embedded still image buffer to facilitate full motion video playback
CN112863419A (zh) 显示设备驱动方法、显示设备以及计算机可读存储介质
CN201623750U (zh) 具有扩展功能的移动终端及实现移动终端扩展功能的系统
TW201409460A (zh) 顯示器及其顯示畫面的更新方法
JP2014052552A (ja) メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant