CN110896306B - 具有旁通功能的控制电路 - Google Patents

具有旁通功能的控制电路 Download PDF

Info

Publication number
CN110896306B
CN110896306B CN201811363992.9A CN201811363992A CN110896306B CN 110896306 B CN110896306 B CN 110896306B CN 201811363992 A CN201811363992 A CN 201811363992A CN 110896306 B CN110896306 B CN 110896306B
Authority
CN
China
Prior art keywords
switch unit
unit
bypass
signal
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811363992.9A
Other languages
English (en)
Other versions
CN110896306A (zh
Inventor
陈智圣
林昭毅
许瀞文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Richwave Technology Corp
Original Assignee
Richwave Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Richwave Technology Corp filed Critical Richwave Technology Corp
Publication of CN110896306A publication Critical patent/CN110896306A/zh
Application granted granted Critical
Publication of CN110896306B publication Critical patent/CN110896306B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • H03F1/565Modifications of input or output impedances, not otherwise provided for using inductive elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/193High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/693Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • H04B1/0053Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges with common antenna for more than one band
    • H04B1/006Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges with common antenna for more than one band using switches for selecting the desired band
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0277Selecting one or more amplifiers from a plurality of amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/108A coil being added in the drain circuit of a FET amplifier stage, e.g. for noise reducing purposes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/111Indexing scheme relating to amplifiers the amplifier being a dual or triple band amplifier, e.g. 900 and 1800 MHz, e.g. switched or not switched, simultaneously or not
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/294Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/297Indexing scheme relating to amplifiers the loading circuit of an amplifying stage comprising a capacitor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/72Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • H03F2203/7239Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier being switched on or off by putting into parallel or not, by choosing between amplifiers and shunting lines by one or more switch(es)

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

一种具有旁通功能的控制电路,包含第一信号端、第二信号端、输出端、第一开关单元至第四开关单元、输出开关单元及旁通单元。该第一信号端用以接收第一信号。该第二信号端用以接收第二信号。该第一开关单元耦接于该第一信号端。该第二开关单元耦接于该第一开关单元及该输出开关单元之间。该第三开关单元耦接于该第二信号端。该第四开关单元耦接于该第三开关单元及该输出开关单元之间。该输出开关单元耦接于该第二开关单元及该输出端之间。该旁通单元耦接于该第一开关单元及该输出端之间,用以提供对应于该第一信号的旁通路径。

Description

具有旁通功能的控制电路
技术领域
本发明关于一种具有旁通功能的控制电路,尤指一种具有可提供旁通路径的旁通单元的控制电路。
现有技术
于支持多频带的前端模块接收器电路中,可对应于复数频带分别设置复数输入点。举例来说,于单刀多掷的射频开关电路中,每个输入点接收的信号可通过匹配组件,经过一组开关,再进入节点而被输出。前述节点可耦接于功能路径及旁通路径。若功能路径上的开关被失能,则电路可进入旁通模式,而使信号透过旁通路径被旁通。此种架构虽堪用,但实际操作上已观察到多项缺失。例如:因功能路径须设置开关及电容,故造成电路面积较大,难以缩减的情况。此外,因节点耦接于多串开关,会导致负载效应过大,而不利于电路的效能。尤其在旁通模式下,负载效应会更为明显。且此种架构也有馈入损失(insertionloss,IL)较高的情况。
发明内容
本发明为提供一种具有旁通功能的控制电路,包含一第一信号端、一第二信号端、一输出端、一第一开关单元、一第二开关单元、一第三开关单元、一第四开关单元、一输出开关单元及一旁通单元。该第一信号端用以接收一第一信号。该第二信号端用以接收一第二信号。该输出端用以输出该第一信号或该第二信号。该第一开关单元包含一第一端耦接于该第一信号端,及一第二端。该第二开关单元包含一第一端耦接于该第一开关单元的该第二端,及一第二端。该第三开关单元包含一第一端耦接于该第二信号端,及一第二端。该第四开关单元包含一第一端耦接于该第三开关单元的该第二端,及一第二端耦接于该第二开关单元的该第二端。该输出开关单元包含一第一端耦接于该第四开关单元的该第二端,及一第二端。该旁通单元包含一第一端耦接于该第一开关单元的该第二端,及一第二端耦接于该输出端及该输出开关单元的该第二端,其中该旁通单元是用以提供对应于该第一信号的一旁通路径。
本发明另一实施例提供一种具有旁通功能的控制电路,包含一第一信号端、一第二信号端、输出端、一第一开关单元、一第二开关单元、一第三开关单元、一输出开关单元及一旁通单元。该第一信号端用以接收一第一信号。该第二信号端用以接收一第二信号。该输出端用以输出该第一信号或该第二信号。该第一开关单元包含一第一端耦接于该第一信号端,一控制端,及一第二端。该第二开关单元包含一第一端耦接于该第一开关单元的该第二端,一控制端,及一第二端。该第三开关单元包含一第一端耦接于该第二信号端,一控制端,及一第二端耦接于该第二开关单元的该第二端。该输出开关单元包含一第一端耦接于该第三开关单元的该第二端,一控制端,及一第二端耦接于该输出端。该旁通单元包含一第一端耦接于该第一开关单元的该第二端,一控制端,及一第二端耦接到该输出端。其中,该旁通单元是用以提供对应于该第一信号的一旁通路径。
附图说明
图1为本发明实施例中,具有旁通功能的控制电路的示意图。
图2为本发明实施例中,图1的控制电路的示意图。
图3为本发明另一实施例中,图1控制电路的旁通单元的示意图。
图4为本发明实施例中,具有旁通功能的控制电路的示意图。
图5是本发明实施例中,图1控制电路的开关单元的示意图。
图6是本发明实施例中具有旁通功能的控制电路的应用示意图。
图7是本发明另一实施例中,图6的控制电路的应用示意图。
图8是本发明实施例中,控制电路的应用示意图。
图9是图8的电路于定性分析的等效示意图。
图10是本发明实施例中,具有旁通功能的控制电路的示意图。
【符号说明】
100、400、600、800、1000 控制电路
N1 第一信号端
N2 第二信号端
N3 第三信号端
N4 第四信号端
N5 第五信号端
N6 第六信号端
S1 第一信号
S2 第二信号
S3 第三信号
S4 第四信号
S5 第五信号
S6 第六信号
110、120、130、140、210、220、230、240、310、开关单元320、330、340、510
150、250、350 输出开关单元
180、185、280、285、380、385 旁通单元
Ptb1、Ptb2、Ptb3、Ptb4 旁通路径
Pt1 第一路径
Pt2 第二路径
Pt3 第三路径
Pt4 第四路径
Nopt、Nout 输出端
M11、M12、M13、M14、M15、M16、M17、M61、M62、晶体管M63、M64、M65
V1、V2、V3、V4、Va、Vc 控制信号
C31、C32、C699、C61、C62、C63、CB、Cby1、Cby2、电容Cby3、Cby4、Cby5、Cby6
610 放大路径单元
620 旁通路径单元
710 共用路径单元
Vbb、Vbb1、Vbb2 偏压电压
Vdd 电源端
Vss 参考电位端
L61、L62 电感
615 放大器电路
625 旁通电路
171、172、271、272、371、372 分流单元
111、112、211、212、311、312 匹配单元
C910、C920、C930、C940、C950、C980、C985 等效电容
具体实施方式
图1为实施例中,具有旁通功能的控制电路100的示意图。控制电路100可包含第一信号端N1、第二信号端N2、输出端Nopt、开关单元110、120、130及140、输出开关单元150及旁通单元180。第一信号端N1用以接收第一信号S1。第二信号端N2用以接收第二信号S2。输出端Nopt用以输出第一信号S1或第二信号S2。开关单元110包含第一端及第二端,其中第一端耦接于第一信号端N1。开关单元120包含第一端及第二端,其中第一端耦接于开关单元110的第二端。开关单元130包含第一端及第二端,其中第一端耦接于第二信号端N2。开关单元140包含第一端及第二端,其中第一端耦接于开关单元130的第二端,第二端耦接于开关单元120的第二端。输出开关单元150包含第一端及第二端,其中第一端耦接于开关单元140的第二端。旁通单元180包含第一端及第二端,第一端耦接于开关单元110的第二端,其中第二端耦接于输出端Nopt及输出开关单元150的第二端。其中旁通单元180可用以提供对应于第一信号S1的旁通路径Ptb1。
如图1所示,开关单元110及开关单元120形成第一路径Pt1,开关单元130及开关单元140形成第二路径Pt2,旁通单元180形成旁通路径Ptb1。
在致能旁通路径Ptb1的操作模式中,开关单元110及旁通单元180可导通,开关单元120、开关单元130、开关单元140及输出开关单元150可截止,从而导通旁通路径Ptb1,截止通过开关单元120的路径及第二路径Pt2,及使第一信号S1透过旁通路径Ptb1传输且由输出端Nopt输出。
在致能第一路径Pt1的操作模式中,开关单元110、开关单元120及输出开关单元150可导通,旁通单元180、开关单元130及开关单元140可截止,从而导通第一路径Pt1,截止旁通路径Ptb1及第二路径Pt2,及使第一信号S1透过第一路径Pt1传输且由输出端Nopt输出。
在致能第二路径Pt2的操作模式中,开关单元130、开关单元140及输出开关单元150可导通,开关单元110、开关单元120及旁通单元180可截止,从而导通第二路径Pt2,截止旁通路径Ptb1及第一路径Pt1,及使第二信号S2透过第二路径Pt2传输且由输出端Nopt输出。
图2为本发明实施例中,图1的控制电路100的示意图。开关单元110可另包含控制端,用以接收控制信号V1。开关单元120可另包含控制端,用以接收控制信号V2。开关单元130可另包含控制端,用以接收控制信号V3。开关单元140可另包含控制端,用以接收控制信号V4。开关单元130与开关单元140的导通与截止状态相同,根据实施例,控制信号V3可等于控制信号V4。旁通单元180可另包含控制端,用以接收控制信号Va。输出开关单元150可另包含控制端,用以接收控制信号Vc。上述的控制端可用以控制开关单元110至140、旁通单元180及输出开关单元150被导通或截止。上述的控制信号V1至V4、Va、Vc可为电压信号。
根据实施例,开关单元110至140、旁通单元180及输出开关单元150可分别包含晶体管M11至M16,其中,晶体管M13的尺寸实质上可等于晶体管M14的尺寸。晶体管M14的尺寸实质上可不大于(≤)晶体管M16的尺寸。晶体管M15的尺寸实质上可小于晶体管M14的尺寸。晶体管M15的尺寸实质上可不大于晶体管M16的尺寸。本文及附图所述的晶体管为示意,根据实施例,所述的每个晶体管可包含单个晶体管、或以多个晶体管耦接而形成。此处所述的晶体管的尺寸,可相关于晶体管的通道的长度及宽度,及/或通道数量(或称根数)。
图2中,开关单元110至140、旁通单元180及输出开关单元150分别包含单个晶体管,但若使用其他适宜的开关、或多个晶体管以cascode方式组成的开关,亦属实施例范围。
图2的实施例中,旁通单元180包含晶体管M15,晶体管M15的第一端、第二端及控制端分别耦接于旁通单元180的第一端、第二端及控制端。图3是另一实施例中,图1的旁通单元180的示意图。旁通单元180可包含至少一电容(如电容C31及C32)及晶体管M15,旁通单元180的至少一电容可以串联方式耦接于晶体管M15的第一端及旁通单元180的第一端之间(如电容C31所示),及/或耦接于晶体管M15的第二端及旁通单元180的第二端之间(如电容C32所示)。图2及图3的晶体管M15亦可置换为多个晶体管,其以cascode方式互相耦接,且控制端皆耦接到旁通单元180的控制端。
图4是本发明实施例中,具有旁通功能的控制电路400的示意图。图4的开关单元110至140、输出开关单元150及旁通单元180可相似于图1的架构。但图4中,控制电路400可另包含旁通单元185。旁通单元185可包含第一端、第二端及控制端,第一端可耦接于开关单元130的第二端,第二端可耦接到输出端Nopt,其中旁通单元185是用以提供对应于第二信号S2的旁通路径Ptb2。
相似于图2及图3中的旁通单元180,图4的旁通单元185可包含单个晶体管,其第一端、第二端及控制端分别耦接于旁通单元185的第一端、第二端及控制端。另一实施例中,旁通单元185可包含以cascode方式互相耦接的一串晶体管。
又,另一实施例中,旁通单元185可包含至少一晶体管,及至少一电容。若该至少一晶体管包含两个以上,其可以cascode方式互相耦接,且晶体管的控制端可耦接到旁通单元185的控制端。旁通单元185的电容可用串联方式,耦接于旁通单元185的晶体管及旁通单元185的第一端之间,及/或耦接于旁通单元185的晶体管及旁通单元185的第二端之间。由于旁通单元185的电路结构可相似于前述的旁通单元180的结构,故不赘述。
图5是本发明实施例中,开关单元510的示意图。开关单元510可为图1及图4的开关单元110至140及输出开关单元150的任一者。开关单元510可包含复数个开关,以cascode方式互相耦接,当开关单元510导通,则开关单元510的复数个开关是导通。开关单元510的复数个开关的控制端可耦接于开关单元510的控制端,开关单元510的复数个开关的第一个开关的第一端可为开关单元510的第一端。开关单元510的复数个开关的最末个开关的第二端可为开关单元510的第二端。根据实施例,开关单元510可包含至少一电容,串联于该复数个开关之间、该复数个开关的前端及/或该复数个开关的后端。
图6是实施例中具有旁通功能的控制电路600的应用示意图。控制电路600可包含图1的控制电路100或图4的控制电路400的组件,相同的组件不另重述。举例来说,相较于图4,控制电路600可另包含第三信号端N3、第四信号端N4、开关单元210、220、230及240,输出开关单元250,及旁通单元280及285。第三信号端N3可用以接收第三信号S3,第四信号端N4可用以接收第四信号S4。开关单元210可包含第一端及第二端,其中第一端耦接于第三信号端N3。开关单元220可包含第一端及第二端,其中第一端可耦接于开关单元210的第二端。开关单元230可包含第一端及第二端,其中第一端耦接于第四信号端N4。开关单元240可包含第一端及第二端,其中第一端耦接于开关单元230的第二端,及第二端耦接于开关单元220的第二端。输出开关单元250可包含第一端及第二端,其中第一端耦接于开关单元240的第二端,及第二端耦接于输出端Nopt。旁通单元280包含第一端及第二端,其中第一端耦接于开关单元210的第二端,及第二端耦接到输出端Nopt。开关单元210及220可形成对应于第三信号S3的第三路径Pt3。旁通单元280是用以提供对应于第三信号S3的旁通路径Ptb3。开关单元230及240可形成对应于第四信号S4的第四路径Pt4,旁通单元285是用以提供对应于第四信号S4的旁通路径Ptb4。输出端Nopt可用以输出第一信号S1、第二信号S2、第三信号S3或第四信号S4。
图6中,对应于第一信号S1及第二信号S2的开关单元110至140、输出开关单元150、旁通单元180及185可属于第一组组件。对应于第三信号S3及第四信号S4的开关单元210至240、输出开关单元250、旁通单元280及285可属于第二组组件。图6仅示意两组组件,但根据实施例,输出端Nopt可再耦接第三组或更多组组件,从而接收及输出更多信号。
如图6所示,输出端Nopt可耦接于放大路径单元610及旁通路径单元620。放大路径单元610可另耦接于放大器电路615,放大器电路615可用以放大输出端Nopt输出的信号。放大器电路615可包含低噪声放大器(low-noise amplifier)或功率放大器(poweramplifier)。图6的放大器电路615,是以具有cascode结构晶体管的放大器为例。图6的放大器电路615包含晶体管M61及M62、电感L61及L62,及电容C61,透过电感L61耦接至电源端Vdd,及透过电感L62耦接至参考电位端Vss。图6的放大器电路615的电路结构只是举例,不是用以限制放大器电路615的结构。放大路径单元610可包含放大路径开关,用以导通或截止放大路径单元610。此外,放大路径单元610另可包含以串联形式耦接的电容,其可作为直流阻挡的电容。另,如图6所示,放大器电路615的晶体管M61的第一端可透过电容C699耦接于晶体管M65的第一端,晶体管M65的第二端可耦接于输出端Nout
如图6所示,旁通路径单元620可另耦接于放大器电路615与旁通电路625,旁通电路625可用以旁通输出端Nopt输出的信号。旁通路径单元620可包含至少一个电容,与放大器电路615的晶体管M61的控制端连接,其可作为放大器电路615的输入阻抗匹配调整。举例而言,旁通路径单元620可包含(但不限于)一电容,其第一端耦接于输出端Nout,及第二端耦接于晶体管M61的控制端及旁通单元625。另,旁通电路625亦可包含单个开关,或以cascode方式互相耦接的复数个开关,及至少一电容,以串联方式耦接于旁通电路625的开关。举例而言,图6中的旁通电路625可包含晶体管M63及M64,及电容C62及C63,其中晶体管M63及M64可为开关。如图6,旁通电路625可耦接于输出端Nout
如图6所示,当要放大输出端Nopt输出的信号时,可导通放大路径单元610,致能放大器电路615,及截止旁通电路625。以图6的电路为例,当要放大输出端Nopt输出的信号,可于晶体管M61的控制端调整偏压电压Vbb1,从而导通晶体管M61。此外,可调整偏压电压Vbb2以输入放大路径单元610,从而导通放大路径单元610内的放大路径开关。此情况下,输出端Nout可输出放大器电路615放大的信号。所述的偏压电压Vbb1及Vbb2可由偏压电路提供。
图6的电路为例,当要旁通由输出端Nopt输出的信号,可于晶体管M61的控制端调整偏压电压Vbb1,从而截止晶体管M61,并截止放大电路615。此外,可调整偏压电压Vbb2以输入放大路径单元610,从而截止放大路径单元610内的放大路径开关。此情况下,输出端Nout输出的信号可透过旁通电路625传输。
图7是另一实施例中,图6的控制电路600的应用示意图。图7中,控制电路600、放大器电路615及旁通电路625可相似于图6所示,故不重述。图7与图6相异之处在于,图7的实施例中,输出端Nopt可耦接于共用路径单元710,共用路径单元710可另耦接于放大器电路615及旁通电路625。图7的共用路径单元710可包含电容CB,其可为阻挡直流的电容。根据实施例,可选择性地使用或不使用电容CB。当要放大由输出端Nopt输出的信号时,可调整偏压电路提供的偏压电压Vbb以导通晶体管M61,且失能旁通电路625的晶体管M63及M64。当要旁通由输出端Nopt输出的信号时,可调整偏压电压Vbb以截止晶体管M61,且导通旁通电路625的晶体管M63及M64。根据实施例,图6及图7的晶体管M63、M64及M65的控制端还可另分别耦接适宜的电阻。
图8是实施例中,控制电路800的应用示意图。图8的输出端Nopt可对应于图7的输出端Nopt,也就是说,图7的共用路径单元710可耦接于图8的输出端Nopt。图7的控制电路600是对应于第一信号S1至第四信号S4,图8的控制电路800可用以处理第一信号S1至第六信号S6,但控制电路600及800的操作原理相似。相较于图6及图7,图8所示的控制电路800可呈现更多电路细节。图8仅为举例,而非用以限制本案的样态。控制电路800可包含三组组件。第一组组件可包含开关单元110至140,旁通单元180及185,输出开关单元150,分流(shunt)单元171及172,匹配单元111及112,第一信号端N1及第二信号端N2。其中,相似于图2,开关单元110至140、输出开关单元150及旁通单元180及185可分别包含晶体管M11至M14、M16、M15及M17。晶体管M11至M14、M16、M15及M17的控制端可分别耦接于适宜的电阻,以接收控制信号。分流单元171及172的任一者可包含一组晶体管,其以cascode方式互相耦接,且每个晶体管于控制端可耦接适宜的电阻,以接收控制信号。其中,耦接于晶体管的控制端的电阻可为扼流(choking)电阻。匹配单元111及112于前文图中省略未绘出,根据实施例,可于信号端后耦接匹配单元。可根据所接收的信号的频带,选用适宜的匹配组件,作为匹配单元。例如,匹配单元111及112可为电感,其电感值可分别对应于第一信号S1及第二信号S2的频带。旁通单元180可包含电容Cby1,电容Cby1的电容值可对应于第一信号S1的频带。旁通单元185可包含电容Cby2,电容Cby2的电容值可对应于第二信号S2的频带。
图8的第二组组件可包含开关单元210至240,旁通单元280及285,输出开关单元250,分流单元271及272,匹配单元211及212,及第三信号端N3及第四信号端N4,且用以接收第三信号S3及第四信号S4。旁通单元280及285可分别包含电容Cby3及Cby4。电容Cby3及匹配单元211可对应于第三信号S3的频带。电容Cby4及匹配单元212可对应于第四信号S4的频带。
图8的第三组组件可包含开关单元310至340,旁通单元380及385,输出开关单元350,分流单元371及372,匹配单元311及312,及第五信号端N5及第六信号端N6,且用以接收第五信号S5及第六信号S6。旁通单元380及385可分别包含电容Cby5及Cby6。电容Cby5及匹配单元311可对应于第五信号S5的频带。电容Cby6及匹配单元312可对应于第六信号S6的频带。
图8的第二组组件及第三组组件的架构及原理可相似于第一组组件,故不重述细节。图8可对应于单刀六掷开关,但此仅为举例,实施例不限于此应用,举例而言,图8的架构也可扩充,从而用于单刀多掷开关。
图7及图8的实施例中,放大器电路615的晶体管M62的控制端的电压可例如为2.8伏特。晶体管M62的第二端,也就是耦接于电感L62的端点的电压可例如为0伏特。其中,放大器电路615中的晶体管M61及M62可皆为双极性晶体管(bipolar transistor)、皆为金属氧化物半导体场效应晶体管(Metal-Oxide-Semiconductor Field-Effect Transistor,MOSFET)、或其中之一为双极性晶体管,且另一为金属氧化物半导体场效应晶体管。
图9是图7及图8的电路于定性分析的等效示意图。若由图7及图8所示的输出端Nopt往第一信号端N1及第二信号端N2的方向观入上述的图7的第一组电路,并执行定性分析,可将开关单元110至140、输出开关单元150、晶体管M15及晶体管M17分别表示为等效电容C910至C940、C950、C980及C985,且图9的电容Cby1及Cby2可耦接于图8所示的位置,故可得图9的等效电路。晶体管的等效电容可例如为漏极-源极电容。当进入旁通模式时,晶体管M12、M14及M16可为截止。根据实施例,可调整电容Cby1及Cby2及各晶体管的尺寸,以调整等效电容。举例而言,电容Cby1及Cby2的电容值可为1皮法拉(picofarad,10-12法拉),等效电容C980及C985的电容值可为32飞法拉(femtofarad,10-15法拉),等效电容C910、C920、C930及C940的电容值可为1300飞法拉,等效电容C950的电容值可为2600飞法拉,第一信号端N1及第二信号端N2可视为等效的参考电位端。因此,经电容并联及串联计算,从输出端Nopt观入可得的等效电容值近似于1300飞法拉,即约为单个晶体管开关的等效电容值。因此可知,使用实施例提供的电路结构,可降低负载效应,此功效于旁通信号时可更明显,经计算后,等效负载几乎可不受旁通路径上的组件影响。此外,由于输入端Nopt至旁通电路625及放大器电路615之间可省略功能路径,亦不须于功能路径设置开关及电容,故可使电路的布局更密实,而具更小面积。此外,根据实施例,可降低馈入损失。上述的等效电容值仅为举例,并非用以限定电路的组件规格,组件的规格可根据需要调整。
图10是本发明实施例中,具有旁通功能的控制电路1000的示意图。控制电路1000的组件、端点及耦接方式可相似于图1的控制电路100,其中相似处不另重述。相异于图1的是,图10可省略开关单元140。图10中,开关单元130可包含第一端耦接于第二信号端N2,及第二端耦接于输出开关单元150的第一端。换言之,控制电路1000可只提供对应于第一信号S1的旁通路径Ptb1,此较简易的样态也属于本案实施例。
总上,借由本案实施例提供的控制电路,可支持路径切换,使输入的信号被放大器放大、或被旁通,且可省略不必要的开关及电容,从而使布局更密实,从而可降低负载效应及馈入损失。因此,对于减缓本领域的工程难题,实有帮助。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求所做的等同变化与修饰,皆应属本发明的涵盖范围。

Claims (20)

1.一种具有旁通功能的控制电路,其特征在于,包含:
一第一信号端,用以接收一第一信号;
一第二信号端,用以接收一第二信号;
一输出端,用以输出该第一信号或该第二信号;
一第一开关单元,包含一第一端耦接于该第一信号端,及一第二端;
一第二开关单元,包含一第一端耦接于该第一开关单元的该第二端,及一第二端;
一第三开关单元,包含一第一端耦接于该第二信号端,及一第二端;
一第四开关单元,包含一第一端耦接于该第三开关单元的该第二端,及一第二端耦接于该第二开关单元的该第二端;
一第一输出开关单元,包含一第一端耦接于该第四开关单元的该第二端,及一第二端;及
一第一旁通单元,包含一第一端耦接于该第一开关单元的该第二端,及一第二端耦接于该输出端及该第一输出开关单元的该第二端,其中该第一旁通单元是用以提供对应于该第一信号的一第一旁通路径;
其中:
该第一开关单元及该第二开关单元形成一第一路径,该第三开关单元及该第四开关单元形成一第二路径,该第一旁通单元形成该第一旁通路径;
当该第一开关单元及该第一旁通单元导通,及该第二开关单元、该第三开关单元、该第四开关单元及该第一输出开关单元截止,从而导通该第一旁通路径,截止该第一路径及该第二路径,及使该第一信号透过该第一旁通路径传输且由该输出端输出;
当该第一开关单元、该第二开关单元及该第一输出开关单元导通,及该第一旁通单元、该第三开关单元及该第四开关单元截止,从而导通该第一路径,截止该第一旁通路径及该第二路径,及使该第一信号透过该第一路径传输且由该输出端输出;
当该第三开关单元、该第四开关单元及该第一输出开关单元导通,及该第一开关单元、该第二开关单元及该第一旁通单元截止,从而导通该第二路径,截止该第一旁通路径及该第一路径,及使该第二信号透过该第二路径传输且由该输出端输出。
2.如权利要求1所述,其特征在于,其中:
该第一开关单元另包含一控制端,用以接收一第一控制信号;
该第二开关单元另包含一控制端,用以接收一第二控制信号;
该第三开关单元另包含一控制端,用以接收一第三控制信号;
该第四开关单元另包含一控制端,用以接收一第四控制信号,且该第三开关单元与该第四开关单元的导通与截止状态相同;
该第一旁通单元另包含一控制端,用以接收一第五控制信号;及
该第一输出开关单元另包含一控制端,用以接收一第六控制信号。
3.如权利要求1所述的控制电路,其特征在于,其中:
该第一开关单元、该第二开关单元、该第三开关单元、该第四开关单元、该第一旁通单元及该第一输出开关单元,分别包含一第一晶体管、一第二晶体管、一第三晶体管、一第四晶体管、一第五晶体管及一第六晶体管;其中该第三晶体管的尺寸实质上等于该第四开关单元的尺寸,该第四晶体管的尺寸不大于该第六晶体管,该第五晶体管的尺寸小于该四晶体管,及该第五晶体管的尺寸不大于该六晶体管。
4.如权利要求1所述的控制电路,其特征在于,其中该第一旁通单元包含一晶体管,该晶体管包含一第一端耦接于该第一旁通单元的该第一端,一控制端耦接于该第一旁通单元的一控制端,及一第二端耦接于该第一旁通单元的该第二端。
5.如权利要求1所述的控制电路,其特征在于,其中该第一旁通单元包含至少一电容及一晶体管,该晶体管包含一第一端,一控制端耦接于该第一旁通单元的一控制端,及一第二端,该至少一电容是以串联方式耦接于该晶体管的该第一端及该第一旁通单元的该第一端之间或耦接于该晶体管的该第二端及该第一旁通单元的该第二端之间。
6.如权利要求1所述的控制电路,其特征在于,另包含:
一第二旁通单元,包含一第一端耦接于该第三开关单元的该第二端,及一第二端耦接到该输出端,其中该第二旁通单元是用以提供对应于该第二信号的一第二旁通路径。
7.如权利要求6所述的控制电路,其特征在于,其中该第二旁通单元包含一晶体管,该晶体管包含一第一端耦接于该第二旁通单元的该第一端,一控制端耦接于该第二旁通单元的一控制端,及一第二端耦接于该第二旁通单元的该第二端。
8.如权利要求1所述的控制电路,其特征在于,其中:
该第一开关单元包含复数个开关,以cascode方式互相耦接;
当该第一开关单元导通,则该第一开关单元的该复数个开关是导通。
9.如权利要求1所述的控制电路,其特征在于,其中:
该第二开关单元包含复数个开关,以cascode方式互相耦接;
当该第二开关单元导通,则该第二开关单元的该复数个开关是导通。
10.如权利要求1所述的控制电路,其特征在于,其中:
该第三开关单元包含复数个开关,以cascode方式互相耦接;
当该第三开关单元导通,则该第三开关单元的该复数个开关是导通。
11.如权利要求1所述的控制电路,其特征在于,其中:
该第四开关单元包含复数个开关,以cascode方式互相耦接;
当该第四开关单元导通,则该第四开关单元的该复数个开关是导通。
12.如权利要求1所述的控制电路,其特征在于,另包含:
一第三信号端,用以接收一第三信号;
一第四信号端,用以接收一第四信号;
一第五开关单元,包含一第一端耦接于该第三信号端,及一第二端;
一第六开关单元,包含一第一端耦接于该第五开关单元的该第二端,及一第二端;
一第七开关单元,包含一第一端耦接于该第四信号端,及一第二端;
一第八开关单元,包含一第一端耦接于该第七开关单元的该第二端,及一第二端耦接于该第六开关单元的该第二端;及
一第二输出开关单元,包含一第一端耦接于该第八开关单元的该第二端,及一第二端耦接于该输出端;
一第三旁通单元,包含一第一端耦接于该第五开关单元的该第二端,及一第二端耦接到该输出端,其中该第三旁通单元是用以提供对应于该第三信号的一第二旁通路径;
其中该输出端另用以输出该第三信号或该第四信号。
13.如权利要求1所述的控制电路,其特征在于,其中该输出端耦接于一放大路径单元及一旁通路径单元。
14.如权利要求13所述的控制电路,其特征在于,其中该放大路径单元另耦接于一放大器电路,该放大器电路是用以放大该输出端输出的一信号。
15.如权利要求13所述的控制电路,其特征在于,其中该旁通路径单元另耦接于一旁通电路,该旁通电路是用以旁通该输出端输出的一信号。
16.如权利要求13所述的控制电路,其特征在于,其中:
该放大路径单元包含一放大路径开关,用以导通或截止该放大路径单元。
17.如权利要求1所述的控制电路,其特征在于,其中该输出端耦接于一共用路径单元,该共用路径单元另耦接于一放大器电路及一旁通电路。
18.如权利要求17所述的控制电路,其特征在于,其中该放大器电路是用以放大该输出端输出的一信号。
19.如权利要求17所述的控制电路,其特征在于,其中该旁通电路是用以旁通该输出端输出的一信号。
20.一种具有旁通功能的控制电路,其特征在于,包含:
一第一信号端,用以接收一第一信号;
一第二信号端,用以接收一第二信号;
一输出端,用以输出该第一信号或该第二信号;
一第一开关单元,包含一第一端耦接于该第一信号端,及一第二端;
一第二开关单元,包含一第一端耦接于该第一开关单元的该第二端,及一第二端;
一第三开关单元,包含一第一端耦接于该第二信号端,及一第二端耦接于该第二开关单元的该第二端;
一输出开关单元,包含一第一端耦接于该第三开关单元的该第二端,及一第二端耦接于该输出端;及
一旁通单元,包含一第一端耦接于该第一开关单元的该第二端,及一第二端耦接到该输出端,其中该旁通单元是用以提供对应于该第一信号的一旁通路径;
其中:
该第一开关单元及该第二开关单元形成一第一路径,该第三开关单元形成一第二路径,该旁通单元形成该旁通路径;
当该第一开关单元及该旁通单元导通,及该第二开关单元、该第三开关单元及一第一输出开关单元截止,从而导通该旁通路径,截止该第一路径及该第二路径,及使该第一信号透过该旁通路径传输且由该输出端输出;
当该第一开关单元、该第二开关单元及该第一输出开关单元导通,及该旁通单元及该第三开关单元截止,从而导通该第一路径,截止该旁通路径及该第二路径,及使该第一信号透过该第一路径传输且由该输出端输出;
当该第三开关单元及该第一输出开关单元导通,及该第一开关单元、该第二开关单元及该旁通单元截止,从而导通该第二路径,截止该旁通路径及该第一路径,及使该第二信号透过该第二路径传输且由该输出端输出。
CN201811363992.9A 2018-09-12 2018-11-16 具有旁通功能的控制电路 Active CN110896306B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW107131987A TWI668961B (zh) 2018-09-12 2018-09-12 具有旁通功能之控制電路
TW107131987 2018-09-12

Publications (2)

Publication Number Publication Date
CN110896306A CN110896306A (zh) 2020-03-20
CN110896306B true CN110896306B (zh) 2023-04-18

Family

ID=67659392

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811363992.9A Active CN110896306B (zh) 2018-09-12 2018-11-16 具有旁通功能的控制电路

Country Status (4)

Country Link
US (1) US10778158B2 (zh)
EP (1) EP3624337A1 (zh)
CN (1) CN110896306B (zh)
TW (1) TWI668961B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI685196B (zh) * 2019-01-24 2020-02-11 瑞昱半導體股份有限公司 切換裝置與漏電控制方法
CN113783559A (zh) * 2020-06-09 2021-12-10 大富科技(安徽)股份有限公司 一种合路器及其旁路开关电路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4611135A (en) * 1982-09-13 1986-09-09 Sanyo Electric Co., Ltd. Analog switch circuit and signal attenuator employing an analog switch circuit
JP2012080774A (ja) * 2006-08-03 2012-04-19 Fuji Electric Co Ltd 半導体スイッチング素子駆動用電源回路
CN107204754A (zh) * 2016-03-18 2017-09-26 立积电子股份有限公司 一种主动电路

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4719374A (en) * 1986-04-11 1988-01-12 Ampex Corporation Broadband electric field controlled switching circuit
US7793130B2 (en) * 2007-04-24 2010-09-07 Taiwan Semiconductor Manufacturing Company, Ltd. Mother/daughter switch design with self power-up control
US7675359B2 (en) 2008-05-28 2010-03-09 Avago Technologies Wireless Ip (Singapore) Pte. Ltd. Switch-around low noise amplifier
US20110025404A1 (en) 2009-07-29 2011-02-03 Qualcomm Incorporated Switches with variable control voltages
US8536950B2 (en) * 2009-08-03 2013-09-17 Qualcomm Incorporated Multi-stage impedance matching
US10108209B2 (en) * 2015-02-13 2018-10-23 Toshiba Memory Corporation Semiconductor integrated circuit with a regulator circuit provided between an input terminal and an output terminal thereof
US10181829B2 (en) * 2015-07-02 2019-01-15 Murata Manufacturing Co., Ltd. Amplification circuit
US9602098B2 (en) 2015-07-28 2017-03-21 Peregrine Semiconductor Corporation RF switch with bypass topology
US10469316B2 (en) 2015-12-04 2019-11-05 Skyworks Solutions, Inc. Reconfigurable multiplexer
US10075160B2 (en) * 2016-08-10 2018-09-11 Murata Manufacturing Co., Ltd. Switch circuit, radio-frequency module, and communication device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4611135A (en) * 1982-09-13 1986-09-09 Sanyo Electric Co., Ltd. Analog switch circuit and signal attenuator employing an analog switch circuit
JP2012080774A (ja) * 2006-08-03 2012-04-19 Fuji Electric Co Ltd 半導体スイッチング素子駆動用電源回路
CN107204754A (zh) * 2016-03-18 2017-09-26 立积电子股份有限公司 一种主动电路

Also Published As

Publication number Publication date
TWI668961B (zh) 2019-08-11
EP3624337A1 (en) 2020-03-18
TW202011693A (zh) 2020-03-16
US20200083850A1 (en) 2020-03-12
US10778158B2 (en) 2020-09-15
CN110896306A (zh) 2020-03-20

Similar Documents

Publication Publication Date Title
US11870405B2 (en) Optimized multi gain LNA enabling low current and high linearity including highly linear active bypass
US8288895B2 (en) High-power tunable capacitor
CN106656068B (zh) 双运行模式功率放大器
US10637418B2 (en) Stacked power amplifiers using core devices
US10938348B1 (en) Complete turn off and protection of branched cascode amplifier
WO2021101908A1 (en) Turn on time acceleration of a cascode amplifier
CN110896306B (zh) 具有旁通功能的控制电路
CN117501622A (zh) 堆叠式多级可编程lna架构
US20240113665A1 (en) Dual voltage switched branch lna architecture
CN107204754B (zh) 一种主动电路
US11114989B2 (en) Power amplifying circuit
WO2018159428A1 (ja) 増幅回路
JP6436174B2 (ja) 電源供給回路、増幅器、通信装置、基地局、電源供給方法
JP2006279599A (ja) 増幅回路
US7688145B2 (en) Variable gain amplifying device
US6853240B2 (en) Master clock input circuit
US20230268899A1 (en) Programmable gain amplifier with impedance matching and reverse isolation
US20220294399A1 (en) Semiconductor device
US20240048110A1 (en) Biasing of travelling wave amplifiers
US11863127B2 (en) Amplifier device
JP2010109710A (ja) 利得可変型増幅器
JP2020017895A (ja) 電力増幅器
KR20190024188A (ko) 안정적으로 이득을 부스팅하는 주파수 혼합기

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant