CN110806668B - 显示面板、显示面板的驱动方法及显示装置 - Google Patents
显示面板、显示面板的驱动方法及显示装置 Download PDFInfo
- Publication number
- CN110806668B CN110806668B CN201911135849.9A CN201911135849A CN110806668B CN 110806668 B CN110806668 B CN 110806668B CN 201911135849 A CN201911135849 A CN 201911135849A CN 110806668 B CN110806668 B CN 110806668B
- Authority
- CN
- China
- Prior art keywords
- sub
- pixels
- adjacent
- display panel
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本公开提供一种显示面板、显示面板的驱动方法及显示装置,显示面板包括:对于像素区域中处于偶数行的第一子像素,从第二个第一子像素开始,每隔第二预设个数的第一子像素与相邻的第一栅线连接;对于像素区域中处于奇数行的第二子像素,从第四个第二子像素开始,每隔第二预设个数的第二子像素与相邻的第二栅线连接;对于像素区域中处于奇数行的第三子像素,从第四个第三子像素开始,每隔第二预设个数的第三子像素与相邻的第一栅线相连,对于像素区域中处于偶数行的第三子像素,从第一个第三子像素开始,每隔第二预设个数的第三子像素,与相邻第二栅线相连。
Description
技术领域
本公开涉及显示技术领域,特别是指一种显示面板、显示面板的驱动方法及显示装置。
背景技术
目前,采用双栅线阵列基板的显示面板存在间隔竖纹不良的问题,为改善显示面板中存在的间隔竖条纹不良的问题,一种有效措施有待被提出。
发明内容
有鉴于此,本公开的目的在于提出一种显示面板、显示面板的驱动方法及显示装置。
根据本公开的第一个方面,提供了一种显示面板,包括:栅线、数据线以及由所述栅线和所述数据线限定出的像素区域,其中,所述像素区域包括阵列分布的子像素,所述数据线交替沿第一方向以及第二方向绕过同一行相邻的第一预设个数的子像素,其中,所述第一方向以及所述第二方向为相反方向;所述子像素以以下至少一种连接方式与相邻的第一栅线以及第二栅线相连;对于所述像素区域中处于偶数行的第一子像素,从第二个第一子像素开始,每隔第二预设个数的第一子像素与相邻的第一栅线连接,所述像素区域中其余第一子像素与相邻的第二栅线相连;对于所述像素区域中处于奇数行的第二子像素,从第四个第二子像素开始,每隔第二预设个数的第二子像素与相邻的第二栅线连接,所述像素区域中其余第二子像素与相邻的第一栅线相连;对于所述像素区域中处于奇数行的第三子像素,从第四个第三子像素开始,每隔第二预设个数的第三子像素与相邻的第一栅线相连,对于所述像素区域中处于偶数行的第三子像素,从第一个第三子像素开始,每隔预设第二个数的第三子像素,与相邻第二栅线相连,所述像素区域中,其余处于奇数列的第三子像素与相邻的第一栅线相连,其余处于偶数列的第三子像素与相邻的第二栅线相连。
可选的,连接于同一条数据线的子像素在同一帧画面内的极性相同,在相邻帧画面内的极性相反。
可选的,各子像素与其相邻行的相邻子像素的极性相反,对于所述像素区域各行子像素,两个相邻子像素为一组,同一组内的两个子像素的极性相同,相邻两组子像素之间的极性相反。
可选的,所述显示面板还包括:多组触摸驱动线,各组所述触摸驱动线与两个相邻的数据线交叉。
可选的,所述第一栅线为所述像素区域中的奇数行栅线,所述第二栅线为所述像素区域中的偶数行栅线。
可选的,所述第一栅线为所述像素区域中的偶数行栅线,所述第二栅线为所述像素区域中的奇数行栅线。
可选的,各条所述数据线分别与其在所述第一方向以及所述第二方向相邻的两个子像素相连。
可选的,各条所述数据线沿其所绕过的两个子像素弯折形成开口依次相反的矩形框状结构。
可选的,所述第二预设个数为3个。
根据本公开的第二个方面,提供了一种显示面板的驱动方法,应用于本公开第一个方面所述的任意一种显示面板,所述方法包括:以预设行数的栅线为一组,对于该组栅线,依次向第N行、第N+1行、第N+n行以及第N+n-1行栅线输入扫描信号,其中,所述N为正整数。
根据本公开的第三个方面,提供了一种显示装置,包括如本公开第一个方面所述的任意一种显示面板。
从上面所述可以看出,本公开提供的显示面板,对于同一行相同颜色的子像素,每隔预设个数的该颜色子像素与该行其余该颜色的子像素分别连接于奇数行栅线以及偶数行栅线,从而调整了像素的充电时序,避免耦合噪声,进而避免了显示面板中出现间隔竖纹的问题,提高了显示面板的视觉效果。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1是根据本公开一示例性实施例示出的显示面板的示意图;
图2是根据本公开一示例性实施例示出的TX线受数据线耦合影响产生竖纹的示意图;
图3是根据本公开一示例性实施例示出的在一帧图像中像素的亮暗分布情况的示意图;
图4是根据本公开一示例性实施例示出的显示面板的示意图;
图5是对图1所示的显示面板与图4所示的显示面板中数据线对TX信号的拉动情况的对比示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
图1是根据本公开一示例性实施例示出的显示面板的示意图,如图1所在,在该显示面板中,数据线在(D1至D6)i+1(i为正整数)行向左或向右绕过2个子像素,驱动相邻两列的2个子像素,所有子像素均与相邻数据线相连,需要说明的是,在显示面板中,每两组(一行像素相邻的奇数行栅线以及偶数行栅线为一组栅线)栅线以及每六根数据线,如上述D1至D6,所限定出的像素区域为显示面板的一个最小可重复像素区域,该显示面板可包括在栅线以及数据线延伸方向分布的多个最小可重复像素区域。如图1所示,以绿色画面为例,每组TX线(触摸驱动线)与两根数据线交叉,相邻的两个TX线为一组TX线,TX线与数据线的延伸方向一致,当两个数据信号同时对TX产生同向拉动时,认为耦合噪声将对子像素产生较大影响,从而在对应TX线控制的像素电极区域产生竖纹,同理在红色、蓝色画面下也存在间隔竖纹现象。
在图1所示的显示面板中,像素可包括红色子像素(以下简称R子像素)、绿色子像素(以下简称G子像素)以及蓝色子像素(以下简称B子像素),相邻的一个R子像素、一个G子像素以及一个B子像素为一个像素单元,在图1中,具有column1、column2、column3以column4四列像素单元,所有R子像素与奇数行栅线连接,在图1中,奇数行栅线包括:G1、G3、G5以及G7;所有G子像素与偶数行栅线连接,在图1中,偶数行栅线包括:G2、G4、G6以及G8;奇数列B子像素与偶数行栅线连接,偶数列B子像素与奇数行栅线连接。
如图1所示,TX3线组(即图1中相邻的一对TX3线)中的一条TX3线在column3中的G子像素与B子像素之间,另一条TX3线在column4中的R子像素与G子像素之间,如图2中所示的状态1所示,D5以及D6的数据信号在同一时刻,如图2中圈出的时刻对TX3线的信号产生同向拉动,使得TX3线的信号受数据线的影响造成的波形耦合最严重,这样会导致column3与column4像素ITO(氧化铟锡)之间产生电场液晶偏转漏光,使得column3与column4的像素亮度与column1与column2的像素亮度有差异,从宏观上观看显示面板会出现竖条纹状况。在图1所示的显示面板中,TX1受D1和D2耦合,TX2受D3和D4耦合,竖纹在V向(显示面板的纵向)以三个触控电极为一个周期呈现。TX3受D5和D6耦合方向叠加,导致TX3信号噪声更大,如图2所示,标记为状态1,TX1与TX2耦合噪声相对较轻,标记状态为0;通过分析,可确定TX信号噪声越大,会使显示面板出现竖条纹的越严重。
基于图1所示的显示面板,由于同一行的子像素中一部分子像素连接于相邻的奇数行栅线,另一部分子像素连接于相邻的偶数行栅线,由于扫描信号是依次输出给各行栅线,所以对于同一行子像素连接的两条栅线会先后接收到扫描信号,先接收到扫描信号的栅线连接的子像素会先完成充电,而后接收到扫描信号的栅线的电位突然降低,对已完成充电的子像素产生耦合拉动,导致正极性子像素变暗,负极性子像素变亮,图3示出了图1中的显示面板在一帧内各子像素的亮暗分布情况,从图3中可以看出,画面中存在连续两列子像素偏亮,如图中3中标号32所指的两列,以及连续两列子像素偏暗的间隔条纹的情况,如图3中标号31以及标号33所指的两列子像素。
根据间隔竖纹产生的机理,为改善显示面板间隔竖纹不良,可通过调整像素充电时序来避免耦合噪声,基于此,本公开提供了一种显示面板,该显示面板包括:
栅线、数据线以及由所述栅线和所述数据线限定出的像素区域,其中,所述像素区域包括阵列分布的子像素,所述数据线交替沿第一方向以及第二方向绕过同一行相邻的第一预设个数的子像素,其中,所述第一方向以及所述第二方向为相反方向;
所述子像素以以下至少一种连接方式与相邻的第一栅线以及第二栅线相连;
对于所述像素区域中处于偶数行的第一子像素,从第二个第一子像素开始,每隔第二预设个数的第一子像素与相邻的第一栅线连接,所述像素区域中其余第一子像素与相邻的第二栅线相连;
对于所述像素区域中处于奇数行的第二子像素,从第四个第二子像素开始,每隔第二预设个数的第二子像素与相邻的第二栅线连接,所述像素区域中其余第二子像素与相邻的第一栅线相连;
对于所述像素区域中处于奇数行的第三子像素,从第四个第三子像素开始,每隔第二预设个数的第三子像素与相邻的第一栅线相连,对于所述像素区域中处于偶数行的第三子像素,从第一个第三子像素开始,每隔预设个数的第三子像素,与相邻第二栅线相连,所述像素区域中,其余处于奇数列的第三子像素与相邻的第一栅线相连,其余处于偶数列的第三子像素与相邻的第二栅线相连。
其中,上述显示面板例如可以是一种Dual Gate(双栅线)显示面板,在此基础上,第一栅线为像素区域中的奇数行栅线,第二栅线为像素区域中的偶数行栅线;或者,第一栅线为像素区域中的偶数行栅线,第二栅线为像素区域中的奇数行栅线。
基于本公开实施例的显示面板,对于同一行相同颜色的子像素,每隔预设个数的该颜色子像素与像素区域中其余该颜色的子像素分别连接于奇数行栅线以及偶数行栅线,从而调整了显示面板中的子像素的充电时序,避免耦合噪声,进而避免了显示面板中出现间隔竖纹的问题,提高了显示面板的视觉效果。
以下通过一个例子对本公开的显示面板进行说明,在该例子中,第二预设个数以3个为例,第一子像素以R子像素为例、第二子像素以G子像素为例,第三子像素以B子像素为例,第一栅线以偶数行栅线为例,第二栅线以奇数行栅线为例。
对于像素区域中处于偶数行的R子像素,从第二个R子像素开始,每隔三个R子像素与相邻的偶数行栅线相连,像素区域中其余R子像素与相邻的奇数行栅线相连。图4示出了显示面板的像素区域的一部分,如图4所示,像素区域中,第二行的第二个R子像素与其相邻的偶数行栅线G4相连,第四行的第二个R子像素与其相邻的偶数行栅线G8相连,像素区域中其余R子像素与其相邻的奇数行栅线相连。
对于像素区域中处于奇数行的G子像素,从第四个G子像素开始,每隔三个G子像素与相邻的奇数行栅线连接,所述像素区域中其余G子像素与相邻的偶数行栅线相连;仍以图4所示的显示面板为例,第一行的第四个G子像素与其相邻的奇数行栅线G1相连,第三行的第四个G子像素与其相邻的奇数行栅线G7相连,像素区域中其余G子像素与其相邻的偶数行栅线相连。
对于像素区域中处于奇数行的B子像素,从第四个B子像素开始,每隔三个B子像素,与相邻的偶数行栅线相连,对于像素区域中处于偶数行的B子像素,从第一个B子像素开始,每隔三个B子像素,与相邻的奇数行栅线相连;对于像素区域中其余B子像素,处于奇数列的B子像素与相邻的偶数行栅线相连,处于偶数列的B子像素与相邻的奇数行栅线相连。仍以图4所示的显示面板为例,第一行第四个B子像素与其相邻的偶数行栅线G2相连,第二行第一个B子像素与其相邻的奇数行栅线G3相连,第三行第四个B子像素与其相邻的偶数行栅线G6相连,第四行第一个B子像素与其相邻的奇数行栅线G7相连;而对于像素区域中其余B子像素,处于第一列的B子像素与其相邻的偶数行栅线相连,处于第二列的B子像素与其相邻的奇数行栅线相连,处于第三列的B子像素与相邻的偶数行栅线相连,处于第四列的B子像素与其相邻的奇数行栅线相连。
需要说明的是,在图4所示的显示面板中,由上到下第一条栅线G1记为第一行栅线,向下相邻第二条栅线G2记为第二行栅线,以此类推;由上到下第一排RGB像素记为第一行像素,向下相邻第二排RGB像素记为第二行像素,以此类推;从左向右第一列R子像素记为第一列R子像素,向右相邻第二列R子像素记为第二列R子像素,G子像素以及B子像素同理,以此类推。
在一种可实现方式中,在显示面板显示画面时,连接于同一条数据线的子像素在同一帧画面内的极性相同,在相邻帧画面内的极性相反。在显示面板中,各子像素与其相邻行的相邻子像素的极性相反,对于所述像素区域各行子像素,两个相邻子像素为一组,同一组内的两个子像素的极性相同,相邻两组子像素之间的极性相反。可使得像素区域的各子像素的正负极性可交替排布,有效避免同一行子像素中,由于后打开的栅线电位突然降低,对已完成充电的子像素产生耦合拉动,而导致正极性像素变暗,负极性像素变亮的问题。
在一种可实现方式中,仍以图4所示的显示面板为例,所述显示面板还可包括:多组触摸驱动线,在图4中,显示面板包括(TX1、TX2)、(TX3、TX4)以及(TX5、TX6),三组触摸驱动线,各组所述触摸驱动线与两个相邻的数据线交叉,例如,TX3以及TX4与其相邻的数据线S3以及S4交叉。
在一种可实现方式中,仍以图4所示的显示面板为例,如图4所示,各数据线沿与栅线垂直方向延伸,各条数据线交替沿第一方向以及第二方向绕过同一行相邻两列的两个(为上述第二预设个数的一个示例)子像素,形成“弓”字型折线,其中,第一方向以及第二方向为相反方向,第一方向可以是图4中向左的方向,第二方向可以是图4中向右的方向。
在一种可实现方式中,仍以图4所示的显示面板为例,各条数据线分别与其在第一方向以及第二方向相邻的两个子像素相连,如图4所示,各条数据线分别与其左侧以及右侧相邻的两个子像素相连,以驱动与其相邻两侧的子像素。
在一种可实现方式中,仍以图4所示的显示面板为例,各条数据线在其所绕过的两个子像素处沿该两个子像素弯折形成开口依次相反的矩形框状结构。
在一种可实现方式中,上述第二预设个数可以为3个,仍以图4所示的显示面板为例,在该显示面板中,每12个相邻的子像素为一个周期,故,可通过改变每隔3个相同颜色的总像素所连接的栅线来解决由于两个数据信号同时对TX产生同向拉动时,耦合噪声将对像素产生较大影响而导致的显示面板中出现间隔竖纹的问题。
本公开还提供了一种显示面板的驱动方法,该方法用于对上述任意一种显示面板进行驱动,该方法包括:
以预设行数的栅线为一组,对于该组栅线,依次向第N行、第N+1行、第N+n行以及第N+n-1行栅线输入扫描信号,其中,N为正整数,预设行数例如可以是4行。仍以图4所示的显示面板为例,对于第一组栅线G1、G2、G3以及G4,可依次向G1→G2→G4→G3输入扫描信号,对于第二组栅线G5、G6、G7以及G8,可依次向G5→G6→G8→G7输入扫描信号。
例如,在显示一帧图像的过程中,可以以4行栅线为一组,依次向该组的第一行、第二行、第四行以及第三行栅线输入扫描信号,按照该方式依次对显示面板的像素区域中的各组栅线中的各行栅线输入扫描信号。
基于本公开实施例的显示面板的驱动方法,在依次向奇数行栅线以及偶数行栅线输入扫描信号时,使得位于同一行像素中分别与奇数行栅线以及偶数行栅线相连的像素被依次打开,调整了像素的充电时序,从而可避免耦合噪声,进而避免了显示面板中出现间隔竖纹的问题,提高了显示面板的显示效果。
以下通过附图5对图1所示的显示面板与图4所示的显示面板中数据线对TX信号的拉动情况进行说明。如图5所示,其中,各圆圈圈出之处分别为在RGB画面下,图1所示的显示面板中数据线对TX信号产生同时同向拉动的位置,其中,S3’-S6’表示在图4所示的显示面板中将不会出现对TX信号同时同向拉动,故,图4中所示的显示面板可改善间隔竖纹的现象。
本公开还提供了一种显示装置,该显示装置可包括上述任意一种显示面板。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本公开的范围(包括权利要求)被限于这些例子;在本公开的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,步骤可以以任意顺序实现,并存在如上所述的本公开的不同方面的许多其它变化,为了简明它们没有在细节中提供。
另外,为简化说明和讨论,并且为了不会使本公开难以理解,在所提供的附图中可以示出或可以不示出与集成电路(IC)芯片和其它部件的公知的电源/接地连接。此外,可以以框图的形式示出装置,以便避免使本公开难以理解,并且这也考虑了以下事实,即关于这些框图装置的实施方式的细节是高度取决于将要实施本公开的平台的(即,这些细节应当完全处于本领域技术人员的理解范围内)。在阐述了具体细节(例如,电路)以描述本公开的示例性实施例的情况下,对本领域技术人员来说显而易见的是,可以在没有这些具体细节的情况下或者这些具体细节有变化的情况下实施本公开。因此,这些描述应被认为是说明性的而不是限制性的。
尽管已经结合了本公开的具体实施例对本公开进行了描述,但是根据前面的描述,这些实施例的很多替换、修改和变型对本领域普通技术人员来说将是显而易见的。例如,其它存储器架构(例如,动态RAM(DRAM))可以使用所讨论的实施例。
本公开的实施例旨在涵盖落入所附权利要求的宽泛范围之内的所有这样的替换、修改和变型。因此,凡在本公开的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本公开的保护范围之内。
所属领域的普通技术人员应当理解:以上所述仅为本公开的具体实施例而已,并不用于限制本公开,凡在本公开的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。
Claims (11)
1.一种显示面板,其特征在于,包括:
栅线、数据线以及由所述栅线和所述数据线限定出的像素区域,其中,所述像素区域包括阵列分布的子像素,所述数据线交替沿第一方向以及第二方向绕过同一行相邻两列的两个子像素,其中,所述第一方向以及所述第二方向为相反方向,各条数据线分别与其在第一方向以及第二方向相邻的两个子像素相连;
所述子像素以以下至少一种连接方式与相邻的第一栅线以及第二栅线相连;
对于所述像素区域中处于偶数行的第一子像素,从第二个第一子像素开始,每隔第二预设个数的第一子像素与相邻的第一栅线连接,所述像素区域中其余第一子像素与相邻的第二栅线相连;
对于所述像素区域中处于奇数行的第二子像素,从第四个第二子像素开始,每隔第二预设个数的第二子像素与相邻的第二栅线连接,所述像素区域中其余第二子像素与相邻的第一栅线相连;
对于所述像素区域中处于奇数行的第三子像素,从第四个第三子像素开始,每隔第二预设个数的第三子像素与相邻的第一栅线相连,对于所述像素区域中处于偶数行的第三子像素,从第一个第三子像素开始,每隔预设第二个数的第三子像素,与相邻第二栅线相连,所述像素区域中,其余处于奇数列的第三子像素与相邻的第一栅线相连,其余处于偶数列的第三子像素与相邻的第二栅线相连。
2.根据权利要求1所述的显示面板,其特征在于,连接于同一条数据线的子像素在同一帧画面内的极性相同,在相邻帧画面内的极性相反。
3.根据权利要求1所述的显示面板,其特征在于,各子像素与其相邻行的相邻子像素的极性相反,对于所述像素区域各行子像素,两个相邻子像素为一组,同一组内的两个子像素的极性相同,相邻两组子像素之间的极性相反。
4.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括:
多组触摸驱动线,各组所述触摸驱动线与两个相邻的数据线交叉。
5.根据权利要求1所述的显示面板,其特征在于,所述第一栅线为所述像素区域中的奇数行栅线,所述第二栅线为所述像素区域中的偶数行栅线。
6.根据权利要求1所述的显示面板,其特征在于,所述第一栅线为所述像素区域中的偶数行栅线,所述第二栅线为所述像素区域中的奇数行栅线。
7.根据权利要求1所述的显示面板,其特征在于,各条所述数据线分别与其在所述第一方向以及所述第二方向相邻的两个子像素相连。
8.根据权利要求1所述的显示面板,其特征在于,各条所述数据线沿其所绕过的两个子像素弯折形成开口依次相反的矩形框状结构。
9.根据权利要求1至8任意一项所述的显示面板,其特征在于,所述第二预设个数为3个。
10.一种显示面板的驱动方法,其特征在于,应用于如权利要求1至9任意一项所述的显示面板,所述方法包括:
以预设行数的栅线为一组,对于该组栅线,依次向第N行、第N+1行、第N+n行以及第N+n-1行栅线输入扫描信号,其中,所述N为正整数,n为正整数,且n>1,n为预设行数减1。
11.一种显示装置,其特征在于,包括如权利要求1至9任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911135849.9A CN110806668B (zh) | 2019-11-19 | 2019-11-19 | 显示面板、显示面板的驱动方法及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911135849.9A CN110806668B (zh) | 2019-11-19 | 2019-11-19 | 显示面板、显示面板的驱动方法及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110806668A CN110806668A (zh) | 2020-02-18 |
CN110806668B true CN110806668B (zh) | 2022-07-22 |
Family
ID=69490513
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911135849.9A Active CN110806668B (zh) | 2019-11-19 | 2019-11-19 | 显示面板、显示面板的驱动方法及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110806668B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113325638A (zh) * | 2020-02-28 | 2021-08-31 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
US11948529B2 (en) | 2021-03-31 | 2024-04-02 | Beijing Boe Display Technology Co., Ltd. | Display panel with good display effect and method of driving the same, and display apparatus |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101285979A (zh) * | 2008-05-21 | 2008-10-15 | 友达光电股份有限公司 | 液晶显示装置及相关驱动方法 |
CN102830561A (zh) * | 2012-08-31 | 2012-12-19 | 京东方科技集团股份有限公司 | Tft阵列基板、液晶显示器及其驱动方法 |
CN109817150A (zh) * | 2019-03-28 | 2019-05-28 | 京东方科技集团股份有限公司 | 一种像素驱动方法、像素驱动装置及显示装置 |
CN110456586A (zh) * | 2019-08-22 | 2019-11-15 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
-
2019
- 2019-11-19 CN CN201911135849.9A patent/CN110806668B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101285979A (zh) * | 2008-05-21 | 2008-10-15 | 友达光电股份有限公司 | 液晶显示装置及相关驱动方法 |
CN102830561A (zh) * | 2012-08-31 | 2012-12-19 | 京东方科技集团股份有限公司 | Tft阵列基板、液晶显示器及其驱动方法 |
CN109817150A (zh) * | 2019-03-28 | 2019-05-28 | 京东方科技集团股份有限公司 | 一种像素驱动方法、像素驱动装置及显示装置 |
CN110456586A (zh) * | 2019-08-22 | 2019-11-15 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN110806668A (zh) | 2020-02-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109671405B (zh) | 一种阵列基板、显示面板及其驱动方法 | |
CN110308599B (zh) | 一种阵列基板和显示面板 | |
CN104751766B (zh) | 一种显示面板、其驱动方法及显示装置 | |
US10157937B2 (en) | TFT array substrate | |
US10134772B2 (en) | Array substrate, display panel and display apparatus | |
TWI460518B (zh) | 顯示面板之陣列基板及畫素單元 | |
JP4578915B2 (ja) | アクティブマトリクス型液晶表示装置およびそれに用いる液晶表示パネル | |
US9589515B2 (en) | Display panel and display device | |
KR101992103B1 (ko) | 액정표시장치 및 그 구동방법 | |
CN106328039A (zh) | 显示装置 | |
US9947280B2 (en) | TFT array substrate | |
CN111025710B (zh) | 显示面板和显示装置 | |
US9508296B2 (en) | Driving method of pixel array, driving module of pixel array and display device | |
CN101669162A (zh) | 液晶显示装置 | |
CN104123904A (zh) | 像素阵列及其驱动方法和显示面板 | |
CN108828860B (zh) | 显示面板及显示装置 | |
KR20180069872A (ko) | 광시야각 패널 및 디스플레이 장치 | |
CN110010096B (zh) | 显示面板、其驱动方法及显示装置 | |
CN106920525B (zh) | 三栅极驱动架构液晶显示器的驱动方法 | |
CN110806668B (zh) | 显示面板、显示面板的驱动方法及显示装置 | |
CN106782407A (zh) | 一种显示面板的驱动方法及显示面板 | |
WO2017049679A1 (zh) | 一种液晶显示面板及其驱动方法 | |
CN104966483B (zh) | 像素结构及其驱动方法、显示面板以及显示装置 | |
CN108847179A (zh) | 一种显示面板及其驱动方法、显示装置 | |
JP2020522761A (ja) | 液晶表示パネル及び装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |