CN110769460A - Bsr传输方法、装置、相关设备及存储介质 - Google Patents

Bsr传输方法、装置、相关设备及存储介质 Download PDF

Info

Publication number
CN110769460A
CN110769460A CN201810827496.8A CN201810827496A CN110769460A CN 110769460 A CN110769460 A CN 110769460A CN 201810827496 A CN201810827496 A CN 201810827496A CN 110769460 A CN110769460 A CN 110769460A
Authority
CN
China
Prior art keywords
bsr
logical channel
reported
channel group
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810827496.8A
Other languages
English (en)
Other versions
CN110769460B (zh
Inventor
孙军帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Mobile Communications Group Co Ltd
China Mobile Communications Ltd Research Institute
Original Assignee
China Mobile Communications Group Co Ltd
China Mobile Communications Ltd Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Mobile Communications Group Co Ltd, China Mobile Communications Ltd Research Institute filed Critical China Mobile Communications Group Co Ltd
Priority to CN201810827496.8A priority Critical patent/CN110769460B/zh
Publication of CN110769460A publication Critical patent/CN110769460A/zh
Application granted granted Critical
Publication of CN110769460B publication Critical patent/CN110769460B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W28/00Network traffic management; Network resource management
    • H04W28/02Traffic management, e.g. flow control or congestion control
    • H04W28/0278Traffic management, e.g. flow control or congestion control using buffer status reports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W24/00Supervisory, monitoring or testing arrangements
    • H04W24/10Scheduling measurement reports ; Arrangements for measurement reports

Abstract

本发明公开了一种缓存状态报告(BSR)传输方法、装置、发送端设备、接收端设备及存储介质。其中,方法包括:发送端设备利用通过信令配置的逻辑信道组,并结合待上报的BSR,设置第一控制元素(CE)中的至少一个缓存大小字段,以供接收端设备基于所述通过信令配置的逻辑信道组,获得上报的BSR;所述第一控制元素为媒体访问控制(MAC)协议数据单元(PDU)中用于上报BSR的CE;发出所述MAC PDU。

Description

BSR传输方法、装置、相关设备及存储介质
技术领域
本发明涉及无线通信领域,尤其涉及一种缓存状态报告(BSR,Buffer StatusReport)传输方法、装置、发送端设备、接收端设备及存储介质。
背景技术
现有协议中,当有多个逻辑信道组(LCG,Logical Channel Group)有待传输数据时,只能使用长BSR上报格式上报BSR,当只有一个LCG有待传输数据时,可以使用短BSR上报格式上报BSR,也可以使用长BSR上报格式上报BSR。
然而,采用规定的BSR上报格式传输时会造成无线资源的浪费。
发明内容
为解决现有存在的技术问题,本发明实施例提供一种BSR传输方法、装置、发送端设备、接收端设备及存储介质。
本发明实施例的技术方案是这样实现的:
本发明实施例提供了一种BSR传输方法,应用于发送端设备,所述方法包括:
利用通过信令配置的LCG,并结合待上报的BSR,设置第一控制元素(CE,ControlElement)中的至少一个缓存大小(Buffer Size)字段,以供接收端设备基于所述通过信令配置的LCG,获得上报的BSR;所述第一CE为媒体访问控制(MAC,Media Access Control)协议数据单元(PDU,Protocol Data Unit)中用于上报BSR的CE;
发出所述MAC PDU。
上述方案中,所述方法还包括:
通过无线资源控制(RRC,Radio Resource Control)信令接收所述配置的LCG。
上述方案中,所述Buffer Size字段的长度为第三代移动通信伙伴计划(3GPP,3rdGeneration Partnership Project)协议规定的第一值,且所述第一CE不包含LCG ID。
上述方案中,配置了多个LCG的上报顺序;所述利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段,包括:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
根据配置的上报顺序,确定上报顺序在每个所述有待上报BSR的LCG之前的配置的未有待上报BSR的LCG;
针对每个所述配置的未有待上报BSR的LCG,在所述第一CE中与所述配置的未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值。
上述方案中,设置第一CE中的至少一个Buffer Size字段时,所述方法还包括:
不设置所述第一CE中与未配置的相应LCG对应的Buffer Size字段。
上述方案中,所述利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段,包括:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
针对每个配置的未有待上报BSR的LCG,在所述第一CE中与未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值;
针对每个未配置的LCG,在所述第一CE中与所述未配置的相应LCG对应的BufferSize字段中设置第三值。
上述方案中,所述第一CE只有一个Buffer Size字段;所述利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段,包括:
利用配置的LCG,获得配置的LCG数目为一;
在所述第一CE中的Buffer Size字段中,设置与配置的LCG对应的待上报BSR大小对应的第二值。
本发明实施例还提供了一种BSR传输方法,应用于接收端设备,所述方法包括:
接收MAC PDU;
依据通过信令配置的LCG,并结合设置的第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE。
上述方案中,所述方法还包括:
利用RRC信令配置所述配置的LCG。
上述方案中,所述Buffer Size字段的长度为3GPP协议规定的第一值,且所述第一CE不包含LCG ID。
上述方案中,配置了多个LCG的上报顺序;所述依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR包括:
根据配置的上报顺序,在所述第一CE中,依次读取配置的相应LCG对应的BufferSize字段的取值;
当相应LCG对应的Buffer Size字段的取值为第二值时,利用第二值确定配置的相应LCG对应的待上报BSR大小;当相应LCG对应的Buffer Size字段的取值为第三值时,确定配置的相应LCG未有待上报的BSR。
上述方案中,所述依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR,包括:
针对每个LCG,获取每个相应LCG对应的Buffer Size字段设置的取值;
取值为第二值时,利用第二值,确定配置的相应LCG的待上报BSR大小;取值为第三值时,确定相应的LCG为未配置的逻辑信道,或者确定配置的相应LCG未有待上报的BSR。
上述方案中,所述第一CE只有一个Buffer Size字段;所述依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR包括:
利用配置的LCG,获得配置的LCG数目为一;
获得所述第一CE中Buffer Size字段对应的第二值;
利用第二值,确定配置的一个LCG对应的待上报BSR大小。
本发明实施例又提供了一种BSR传输装置,包括:
第一处理单元,用于利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段,以供接收端设备基于所述通过信令配置的LCG,获得上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE;
发送单元,用于发出所述MAC PDU。
上述方案中,所述装置还包括:
第一接收单元,用于通过RRC信令接收所述配置的LCG。
上述方案中,配置了多个LCG的上报顺序;所述第一处理单元,具体用于:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
根据配置的上报顺序,确定上报顺序在每个所述有待上报BSR的LCG之前的配置的未有待上报BSR的LCG;
针对每个所述配置的未有待上报BSR的LCG,在所述第一CE中与所述配置的未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值。
上述方案中,所述第一处理单元,具体用于:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
针对每个配置的未有待上报BSR的LCG,在所述第一CE中与未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值;
针对每个未配置的LCG,在所述第一CE中与所述未配置的相应LCG对应的BufferSize字段中设置第三值。
上述方案中,所述第一CE只有一个Buffer Size字段;所述第一处理单元,具体用于:
利用配置的LCG,获得配置的LCG数目为一;
在所述第一CE中的Buffer Size字段中,设置与配置的LCG对应的待上报BSR大小对应的第二值。
本发明实施例还提供了一种BSR传输装置,包括:
第二接收单元,用于接收MAC PDU;
第二处理单元,用于依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE。
上述方案中,所述装置还包括:
配置单元,用于利用RRC信令配置所述配置的LCG。
上述方案中,配置了多个LCG的上报顺序;所述第二处理单元,具体用于:
根据配置的上报顺序,在所述第一CE中,依次读取配置的相应LCG对应的BufferSize字段的取值;
当相应LCG对应的Buffer Size字段的取值为第二值时,利用第二值确定配置的相应LCG对应的待上报BSR大小;当相应LCG对应的Buffer Size字段的取值为第三值时,确定配置的相应LCG未有待上报的BSR。
上述方案中,所述第二处理单元,具体用于:
针对每个LCG,获取每个相应LCG对应的Buffer Size字段设置的取值;
取值为第二值时,利用第二值,确定配置的相应LCG的待上报BSR大小;取值为第三值时,确定相应的LCG为未配置的逻辑信道,或者确定配置的相应LCG未有待上报的BSR。
上述方案中,所述第一CE只有一个Buffer Size字段;所述第二处理单元,具体用于:
利用配置的LCG,获得配置的LCG数目为一;
获得所述第一CE中Buffer Size字段对应的第二值;
利用第二值,确定配置的一个LCG对应的待上报BSR大小。
本发明实施例又提供了一种发送端设备,包括:
第一处理器,用于利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段,以供接收端设备基于所述通过信令配置的LCG,获得上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE;
第一通信接口,用于发出所述MAC PDU。
上述方案中,所述第一通信接口,还用于通过RRC信令接收所述配置的LCG。
上述方案中,配置了多个LCG的上报顺序;所述第一处理器,具体用于:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
根据配置的上报顺序,确定上报顺序在每个所述有待上报BSR的LCG之前的配置的未有待上报BSR的LCG;
针对每个所述配置的未有待上报BSR的LCG,在所述第一CE中与所述配置的未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值。
上述方案中,所述第一处理器,具体用于:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
针对每个配置的未有待上报BSR的LCG,在所述第一CE中与未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值;
针对每个未配置的LCG,在所述第一CE中与所述未配置的相应LCG对应的BufferSize字段中设置第三值。
上述方案中,所述第一CE只有一个Buffer Size字段;所述第一处理器,具体用于:
利用配置的LCG,获得配置的LCG数目为一;
在所述第一CE中的Buffer Size字段中,设置与配置的LCG对应的待上报BSR大小对应的第二值。
本发明实施例还提供了一种接收端设备,包括:
第二通信接口,用于接收MAC PDU;
第二处理器,用于依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE。
上述方案中,所述第二通信接口,还用于利用无线资源控制RRC信令配置所述配置的LCG。
上述方案中,配置了多个LCG的上报顺序;所述第二处理器,具体用于:
根据配置的上报顺序,在所述第一CE中,依次读取配置的相应LCG对应的BufferSize字段的取值;
当相应LCG对应的Buffer Size字段的取值为第二值时,利用第二值确定配置的相应LCG对应的待上报BSR大小;当相应LCG对应的Buffer Size字段的取值为第三值时,确定配置的相应LCG未有待上报的BSR。
上述方案中,所述第二处理器,具体用于:
针对每个LCG,获取每个相应LCG对应的Buffer Size字段设置的取值;
取值为第二值时,利用第二值,确定配置的相应LCG的待上报BSR大小;取值为第三值时,确定相应的LCG为未配置的逻辑信道,或者确定配置的相应LCG未有待上报的BSR。
上述方案中,所述第一CE只有一个Buffer Size字段;所述第二处理器,具体用于:
利用配置的LCG,获得配置的LCG数目为一;
获得所述第一CE中Buffer Size字段对应的第二值;
利用第二值,确定配置的一个LCG对应的待上报BSR大小。
本发明实施例还提供了一种发送端设备,包括:第一处理器和用于存储能够在处理器上运行的计算机程序的第一存储器,
其中,所述第一处理器用于运行所述计算机程序时,执行上述发送端设备侧任一方法的步骤。
本发明实施例又提供了一种接收端设备,包括:第二处理器和用于存储能够在处理器上运行的计算机程序的第二存储器,
其中,所述第一处理器用于运行所述计算机程序时,执行上述接收端设备侧任一方法的步骤。
本发明实施例还提供了一种存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述发送端设备侧任一方法的步骤,或者实现上述接收端设备侧任一方法的步骤。
本发明实施例提供的方案,发送端设备利用通过信令配置的LCG,并结合待上报的BSR,设置用于上报BSR的MAC CE中至少一个Buffer Size字段,相应地,接收端设备利用通过信令配置的LCG,并结合设置的用于上报BSR的MAC CE中至少一个Buffer Size字段,来获得发送端设备上报的BSR,使得用于上报BSR的MAC CE只包含BSR MAC CE,而不需要在用于上报BSR的MAC CE中增加LCG的随路标识,从而实现BSR MAC CE格式的最小冗余,进而大大减少无线资源的浪费。
附图说明
图1A为一种BSR MAC CE的结构示意图;
图1B为另一种BSR MAC CE的结构示意图;
图2为本发明实施例发送端设备侧BSR传输的方法流程示意图;
图3为本发明实施例逻辑信道配置信息元素的具体构成示意图;
图4为本发明实施例一种第一CE结构示意图;
图5为本发明实施例另一种第一CE结构示意图;
图6为本发明实施例接收端设备侧BSR传输的方法流程示意图;
图7为本发明实施例BSR传输的方法流程示意图;
图8为本发明实施例一种BSR传输装置结构示意图;
图9为本发明实施例另一种BSR传输装置结构示意图;
图10为本发明实施例发送端设备结构示意图;
图11为本发明实施例接收端设备结构示意图;
图12为本发明实施例BSR传输系统结构示意图。
具体实施方式
下面结合附图及实施例对本发明再作进一步详细的描述。
3GPP协议规定了当有多个LCG有待传输的数据时,要上报时,只能使用长BSR上报格式上报BSR,当只有一个LCG有待传输的有待传输数据时,可以使用短BSR上报格式上报BSR,也可以使用长BSR上报格式上报BSR。其中,长BSR上报格式具体可以是长BSR格式(LongBSR format(variable size)),也可以是长截断的BSR格式(Long Truncated BSR format(variable size));短BSR上报格式具体可以是短BSR格式(Short BSR format(fixedsize)),也可以是短截断的BSR格式(Short Truncated BSR format(fixed size))。
需要上报BSR时,发送端设备在MAC PDU中插入上报BSR的CE,可以简称为BSR MACCE。图1示出了3GPP协议规定的BSR MAC CE的结构。具体地,图1A为短BSR上报格式的BSRMAC CE的结构示意图,图1B为长BSR上报格式的BSR MAC CE的结构示意图。从图1A可以看出,短BSR上报格式的BSR MAC CE包含LCG ID字段(英文表达为field)和Buffer Size字段,且LCG ID字段的长度为3比特(bit),buffer Size字段的长度为5bit。从图1B可以看出,长BSR上报格式的BSR MAC CE包含LCGi字段和Buffer Size字段,且buffer Size字段的长度为5bit。其中,LCGi表征LCG i,当将LCGi设置为1时,对于接收端设备来说,表示LCG i有可获得的数据,即LCG i有待上报的BSR;当将LCGi设置为0时,对于接收端设备来说,表示LCG i没有可获得的数据,即LCG i没有待上报的BSR。
从图1A可以看出,对于短BSR上报格式的BSR MAC CE,其携带了LCG ID;从图1B可以看出,对于长BSR上报格式的BSR MAC CE,其携带了LCGi,也可以理解为携带了LCG与buffer size字段的映射关系,这些LCG的随路标识信息均是过多的填充,传输时会造成无线资源的浪费。
基于此,在本发明的各种实施例中,发送端设备利用通过信令配置的LCG,并结合待上报的BSR,设置BSR MAC CE中至少一个Buffer Size字段,相应地,接收端设备利用通过信令配置的LCG,并结合设置的BSR MAC CE中至少一个Buffer Size字段,来获得发送端设备上报的BSR,使得BSR MAC CE只包含BSR MAC CE,从而实现BSR MAC CE格式的最小冗余,进而大大减少无线资源的浪费。
本发明实施例提供了一种BSR传输方法,应用于发送端设备,如图2所示,该方法包括:
步骤201:利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段;
这里,实际应用时,所述发送端设备可以是终端。
设置第一CE中的至少一个Buffer Size字段的目的是供接收端设备基于所述通过信令配置的LCG,获得上报的BSR。
其中,所述第一CE为MAC PDU中用于上报BSR的CE。
由于需要通过配置的LCG来设置第一CE中的相应Buffer Size字段,所以所述发送端设备需要获得配置的LCG。
基于此,在一实施例中,在执行步骤201之前,该方法还可以包括:
通过RRC信令接收所述配置的LCG。
这里,实际应用时,配置的LCG携带在RRC信令的逻辑信道配置信息元素(LogicalChannelConfig information element)中。其中,逻辑信道配置信息元素用于配置逻辑信道参数。逻辑信道配置信息元素的具体构成如图3所示(具体可参考3GPP TS38.331V15.1.0的规定)。
其中,logical Channel Group用于配置LCG。
实际应用时,Buffer Size字段的长度可以沿用3GPP协议针对长BSR上报格式中关于buffer Size字段规定的值,比如当前规定其长度是8bit(具体可参考3GPP TS 38.321协议)等。
基于此,在一实施例中,所述buffer Size字段的长度为3GPP协议规定的第一值。
需要说明的是:为了减少第一CE中的填充,所述第一CE不包含LCG ID,以便能够降低传输第一CE传输所需的无线资源。
在本发明实施例中,MAC PDU子头(MAC PDU subheaders)可以沿用当前3GPP协议中的方式,并可以仍然使用已定义的LCID进行标识(具体可参考3GPP TS 38.321协议6.1.3.1节)。
本发明实施例中,一个MAC PDU可以包含一个或者多于一个Buffer Size字段。每个Buffer Size字段对应一个LCG。其中,每个Buffer Size字段在MAC PDU中的位置,可以按照配置的LCG ID的顺序进行排序,比如可以按照LCG ID从大到小(maxLCG-ID,maxLCG-ID-1,…,0)的顺序进行排序,也可以按照LCG ID从小到大(0,…,maxLCG-ID-1,maxLCG-ID)的顺序进行排序。
另外,示例性地,图4为本发明实施例一种多LCG的第一CE结构示意图,从图4可以看出,所述第一CE不包含LCG ID,仅包含Buffer Size字段。
实际应用时,网络侧配置了多个LCG,且配置了多个LCG的上报顺序(即配置的LCGID的顺序),此时需要按照该顺序来上报。
基于此,在一实施例中,针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
根据配置的上报顺序,确定上报顺序在每个所述有待上报BSR的LCG之前的配置的未有待上报BSR的LCG;
针对每个所述配置的未有待上报BSR的LCG,在所述第一CE中与所述配置的未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值。
其中,所述第三值表征相应LCG未有待上报的BSR。
也就是说,当网络侧配置了多个LCG的上报顺序时,每次发送这种类型的MAC CE时,需要携带连续(是指上报顺序连续)x个LCG对应的Buffer Size字段;其中,x≤m,m表示LCG的最大数目。
所述确定上报顺序在每个所述有待上报BSR的LCG之前的配置的未有待上报BSR的LCG,换句话说,确定上报顺序在所有待上报BSR的LCG中上报顺序为最后的LCG之前的所有配置的未有待上报BSR的LCG,这样,接收端设备就能按照配置的上报顺序依次获得各配置的LCG对应的BSR。
当上报顺序为LCG ID的取值顺序时,所述发送端设备按照LCG ID的取值顺序依序填写每个配置的LCG的Buffer Size字段,直至所有待上报BSR的LCG中最后一个LCG。
需要说明的是:本发明实施例中,所述第一CE中是不包含未配置的相应LCG对应的Buffer Size字段的。
也就是说,设置第一CE中的至少一个Buffer Size字段时,所述发送端设备不设置所述第一CE中与未配置的相应LCG对应的Buffer Size字段。
举个例子来说,假设网络侧配置了四个LCG,其LCG ID取值可以为0、1、2、3,且配置了上报顺序为0、1、2、3,同时LCG ID为1、2的LCG有待上报的BSR,此时依据配置的上报顺序,LCG ID为0的LCG的上报顺序在LCG ID为1、2的LCG上报顺序的前面,所以所述发送端设备必须要同时上报LCG ID为0、1、2三个LCG的BSR,由于LCG ID为0的LCG未有待上报的BSR,此时设置第三值,以表示LCG ID为0的LCG未有待上报的BSR。
上述的实施方式可以称为强制顺序配置方式,在这种方式中,当发送端设备需要上报BSR时,在BSR MAC CE中,按照配置的上报顺序(比如LCG ID的取值顺序)依次填写每个配置的LCG的Buffer Size字段。相应地,接收端设备接收到该BSR MAC CE后,按照配置的上报顺序(比如LCG ID的取值顺序)依次读取这些Buffer Size字段。
实际应用时,网络侧配置了LCG,且每次配置的LCG ID为LCG ID为任意的有效值,此时需要设置所述第一CE中的每个Buffer Size字段。
基于此,在一实施例中,针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
针对每个配置的未有待上报BSR的LCG,在所述第一CE中与未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值;
针对每个未配置的LCG,在所述第一CE中与所述未配置的相应LCG对应的BufferSize字段中设置第三值。
上述的实施例方式可以称为非强制顺序配置方式,在这种方式中,不限制任何顺序上报,既可以按照顺序的方式上报,也可以随意的顺序上报。
举个例子来说,假设网络侧配置了四个LCG,其LCG ID取值可以为0、1、2、3,也可以为1、3、5、6等。假设LCG ID取值可以为1、3、5、6。当发送端设备需要上报BSR时,在BSR MACCE(即第一CE)中,可以按照LCG ID的取值顺序依次填写每个LCG的Buffer Size字段。其中,如果有待上报BSR的LCG为配置的LCG时,则LCG ID对应的Buffer Size字段设置对应的真实的上报取值;如果该LCG为未配置的,则设置Buffer Size字段取值为第三值。最终,发送端设备实际发送的Buffer Size字段包含LCG ID为0,1,2,3,4,5,6对应的Buffer Size字段,其中LCG ID为0,2,4对应的Buffer Size字段取值为第三值;LCG ID为1,3,5,6对应的Buffer Size字段取值为该LCG的上报值(即第二值,假设这四个LCG均有待上报的BSR)。相应地,对于接收端设备,接收到该BSR MAC CE后,按照LCG ID的取值顺序依次读取这些Buffer Size字段的取值。如果为配置的LCG,则更新“Buffer Size”;否则,丢弃。
当然,这种实施方式也适用于只配置了一个LCG的情况,在配置的LCG的LCG ID对应的Buffer Size字段设置第二值,其它LCG的LCG ID对应的Buffer Size字段则设置第三值。
实际应用时,当网络侧仅配置了一个LCG时,还可以采用如图5所示的第一CE格式,从图5可以看出,所述第一CE不包含LCG ID,仅包含一个Buffer Size字段。
基于此,在一实施例中,所述第一CE只有一个Buffer Size字段;所述发送端设备利用配置的LCG,获得配置的LCG数目为一;
在所述第一CE中的Buffer Size字段中,设置与配置的LCG对应的待上报BSR大小对应的第二值。
在这种实施方式下,当所述发送端设备需要进行BSR上报时,可以通过RRC信令配置的BSR控制参数中的逻辑信道数目参数得到配置的LCG数目为一,此时在MAC CE中,发送端设备仅设置配置的LCG ID对应的Buffer Size字段,除该字段外,不再携带其它字段,即不再携带图4所示的其余的Buffer Size字段,并发送;相应地,接收端设备接收到该MAC CE后,根据RRC配置的LCG的数目,判断LCG的数目为1,即该发送端设备只建立了一个LCG,则解析MAC CE,获得配置的LCG的BSR。
需要说明的是:实际应用时,所述第二值的取值可以采用3GPP协议规定的取值(具体可参照3GPP TS 38.321协议的Table 6.1.3.1-2),当然也可以定义新的取值方式。
实际应用时,所述第三值的取值可以为零,也可以为其它值,以表示配置的LCG未有待上报的BSR,或者表示相应的LCG为未配置的LCG。
在这种实施方式下,与图1A所示的格式相比,由于图5所示的MAC CE仅携带BufferSize字段,使得Buffer Size字段的长度变长,这样Buffer Size字段的取值就能够更加准确地反应数据缓存的大小,实现了对数据缓存的精细刻画。
步骤202:发出所述MAC PDU。
相应地,本发明实施例还提供了一种BSR传输方法,应用于接收端设备,如图6所示,该方法包括:
步骤601:接收MAC PDU;
步骤602:依据通过信令配置的LCG,并结合设置的第一CE中的至少一个BufferSize字段,获得发送端设备上报的BSR。
其中,所述第一CE为MAC PDU中用于上报BSR的CE。
这里,实际应用时,当所述发送端设备为终端时,所述接收端设备为网络设备,比如基站等。
这里,在一实施例中,执行步骤601之前,该方法还可以包括:
利用RRC信令配置所述配置的LCG。
在一实施例中,配置了多个LCG的上报顺序;所述依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR包括:
根据配置的上报顺序,在所述第一CE中,依次读取配置的相应LCG对应的BufferSize字段的取值;
当相应LCG对应的Buffer Size字段的取值为第二值时,利用第二值确定配置的相应LCG对应的待上报BSR大小;当相应LCG对应的Buffer Size字段的取值为第三值时,确定配置的相应LCG未有待上报的BSR。
在一实施例中,所述依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR,包括:
针对每个LCG,获取每个相应LCG对应的Buffer Size字段设置的取值;
取值为第二值时,利用第二值,确定配置的相应LCG的待上报BSR大小;取值为第三值时,确定相应的LCG为未配置的逻辑信道,或者确定配置的相应LCG未有待上报的BSR。
在一实施例中,所述第一CE只有一个Buffer Size字段;所述依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR包括:
利用配置的LCG,获得配置的LCG数目为一;
获得所述第一CE中Buffer Size字段对应的第二值;
利用第二值,确定配置的一个LCG对应的待上报BSR大小。
本发明实施例还提供了一种BSR传输方法,如图7所示,该方法包括:
步骤701:发送端设备利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段;
这里,所述第一CE为MAC PDU中用于上报BSR的CE。
步骤702:所述发送端设备发出所述MAC PDU;
步骤703:接收端设备接收所述MAC PDU;
步骤704:依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR。
需要说明的是:发送端设备和接收端设备的具体处理过程已在上文详述,这里不再赘述。
本发明实施例提供的BSR传输方法,发送端设备利用通过信令配置的LCG,并结合待上报的BSR,设置BSR MAC CE中至少一个Buffer Size字段,相应地,接收端设备利用通过信令配置的LCG,并结合设置的BSR MAC CE中至少一个Buffer Size字段,来获得发送端设备上报的BSR,使得BSR MAC CE只包含BSR MAC CE,而不需要在BSR MAC CE中增加LCG的随路标识,从而实现BSR MAC CE格式的最小冗余,进而大大减少无线资源的浪费。
另外,当所述第一CE只有一个Buffer Size字段时,所述发送端设备利用配置的LCG,获得配置的LCG数目为一;并在所述第一CE中的Buffer Size字段中,设置与配置的LCG对应的待上报BSR大小对应的第二值;而所述接收端设备利用配置的LCG,获得配置的LCG数目为一,并获得所述第一CE中Buffer Size字段对应的第二值;利用第二值,确定配置的一个LCG对应的待上报BSR大小,由于MAC CE未包含携带Buffer Size字段,即不包含LCG的随路标识,使得Buffer Size字段的长度变长,这样Buffer Size字段的取值就能够更加准确地反应数据缓存的大小,实现了对数据缓存的精细刻画。
为了实现本发明实施例提供的方法,本发明实施例还提供了一种BSR传输装置,设置在发送端设备,如图8所示,包括:
第一处理单元81,用于利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段,以供接收端设备基于所述通过信令配置的LCG,获得上报的BSR;所述第一为MAC PDU中用于上报BSR的CE;
发送单元82,用于发出所述MAC PDU。
由于需要通过配置的LCG来设置第一CE中的相应Buffer Size字段,所以所述第一处理单元81需要获得配置的LCG。
基于此,在一实施例中,该装置还可以包括:
第一接收单元,用于通过RRC信令接收所述配置的LCG。
实际应用时,网络侧配置了多个LCG,且配置了多个LCG的上报顺序(即配置的LCGID的顺序),此时需要按照该顺序来上报。
基于此,在一实施例中,所述第一处理单元81,具体用于:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
根据配置的上报顺序,确定上报顺序在每个所述有待上报BSR的LCG之前的配置的未有待上报BSR的LCG;
针对每个所述配置的未有待上报BSR的LCG,在所述第一CE中与所述配置的未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值。
实际应用时,网络侧配置了LCG,且每次配置的LCG ID为LCG ID为任意的有效值,此时需要设置所述第一CE中的每个Buffer Size字段。
基于此,在一实施例中,所述第一处理单元81,具体用于:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
针对每个配置的未有待上报BSR的LCG,在所述第一CE中与未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值;
针对每个未配置的LCG,在所述第一CE中与所述未配置的相应LCG对应的BufferSize字段中设置第三值。
实际应用时,当网络侧仅配置了一个LCG时,还可以采用如图5所示的第一CE格式,从图5可以看出,所述第一CE不包含LCG ID,仅包含一个BufferSize字段。
基于此,在一实施例中,所述第一处理单元81,具体用于:
利用配置的LCG,获得配置的LCG数目为一;
在所述第一CE中的Buffer Size字段中,设置与配置的LCG对应的待上报BSR大小对应的第二值。
实际应用时,所述第一处理单元81可由BSR传输装置中的处理器实现;所述发送单元82、第一接收单元可由BSR传输装置中的通信接口实现。
为了实现本发明实施例接收端设备侧的方法,本发明实施例还提供了BSR传输装置,设置在接收端设备,如图9所示,包括:
第二接收单元91,用于接收MAC PDU;
第二处理单元92,用于依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE。
在一实施例中,该装置还可以包括:
配置单元,用于利用RRC信令配置所述配置的LCG。
在一实施例中,配置了多个LCG的上报顺序;所述第二处理单元92,具体用于:
根据配置的上报顺序,在所述第一CE中,依次读取配置的相应LCG对应的BufferSize字段的取值;
当相应LCG对应的Buffer Size字段的取值为第二值时,利用第二值确定配置的相应LCG对应的待上报BSR大小;当相应LCG对应的Buffer Size字段的取值为第三值时,确定配置的相应LCG未有待上报的BSR。
在一实施例中,所述第二处理单元92,具体用于:
针对每个LCG,获取每个相应LCG对应的Buffer Size字段设置的取值;
取值为第二值时,利用第二值,确定配置的相应LCG的待上报BSR大小;取值为第三值时,确定相应的LCG为未配置的逻辑信道,或者确定配置的相应LCG未有待上报的BSR。
在一实施例中,所述第一CE只有一个Buffer Size字段;所述第二处理单元92,具体用于:
利用配置的LCG,获得配置的LCG数目为一;
获得所述第一CE中Buffer Size字段对应的第二值;
利用第二值,确定配置的一个LCG对应的待上报BSR大小。
实际应用时,第二接收单元91可由BSR传输装置中的通信接口实现;所述第二处理单元92可由BSR传输装置中的处理器实现;所述配置单元可由BSR传输装置中的处理器结合通信接口实现。
需要说明的是:上述实施例提供的BSR传输装置在进行BSR传输时,仅以上述各程序模块的划分进行举例说明,实际应用中,可以根据需要而将上述处理分配由不同的程序模块完成,即将装置的内部结构划分成不同的程序模块,以完成以上描述的全部或者部分处理。另外,上述实施例提供的BSR传输装置与BSR传输方法实施例属于同一构思,其具体实现过程详见方法实施例,这里不再赘述。
基于上述程序模块的硬件实现,且为了实现本发明实施例的方法,本发明实施例还提供了一种发送端设备,如图10所示,该发送端设备100包括:
第一通信接口101,能够与其它设备进行信息交互;
第一处理器102,与所述第一通信接口101连接,以实现与接收端设备进行信息交互,用于运行计算机程序时,执行上述发送端设备侧一个或多个技术方案提供的方法。而所述计算机程序存储在第一存储器103上。
具体地,所述第一处理器102,用于利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段,以供接收端设备基于所述通过信令配置的LCG,获得上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE;
所述第一通信接口101,用于发出所述MAC PDU。
在一实施例中,所述第一通信接口101,还用于通过RRC信令接收所述配置的LCG。
在一实施例中,配置了多个LCG的上报顺序;所述第一处理器,具体用于:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
根据配置的上报顺序,确定上报顺序在每个所述有待上报BSR的LCG之前的配置的未有待上报BSR的LCG;
针对每个所述配置的未有待上报BSR的LCG,在所述第一CE中与所述配置的未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值。
在一实施例中,所述第一处理器,具体用于:
针对每个配置的有待上报BSR的LCG,在所述第一CE中与有待上报BSR的相应LCG对应的Buffer Size字段中,设置与所述有待上报BSR的相应LCG对应的待上报BSR大小对应的第二值;
针对每个配置的未有待上报BSR的LCG,在所述第一CE中与未有待上报BSR的相应LCG对应的Buffer Size字段中,设置第三值;
针对每个未配置的LCG,在所述第一CE中与所述未配置的相应LCG对应的BufferSize字段中设置第三值。
在一实施例中,所述第一CE只有一个Buffer Size字段;所述第一处理器,具体用于:
利用配置的LCG,获得配置的LCG数目为一;
在所述第一CE中的Buffer Size字段中,设置与配置的LCG对应的待上报BSR大小对应的第二值。
需要说明的是:所述第一处理器102和第一通信接口101的具体处理过程详见方法实施例,这里不再赘述。
当然,实际应用时,发送端设备100中的各个组件通过总线系统104耦合在一起。可理解,总线系统104用于实现这些组件之间的连接通信。总线系统104除包括数据总线之外,还包括电源总线、控制总线和状态信号总线。但是为了清楚说明起见,在图10中将各种总线都标为总线系统104。
本发明实施例中的第一存储器103用于存储各种类型的数据以支持发送端设备100的操作。这些数据的示例包括:用于在发送端设备100上操作的任何计算机程序。
上述本发明实施例揭示的方法可以应用于所述第一处理器102中,或者由所述第一处理器102实现。所述第一处理器102可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过所述第一处理器102中的硬件的集成逻辑电路或者软件形式的指令完成。上述的所述第一处理器102可以是通用处理器、数字信号处理器(DSP,Digital Signal Processor),或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。所述第一处理器102可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者任何常规的处理器等。结合本发明实施例所公开的方法的步骤,可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于存储介质中,该存储介质位于第一存储器102,所述第一处理器102读取第一存储器103中的信息,结合其硬件完成前述方法的步骤。
在示例性实施例中,发送端设备100可以被一个或多个应用专用集成电路(ASIC,Application Specific Integrated Circuit)、DSP、可编程逻辑器件(PLD,ProgrammableLogic Device)、复杂可编程逻辑器件(CPLD,Complex Programmable Logic Device)、现场可编程门阵列(FPGA,Field-Programmable Gate Array)、通用处理器、控制器、微控制器(MCU,Micro Controller Unit)、微处理器(Microprocessor)、或者其他电子元件实现,用于执行前述方法。
基于上述程序模块的硬件实现,且为了实现本发明实施例接收端设备侧的方法,如图11所示,该接收端设备110包括:
第二通信接口111,能够与网络设备进行信息交互;
第二处理器112,与所述第二通信接口111连接,以实现与发送端设备进行信息交互,用于运行计算机程序时,执行上述接收端设备侧一个或多个技术方案提供的方法。而所述计算机程序存储在所述第二存储器113上。
具体地,所述第二通信接口111,用于接收MAC PDU;
所述第二处理器112,用于依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE。
在一实施例中,所述第二通信接口111,还用于利用无线资源控制RRC信令配置所述配置的LCG。
在一实施例中,配置了多个LCG的上报顺序;所述第二处理器112,具体用于:
根据配置的上报顺序,在所述第一CE中,依次读取配置的相应LCG对应的BufferSize字段的取值;
当相应LCG对应的Buffer Size字段的取值为第二值时,利用第二值确定配置的相应LCG对应的待上报BSR大小;当相应LCG对应的Buffer Size字段的取值为第三值时,确定配置的相应LCG未有待上报的BSR。
在一实施例中,所述第二处理器112,具体用于:
针对每个LCG,获取每个相应LCG对应的Buffer Size字段设置的取值;
取值为第二值时,利用第二值,确定配置的相应LCG的待上报BSR大小;取值为第三值时,确定相应的LCG为未配置的逻辑信道,或者确定配置的相应LCG未有待上报的BSR。
在一实施例中,所述第一CE只有一个Buffer Size字段;所述第二处理器112,具体用于:
利用配置的LCG,获得配置的LCG数目为一;
获得所述第一CE中Buffer Size字段对应的第二值;
利用第二值,确定配置的一个LCG对应的待上报BSR大小。
需要说明的是:所述第二处理器112和第二通信接口111的具体处理过程详见方法实施例,这里不再赘述。
当然,实际应用时,接收端设备110中的各个组件通过总线系统114耦合在一起。可理解,总线系统114用于实现这些组件之间的连接通信。总线系统114除包括数据总线之外,还包括电源总线、控制总线和状态信号总线。但是为了清楚说明起见,在图11中将各种总线都标为总线系统114。
本发明实施例中的第二存储器113用于存储各种类型的数据以支持接收端设备110的操作。这些数据的示例包括:用于在接收端设备110上操作的任何计算机程序。
上述本发明实施例揭示的方法可以应用于所述第二处理器112中,或者由所述第二处理器112实现。所述第二处理器112可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过所述第二处理器112中的硬件的集成逻辑电路或者软件形式的指令完成。上述的所述第二处理器112可以是通用处理器、DSP,或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。所述第二处理器112可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者任何常规的处理器等。结合本发明实施例所公开的方法的步骤,可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于存储介质中,该存储介质位于第二存储器113,所述第二处理器112读取第二存储器113中的信息,结合其硬件完成前述方法的步骤。
在示例性实施例中,接收端设备110可以被一个或多个ASIC、DSP、PLD、CPLD、FPGA、通用处理器、控制器、MCU、Microprocessor、或其他电子元件实现,用于执行前述方法。
可以理解,本发明实施例的存储器(第一存储器103、第二存储器113)可以是易失性存储器或者非易失性存储器,也可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(ROM,Read Only Memory)、可编程只读存储器(PROM,ProgrammableRead-Only Memory)、可擦除可编程只读存储器(EPROM,Erasable Programmable Read-Only Memory)、电可擦除可编程只读存储器(EEPROM,Electrically ErasableProgrammable Read-Only Memory)、磁性随机存取存储器(FRAM,ferromagnetic randomaccess memory)、快闪存储器(Flash Memory)、磁表面存储器、光盘、或只读光盘(CD-ROM,Compact Disc Read-Only Memory);磁表面存储器可以是磁盘存储器或磁带存储器。易失性存储器可以是随机存取存储器(RAM,Random Access Memory),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的RAM可用,例如静态随机存取存储器(SRAM,StaticRandom Access Memory)、同步静态随机存取存储器(SSRAM,Synchronous Static RandomAccess Memory)、动态随机存取存储器(DRAM,Dynamic Random Access Memory)、同步动态随机存取存储器(SDRAM,Synchronous Dynamic Random Access Memory)、双倍数据速率同步动态随机存取存储器(DDRSDRAM,Double Data Rate Synchronous Dynamic RandomAccess Memory)、增强型同步动态随机存取存储器(ESDRAM,Enhanced SynchronousDynamic Random Access Memory)、同步连接动态随机存取存储器(SLDRAM,SyncLinkDynamic Random Access Memory)、直接内存总线随机存取存储器(DRRAM,Direct RambusRandom Access Memory)。本发明实施例描述的存储器旨在包括但不限于这些和任意其它适合类型的存储器。
为实现本发明实施例的方法,本发明实施例还提供了一种BSR传输系统,如图12所示,该系统包括:
发送端设备121,用于利用通过信令配置的LCG,并结合待上报的BSR,设置第一CE中的至少一个Buffer Size字段;所述第一CE为MAC PDU中用于上报BSR的CE;并发出所述MAC PDU
接收端设备122,用于接收所述MAC PDU,依据通过信令配置的LCG,并结合设置的所述第一CE中的至少一个Buffer Size字段,获得发送端设备121上报的BSR。
需要说明的是:所述发送端设备121和接收端设备122的具体处理过程已在上文详述,这里不再赘述。
在示例性实施例中,本发明实施例还提供了一种存储介质,即计算机存储介质,具体为计算机可读存储介质,例如包括存储计算机程序的第一存储器103,上述计算机程序可由发送端设备100的第一处理器102执行,以完成前述发送端设备侧方法所述步骤。再比如包括存储计算机程序的第二存储器113,上述计算机程序可由接收端设备110的第二处理器112执行,以完成前述接收端设备侧方法所述步骤。计算机可读存储介质可以是FRAM、ROM、PROM、EPROM、EEPROM、Flash Memory、磁表面存储器、光盘、或CD-ROM等存储器。
需要说明的是:本发明实施例所记载的技术方案之间,在不冲突的情况下,可以任意组合。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。

Claims (36)

1.一种缓存状态报告BSR传输方法,其特征在于,应用于发送端设备,所述方法包括:
利用通过信令配置的逻辑信道组,并结合待上报的BSR,设置第一控制元素CE中的至少一个缓存大小字段,以供接收端设备基于所述通过信令配置的逻辑信道组,获得上报的BSR;所述第一CE为媒体访问控制MAC协议数据单元PDU中用于上报BSR的CE;
发出所述MAC PDU。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
通过无线资源控制RRC信令接收所述配置的逻辑信道组。
3.根据权利要求1所述的方法,其特征在于,所述缓存大小字段的长度为3GPP协议规定的第一值,且所述第一CE不包含逻辑信道组ID。
4.根据权利要求1所述的方法,其特征在于,配置了多个逻辑信道组的上报顺序;所述利用通过信令配置的逻辑信道组,并结合待上报的BSR,设置第一CE中的至少一个缓存大小字段,包括:
针对每个配置的有待上报BSR的逻辑信道组,在所述第一CE中与有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置与所述有待上报BSR的相应逻辑信道组对应的待上报BSR大小对应的第二值;
根据配置的上报顺序,确定上报顺序在每个所述有待上报BSR的逻辑信道组之前的配置的未有待上报BSR的逻辑信道组;
针对每个所述配置的未有待上报BSR的逻辑信道组,在所述第一CE中与所述配置的未有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置第三值。
5.根据权利要求4所述的方法,其特征在于,设置第一CE中的至少一个缓存大小字段时,所述方法还包括:
不设置所述第一CE中与未配置的相应逻辑信道组对应的缓存大小字段。
6.根据权利要求1所述的方法,其特征在于,所述利用通过信令配置的逻辑信道组,并结合待上报的BSR,设置第一CE中的至少一个缓存大小字段,包括:
针对每个配置的有待上报BSR的逻辑信道组,在所述第一CE中与有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置与所述有待上报BSR的相应逻辑信道组对应的待上报BSR大小对应的第二值;
针对每个配置的未有待上报BSR的逻辑信道组,在所述第一CE中与未有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置第三值;
针对每个未配置的逻辑信道组,在所述第一CE中与所述未配置的相应逻辑信道组对应的缓存大小字段中设置第三值。
7.根据权利要求1所述的方法,其特征在于,所述第一CE只有一个缓存大小字段;所述利用通过信令配置的逻辑信道组,并结合待上报的BSR,设置第一CE中的至少一个缓存大小字段,包括:
利用配置的逻辑信道组,获得配置的逻辑信道组数目为一;
在所述第一CE中的缓存大小字段中,设置与配置的逻辑信道组对应的待上报BSR大小对应的第二值。
8.一种BSR传输方法,其特征在于,应用于接收端设备,所述方法包括:
接收MAC PDU;
依据通过信令配置的逻辑信道组,并结合设置的第一CE中的至少一个缓存大小字段,获得发送端设备上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE。
9.根据权利要求8所述的方法,其特征在于,所述方法还包括:
利用RRC信令配置所述配置的逻辑信道组。
10.根据权利要求8所述的方法,其特征在于,所述缓存大小字段的长度为3GPP协议规定的第一值,且所述第一CE不包含逻辑信道组ID。
11.根据权利要求8所述的方法,其特征在于,配置了多个逻辑信道组的上报顺序;所述依据通过信令配置的逻辑信道组,并结合设置的所述第一CE中的至少一个缓存大小字段,获得发送端设备上报的BSR包括:
根据配置的上报顺序,在所述第一CE中,依次读取配置的相应逻辑信道组对应的缓存大小字段的取值;
当相应逻辑信道组对应的缓存大小字段的取值为第二值时,利用第二值确定配置的相应逻辑信道组对应的待上报BSR大小;当相应逻辑信道组对应的缓存大小字段的取值为第三值时,确定配置的相应逻辑信道组未有待上报的BSR。
12.根据权利要求8所述的方法,其特征在于,所述依据通过信令配置的逻辑信道组,并结合设置的所述第一CE中的至少一个缓存大小字段,获得发送端设备上报的BSR,包括:
针对每个逻辑信道组,获取每个相应逻辑信道组对应的缓存大小字段设置的取值;
取值为第二值时,利用第二值,确定配置的相应逻辑信道组的待上报BSR大小;取值为第三值时,确定相应的逻辑信道组为未配置的逻辑信道,或者确定配置的相应逻辑信道组未有待上报的BSR。
13.根据权利要求8所述的方法,其特征在于,所述第一CE只有一个缓存大小字段;所述依据通过信令配置的逻辑信道组,并结合设置的所述第一CE中的至少一个缓存大小字段,获得发送端设备上报的BSR包括:
利用配置的逻辑信道组,获得配置的逻辑信道组数目为一;
获得所述第一CE中缓存大小字段对应的第二值;
利用第二值,确定配置的一个逻辑信道组对应的待上报BSR大小。
14.一种BSR传输装置,其特征在于,包括:
第一处理单元,用于利用通过信令配置的逻辑信道组,并结合待上报的BSR,设置第一CE中的至少一个缓存大小字段,以供接收端设备基于所述通过信令配置的逻辑信道组,获得上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE;
发送单元,用于发出所述MAC PDU。
15.根据权利要求14所述的装置,其特征在于,所述装置还包括:
第一接收单元,用于通过RRC信令接收所述配置的逻辑信道组。
16.根据权利要求14所述的装置,其特征在于,配置了多个逻辑信道组的上报顺序;所述第一处理单元,具体用于:
针对每个配置的有待上报BSR的逻辑信道组,在所述第一CE中与有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置与所述有待上报BSR的相应逻辑信道组对应的待上报BSR大小对应的第二值;
根据配置的上报顺序,确定上报顺序在每个所述有待上报BSR的逻辑信道组之前的配置的未有待上报BSR的逻辑信道组;
针对每个所述配置的未有待上报BSR的逻辑信道组,在所述第一CE中与所述配置的未有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置第三值。
17.根据权利要求14所述的装置,其特征在于,所述第一处理单元,具体用于:
针对每个配置的有待上报BSR的逻辑信道组,在所述第一CE中与有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置与所述有待上报BSR的相应逻辑信道组对应的待上报BSR大小对应的第二值;
针对每个配置的未有待上报BSR的逻辑信道组,在所述第一CE中与未有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置第三值;
针对每个未配置的逻辑信道组,在所述第一CE中与所述未配置的相应逻辑信道组对应的缓存大小字段中设置第三值。
18.根据权利要求14所述的装置,其特征在于,所述第一CE只有一个缓存大小字段;所述第一处理单元,具体用于:
利用配置的逻辑信道组,获得配置的逻辑信道组数目为一;
在所述第一CE中的缓存大小字段中,设置与配置的逻辑信道组对应的待上报BSR大小对应的第二值。
19.一种BSR传输装置,其特征在于,包括:
第二接收单元,用于接收MAC PDU;
第二处理单元,用于依据通过信令配置的逻辑信道组,并结合设置的所述第一CE中的至少一个缓存大小字段,获得发送端设备上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE。
20.根据权利要求19所述的装置,其特征在于,所述装置还包括:
配置单元,用于利用RRC信令配置所述配置的逻辑信道组。
21.根据权利要求19所述的装置,其特征在于,配置了多个逻辑信道组的上报顺序;所述第二处理单元,具体用于:
根据配置的上报顺序,在所述第一CE中,依次读取配置的相应逻辑信道组对应的缓存大小字段的取值;
当相应逻辑信道组对应的缓存大小字段的取值为第二值时,利用第二值确定配置的相应逻辑信道组对应的待上报BSR大小;当相应逻辑信道组对应的缓存大小字段的取值为第三值时,确定配置的相应逻辑信道组未有待上报的BSR。
22.根据权利要求19所述的装置,其特征在于,所述第二处理单元,具体用于:
针对每个逻辑信道组,获取每个相应逻辑信道组对应的缓存大小字段设置的取值;
取值为第二值时,利用第二值,确定配置的相应逻辑信道组的待上报BSR大小;取值为第三值时,确定相应的逻辑信道组为未配置的逻辑信道,或者确定配置的相应逻辑信道组未有待上报的BSR。
23.根据权利要求19所述的装置,其特征在于,所述第一CE只有一个缓存大小字段;所述第二处理单元,具体用于:
利用配置的逻辑信道组,获得配置的逻辑信道组数目为一;
获得所述第一CE中缓存大小字段对应的第二值;
利用第二值,确定配置的一个逻辑信道组对应的待上报BSR大小。
24.一种发送端设备,其特征在于,包括:
第一处理器,用于利用通过信令配置的逻辑信道组,并结合待上报的BSR,设置第一CE中的至少一个缓存大小字段,以供接收端设备基于所述通过信令配置的逻辑信道组,获得上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE;
第一通信接口,用于发出所述MAC PDU。
25.根据权利要求24所述的设备,其特征在于,所述第一通信接口,还用于通过RRC信令接收所述配置的逻辑信道组。
26.根据权利要求24所述的设备,其特征在于,配置了多个逻辑信道组的上报顺序;所述第一处理器,具体用于:
针对每个配置的有待上报BSR的逻辑信道组,在所述第一CE中与有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置与所述有待上报BSR的相应逻辑信道组对应的待上报BSR大小对应的第二值;
根据配置的上报顺序,确定上报顺序在每个所述有待上报BSR的逻辑信道组之前的配置的未有待上报BSR的逻辑信道组;
针对每个所述配置的未有待上报BSR的逻辑信道组,在所述第一CE中与所述配置的未有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置第三值。
27.根据权利要求24所述的设备,其特征在于,所述第一处理器,具体用于:
针对每个配置的有待上报BSR的逻辑信道组,在所述第一CE中与有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置与所述有待上报BSR的相应逻辑信道组对应的待上报BSR大小对应的第二值;
针对每个配置的未有待上报BSR的逻辑信道组,在所述第一CE中与未有待上报BSR的相应逻辑信道组对应的缓存大小字段中,设置第三值;
针对每个未配置的逻辑信道组,在所述第一CE中与所述未配置的相应逻辑信道组对应的缓存大小字段中设置第三值。
28.根据权利要求24所述的设备,其特征在于,所述第一CE只有一个缓存大小字段;所述第一处理器,具体用于:
利用配置的逻辑信道组,获得配置的逻辑信道组数目为一;
在所述第一CE中的缓存大小字段中,设置与配置的逻辑信道组对应的待上报BSR大小对应的第二值。
29.一种接收端设备,其特征在于,包括:
第二通信接口,用于接收MAC PDU;
第二处理器,用于依据通过信令配置的逻辑信道组,并结合设置的所述第一CE中的至少一个缓存大小字段,获得发送端设备上报的BSR;所述第一CE为MAC PDU中用于上报BSR的CE。
30.根据权利要求29所述的设备,其特征在于,所述第二通信接口,还用于利用无线资源控制RRC信令配置所述配置的逻辑信道组。
31.根据权利要求29所述的设备,其特征在于,配置了多个逻辑信道组的上报顺序;所述第二处理器,具体用于:
根据配置的上报顺序,在所述第一CE中,依次读取配置的相应逻辑信道组对应的缓存大小字段的取值;
当相应逻辑信道组对应的缓存大小字段的取值为第二值时,利用第二值确定配置的相应逻辑信道组对应的待上报BSR大小;当相应逻辑信道组对应的缓存大小字段的取值为第三值时,确定配置的相应逻辑信道组未有待上报的BSR。
32.根据权利要求29所述的设备,其特征在于,所述第二处理器,具体用于:
针对每个逻辑信道组,获取每个相应逻辑信道组对应的缓存大小字段设置的取值;
取值为第二值时,利用第二值,确定配置的相应逻辑信道组的待上报BSR大小;取值为第三值时,确定相应的逻辑信道组为未配置的逻辑信道,或者确定配置的相应逻辑信道组未有待上报的BSR。
33.根据权利要求29所述的设备,其特征在于,所述第一CE只有一个缓存大小字段;所述第二处理器,具体用于:
利用配置的逻辑信道组,获得配置的逻辑信道组数目为一;
获得所述第一CE中缓存大小字段对应的第二值;
利用第二值,确定配置的一个逻辑信道组对应的待上报BSR大小。
34.一种发送端设备,其特征在于,包括:第一处理器和用于存储能够在处理器上运行的计算机程序的第一存储器,
其中,所述第一处理器用于运行所述计算机程序时,执行权利要求1至7任一项所述方法的步骤。
35.一种接收端设备,其特征在于,包括:第二处理器和用于存储能够在处理器上运行的计算机程序的第二存储器,
其中,所述第一处理器用于运行所述计算机程序时,执行权利要求8至13任一项所述方法的步骤。
36.一种存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至7任一项所述方法的步骤,或者实现权利要求8至13任一项所述方法的步骤。
CN201810827496.8A 2018-07-25 2018-07-25 Bsr传输方法、装置、相关设备及存储介质 Active CN110769460B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810827496.8A CN110769460B (zh) 2018-07-25 2018-07-25 Bsr传输方法、装置、相关设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810827496.8A CN110769460B (zh) 2018-07-25 2018-07-25 Bsr传输方法、装置、相关设备及存储介质

Publications (2)

Publication Number Publication Date
CN110769460A true CN110769460A (zh) 2020-02-07
CN110769460B CN110769460B (zh) 2023-03-31

Family

ID=69327149

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810827496.8A Active CN110769460B (zh) 2018-07-25 2018-07-25 Bsr传输方法、装置、相关设备及存储介质

Country Status (1)

Country Link
CN (1) CN110769460B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024007101A1 (en) * 2022-07-04 2024-01-11 Qualcomm Incorporated Buffer status reporting
WO2024078327A1 (zh) * 2022-10-09 2024-04-18 中国移动通信有限公司研究院 信息传输方法、装置、相关设备及存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102291200A (zh) * 2010-06-21 2011-12-21 电信科学技术研究院 一种缓存状态报告的上报及数据量的确定方法、设备
CN102907161A (zh) * 2010-04-02 2013-01-30 诺基亚西门子通信公司 用于载波聚合的动态缓存状态报告选择
CN105682137A (zh) * 2013-08-09 2016-06-15 株式会社Kt 终端之间直接通信中缓冲状态报告传输方法及其装置
CN107113200A (zh) * 2015-01-26 2017-08-29 富士通株式会社 缓存状态报告的处理方法、装置以及通信系统
CN107360591A (zh) * 2017-06-15 2017-11-17 电信科学技术研究院 一种上报缓存状态报告的方法和设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102907161A (zh) * 2010-04-02 2013-01-30 诺基亚西门子通信公司 用于载波聚合的动态缓存状态报告选择
CN102291200A (zh) * 2010-06-21 2011-12-21 电信科学技术研究院 一种缓存状态报告的上报及数据量的确定方法、设备
CN105682137A (zh) * 2013-08-09 2016-06-15 株式会社Kt 终端之间直接通信中缓冲状态报告传输方法及其装置
CN107113200A (zh) * 2015-01-26 2017-08-29 富士通株式会社 缓存状态报告的处理方法、装置以及通信系统
CN107360591A (zh) * 2017-06-15 2017-11-17 电信科学技术研究院 一种上报缓存状态报告的方法和设备

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024007101A1 (en) * 2022-07-04 2024-01-11 Qualcomm Incorporated Buffer status reporting
WO2024078327A1 (zh) * 2022-10-09 2024-04-18 中国移动通信有限公司研究院 信息传输方法、装置、相关设备及存储介质

Also Published As

Publication number Publication date
CN110769460B (zh) 2023-03-31

Similar Documents

Publication Publication Date Title
US11611384B2 (en) Beam training based on sidelink control information and channel state information reference signal in device-to-device communications
US11115963B2 (en) Method and device for multiplexing uplink grant resources
KR102425771B1 (ko) 버퍼 상태 보고 방법 및 단말기
WO2018201402A1 (zh) 确定上行信号的传输参数的方法、终端和网络设备
US20200374962A1 (en) Communication method, first terminal device, and second terminal device
CN110769460B (zh) Bsr传输方法、装置、相关设备及存储介质
CN114727405A (zh) 传输配置指示的指示方法、装置、终端、基站及存储介质
EP3261393A1 (en) Method and device for transmitting channel state information
US11082992B2 (en) Resource scheduling method and device
AU2021219740B2 (en) Resource configuration indication method, terminal device, and storage medium
CN111050354B (zh) Rrc连接重配置的方法、装置、相关设备及存储介质
EP4358451A2 (en) Method for transmitting feedback information, and terminal device
EP3780727A1 (en) Switching method and access network device
JP2021533655A (ja) データスケジューリング方法及びデータ伝送方法、ネットワーク機器、端末並びにコンピュータ記憶媒体
CN110972192B (zh) 信息传输方法、装置、相关设备及存储介质
CN110752903A (zh) Srb映射关系建立、数据传输和处理方法、装置及系统
US20220015180A1 (en) Method for sending information, method for receiving information and device
CN113709768B (zh) 一种通信方法以及相关装置
EP4333498A1 (en) Qos control method and apparatus, devices, and storage medium
CN115884340A (zh) 信息指示方法、装置、设备及存储介质
CN116634579A (zh) 信号发送和信息上报方法、装置、相关设备及存储介质
WO2018145269A1 (zh) 业务的传输方法、终端和网络设备
CN117062101A (zh) 一种通信方法、装置、节点设备和计算机存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant