CN110705205B - 一种简便实用的硬件设计方法 - Google Patents

一种简便实用的硬件设计方法 Download PDF

Info

Publication number
CN110705205B
CN110705205B CN201910943642.8A CN201910943642A CN110705205B CN 110705205 B CN110705205 B CN 110705205B CN 201910943642 A CN201910943642 A CN 201910943642A CN 110705205 B CN110705205 B CN 110705205B
Authority
CN
China
Prior art keywords
bypass module
main board
bypass
module
connector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910943642.8A
Other languages
English (en)
Other versions
CN110705205A (zh
Inventor
郭旭
熊迎晟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Deshengda Electronic Technology Co ltd
Original Assignee
Shenzhen Deshengda Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Deshengda Electronic Technology Co ltd filed Critical Shenzhen Deshengda Electronic Technology Co ltd
Priority to CN201910943642.8A priority Critical patent/CN110705205B/zh
Publication of CN110705205A publication Critical patent/CN110705205A/zh
Application granted granted Critical
Publication of CN110705205B publication Critical patent/CN110705205B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Combinations Of Printed Boards (AREA)

Abstract

本发明涉及网安领域,尤其为一种简便实用的硬件设计方法,包括主板、Bypass模块以及RJ45接口,包括以下步骤:S1,主板上设有Bypass模块、RJ45接口、非Bypass模块;S2,主板靠近RJ45接口处设有Bypass模块连接器;S3,Bypass模块的信号定义;S4,当定义好Bypass模块的信号后,针对具体的定义,将信号分配到连接器具体的Pin上;S5,Layout对接优化;S6,打板验证和调整;S7,Bypass模块化的传承:Bypass模块在实际应用中,在不同的客户,不同的环境,不同的测试手法中不断完善,并对Bypass模块做详细的记录。本发明将Bypass模块功能和非Bypass模块功能设计成两个单独的模组,根据客户的需求灵活更换模组,网安产品对网络Bypass模块和非Bypass模块两种需求的灵活切换和兼容,快速,高效,稳定的实现客户对产品的要求。

Description

一种简便实用的硬件设计方法
技术领域
本发明涉及网安领域,具体为一种简便实用的硬件设计方法。
背景技术
传统网安产品在设计网络Bypass和非Bypass功能时,都是采用BOM互相切换的模式,对于Bypass和非Bypass这两种需求,需要采用不同的BOM和不同的主板,这种设计方式会带来几个问题:不同的客户对网安产品的需求是不一样的,当客户的需求变更时,不得不通过制造新的主板或者重工的方式来实现,在时间和成本上都会造成损失,当产品更新换代时,需要重新设计和验证Bypass的线路和方案,会增加产品的研发周期,传统模式将Bypass功能设计在主板上,需要占用主板大量的空间,而主板通常都是6层或者6层以上的,面积的扩大会造成成本的上升,并且会导致走线变长,不利于高速信号的传输和保持高速信号的完整性,传统模式将Bypass功能设计在主板上,当Bypass功能出现问题,验证和维修都很不方便,同时,每个研发EE的能力,经验不同,设计出来的产品稳定性也不一样,不能很好的持续优化Bypass方案,可能造成新产品有不可预知的问题。
发明内容
本发明的目的在于提供一种简便实用的硬件设计方法,以解决上述背景技术中提出的问题。
为实现上述目的,本发明提供如下技术方案:
一种简便实用的硬件设计方法,包括主板、Bypass模块以及RJ45接口,包括以下步骤:
S1,主板上设有Bypass模块、RJ45接口和非Bypass模块;
S2,主板靠近RJ45接口处设有Bypass模块连接器;
S3,Bypass模块的信号定义:将信号设计到Bypass模块中;
S4,当定义好Bypass模块的信号后,针对具体的定义,将信号分配到连接器具体的Pin上;
S5,Layout对接优化:在正式布线后,需要根据主板的走线做优化,调整Bypass模块的定义,实现主板和Bypass模块的双优化,走线不能出现交叉和过多的Via孔,Bypass模块上的信号定义做到左右或者上下的对称化;
S6,打板验证和调整:实际打板验证Bypass模块和非Bypass模块的各项功能,抗EMI、ESD特性,信号的完整性,对Bypass模块进一步完善和提高兼容性;
S7,Bypass模块化的传承:Bypass模块在实际应用中,在不同的客户,不同的环境,不同的测试手法中不断完善,并对Bypass模块做详细的记录。
优选的,所述S1中Bypass模块呈主板双面布件。
优选的,所述S1中非Bypass模块为PCB连接信号,非Bypass模块设计为和主板连接器同封装的带金属指或者Pad的小模块,直接SMT打在主板上。
优选的,所述S2中Bypass模块连接器选用MINI PCIE,M.2 NGFF、BTB的高速连接器或WTB的高速连接器。
优选的,所述S2主板对非Bypass模块的更多兼容:主板上直接预留切换电阻来替代外接module。
与现有技术相比,本发明的有益效果是:
1、本发明中为了让设计出来的网安产品能够更加灵活地兼容客户需求,更加高效的设计出产品,并不断提高Bypass模块这个重要功能的稳定性,减少重复的和不必要的设计,采用了如下技术方案:将Bypass模块功能和非Bypass模块功能设计成两个单独的模组,根据客户的需求灵活更换模组,网安产品对网络Bypass模块和非Bypass模块两种需求的灵活切换和兼容,快速,高效,稳定的实现客户对产品的要求,并做到不断改进Bypass模块的各种技术参数,提高产品的稳定性,同时可以提供产品的维修效率。
2、本发明中主板靠近RJ45接口处设有Bypass模块连接器,Bypass模块连接器选用MINI PCIE,M.2 NGFF、BTB的高速连接器或WTB的高速连接器,连接的方式不仅限于这些,对于连接器,一般选择高度比较高的,以适应模组上继电器的高度,利于缩短走线的路径,同时方便Bypass模组占用的空间可以充分的被主板利用上,避免主板PCB的浪费。
3、本发明中Bypass模块的信号定义:将信号设计到Bypass模块中,以实现最大的兼容性,方便Bypass模块在不同产品上使用,同时简化主板的设计,并充分考虑Bypass模块对电流,电压的需求,Layout对接优化:在正式布线后,需要根据主板的走线做优化,调整Bypass模块的定义,实现主板和Bypass模块的双优化,走线不能出现交叉和过多的Via孔,Bypass模块上的信号定义做到左右或者上下的对称化。
4、本发明中Bypass模块在实际应用中,在不同的客户,不同的环境,不同的测试手法中不断完善,并对Bypass模块做详细的记录,方便后续人员了解Bypass模块的进化和学习经验,做到一次改进,终身受益;最大程度的避免不同EE能力的差异对产品质量的影响。
附图说明
图1为本发明屏主板位置关系图。
图中:1-主板、2-Bypass模块、3-RJ45接口。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例
一种简便实用的硬件设计方法,包括主板、Bypass模块以及RJ45接口,包括以下步骤:
S1,主板上设有Bypass模块、RJ45接口和非Bypass模块,Bypass模块的设计考虑到信号和空间需求,Bypass模块呈主板双面布件,在高度和空间上需要注意优化,非Bypass模块为PCB连接信号,并没有任何零件,非Bypass模块设计为和主板连接器同封装的带金属指或者Pad的小模块,直接SMT打在主板上,更加节省成本,主板对非Bypass模块的更多兼容:主板上直接预留切换电阻来替代外接module,实现非Bypass模块的需求;
S2,主板靠近RJ45接口处设有Bypass模块连接器,Bypass模块连接器选用MINIPCIE,M.2 NGFF、BTB的高速连接器或WTB的高速连接器,连接的方式不仅限于这些,对于连接器,一般选择高度比较高的,以适应模组上继电器的高度,利于缩短走线的路径,同时方便Bypass模组占用的空间可以充分的被主板利用上,避免主板PCB的浪费;
S3,Bypass模块的信号定义:将信号设计到Bypass模块中,以实现最大的兼容性,方便Bypass模块在不同产品上使用,同时简化主板的设计,并充分考虑Bypass模块对电流,电压的需求;
S4,当定义好Bypass模块的信号后,针对具体的定义,将信号分配到连接器具体的Pin上,特别需要注意的是对于差分高速信号分配,以及对Power、GND信号上电流需求的考虑;
S5,Layout对接优化:在正式布线后,需要根据主板的走线做优化,调整Bypass模块的定义,实现主板和Bypass模块的双优化,走线不能出现交叉和过多的Via孔,Bypass模块上的信号定义做到左右或者上下的对称化;
S6,打板验证和调整:实际打板验证Bypass模块和非Bypass模块的各项功能,抗EMI、ESD特性,信号的完整性,对Bypass模块进一步完善和提高兼容性;
S7,Bypass模块化的传承:Bypass模块在实际应用中,在不同的客户,不同的环境,不同的测试手法中不断完善,并对Bypass模块做详细的记录,方便后续人员了解Bypass模块的进化和学习经验,做到一次改进,终身受益;最大程度的避免不同EE能力的差异对产品质量的影响。
尽管已经示出和描述了本发明的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由所附权利要求及其等同物限定。

Claims (5)

1.一种简便实用的硬件设计方法,包括主板(1)、Bypass模块(2)以及RJ45接口(3),其特征在于,包括以下步骤:
S1,主板(1)上设有Bypass模块(2)、RJ45接口(3)和非Bypass模块;
S2,主板(1)靠近RJ45接口(3)处设有Bypass模块连接器;
S3,Bypass模块的信号定义:将信号设计到Bypass模块(2)中;
S4,当定义好Bypass模块(2)的信号后,针对具体的定义,将信号分配到连接器具体的Pin上;
S5,Layout对接优化:在正式布线后,需要根据主板(1)的走线做优化,调整Bypass模块(2)的定义,实现主板(1)和Bypass模块(2)的双优化,走线不能出现交叉和过多的Via孔,Bypass模块(2)上的信号定义做到左右或者上下的对称化;
S6,打板验证和调整:实际打板验证Bypass模块(2)和非Bypass模块的各项功能,抗EMI、ESD特性,信号的完整性,对Bypass模块(2)进一步完善和提高兼容性;
S7,Bypass模块化的传承:Bypass模块在实际应用中,在不同的客户,不同的环境,不同的测试手法中不断完善,并对Bypass模块做详细的记录。
2.根据权利要求1所述的一种简便实用的硬件设计方法,其特征在于:所述S1中Bypass模块(2)呈主板(1)双面布件。
3.根据权利要求1所述的一种简便实用的硬件设计方法,其特征在于:所述S1中非Bypass模块为PCB连接信号,非Bypass模块设计为和主板连接器同封装的带金属指或者Pad的小模块,直接SMT打在主板上。
4.根据权利要求1所述的一种简便实用的硬件设计方法,其特征在于:所述S2中Bypass模块连接器选用MINI PCIE,M.2 NGFF、BTB的高速连接器或WTB的高速连接器。
5.根据权利要求1所述的一种简便实用的硬件设计方法,其特征在于:所述S2主板(1)对非Bypass模块的更多兼容:主板(1)上直接预留切换电阻来替代外接module。
CN201910943642.8A 2019-09-30 2019-09-30 一种简便实用的硬件设计方法 Active CN110705205B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910943642.8A CN110705205B (zh) 2019-09-30 2019-09-30 一种简便实用的硬件设计方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910943642.8A CN110705205B (zh) 2019-09-30 2019-09-30 一种简便实用的硬件设计方法

Publications (2)

Publication Number Publication Date
CN110705205A CN110705205A (zh) 2020-01-17
CN110705205B true CN110705205B (zh) 2023-06-02

Family

ID=69198127

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910943642.8A Active CN110705205B (zh) 2019-09-30 2019-09-30 一种简便实用的硬件设计方法

Country Status (1)

Country Link
CN (1) CN110705205B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007050989A2 (en) * 2005-10-27 2007-05-03 Aware Technologies, Inc. System and method for modular electronics design
CN106528469A (zh) * 2016-10-24 2017-03-22 郑州云海信息技术有限公司 一种主板
CN110012370A (zh) * 2019-05-05 2019-07-12 上海市共进通信技术有限公司 插卡式光网络单元

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007050989A2 (en) * 2005-10-27 2007-05-03 Aware Technologies, Inc. System and method for modular electronics design
CN106528469A (zh) * 2016-10-24 2017-03-22 郑州云海信息技术有限公司 一种主板
CN110012370A (zh) * 2019-05-05 2019-07-12 上海市共进通信技术有限公司 插卡式光网络单元

Also Published As

Publication number Publication date
CN110705205A (zh) 2020-01-17

Similar Documents

Publication Publication Date Title
CN105404364A (zh) 背板系统
CN103460200A (zh) 用于柔性可扩展系统结构的插槽设计
CN110705205B (zh) 一种简便实用的硬件设计方法
CN108054830B (zh) 一种led箱体及led显示屏
CN106507580A (zh) 一种pcb及信号传输系统
CN100367644C (zh) 具有隔离式接地的电子电路
CN104750071A (zh) 分布式且模块化的轨道车辆用电子系统
CN204117069U (zh) 一种服务器底板
CN204578920U (zh) 一种插件箱信号接入装置
CN108733610B (zh) 一种交换板及刀片服务器
CN102081432B (zh) 服务器系统
CN201590834U (zh) 一种带1553b总线切换开关的在线耦合器
CN103023558B (zh) 船舶动力装置运行控制信息传输系统
Suranyi The value of distributed power
CN101118459A (zh) 丛集计算机的电源切换装置与方法
CN114326982A (zh) Arm服务器
US20100008219A1 (en) Automatic network signal diversion mechanism
CN203490602U (zh) 一种1u多节点服务器电源模块
CN102694719B (zh) 微型电信计算架构系统、载板集线器模块及pci‑e交换器的端口配置方法
CN109933550A (zh) 一种支持自定义信号的冗余通用总线系统
CN215264423U (zh) 一种用于电子元件装配的通用电路和具有其的烹饪电器
CN218772547U (zh) 印刷电路板及电源保护电路板
CN110636694B (zh) 一种多节点芯片连接系统
CN219642520U (zh) 一种食品加工机显示面板的控制电路和食品加工机
CN201590007U (zh) 一种具有远程控制结构的服务器系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant