CN110495115B - 一种用于无线通信中的速率匹配和交织的方法、设备、装置和介质 - Google Patents
一种用于无线通信中的速率匹配和交织的方法、设备、装置和介质 Download PDFInfo
- Publication number
- CN110495115B CN110495115B CN201880021043.4A CN201880021043A CN110495115B CN 110495115 B CN110495115 B CN 110495115B CN 201880021043 A CN201880021043 A CN 201880021043A CN 110495115 B CN110495115 B CN 110495115B
- Authority
- CN
- China
- Prior art keywords
- code block
- bits
- sub
- code
- interleaving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0009—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
- H04L1/0013—Rate matching, e.g. puncturing or repetition of code symbols
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
- H04L1/0058—Block-coded modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0064—Concatenated codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0067—Rate matching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Quality & Reliability (AREA)
- Error Detection And Correction (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
本文所描述的各个方面涉及用于无线通信(例如,5G NR)中的速率匹配和交织的技术。在一示例中,本文描述的方法包括编码一个或多个信息比特以生成第一码块,对第一码块进行速率匹配以生成第二码块,使用比特分配来将第二码块分段为一个或多个子块,每个子块具有多个比特。该方法进一步包括:在该一个或多个子块中的每一者上交织该多个比特,响应于该交织而使用比特收集来级联该一个或多个子块以生成第三码块,以及使用第三码块来传送信号。
Description
相关申请的交叉引用
本专利申请要求于2018年3月29日提交的题为“TECHNIQUES FOR RATE MATCHINGAND INTERLEAVING IN WIRELESS COMMUNICATIONS(用于无线通信中的速率匹配和交织的技术)”的美国非临时申请No.15/940,026、以及于2017年3月31日提交的题为“TECHNIQUESFOR LDPC RATE MATCHING AND INTERLEAVING IN WIRELESS COMMUNICATIONS(用于无线通信中的LDPC速率匹配和交织的技术)”的美国临时申请S/N.62/480,074的优先权,这两件申请通过援引全部明确纳入于此。
背景技术
本公开一般涉及无线通信系统,尤其涉及用于无线通信(例如,5G新无线电)中的速率匹配和交织的技术和方案。
无线通信系统被广泛部署以提供诸如电话、视频、数据、消息接发、和广播等各种电信服务。典型的无线通信系统可采用能够通过共享可用系统资源来支持与多个用户通信的多址技术。此类多址技术的示例包括码分多址(CDMA)系统、时分多址(TDMA)系统、频分多址(FDMA)系统、正交频分多址(OFDMA)系统、单载波频分多址(SC-FDMA)系统、以及时分同步码分多址(TD-SCDMA)系统。
这些多址技术已经在各种电信标准中被采纳以提供使不同的无线设备能够在城市、国家、地区、以及甚至全球级别上进行通信的共同协议。示例电信标准是长期演进(LTE)或高级LTE(LTE-A)。然而,尽管较新的多址系统(诸如LTE或LTE-A系统)比较老的技术递送更快的数据吞吐量,但此类增大的下行链路速率已触发对供在移动设备上使用或与移动设备联用的更高带宽内容(诸如高分辨率图形和视频)的更大需求。如此,对无线通信系统上的带宽、更高数据率、更好的传输质量、以及更好的频谱利用率和更低等待时间的需求持续增长。
用于宽范围频谱的第五代(5G)新无线电(NR)通信技术被设计成相对于当前移动网络代系而言扩展和支持多样化的使用场景和应用。在一方面,5GNR通信技术包括例如:用于访问多媒体内容、服务和数据的涉及以人为中心的使用情形的增强型移动宽带(eMBB);具有尤其是等待时间和可靠性方面的严格要求的超可靠低等待时间通信(URLLC);以及用于非常大数目的连通设备和典型地传送相对少量的非延迟敏感性信息的大规模机器类型通信(mMTC)。随着对移动宽带接入的需求持续增长,在5G通信技术以及5G之后的通信技术中存在进一步改进的需要。优选地,这些改进应当适用于其他多址技术以及采用这些技术的电信标准。
相应地,由于对增加的数据率、较高的容量和较低的等待时间的要求,因此可期待新办法来通过使用灵活和增强的编码/解码技术来改进数据通信的系统可靠性以便满足消费者需求并改进无线通信(例如,5G NR通信)中的用户体验。
概述
以下给出了一个或多个方面的简要概述以提供对此类方面的基本理解。此概述不是所有构想到的方面的详尽综览,并且既非旨在标识出所有方面的关键性或决定性要素亦非试图界定任何或所有方面的范围。其唯一的目的是以简化形式给出一个或多个方面的一些概念以作为稍后给出的更详细描述之序言。
根据一方面,提供了涉及无线通信中的速率匹配和交织的方法、装置、和计算机可读介质。根据一示例,本文描述的方法包括:编码一个或多个信息比特以生成第一码块,对第一码块进行速率匹配以生成第二码块,使用比特分配来将第二码块分段为一个或多个子块,每个子块具有多个比特。该方法进一步包括:在该一个或多个子块中的每一者上交织该多个比特,响应于该交织而使用比特收集来级联该一个或多个子块以生成第三码块,以及使用第三码块来传送信号。
在一方面,提供了一种用于无线通信的装置,其包括:被配置成传送信号的发射机、被配置成存储指令的存储器、以及与发射机和存储器通信地耦合的至少一个处理器。在一示例中,该至少一个处理器被配置成执行指令以:编码一个或多个信息比特以生成第一码块;对第一码块进行速率匹配以生成第二码块;使用比特分配来将第二码块分段为一个或多个子块,每个子块具有多个比特;在该一个或多个子块中的每一者上交织该多个比特;响应于该交织而使用比特收集来级联该一个或多个子块以生成第三码块;以及使用第三码块经由发射机来传送信号。
在另一方面,提供了一种用于无线通信的装备,其包括:用于对一个或多个信息比特进行编码以生成第一码块的装置;用于对第一码块进行速率匹配以生成第二码块的装置;用于使用比特分配来将第二码块分段为一个或多个子块的装置,每个子块具有多个比特;用于在该一个或多个子块中的每一者上交织该多个比特的装置;用于响应于该交织而使用比特收集来级联该一个或多个子块以生成第三码块的装置;以及用于使用第三码块来传送信号的装置。
在又一方面,提供了一种计算机可读介质(例如,非瞬态计算机可读介质),其存储能由至少一个处理器执行以用于无线通信中的速率匹配和交织的计算机代码。计算机可读介质可以包括:用于编码一个或多个信息比特以生成第一码块的代码;用于对第一码块进行速率匹配以生成第二码块的代码;用于使用比特分配来将第二码块分段为一个或多个子块的代码,每个子块具有多个比特;用于在该一个或多个子块中的每一者上交织该多个比特的代码;用于响应于该交织而使用比特收集来级联该一个或多个子块以生成第三码块的代码;以及用于使用第三码块来传送信号的代码。
为了达成前述及相关目的,这一个或多个方面包括在下文充分描述并在权利要求中特别指出的特征。以下描述和附图详细阐述了这一个或多个方面的某些解说性特征。然而,这些特征仅仅是指示了可采用各个方面的原理的各种方式中的若干种,并且本描述旨在涵盖所有此类方面及其等效方案。
附图简述
呈现附图以帮助描述本公开的各个方面,并且提供这些附图仅仅是为了解说这些方面而非对其进行限制。附图包括用于类似元素的类似附图标记,并且可使用虚线表示可任选的组件或动作。
图1是解说根据本公开的各个方面的包括使用速率匹配和交织方案的网络实体和一个或多个用户装备(UE)的无线通信系统(例如,5G NR)的示例的示图。
图2是根据本公开的各个方面的包括对经编码比特的穿孔或重复的速率匹配方案的示例。
图3解说了根据本公开的各个方面的常规通信系统(例如,LTE系统)中的速率匹配和交织步骤的示例。
图4解说了根据本公开的各个方面的常规通信系统(例如,LTE系统)中用于下行链路传输的编码链的示例。
图5解说了根据本公开的各个方面的常规通信系统(例如,LTE系统)中用于上行链路传输的编码链的示例。
图6解说了根据本公开的各个方面的具有对经编码比特的穿孔或重复的速率匹配循环缓冲器的示例。
图7解说了根据本公开的各个方面的用于码块的速率兼容的低密度奇偶校验(LDPC)奇偶校验矩阵(PCM)的示例。
图8A解说了根据本公开的各个方面的速率匹配和交织方案的第一示例。
图8B解说了根据本公开的各个方面的速率匹配和交织方案的第二示例。
图8C解说了根据本公开的各个方面的速率匹配和交织方案的第三示例。
图8D解说了根据本公开的各个方面的速率匹配和交织方案的第四示例。
图9解说了根据本公开的各个方面的循环移位器的示例。
图10是根据本文所描述的各方面中的一个或多个方面的速率匹配和交织的示例方法的流程图。
详细描述
在常规无线通信系统中,可以使用涉及穿孔或重复前向纠错(FEC)码块的速率匹配级来匹配在信道上分配的比特量以用于FEC码块的传输。在一示例中,FEC码块的大小可以不同于由FEC编码器所产生的原生码块大小。除了穿孔和重复步骤之外,还可以存在一个或多个交织器以帮助缓解由衰落引起的信道中的突发错误,和/或随机化从经调制的码元(例如,正交振幅调制(QAM)星座码元)的(诸)解调所汲取的非均等地保护的比特。
在5G NR中,随着对增加的数据率、较高的吞吐量、和较低的等待时间的要求,一些现有的编码/解码方案可能无法满足这些要求。例如,在一个方面,低密度奇偶校验(LDPC)可被用于数据信道,并且期望灵活的编码/解码设计以支持低等待时间和高吞吐量。在另一方面,LDPC码可以从高速率扩展以获得较低速率码,这对于支持增量冗余(IR)混合自动重复请求(HARQ)传输和接收可能是有用的。在一些方面,可能期望使用具有LDPC的速率匹配和交织方案的新办法以改进数据传输和接收的系统可靠性。
以下结合附图阐述的详细描述旨在作为各种配置的描述,而无意表示可实践本文所描述的概念的仅有配置。本详细描述包括具体细节以提供对各种概念的透彻理解。然而,对于本领域技术人员将显而易见的是,没有这些具体细节也可以实践这些概念。在一些实例中,以框图形式示出众所周知的结构和组件以便避免淡化此类概念。
现在将参照各种设备和方法给出电信系统的若干方面。这些设备和方法将在以下详细描述中进行描述并在附图中由各种框、组件、电路、过程、算法等(统称为“元素”)来解说。这些元素可使用电子硬件、计算机软件、或其任何组合来实现。此类元素是实现成硬件还是软件取决于具体应用和加诸于整体系统上的设计约束。
作为示例,元素、或元素的任何部分、或者元素的任何组合可被实现为包括一个或多个处理器的“处理系统”。处理器的示例包括:微处理器、微控制器、图形处理单元(GPU)、中央处理单元(CPU)、应用处理器、数字信号处理器(DSP)、精简指令集计算(RISC)处理器、片上系统(SoC)、基带处理器、现场可编程门阵列(FPGA)、可编程逻辑器件(PLD)、状态机、门控逻辑、分立的硬件电路、以及配置成执行本公开通篇描述的各种功能性的其他合适硬件。处理系统中的一个或多个处理器可以执行软件。软件应当被宽泛地解释成意为指令、指令集、代码、代码段、程序代码、程序、子程序、软件组件、应用、软件应用、软件包、例程、子例程、对象、可执行件、执行的线程、规程、函数等,无论其是用软件、固件、中间件、微代码、硬件描述语言、还是其他术语来述及皆是如此。
相应地,在一个或多个示例方面,所描述的功能可被实现在硬件、软件、或其任何组合中。如果被实现在软件中,那么这些功能可作为一条或多条指令或代码被存储或编码在计算机可读介质上。作为示例而非限制,此类计算机可读介质可包括随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程ROM(EEPROM)、光盘存储、磁盘存储、其他磁性存储设备、上述类型的计算机可读介质的组合、或者可被用来存储可由计算机访问的指令或数据结构形式的计算机可执行代码的任何其他介质。
本公开涉及用于通信系统中的经LDPC编码的有效载荷的LDPC速率匹配和交织方案。在一示例中,该方案可以包括具有一个或多个帧内码块和/或一个或多个频调交织器的LDPC速率匹配链。在一些方面,LDPC速率匹配和交织方案可以包括码字生成步骤,其后是码字内交织器,该码字内交织器可以是以Z比特为单位的行/列交织器或者以Z比特为切片的码字比特循环旋转。在一方面,在交织器之后可以存在被用于重复该码块的循环缓冲器步骤,并且随后是在正交频分复用(OFDM)码元上操作的频调交织器。
参见图1,在一方面,无线通信系统100(例如,5G NR系统)包括至少一个网络实体20(例如,LTE网络或5G NR网络中的基站或eNB或其蜂窝小区)的通信覆盖中的至少一个UE12或UE 14。UE 12和/或UE 14可经由网络实体20与网络进行通信。在一些方面,包括UE 12和/或UE 14的多个UE可以处于一个或多个网络实体(包括网络实体20)的通信覆盖中。在一方面,网络实体20可以是基站,诸如5G或新无线电(NR)技术网络、和/或LTE网络中的演进型B节点/eNB。尽管关于通用移动电信系统(UMTS)、LTE或5G NR网络描述了各个方面,但是类似的原理可被应用于其他无线广域网(WWAN)。无线网络可采用其中多个基站可在信道上进行传送的方案。在一示例中,UE 12和/或UE 14可向网络实体20传送无线通信和/或从网络实体20接收无线通信。例如,UE 12和/或UE 14可以与网络实体20活跃地通信。
在一些方面,UE 12和/或UE 14也可被本领域技术人员(并且在本文中互换地)称为移动站、订户站、移动单元、订户单元、无线单元、远程单元、移动设备、无线设备、无线通信设备、远程设备、移动订户站、接入终端、移动终端、无线终端、远程终端、手持机、终端、用户代理、移动客户端、客户端、或某个其他合适的术语。UE 12和/或UE 14可以是蜂窝电话、个人数字助理(PDA)、无线调制解调器、无线通信设备、手持式设备、平板计算机、膝上型计算机、无绳电话、无线本地环路(WLL)站、全球定位系统(GPS)设备、多媒体设备、视频设备、数字音频播放器(例如,MP3播放器)、相机、游戏控制台、可穿戴计算设备(例如,智能手表、智能眼镜、健康或健身跟踪器等)、电器、传感器、交通工具通信系统、医疗设备、自动售货机、物联网的设备、或者任何其他类似的功能设备。此外,网络实体20可以是宏蜂窝小区、微微蜂窝小区、毫微微蜂窝小区、中继、B节点、移动B节点、小型蜂窝小区盒、UE(例如,其按对等或自组织(ad hoc)模式与UE 12和/或UE 14通信)、或能与UE 12和/或UE 14通信以提供UE 12和/或UE 14处的无线网络接入的基本上任何类型的组件。
根据本公开的各方面,UE 12和/或UE 14可以包括一个或多个处理器103和存储器130,其可以结合编码管理组件40来操作以控制LDPC编码器/解码器42、删减组件44、比特分配组件46、一个或多个交织器48、比特收集组件50、和/或速率匹配组件52,以便用于执行如本文所述的速率匹配和/或交织。类似地,网络实体20可以包括一个或多个处理器103和存储器130,其可以结合编码管理组件40来操作以控制LDPC编码器/解码器42、删减组件44、比特分配组件46、一个或多个交织器48、比特收集组件50、和/或速率匹配组件52,以便用于执行如本文所述的速率匹配和/或交织。
例如,编码管理组件40可以执行具有LDPC码的速率匹配和交织方案。在一方面,本文中所使用的术语“组件”可以是构成系统的诸部分之一,可以是硬件、固件和/或软件,并且可以被划分成其他组件。编码管理组件40可以与收发机106通信地耦合,该收发机106可包括用于接收并处理RF信号的接收机32和用于处理并传送RF信号的发射机34。编码管理组件40可以包括LDPC编码器/解码器42、删减组件44、比特分配组件46、一个或多个交织器48、比特收集组件50、和/或速率匹配组件52以用于执行速率匹配和/或交织管理和操作。处理器103可以经由至少一条总线110与收发机106和存储器130耦合。
接收机32可包括用于接收数据的硬件、固件、和/或可由处理器执行的软件代码,该代码包括指令且被存储在存储器(例如,计算机可读介质)中。接收机32可以是例如射频(RF)接收机。在一方面,接收机32可接收由UE 12和/或UE 14或网络实体20所传送的信号。接收机32可以获得信号的测量。例如,接收机32可以确定Ec/Io、SNR,等等。
发射机34可包括用于传送数据的硬件、固件、和/或可由处理器执行的软件代码,该代码包括指令且被存储在存储器(例如,计算机可读介质)中。发射机34可以例如是RF发射机。
在一方面,该一个或多个处理器103可包括使用一个或多个调制解调器处理器的调制解调器108。与编码管理组件40相关的各种功能可被包括在调制解调器108和/或处理器103中,且在一方面可由单个处理器执行,而在其他方面,各功能中的不同功能可由两个或更多个不同处理器的组合来执行。例如,在一方面,该一个或多个处理器103可包括调制解调器处理器、或基带处理器、或数字信号处理器、或发射处理器、或与收发机106相关联的收发机处理器中的任何一者或任何组合。具体而言,一个或多个处理器103可以实现编码管理组件40中所包括的组件,包括LDPC编码器/解码器42、删减组件44、比特分配组件46、一个或多个交织器48、比特收集组件50,和/或速率匹配组件52。
编码管理组件40、LDPC编码器/解码器42、删减组件44、比特分配组件46、一个或多个交织器48、比特收集组件50、和/或速率匹配组件52可以包括硬件、固件、和/或可由处理器执行的软件代码以用于执行编码、速率匹配和交织管理和操作。例如,硬件可包括例如硬件加速器或专用处理器。
此外,在一方面,UE 12和/或UE 14和/或网络实体20可包括RF前端104和用于接收和传送无线电传输(例如,无线通信26)的收发机106。例如,收发机106可以传送或接收由LDPC PCM所编码的信号。收发机106可以基于LDPC PCM来监视和/或解码所接收的信号。例如,收发机106可与调制解调器108通信以传送由编码管理组件40所生成的消息以及接收消息并将它们转发给编码管理组件40。
RF前端104可连接到一个或多个天线102并且可包括用于传送和接收RF信号的一个或多个低噪声放大器(LNA)141、一个或多个开关142、143、一个或多个功率放大器(PA)145、以及一个或多个滤波器144。在一方面,RF前端104的各组件可以与收发机106连接。收发机106可连接到一个或多个调制解调器108和处理器103。
在一方面,LNA 141可将收到信号放大至期望的输出电平。在一方面,每个LNA 141可具有指定的最小和最大增益值。在一方面,RF前端104可基于特定应用的期望增益值使用一个或多个开关142、143来选择特定的LNA 141及其指定的增益值。在一方面,RF前端104可以向编码管理组件40提供测量(例如Ec/Io)和/或所应用的增益值。
此外,例如,一个或多个PA 145可由RF前端104用来放大信号以获得期望输出功率电平处的RF输出。在一方面,每个PA 145可具有指定的最小和最大增益值。在一方面,RF前端104可基于特定应用的期望增益值使用一个或多个开关143、146来选择特定的PA 145及其指定的增益值。
此外,例如,一个或多个滤波器144可由RF前端104用来对收到信号进行滤波以获得输入RF信号。类似地,在一方面,例如,相应滤波器144可被用来对来自相应PA 145的输出进行滤波以产生输出信号以供传输。在一方面,每个滤波器144可被连接到特定的LNA 141和/或PA 145。在一方面,RF前端104可基于收发机106和/或处理器103所指定的配置来使用一个或多个开关142、143、146选择使用指定滤波器144、LNA 141、和/或PA 145的传送或接收路径。
收发机106可被配置成通过天线102经由RF前端104来传送和接收无线信号。在一方面,收发机可被调谐以在指定频率处操作,以使得UE 12和/或UE 14可以例如与网络实体20通信。在一方面,例如,调制解调器108可基于UE 12和/或UE 14的UE配置以及调制解调器108所使用的通信协议来将收发机106配置成在指定的频率和功率电平处操作。
在一方面,调制解调器108可以是多频带-多模式调制解调器,其可以处理数字数据并与收发机106通信,以使得使用收发机106来发送和接收数字数据。在一方面,调制解调器108可以是多频带的且被配置成支持用于特定通信协议的多个频带。在一方面,调制解调器108可以是多模式的且被配置成支持多个运营网络和通信协议。在一方面,调制解调器108可控制UE 12和/或UE 14或网络实体20的一个或多个组件(例如,RF前端104、收发机106)以基于指定的调制解调器配置来实现信号的传送和/或接收。在一方面,调制解调器配置可基于调制解调器的模式和所使用的频带。在另一方面,调制解调器配置可基于与UE 12和/或UE 14相关联的如在蜂窝小区选择和/或蜂窝小区重选期间由网络提供的UE配置信息。
UE 12和/或UE 14或网络实体20可进一步包括存储器130(诸如用于存储本文中所使用的数据和/或应用的本地版本)、或编码管理组件40和/或其正由处理器103执行的各子组件中的一者或多者。存储器130可以包括计算机或处理器103能使用的任何类型的计算机可读介质,诸如随机存取存储器(RAM)、只读存储器(ROM)、带、磁碟、光碟、易失性存储器、非易失性存储器、以及其任何组合。在一方面,例如,在UE 12和/或UE 14和/或网络实体20正操作处理器103以执行编码管理组件40和/或其子组件中的一者或多者时,存储器130可以是存储定义编码管理组件40和/或其子组件中的一者或多者的一个或多个计算机可执行代码和/或与其相关联的数据的计算机可读存储介质。在另一方面,例如,存储器130可以是非瞬态计算机可读存储介质。
在无线通信系统(例如,LTE系统或5G NR系统)中,可以将要传送的信息流分段为比特群,其中每个比特群由信道码(诸如LDPC或Turbo码)来编码成码块。按某种次序,码块经历置换和/或截短或扩展操作。置换由于跨码块的通信信道而分发失真。例如,由于QAM星座映射或频率选择性信道失真而引起的周期性需要交织器来使跨码块的失真随机化。截短或扩展步骤是使(诸)有效载荷的尺寸匹配分配用于传送经编码的(诸)有效载荷的资源大小。在一些示例中,截短或扩展操作可被认为是具有如图2中所解说的穿孔或重复步骤的速率匹配。
在一些示例中,有效载荷可以由媒体接入控制(MAC)层来提供,并且可以分成具有比特的诸分段,可以被编码成诸码块,并且被穿孔或重复以能够适合由资源调度或准予所提供的分配。
在一方面,图3解说了常规通信系统(例如,LTE系统)中的速率匹配和交织步骤的示例。在一些示例中,速率匹配和/或交织步骤可能需要考虑信道带宽、对(诸)有效载荷的随机或伪随机失真、和/或周期性失真(例如,由于QAM调制)。在一方面,例如,在编码器(例如,Turbo编码器)之后,速率匹配和交织器链300可以包括三个输入,是信息有效载荷(系统比特,例如,如图6中的循环缓冲器的绿色部分所示),并且和是冗余信息(奇偶校验比特,例如,如图6中的循环缓冲器的紫色和蓝色部分所示)。在三个子块交织器之后,独立地执行比特收集。然后,可以使用虚拟循环缓冲器以及比特选择和删减,其中比特选择和删减步骤可以执行如图2中所示的速率匹配。
在一方面,图4解说了用于常规通信系统(例如,LTE系统)中的下行链路传输的编码链400的示例。在一些示例中,图4中的速率匹配步骤可以对应于图3中的速率匹配和交织器链300。在一方面,图5解说了用于常规通信系统(例如,LTE系统)中的上行链路传输的编码链500的示例。
在一些示例中,常规通信系统(例如,LTE系统)中的速率匹配和交织步骤可被描述如下。首先,编码链(例如,编码链400或500)可以附连传输块CRC,然后进行码块分段和turbo编码,随后编码链500可以执行Turbo编码以产生(诸)速率1/3母码块。在一示例中,(诸)速率1/3母码块被划分为3个区段:系统性、奇偶校验0、和奇偶校验1。在一方面,每个码块区段可以被馈送到子块交织器,该子块交织器在比特流上应用行/列交织器。子块交织器的输出可以馈送比特收集步骤,其将奇偶校验0和奇偶校验1子块经交织比特相互交织。比特收集步骤的输出可以馈送循环缓冲器。在标记为“rv”索引的起始索引处从循环缓冲器读取要传送的比特。从循环缓冲器中读取这些比特以填充所分配的信道比特以供码块的传输。在一方面,当所分配的信道比特小于母码块长度的长度时,可以发生码块穿孔。为此,循环缓冲器被部分遍历而非卷绕式遍历。在另一方面,当所分配的信道比特大于母码块长度的长度时,可以发生码块重复。在该场景中,循环缓冲器卷绕式读取,从而将码块比特重复到信道分配中。图6中解说了循环缓冲器。
参照图6,在一些示例中,不同的颜色(紫色和蓝色)被用于表示奇偶校验部分的不同奇偶校验区段。在一方面,经编码的数据可以输入到循环缓冲器600(由每个比特来穿孔)、和/或搜索RV索引。在一示例中,围绕该循环的距离量可以对应于分配给信道以用于传输的比特的一部分或相同数量的比特。当从循环缓冲器600中拉取比特时,如果被拉取的比特小于码块中的比特,则使用较小的度数(例如,160度)。如果被拉取的比特大于来自码块的比特(例如,通过重复),则使用更大的度数(例如,大于360度),并且可被卷绕不止一次。在接收机侧,解码过程可以组合不同的部分并对所有比特取平均,这可以导致更好的性能,因为该接收机还对所接收到的噪声取平均。在常规通信系统(例如,LTE系统)中,在一方面,可以使用整个母码。当交织比特收集时,系统可以挑选该比特收集的一部分、或者重复该比特收集的至少一部分。在一示例中,系统可以在速率匹配和交织链(例如,图3中的速率匹配和交织器链300)的结束处对该比特收集的至少一部分进行穿孔或重复。在一些示例中,Turbo编码器或解码器可以对一个或多个经穿孔的母码进行操作。
在一些方面,纠错编码技术LDPC可被用于一些应用中,诸如无线通信、存储和/或以太网。LDPC基于在二分图上设计代码。在一方面,LDPC解码可以使用置信传播技术来实现,其中消息沿着图中的边来传递,并且图中的节点计算它们的边缘分布,从该边缘分布可以做出关于源码元的决定。在一些示例中,可以使用准循环(QC)码(一类流行的结构化LDPC码),其中基LDPC奇偶校验矩阵(PCM)得到“提升”。QC码的提升要求使用M乘M(M×M)子矩阵来替换每个基PCM条目。在一些示例中,对于“0”基PCM条目,M×M子矩阵可以是全零矩阵,或者对于“1”基PCM条目,M×M子矩阵可以是经循环旋转的单位矩阵。在一些示例中,QC LDPC码可以通过使解码器能够使用交换网络来复制处理M次以交换消息来实现硬件中的并行处理。
在一些示例中,当使用LDPC编码/解码时(例如,在5G NR系统中),由于LDPC码的性质,可以重新排序或重新组织速率匹配和交织步骤。例如,当使用LDPC PCM时,系统可以构建码结构、编码有效载荷、执行矩阵运算(例如,将有效载荷乘以矩阵),其中该矩阵中的每一行(例如,PCM)在码字内的比特收集上构成个体的奇偶校验。在一些示例中,在已经构建了基矩阵(例如,LDPC PCM)并且已经配置了该矩阵的大小之后,该矩阵的每个位置可以通过子矩阵(例如,M×M子矩阵)来提升,其中该子矩阵构成单位矩阵,该单位矩阵获得指派给该单位矩阵的某个循环旋转。
在一示例中,二进制PCM(例如,LDPC PCM)在表1中示出。每列对应于码字中的比特,并且每行对应于奇偶校验。在表1中,第一行是列索引并且代表列号,第二行指示该比特是系统比特(“1”)还是奇偶校验比特(“0”),并且第三行指示该比特是否被穿孔(例如,总是被穿孔=“0”)。在一方面,二进制PCM规范可以定义对经编码的序列的约束,并且可被用于从系统比特导出用于奇偶校验比特的编码器。由基图指定,PCM可以包括(诸)经移位的单位子块。在一方面,QC LDPC可以具有简单的编码和解码描述,例如,LDPC码可被认为是二进制向量环上的码。在一些示例中,通过使用提升上的随机置换来替换PCM中的每一列(例如,对于该列而言,在每行中需要相同的值(例如,权重=2)),通过或使用列来随机选择值,这可以仅适用于(诸)奇偶校验和/或奇偶校验扩展块,并且反映在PCM规范中。
表1奇偶校验矩阵(PCM)的示例
在本公开的一些方面,5G NR系统可以将LDPC用作eMBB使用情形的编码技术。例如,可以采纳速率兼容的LDPC结构以允许在码块长度和编码速率上的更精细粒度。速率兼容的LDPC PCM的示例结构700在图7中解说。在一方面,用户装备或基站可以生成用于传输的码字,并且执行有效载荷编码(例如,使用系统比特)并且包括冗余部分(例如,使用奇偶校验比特、和/或用于可重复的错误)。在一示例中,一整个码字(例如,图6中的卷绕)可以对应于围绕360度圆的一次旋转。该码字可以在循环缓冲器的某点处开始卷绕并穿孔该码字(例如,伴随更多的信道比特,并且可以多于一个360度圆)。
仍参照图7,在一示例中,速率兼容的LDPC PCM可始于高编码速率(例如,在框702中),并且随后配置和/或发送附加的奇偶校验比特(例如,经由IR)。长度数为1的链可以包括一组码或附加的奇偶校验比特,其以较低的编码率来触发附加的奇偶校验。在一些情形中,LDPC编码器和/或速率匹配步骤可以执行或包括奇偶校验扩展上的随机置换。
在一方面,对于LDPC码构造(例如,在5G NR系统中),可以缩短或穿孔来自编码器的比特以产生期望的码块长度。在一些情形中,如果不传送经缩短或经穿孔的比特,则可以禁用或不配置经缩短或经穿孔的比特的交织。
参照图7,在一示例中,LDPC PCM结构700(例如,在5G NR系统中)可以包含总共N个比特,其包括K个系统比特和N-K个奇偶校验比特、以及N次校验。另外,LDPC PCM结构700可以具有如所解说的长度数为1的链。该度数为1的链允许细粒度的速率调整,其中每个度数为1的列构成附加的奇偶校验行,其进而将编码率调整得更低。该结构可被用于HARQ过程,其中在重传未能在先前传输中解码的码块之际,可以递增地降低编码率。作为结果,可以在编码操作期间完成LDPC码的穿孔(例如,在5G NR系统中),而不是通过循环缓冲器在母码的基础上完成,例如,在Turbo编码的LTE系统中。在一些示例中,常规通信系统(例如,LTE系统)可以包括Turbo编码器,该Turbo编码器提供在外部(例如,在编码器的外部)被穿孔的母码。例如,在5G NR系统中,穿孔可以是编码步骤的一部分,其可以使用LDPC编码器或在LDPC编码器内执行。在一些情形中,LDPC编码器/解码器可以在经嵌套的码上进行操作,例如,速率为1/3的母码可以被穿孔至速率为1/2。
在一些方面,LDPC和FEC可被用于5G NR系统中的数据传输。在一示例中,速率匹配可被用于调整(诸)经编码的有效载荷的长度和速率以匹配为数据传输所分配的子信道比特。
在与交织相关的一些方面,为了缓解突发或周期性失真,可以引入交织器以随机化跨所传送的(诸)有效载荷的失真。在无线信道中,可以关注两种类型的失真(例如,除了其他类型之外)。例如,第一种类型是由多径引起的频率选择性失真,其中无线信号是从多个反射路径接收的,并且第二种类型是由经QAM调制的信号内的比特的不相等保护所引起的周期性失真。在一些示例中,码块内交织可被用于生成随机化。
在一些示例中,LDPC码块可以不占用整个带宽,交织跨整个传输带宽的频调的频调级交织器可被用于缓解频率选择性失真。例如,该交织器可以对跨操作带宽展开的码块群进行操作。为了帮助缓解频率选择性失真以及缓解周期性失真,也可以利用码块内比特交织器。在一些示例中,LDPC PCM结构可以模仿码块比特和奇偶校验行之间的随机连通性,可能存在对突发或周期性失真的固有弹性。在一方面,一些失真周期性可能创建导致降低的性能的异常。给定对此类失真的LDPC固有弹性,可以使用Z个子码块比特的编群内的交织器,其中Z涵盖多达整个码块大小或整个码块大小的子集(例如,一个或多个码块比特)。在一示例中,通过将该交织器限制为整个码块的子集(例如,Z比特),可以降低硬件复杂性和等待时间。在一些情形中,与使用较小的Z相比,允许较大的Z(例如,具有更多的比特)可以促成更好的误比特率(BER)性能(例如,具有更低的BER)。在一些情形中,Z可以是具有QC码的QC矩阵的维度。
参照图8A,在一方面,解说了速率匹配和交织器链800(或速率匹配加交织器链)。在一些方面,速率匹配和交织器链800可以包括一个或多个步骤。在一些示例中,接收信息比特有效载荷和LDPC的LDPC编码器802利用具有与图7相同或相似的结构的速率兼容的LDPC码来进行编码。在一方面,由LDPC编码器802所产生的经嵌套的码块的大小可以调整为与所调度的资源和分配用于传输的速率一致的块长度和速率。在一示例中,删减804(例如,可任选步骤)跟随在LDPC编码器802之后以移除一个或多个填充比特,并执行任何必要的残留删减,诸如穿孔比特或从LDPC码块的尾部或头部穿孔。在一示例中,删减804可以与LDPC编码器802合并。
在一方面,比特分配806可以将g比特的经删减的码块分段为个各自具有Z比特的区段,其中如果g不是Z的偶数倍,则最后区段可以被零填充。在一些示例中,相应的子块交织器808可以在该p个区段中的每一者上使用或配置(对于每个区段具有Z个比特)。在一方面,比特收集810用于级联这些Z比特区段并馈送虚拟循环缓冲器812。在一些情形中,比特选择和删减814可被配置成执行重复和/或删减。在一些其他情形中,在调制之后,可以实现在码元内交织诸频调的频调交织器。
参照图8B,在一方面,解说了速率匹配和交织器链820(或速率匹配加交织器调度)。在一些方面,速率匹配和交织器链820类似于速率匹配和交织器链800。在一些情形中,速率匹配和交织器链820使用单个子块交织器822,而非使用多个子块交织器808。例如,当p(p是各自具有Z比特的区段或群的数目)等于1时,仅从比特分配806向子块交织器822提供Z0。
参照图8C,在一方面,解说了速率匹配和交织器链830(或速率匹配加交织器链)。在一些方面,速率匹配和交织器链830可以包括一个或多个以下步骤。接收信息比特有效载荷和LDPC的LDPC编码器802利用具有与图7相同或相似的结构的速率兼容的LDPC码来进行编码。在一方面,由LDPC编码器802所产生的经嵌套的码块的大小可以调整为与所调度的资源和分配用于传输的速率一致的块长度和速率。在一方面,LDPC编码器802的输出可被馈送到虚拟循环缓冲器832,并且随后比特选择和删减834可被配置成执行重复和/或删减。在一方面,可任选的删减布置可以潜在地跟随在LDPC编码器802之后以移除填充比特,并执行任何必要的残留删减,诸如穿孔比特或从LDPC码块的尾部或头部穿孔。
在一方面,比特分配806可以将g比特的经删减的码块分段为一个或多个子块,例如,子块的数目为个各自具有Z比特的区段(或群),其中如果w不是Z的偶数倍,则最后区段被零填充。在一些示例中,相应的子块交织器808可以在该p个区段中的每一者(每个区段中具有Z个比特)上使用。在一方面,比特收集810可被配置成级联这些Z比特区段。在调制之后,可以实现频调交织器以交织码元内的诸频调。
在图8C中的链830的一些方面,可以在子块交织器808之前完成来自循环缓冲器832的速率匹配(例如,比特选择或删减)。交织器在Z比特上操作的事实允许不同的交织序列以低复杂度跨来自编码器的N比特码块的不同的重复副本被应用于Z比特的p个区段,这可能导致具有低硬件开销的附加的分集增益。在一示例中,行列维度或列/行置换模式可以针对每个Z比特群而改变,并且当遇到新的码块重复区段时,该模式序列可以改变。
参照图8D,在一方面,解说了速率匹配和交织器链840(或速率匹配加交织器调度)。在一些方面,速率匹配和交织器链840类似于速率匹配和交织器链830。在一些情形中,速率匹配和交织器链840使用单个子块交织器842,而非使用多个子块交织器808。例如,当p(p是Z比特区段的数目)等于1时,仅从比特分配806向子块交织器842提供Z0。
参照图9,在一方面,Z比特上的子块交织器808可被实现为行/列交织器。行/列交织器的示例包括列数是C并且行数是R,并且Z是使得Z≤(R×C)的最小整数。在一些示例中,按行次序写入数据,并且按列次序置换各列和读出数据。在一些情形中,矩阵零填充可能是必须的。
仍然参照图9,在另一方面,可对Z比特的每个区段应用循环移位902,如图9所解说的。在一些示例中,循环移位模式、以及类似地行/列交织器的行数和列数可以是伪随机的,可以根据参数Z、调制阶数(例如,正交相移键控(QPSK)、QAM 256等)、列索引、重复索引、或者针对图8D中的速率匹配流m内的特定Z比特群围绕循环缓冲器的次数来确定,和/或可以是预定规则。
参照图10,在一操作方面,UE(诸如UE 12和/或UE 14(图1))、或诸如网络实体20(图1)之类的网络实体(例如,eNB)可执行用于无线通信系统(例如,5G NR系统)中的速率匹配和交织的方法1000的一个或多个方面。例如,编码管理组件40(LDPC编码器/解码器42、删减组件44、比特分配组件46、一个或多个交织器48、比特收集组件50、和/或速率匹配组件52),例如,结合处理器103、存储器130、调制解调器108、和/或收发机106中的一者或多者,可被配置成执行方法1000的各方面。
在一方面,在框1002,方法1000可包括编码一个或多个信息比特以生成第一码块。在一方面,例如,LDPC编码器/解码器42(例如,结合处理器103、存储器130、调制解调器108、和/或收发机106中的一者或多者)可被配置成编码一个或多个信息比特以生成第一码块。例如,LDPC编码器/解码器42可以获取信息有效载荷(以比特为单位)并生成速率兼容的LDPC码,该LDPC码具有与图7中的结构700相同或相似的结构。在一方面,由该编码器所产生的码块可以是经嵌套的码块,并且其大小可以调整为与所调度的资源和分配用于传输的速率一致的块长度和速率。
在一方面,在框1004,方法1000可包括对第一码块进行速率匹配以生成第二码块。在一方面,例如,删减组件44、和/或速率匹配组件52,例如,结合处理器103、存储器130、调制解调器108、和/或收发机106中的一者或多者,可被配置成对第一码块执行速率匹配以生成第二码块。在一些示例中,该UE可被配置成对第一码块执行或使用比特重复或比特删减中的至少一者。
在一方面,在框1006,方法1000可包括使用比特分配来将第二码块分段为一个或多个子块,每个子块具有多个比特。在一方面,例如,比特分配组件46,例如,结合处理器103、存储器130、调制解调器108、和/或收发机106中的一者或多者,可被配置成使用比特分配来将第二码块分段为一个或多个子块,每个子块具有多个比特。在一些示例中,该一个或多个子块中的每一者可以具有相同的比特数。
在一方面,在框1008,方法1000可包括在该一个或多个子块中的每一者上交织该多个比特。在一方面,例如,一个或多个交织器48(例如,一个或多个子块交织器808),例如,结合处理器103、存储器130、调制解调器108、和/或收发机106中的一者或多者,可被配置成在该一个或多个子块中的每一者上交织该多个比特。在一些示例中,每个子块(例如,第二码块中的一部分比特)可被馈送到子块交织器,该子块交织器在比特流上应用行/列交织器。
在一方面,在框1010,方法1000可包括响应于该交织而使用比特收集来级联该一个或多个子块以生成第三码块。在一方面,例如,比特收集组件50,例如,结合处理器103、存储器130、调制解调器108、和/或收发机106中的一者或多者,可被配置成响应于框1008处的交织而级联或组合(使用比特收集)该一个或多个子块以生成第三码块。
在一方面,在框1012,方法1000可包括使用第三码块来传送信号。在一方面,例如,编码管理组件40,例如,结合处理器103、存储器130、调制解调器108、和/或收发机106中的一者或多者,可被配置成(例如,响应于框1010处的比特收集)使用第三码块来传送该信号。
在一些方面,5G NR速率匹配和交织器步骤如图8A、图8B、图8C、和/或图8D中那样来排序。在一方面,对于图8A和图8B的排序,该系统可以包括编码(具有固有的删减)、可任选的残留删减、比特分配、Z比特上的交织器、比特收集、用于可任选的残留删减、重复和HARQ追逐组合和/或增量冗余的虚拟循环缓冲器。在另一方面,对于图8C和图8D的排序,该系统可以包括编码(具有固有的删减)、用于可任选的残留删减、重复和HARQ追逐组合和/或增量冗余的虚拟循环缓冲器、比特分配、Z比特上的交织器、和/或比特收集。在一方面,Z比特上的交织器可涵盖整个码块以获得良好的性能或者整个码块的子集以减少等待时间和硬件复杂性。在一些示例中,可以使用Z比特上的行列交织器和/或Z比特上的循环移位交织器。
在一些方面,作为Z的函数的交织器模式、调制阶数(例如,QPSK、QAM 256等)、列索引、重复索引、和/或针对速率匹配流m内的特定Z比特群围绕循环缓冲器的次数(例如,在图8C和图8D中示出)可被用于5G NR速率匹配和交织器步骤中的一者或多者。
在一方面,当不在空中发送缩短的或穿孔的比特时,可以在缩短的或穿孔的列上禁用交织器,以便简化接收机中的无限或零对数似然比(LLR)插入。
在一方面,例如,速率匹配组件52可以与比特收集组件50通信地耦合,并且被配置成在比特收集组件50的操作之后操作。在另一示例中,速率匹配组件52可以与LDPC编码器/解码器42通信地耦合,并且被配置成在LDPC编码器/解码器42的操作之后操作。在一些情形中,比特分配组件46可以与速率匹配组件52通信地耦合,并且被配置成在速率匹配组件52的操作之后操作。
在一些方面,速率匹配组件52(例如,结合处理器103、存储器130、调制解调器108、和/或收发机106中的一者或多者)可被配置成执行残留删减、重复、HARQ追逐合并、或增量冗余中的至少一者。
已参照LTE/LTE-A或5G NR通信系统呈现了电信系统的若干方面。如本领域技术人员将容易领会的,贯穿本公开描述的各个方面可扩展到其他电信系统、网络架构和通信标准。
作为示例,各个方面可扩展到其它通信系统,诸如高速下行链路分组接入(HSDPA)、高速上行链路分组接入(HSUPA)、高速分组接入+(HSPA+)和TD-CDMA。各个方面还可扩展到采用长期演进(LTE)(在FDD、TDD或这两种模式下)、高级LTE(LTE-A)(在FDD、TDD或这两种模式下)、CDMA2000、演进数据最优化(EV-DO)、超移动宽带(UMB)、IEEE 802.11(Wi-Fi)、IEEE 802.16(WiMAX)、IEEE 802.20、超宽带(UWB)、蓝牙的系统和/或其它合适系统。所采用的实际的电信标准、网络架构和/或通信标准将取决于具体应用和加诸于系统的总体设计约束。
应理解,所公开的过程/流程图中的各个框的具体次序或层次是示例性办法的解说。应理解,基于设计偏好,可以重新编排这些过程/流程图中的各个框的具体次序或层次。此外,一些框可被组合或被略去。所附方法权利要求以范例次序呈现各种框的要素,且并不意味着被限定于所呈现的具体次序或层次。
提供之前的描述是为了使本领域任何技术人员均能够实践本文中所描述的各种方面。对这些方面的各种修改将容易为本领域技术人员所明白,并且在本文中所定义的普适原理可被应用于其他方面。由此,权利要求并非旨在被限定于本文中所示的方面,而是应被授予与语言上的权利要求相一致的全部范围,其中对要素的单数形式的引述除非特别声明,否则并非旨在表示“有且仅有一个”,而是“一个或多个”。本文使用术语“示例性”意指“用作示例、实例或解说”。本文中描述为“示例性”的任何方面不必被解释成优于或胜过其他方面。除非特别另外声明,否则术语“一些”指代一个或多个。诸如“A、B或C中的至少一个”、“A、B或C中的一个或多个”、“A、B和C中的至少一个”、“A、B和C中的一个或多个”以及“A、B、C或其任何组合”之类的组合包括A、B和/或C的任何组合,并可包括多个A、多个B或多个C。具体而言,诸如“A、B或C中的至少一个”、“A、B或C中的一个或多个”、“A、B和C中的至少一个”、“A、B和C中的一个或多个”以及“A、B、C或其任何组合”之类的组合可以是仅有A、仅有B、仅有C、A和B、A和C、B和C,或者A和B和C,其中任何这种组合可包含A、B或C的一个或多个成员。本公开通篇描述的各个方面的要素为本领域普通技术人员当前或今后所知的所有结构上和功能上的等效方案通过引述被明确纳入于此,且旨在被权利要求所涵盖。此外,本文中所公开的任何内容都并非旨在贡献给公众,无论这样的公开是否在权利要求书中被显式地叙述。措辞“模块”、“机制”、“元素”、“设备”等等可以不是措辞“装置”的代替。如此,没有任何权利要求元素应被解释为装置加功能,除非该元素是使用短语“用于……的装置”来明确叙述的。
Claims (30)
1.一种由用户装备(UE)进行无线通信的方法,包括:
使用LDPC编码器对一个或多个信息比特进行编码以生成第一码块;
对所述第一码块进行速率匹配以生成第二码块,其中来自所述LDPC编码器的比特被缩短或穿孔以产生期望的码块长度;
使用比特分配来将所述第二码块分段为一个或多个子块,每个子块具有多个比特;
使用相应交织器在所述一个或多个子块中的每一者上交织所述多个比特,其中经缩短或经穿孔的比特不被传送,所述交织包括禁用经缩短或经穿孔的比特的交织;
响应于所述交织而使用比特收集来级联所述一个或多个子块以生成第三码块;以及
使用所述第三码块来传送信号。
2.如权利要求1所述的方法,其中所述速率匹配包括:对所述第一码块使用比特选择或比特删减中的至少一者来进行速率匹配。
3.如权利要求1所述的方法,其中所述一个或多个子块中的每一者具有相同的比特数。
4.如权利要求1所述的方法,其中所述分段包括:将所述第二码块分段为具有所述第二码块的相同比特数的一个子块。
5.如权利要求1所述的方法,其中所述分段包括:将所述第二码块分段为多个子块,每个子块具有所述第二码块的子集比特数。
6.如权利要求1所述的方法,其中所述速率匹配包括:经由虚拟循环缓冲器来对所述第一码块中的一个或多个比特进行穿孔或重复。
7.如权利要求1所述的方法,其中所述交织包括:经由行/列交织器进行交织。
8.如权利要求1所述的方法,其中所述交织包括:将循环移位应用于所述一个或多个子块中的每一者。
9.如权利要求1所述的方法,其中所述交织包括:至少基于码块大小、调制阶数、列索引、或针对所述一个或多个子块中的特定子块围绕虚拟循环缓冲器的次数的函数来进行交织。
10.一种用于无线通信的装置,包括:
发射机,其被配置成传送信号;
存储器,其被配置成存储指令;以及
与所述发射机和所述存储器通信地耦合的至少一个处理器,其中所述至少一个处理器被配置成执行所述指令以:
使用LDPC编码器对一个或多个信息比特进行编码以生成第一码块;
对所述第一码块进行速率匹配以生成第二码块,其中来自所述LDPC编码器的比特被缩短或穿孔以产生期望的码块长度;
使用比特分配来将所述第二码块分段为一个或多个子块,每个子块具有多个比特;
使用相应交织器在所述一个或多个子块中的每一者上交织所述多个比特,其中经缩短或经穿孔的比特不被传送,所述交织包括禁用经缩短或经穿孔的比特的交织;
响应于所述交织而使用比特收集来级联所述一个或多个子块以生成第三码块;以及
使用所述第三码块经由所述发射机来传送信号。
11.如权利要求10所述的装置,其中用于对所述第一码块进行速率匹配的所述指令包括:用于对所述第一码块使用比特选择或比特删减中的至少一者来进行速率匹配的进一步指令。
12.如权利要求10所述的装置,其中所述一个或多个子块中的每一者具有相同的比特数。
13.如权利要求10所述的装置,其中用于分段所述第二码块的所述指令包括:用于将所述第二码块分段为具有所述第二码块的相同比特数的一个子块的进一步指令。
14.如权利要求10所述的装置,其中用于分段所述第二码块的所述指令包括:用于将所述第二码块分段为多个子块的进一步指令,每个子块具有所述第二码块的子集比特数。
15.如权利要求10所述的装置,其中用于对所述第一码块进行速率匹配的所述指令包括:用于经由虚拟循环缓冲器来对所述第一码块中的一个或多个比特进行穿孔或重复的进一步指令。
16.如权利要求10所述的装置,其中用于交织所述多个比特的所述指令包括:用于经由行/列交织器来交织所述多个比特的进一步指令。
17.如权利要求10所述的装置,其中用于交织所述多个比特的所述指令包括:用于将循环移位应用于所述一个或多个子块中的每一者的进一步指令。
18.如权利要求10所述的装置,其中用于交织所述多个比特的所述指令包括:用于至少基于码块大小、调制阶数、列索引、或针对所述一个或多个子块中的特定子块围绕虚拟循环缓冲器的次数的函数来进行交织的进一步指令。
19.一种用于无线通信的装备,包括:
用于使用LDPC编码器对一个或多个信息比特进行编码以生成第一码块的装置;
用于对所述第一码块进行速率匹配以生成第二码块的装置,其中来自所述LDPC编码器的比特被缩短或穿孔以产生期望的码块长度;
用于使用比特分配来将所述第二码块分段为一个或多个子块的装置,每个子块具有多个比特;
用于使用相应交织器在所述一个或多个子块中的每一者上交织所述多个比特的装置,其中经缩短或经穿孔的比特不被传送,所述交织包括禁用经缩短或经穿孔的比特的交织;
用于响应于所述交织而使用比特收集来级联所述一个或多个子块以生成第三码块的装置;以及
用于使用所述第三码块来传送信号的装置。
20.如权利要求19所述的装备,其中所述用于速率匹配的装置包括:用于对所述第一码块使用比特选择或比特删减中的至少一者来进行速率匹配的装置。
21.如权利要求19所述的装备,其中所述用于分段的装置包括:用于将所述第二码块分段为具有所述第二码块的相同比特数的一个子块的装置。
22.如权利要求19所述的装备,其中所述用于分段的装置包括:用于将所述第二码块分段为多个子块的装置,每个子块具有所述第二码块的子集比特数。
23.如权利要求19所述的装备,其中所述用于速率匹配的装置包括:用于经由虚拟循环缓冲器来对所述第一码块中的一个或多个比特进行穿孔或重复的装置。
24.如权利要求19所述的装备,其中所述用于交织的装置包括:用于至少基于码块大小、调制阶数、列索引、或针对所述一个或多个子块中的特定子块围绕虚拟循环缓冲器的次数的函数来进行交织的装置。
25.一种存储能由至少一个处理器执行以用于无线通信的计算机代码的计算机可读介质,包括:
用于使用LDPC编码器对一个或多个信息比特进行编码以生成第一码块的代码;
用于对所述第一码块进行速率匹配以生成第二码块的代码,其中来自所述LDPC编码器的比特被缩短或穿孔以产生期望的码块长度;
用于使用比特分配来将所述第二码块分段为一个或多个子块的代码,每个子块具有多个比特;
用于使用相应交织器在所述一个或多个子块中的每一者上交织所述多个比特的代码,其中经缩短或经穿孔的比特不被传送,所述交织包括禁用经缩短或经穿孔的比特的交织;
用于响应于所述交织而使用比特收集来级联所述一个或多个子块以生成第三码块的代码;以及
用于使用所述第三码块来传送信号的代码。
26.如权利要求25所述的计算机可读介质,其中所述用于速率匹配的代码包括:用于对所述第一码块使用比特选择或比特删减中的至少一者来进行速率匹配的代码。
27.如权利要求25所述的计算机可读介质,其中所述用于分段的代码包括:用于将所述第二码块分段为具有所述第二码块的相同比特数的一个子块的代码。
28.如权利要求25所述的计算机可读介质,其中所述用于分段的代码包括:用于将所述第二码块分段为多个子块的代码,每个子块具有所述第二码块的子集比特数。
29.如权利要求25所述的计算机可读介质,其中所述用于速率匹配的代码包括:用于经由虚拟循环缓冲器来对所述第一码块中的一个或多个比特进行穿孔或重复的代码。
30.如权利要求25所述的计算机可读介质,其中所述用于交织的代码包括:用于至少基于码块大小、调制阶数、列索引、或针对所述一个或多个子块中的特定子块围绕虚拟循环缓冲器的次数的函数来进行交织的代码。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201762480074P | 2017-03-31 | 2017-03-31 | |
US62/480,074 | 2017-03-31 | ||
US15/940,026 | 2018-03-29 | ||
US15/940,026 US10778366B2 (en) | 2017-03-31 | 2018-03-29 | Techniques for rate matching and interleaving in wireless communications |
PCT/US2018/025514 WO2018183924A1 (en) | 2017-03-31 | 2018-03-30 | Techniques for rate matching and interleaving in wireless communications |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110495115A CN110495115A (zh) | 2019-11-22 |
CN110495115B true CN110495115B (zh) | 2022-01-18 |
Family
ID=62063194
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201880021043.4A Active CN110495115B (zh) | 2017-03-31 | 2018-03-30 | 一种用于无线通信中的速率匹配和交织的方法、设备、装置和介质 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10778366B2 (zh) |
EP (1) | EP3602873A1 (zh) |
CN (1) | CN110495115B (zh) |
TW (1) | TW201838384A (zh) |
WO (1) | WO2018183924A1 (zh) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10164659B2 (en) | 2016-05-12 | 2018-12-25 | Mediatek Inc. | QC-LDPC coding methods and apparatus |
US10581457B2 (en) | 2017-01-09 | 2020-03-03 | Mediatek Inc. | Shift coefficient and lifting factor design for NR LDPC code |
US10432227B2 (en) * | 2017-01-24 | 2019-10-01 | Mediatek Inc. | Location of interleaver with LDPC code |
US10630319B2 (en) | 2017-01-24 | 2020-04-21 | Mediatek Inc. | Structure of interleaver with LDPC code |
WO2018174569A1 (en) * | 2017-03-22 | 2018-09-27 | Samsung Electronics Co., Ltd. | Apparatus and method of transmission using harq in communication or broadcasting system |
US10484011B2 (en) | 2017-05-12 | 2019-11-19 | Mediatek Inc. | Shift-coefficient table design of QC-LDPC code for larger code block sizes in mobile communications |
US10484013B2 (en) | 2017-05-12 | 2019-11-19 | Mediatek Inc. | Shift-coefficient table design of QC-LDPC code for smaller code block sizes in mobile communications |
US10567116B2 (en) | 2017-05-12 | 2020-02-18 | Mediatek Inc. | Wireless communication using codebooks from a QC-LDPC code for shorter processing latency and improved decoder throughput efficiency |
CN114679185A (zh) * | 2017-08-11 | 2022-06-28 | 中兴通讯股份有限公司 | 数据编码方法及装置 |
WO2020083492A1 (en) * | 2018-10-25 | 2020-04-30 | Huawei Technologies Co., Ltd. | A channel encoder and a method for encoding an information word |
US11165538B2 (en) * | 2019-05-03 | 2021-11-02 | Qualcomm Incorporated | Codeblock concatenation for improved vulnerable symbol handling |
CN110839204B (zh) * | 2019-12-23 | 2020-10-16 | 华中科技大学 | 一种irs辅助通信系统的通信优化方法及装置 |
US11445402B1 (en) | 2020-10-30 | 2022-09-13 | Sprint Communications Company L.P. | Wireless data service using dynamic data rates based on serving radio bands and historical data rates |
CN114499764B (zh) * | 2022-03-11 | 2024-06-14 | Oppo广东移动通信有限公司 | 一种速率匹配、解匹配方法、装置、移动终端和存储介质 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6633865B1 (en) | 1999-12-23 | 2003-10-14 | Pmc-Sierra Limited | Multithreaded address resolution system |
US6633856B2 (en) | 2001-06-15 | 2003-10-14 | Flarion Technologies, Inc. | Methods and apparatus for decoding LDPC codes |
US7000173B2 (en) * | 2002-02-11 | 2006-02-14 | Motorola, Inc. | Turbo code based incremental redundancy |
US6961888B2 (en) | 2002-08-20 | 2005-11-01 | Flarion Technologies, Inc. | Methods and apparatus for encoding LDPC codes |
KR101472148B1 (ko) * | 2006-10-30 | 2014-12-15 | 인터디지탈 테크날러지 코포레이션 | 고속 공유 제어 채널 데이터를 인코딩하고 디코딩하는 방법 및 장치 |
CN101282192B (zh) * | 2007-04-03 | 2011-09-21 | 中兴通讯股份有限公司 | 混合自动重传信道编码方法 |
US8356234B2 (en) * | 2007-06-15 | 2013-01-15 | Samsung Electronics Co., Ltd. | Apparatus and method for transmitting and receiving data in a mobile communication system |
KR100937430B1 (ko) * | 2008-01-25 | 2010-01-18 | 엘지전자 주식회사 | 신호 송수신 방법 및 신호 송수신 장치 |
CN101488833B (zh) * | 2009-01-20 | 2011-07-06 | 北京天碁科技有限公司 | 一种用于td-scdma系统的上行信道编码方法和下行信道解码方法 |
CN101867441A (zh) * | 2009-04-14 | 2010-10-20 | 中兴通讯股份有限公司 | 星座图映射方法 |
CN101547064B (zh) * | 2009-05-06 | 2011-11-09 | 普天信息技术研究院有限公司 | 一种交织速率匹配和解交织解速率匹配方法 |
US8689083B2 (en) * | 2010-06-15 | 2014-04-01 | California Institute Of Technology | Rate-compatible protograph LDPC codes |
CN104283630B (zh) * | 2013-07-03 | 2018-04-27 | 电信科学技术研究院 | 数据传输方法和设备 |
US10389382B2 (en) | 2013-09-18 | 2019-08-20 | Samsung Electronics Co., Ltd. | Transmitter and signal processing method thereof |
CN105306165B (zh) * | 2014-06-23 | 2019-10-11 | 中兴通讯股份有限公司 | 数据发送方法及装置 |
WO2016085084A1 (ko) | 2014-11-26 | 2016-06-02 | 엘지전자(주) | 방송 신호 송수신 장치 및 방법 |
EP3378164B1 (en) * | 2015-12-23 | 2022-04-27 | Samsung Electronics Co., Ltd. | Apparatus and method for encoding and decoding channel in communication or broadcasting system |
-
2018
- 2018-03-29 US US15/940,026 patent/US10778366B2/en active Active
- 2018-03-30 TW TW107111197A patent/TW201838384A/zh unknown
- 2018-03-30 CN CN201880021043.4A patent/CN110495115B/zh active Active
- 2018-03-30 EP EP18720459.9A patent/EP3602873A1/en active Pending
- 2018-03-30 WO PCT/US2018/025514 patent/WO2018183924A1/en active Application Filing
Also Published As
Publication number | Publication date |
---|---|
TW201838384A (zh) | 2018-10-16 |
WO2018183924A1 (en) | 2018-10-04 |
US20180294917A1 (en) | 2018-10-11 |
EP3602873A1 (en) | 2020-02-05 |
CN110495115A (zh) | 2019-11-22 |
US10778366B2 (en) | 2020-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110495115B (zh) | 一种用于无线通信中的速率匹配和交织的方法、设备、装置和介质 | |
US10425258B2 (en) | Method and apparatus for transmitting and receiving data in a communication system | |
CN114679242B (zh) | 用于harq传输的极化码 | |
CN110401456B (zh) | 极性码的编码方法和编码装置 | |
CN110178311B (zh) | 用于使用极化码的混合Chase合并和增量冗余HARQ的技术 | |
WO2017131813A1 (en) | Rate matching using low-density parity-check codes | |
US11271594B2 (en) | Transmitting device, receiving device and methods thereof using an interleaved codeword | |
KR20090130176A (ko) | Ldpc 코딩을 위한 방법 및 시스템 | |
KR20190033588A (ko) | 폴라 코드에 대한 레이트 매칭을 위한 시스템 및 방법 | |
US20120063429A1 (en) | METHODS AND APPARATUS OF FREQUENCY INTERLEAVING FOR 80 MHz TRANSMISSIONS | |
CN108432167B (zh) | 对消息进行编码解码的装置、系统和计算机可读介质 | |
JP6936854B2 (ja) | 行直交(row−orthogonal)構造を用いたLDPC符号の伝送方法及びそのための装置 | |
CN112187403A (zh) | 信息处理的方法、装置、通信设备和通信系统 | |
KR20180104759A (ko) | 다중 ldpc 코드에서 ldpc 베이스 코드를 선택하는 방법 및 이를 위한 장치 | |
EP3571772A1 (en) | Column-row interleaving for bit interleaved coded modulation | |
EP3878102B1 (en) | Optimized implementation of (de-)interleaving for 3gpp new radio | |
CN109428675B (zh) | 数据传输方法及装置 | |
US20230253984A1 (en) | Method and apparatus for data decoding in communication or broadcasting system | |
Classon et al. | Link adaptation and channel coding | |
KR20220000707A (ko) | 통신 시스템에서 극 부호의 부호화 또는 복호화를 위한 장치 및 방법 | |
CN104168248B (zh) | 基于数据单元块旋转的交织和解交织方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |